CN115206260A - 驱动电路、显示装置和充电补偿方法 - Google Patents

驱动电路、显示装置和充电补偿方法 Download PDF

Info

Publication number
CN115206260A
CN115206260A CN202210900678.XA CN202210900678A CN115206260A CN 115206260 A CN115206260 A CN 115206260A CN 202210900678 A CN202210900678 A CN 202210900678A CN 115206260 A CN115206260 A CN 115206260A
Authority
CN
China
Prior art keywords
output
sub
pixel column
module
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202210900678.XA
Other languages
English (en)
Other versions
CN115206260B (zh
Inventor
黄宇鹏
翁祖伟
翁彬
刘葆
黄巧红
丁康
黄涛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Fuzhou BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Fuzhou BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Fuzhou BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202210900678.XA priority Critical patent/CN115206260B/zh
Publication of CN115206260A publication Critical patent/CN115206260A/zh
Application granted granted Critical
Publication of CN115206260B publication Critical patent/CN115206260B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Abstract

本申请提供了一种驱动电路、显示装置和充电补偿方法。显示装置包括第一子像素列和位于第一子像素列一侧的第二子像素列,第一输出模块、第二输出模块、检测模块和反馈模块,第一输出模块用于根据反馈模块提供的驱动电压给第一子像素列充电,第二输出模块用于根据反馈模块提供的驱动电压给第二子像素列充电,检测模块用于获取第一子像素列的第一检测电压和第二子像素列的第二检测电压,并根据第一检测电压和第二检测电压得到压差值,反馈模块用于根据压差值调节多列像素列中至少一列像素列的驱动电压的输出延长时间。如此,可以使得显示面板两侧区域的充电效果与中心区域的充电效果一致,保证显示面板的亮度均一性。

Description

驱动电路、显示装置和充电补偿方法
技术领域
本申请涉及显示技术领域,特别涉及一种驱动电路、显示装置和充电补偿方法。
背景技术
显示面板逐渐往大尺寸、高分辨率高刷新率方向发展,导致液晶驱动电路的RC负载增大,充电时间减少,出现充电不足的情况。
在充电不足的情况下,由于显示面板内走线电阻无法严格做到等电阻,这样会导致绑定对应面板区域出现显示不良,例如绑定中心对应区域走线电阻小,绑定两侧对应区域走线电阻大,由此会出现绑定中心对应区域充电优于两侧,出现亮度差异。
相关技术中,可通过可编程面板充电补偿(Programable Panel ChargeCompensation,PPCC)使绑定中心对应通道的数据延迟输出,来达到中心和两侧的充电平衡。然而,量产批次性波动会导致同一个PPCC设定无法满足所有显示面板,容易导致某些显示面板出现显示不良。
发明内容
有鉴于此,本申请提供一种驱动电路、显示装置和充电补偿方法。
本申请提供的驱动电路,用于显示面板,所述显示面板包括多列像素列,所述多列像素列包括第一子像素列和位于所述第一子像素列一侧的第二子像素列,所述驱动电路包括第一输出模块、第二输出模块、检测模块和反馈模块;
所述第一输出模块分别连接所述反馈模块和所述第一子像素列,用于根据所述反馈模块提供的驱动电压给所述第一子像素列充电;
所述第二输出模块分别连接所述反馈模块和所述第二子像素列,用于根据所述反馈模块提供的驱动电压给所述第二子像素列充电;
所述检测模块分别连接所述第一子像素列、第二子像素列和所述反馈模块,用于获取所述第一子像素列的第一检测电压和所述第二子像素列的第二检测电压,并根据所述第一检测电压和所述第二检测电压得到压差值;
反馈模块,用于分别向所述第一输出模块和所述第二输出模块提供驱动电压,并根据所述压差值调节所述多列像素列中至少一列像素列的驱动电压的输出延长时间。
在某些实施方式中,所述第一输出模块包括第一输出单元和第二输出单元,所述第一输出单元分别连接所述反馈模块、电源端、所述第二输出单元和所述第一子像素列;
所述第二输出单元分别连接所述反馈模块、接地端和所述第一子像素列。
在某些实施方式中,所述第二输出模块包括第三输出单元和第四输出单元,所述第三输出单元分别连接所述反馈模块、电源端、所述第四输出单元和所述第二子像素列;
所述第四输出单元分别连接所述反馈模块、接地端和所述第二子像素列。
在某些实施方式中,所述检测模块包括第一晶体管、第二晶体管和差分放大电路;
所述第一晶体管的第一极和第二极连接所述第一子像素列和所述差分放大电路的第一输入端,栅极连接控制信号端;
所述第二晶体管的第一极和第二极连接所述第二子像素列和所述差分放大电路的第二输入端,栅极连接控制信号端;
所述差分放大电路的输出端连接所述反馈模块。
在某些实施方式中,所述差分放大电路包括第一电阻、第二电阻、第三电阻、第四电阻和放大器;
所述第一电阻分别连接所述第一晶体管和所述放大器的第一输入端;
所述第二电阻分别连接所述第二晶体管和所述放大器的第二输入端;
所述第三电阻分别连接所述放大器的第一输入端和输出端;
第四电阻分别连接所述放大器的第二输入端和接地端;
所述放大器的输出端还连接所述反馈模块。
在某些实施方式中,所述反馈模块包括依次串联的数模转换器、充电补偿单元和比较单元;
所述比较单元的第一输入端和第二输入端分别连接所述检测模块和参考电压端,输出端连接所述充电补偿单元;
所述数模转换器还连接所述第一输出模块和第二输出模块。
在某些实施方式中,所述反馈模块还包括调节单元,所述调节单元包括:
第五电阻,分别连接所述参考电压端和所述比较单元的第二输入端;
第六电阻,分别连接所述比较单元的第二端和接地端。
在某些实施方式中,所述反馈模块包括依次串联的数模转换器、充电补偿单元和挡位生成单元,其中,所述数模转换器连接所述第一输出模块和第二输出模块,所述挡位生成单元连接所述检测模块,所述挡位生成单元用于根据所述检测模块输出的电压控制充电补偿单元以调节所述多列像素列中至少一列像素列的驱动电压的输出延长时间。
在某些实施方式中,所述挡位生成单元包括:
模数转换器,连接所述检测模块;
挡位生成器,分别连接所述模数转换器和所述充电补偿单元。
本申请的显示装置,包括显示面板和所述的驱动电路。
本申请实施方式的充电补偿方法,用于如所述的显示装置,充电补偿方法包括:
检测所述显示面板中所述第一子像素列的第一检测电压和所述第二子像素列的第二检测电压;
计算所述第一检测电压和所述第二检测电压之间的压差值;和
根据所述压差值调节所述多列像素列中至少一列像素列的驱动电压的输出延长时间。
本申请实施方式的驱动电路、显示装置和充电补偿方法中,通过反馈模块分别向第一子像素列和第二输出模块提供驱动电压,使得第一输出模块可以根据反馈模块提供的驱动电压给第一子像素列的子像素充电,第二输出模块可以根据反馈模块提供的驱动电压向第二子像素列的子像素充电,再由检测模块检测第一子像素列与第二子像素列的第一检测电压和第二检测电压,并根据第一检测电压和第二检测电压得到电压差,最后由反馈模块根据压差值调节多列像素列中至少一列像素列的驱动电压的输出延长时间,使得显示面板中心区域的子像素和两侧区域的子像素的充电效果达到一致,如此,降低了显示面板因工艺波动导致的亮度差异,提升了显示面板的良率。
本申请的附加方面和优点将在下面的描述中部分给出,部分将从下面的描述中变得明显,或通过本申请的实践了解到。
附图说明
本申请上述的和/或附加的方面和优点从下面结合附图对实施例的描述中将变得明显和容易理解,其中:
图1是本申请某些实施方式的显示装置的模块示意图;
图2是本申请某些实施方式的驱动电路的模块示意图;
图3是本申请某些实施方式的驱动电路的模块示意图;
图4是本申请某些实施方式的驱动电路的模块示意图;
图5是本申请某些实施方式的设置各个像素列的驱动电压的延迟输出时间过程的时序图;
图6是本申请某些实施方式的驱动电路向部分像素列提供驱动电压的时序图。
图7是本申请某些实施方式的充电补偿方法的流程示意图。
具体实施方式
下面详细描述本申请的实施例,所述实施例的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施例是示例性的,旨在用于解释本申请,而不能理解为对本申请的限制。
随着显示技术的发展,以及人们对清晰度和对比度的需求,显示面板逐渐往大尺寸、高分辨率高刷新率方向发展,导致液晶驱动电路的负载增大,充电时间减少,出现充电不足的情况。
在充电不足的情况下,由于显示面板内的走线电阻无法严格做到等电阻,这样会导致绑定对应面板区域出现block,例如,绑定中心对应区域走线电阻小,绑定两侧对应区域走线电阻大,由此,会出现绑定中心对应区域的充电效果优于两侧驱动的充电效果,导致显示面板中间和两侧出现亮度差异。
相关技术中,可通过可编程面板充电补偿(Programable Panel ChargeCompensation,PPCC)使绑定中心对应通道的数据延迟输出,来达到中心和两侧的充电平衡的目的。然而,由于不同批次显示面板,工艺上的波动会导致布线区的电阻存在差异,使得同一种PPCC设定无法满足所有显示面板的需求,导致某些显示面板容易出现显示不良。
请结合图1,有鉴于此,本申请提供了一种显示装置100,显示装置100包括驱动电路10和显示面板20。驱动电路10连接显示面板20,显示面板20包括依次排列的多列像素列21,多列像素列21包括第一子像素列211和位于第一子像素列211一侧的第二子像素列212。
驱动电路10包括有第一输出模块11、第二输出模块12、检测模块13和反馈模块14。其中,第一输出模块11分别连接反馈模块14和第一子像素列211,用于根据反馈模块14提供的驱动电压给第一子像素列211充电,第二输出模块12分别连接反馈模块14和第二子像素列212,用于根据反馈模块14提供的驱动电压给第二子像素列212充电,检测模块13分别连接第一子像素列211、第二子像素列212和反馈模块14,用于获取第一子像素列211的第一检测电压和第二子像素列212的第二检测电压,并根据第一检测电压和第二检测电压得到压差值,反馈模块14用于根据压差值调节多列像素列21中至少一列像素列21的驱动电压的输出延长时间。
本申请的显示装置100和驱动电路10中,通过反馈模块14分别向第一子像素列211和第二输出模块12提供驱动电压,使得第一输出模块11可以根据反馈模块14提供的驱动电压给第一子像素列211的子像素充电,第二输出模块12可以根据反馈模块14提供的驱动电压向第二子像素列212的子像素充电,再由检测模块13检测第一子像素列211与第二子像素列212的第一检测电压和第二检测电压,并根据第一检测电压和第二检测电压得到电压差,最后由反馈模块14根据压差值调节多列像素列21中至少一列像素列21的驱动电压的输出延长时间,使得显示面板20中心区域的子像素和两侧区域的子像素的充电效果达到一致,如此,降低了显示面板20由于工艺波动导致的亮度差异,提升了显示面板20的良率。
具体地,显示装置100可以应用在电视、计算机、手机、平板或电子手表、VR设备、AR设备等智能可穿戴设备等。例如,在一些示例中,显示装置100可以应用在电视上,则显示面板20是指电视屏幕。
显示装置100为液晶显示器(Liquid Crystal Display,LCD)。其中,显示面板20用于显示待显示图像。
显示面板20包括有像素阵列,像素阵列包括多个子像素,用于执行显示面版的显示功能,例如,多个子像素阵列排布,形成多行像素行和多列像素列21,每行像素行包括多个子像素,每列像素列21包括多个子像素。
多列像素列21包括有第一子像素列211和第二子像素列212,其中,第一子像素列211可位于显示面板20的中心区域,第二子像素列212位于第一子像素列211的一侧,例如,显示面板20包括依次排列的960列像素列21,分别为channel1-channel960,第一子像素列211为channel480,第二子像素列212可以为channel1或channel960。
请结合图1和图6,驱动电路10可为一个也可以为多个,驱动电路10的数量不限,例如,在一些示例中,显示面板20包括依次排列的960列像素列21,分别为channel1-channel960,当驱动电路10为一个时,第一子像素列211可以为channel480,第二子像素列212可以为channel1或channel960,驱动电路10的第一输出模块11连接channel480,第二输出模块12连接channel1或连接channel960,检测模块13分别检测channel480和channel1(或channel960)的电压,并得到channel480与channel1(或与channel960)的电压差,由反馈模块14根据channel480与channel1(或与channel960)的电压差调节channel1-channel960中至少一列像素列21的驱动电压的输出延长时间。当驱动电路10为两个时,其中一个驱动电路10的第一输出模块11连接channel240,第二输出模块12连接channel1,检测模块13分别检测channel240和channel1的电压,并得到channel240和channel1之间的电压差,再由反馈模块14根据channel1与channel240的电压差对channel1-channel240中的驱动电压的延迟时间进行调节,以及对channel720-channel960中的驱动电压的延迟时间进行调节。另一个驱动电路10的第一输出模块11连接channel480,第二输出模块12连接channel240,检测模块13分别检测channel240和channel480的电压,再由反馈模块14根据channel240和channel480的电压差对channel240-channel480中的驱动电压的延迟时间进行调节,以及对channel480-channel720中的驱动电压进行调节。
需要说明的是,反馈模块14根据压差值调节多列像素列21中至少一列像素列21的驱动电压的输出延长时间是指当压差值大于预设值时调节多列像素列21中至少一列像素列21的驱动电压的输出延长时间,若压差值不大于预设值时,则不调节多列像素列21的驱动电压的输出延长时间。其中,预设值可根据实际情况进行设定,具体数值在此不做限定。
还需要说明的是,驱动电压可以为正极性电压也可以为负极性电压,反馈模块14除向第一输出模块11和第二输出模块12外,还可直接向多列像素列21提供驱动电压以驱动像素列21中的子像素。其中,驱动电压可以为正极性电压也可以为负极性电压。
检测模块13可以将压差值直接传输至反馈模块14,也可以对压差值预处理(例如放大处理),再将预处理后的压差值传输值反馈模块14。
在显示面板20的开机阶段时,反馈模块14通过第一输出模块11和第二输出模块12分别向显示面板20的第一子像素列211和第二子像素列212提供驱动电压,使得第一子像素列211和第二子像素列212充电。
当第一子像素列211和第二子像素列212充电一定时间后,停止充电,由检测模块13分别检测第一子像素列211和第二子像素列212的电压,得到第一检测电压和第二子像素列212的第二检测电压,并计算第一检测电压和第二检测电压之间的差值,得到压差值,并传输至反馈模块14。
在反馈模块14接收到检测模块13传输的压差值后,根据压差值得到第一子像素列211和第二子像素列212之间的驱动电压的输出延长时间,也即是,得到第一子像素列211的驱动电压的输出延长时间,进而可以根据线性关系得到第一子像素列211与第二子像素列212之间的每一列像素列21的驱动电压的输出延长时间。
进一步地,反馈模块14还可以根据各列像素列21的驱动电压的输出延长时间向各列像素列21提供驱动电压,从而驱动各个像素列21中的子像素,如此,使得显示面板20中心区域的子像素和两侧区域的子像素的充电效果达到一致,如此,降低了显示面板20由于工艺波动导致的亮度差异,提升了显示面板20的良率。
请结合图1-4。在某些实施方式中,第一输出模块11包括第一输出单元111和第二输出单元112,第一输出单元111分别连接反馈模块14、电源端AVDDS、第二输出单元112和第一子像素列211,第二输出单元112分别连接反馈模块14、接地端GND和第一子像素列211。
具体地,电源端AVDDS的用于向第一输出单元111和第二输出单元112提供电源电压以使得第一输出单元111和第二输出单元112工作,反馈模块14用于分别向第一输出单元111和第二输出单元112提供驱动电压,驱动电压可以为正极性电压和负极性电压,第一输出单元111和第二输出单元112可以根据驱动电压的极性而择一输出电压以向第一子像素列211充电,例如,当反馈模块14分别向第一输出单元111和第二输出单元112提供的驱动电压为正极性电压时,由第一输出单元111输出电压以给第一子像素列211充电,第二输出单元112处于高阻态;当反馈模块14用于分别向第一输出单元111和第二输出单元112提供的驱动电压为负极性电压时,由第二输出单元112输出电压以给第一子像素列211充电,第一输出单元111处于高阻态。
进一步地,第一输出单元111可包括有第一信号输入端、第一信号输出端、第一电源输入端和第一电源输出端,其中,第一信号输入端连接反馈模块14,第一信号输出端连接第一子像素列211,第一电源输入端连接电源端AVDDS,第一电源输出端连接第二输出单元112。第二输出单元112包括第二信号输入端、第二信号输出端、第二电源输入端和第二电源输出端,其中,第二信号输入端连接反馈模块14,第二信号输出端连接第二子像素列212,第二电源输入端连接第一输出单元111的第一电源输出端,第二电源输出端连接接地端GND。
如此,第一输出模块11通过第一输出单元111和第二输出单元112的设置,能够实现向第一子像素列211提供正极性电压和负极性电压,从而满足第一子像素列211的驱动要求。
在某些实施方式中,第二输出模块12包括第三输出单元121和第四输出单元122,第三输出单元121分别连接反馈模块14、电源端AVDDS、第四输出单元122和第二子像素列212,第四输出单元122分别连接反馈模块14、接地端GND和第二子像素列212。
具体地,电源端AVDDS的用于向第三输出单元121和第四输出单元122提供电源电压以使得第三输出单元121和第四输出单元122工作,反馈模块14用于分别向第三输出单元121和第四输出单元122提供驱动电压,第三输出单元121和第四输出单元122可以根据驱动电压的极性而择一输出电压以向第二子像素列212充电,例如,当反馈模块14分别向第三输出单元121和第四输出单元122提供的驱动电压为正极性电压时,由第三输出单元121输出电压以给第二子像素列212充电,第四输出单元122处于高阻态;当反馈模块14用于分别向第三输出单元121和第四输出单元122提供的驱动电压为负极性电压时,由第四输出单元122输出电压以给第二子像素列212充电,第三输出单元121处于高阻态。
进一步地,第三输出单元121可包括有第三信号输入端、第三信号输出端、第三电源输入端和第三电源输出端,其中,第三信号输入端连接反馈模块14,第三信号输出端连接第二子像素列212,第三电源输入端连接电源端AVDDS,第三电源输出端连接第四输出单元122。第四输出单元122包括第四信号输入端、第四信号输出端、第四电源输入端和第四电源输出端,其中,第四信号输入端连接反馈模块14,第四信号输出端连接第二子像素列212,第四电源输入端连接第三输出单元121的第三电源输出端,第四电源输出端连接接地端GND。
如此,第二输出模块12通过第三输出单元121和第四输出单元122的设置,能够实现向第二子像素列212提供正极性电压和负极性电压,从而满足第二子像素列212的驱动要求。
在某些实施方式中,检测模块13包括第一晶体管T1、第二晶体管T2和差分放大电路131,其中,第一晶体管T1的第一极和第二极连接第一子像素列211和差分放大电路131的第一输入端,栅极连接控制信号端,第二晶体管T2的第一极和第二极连接第二子像素列212和差分放大电路131的第二输入端,栅极连接控制信号端,差分放大电路131的输出端连接反馈模块14。
需要说明的是,本申请实施方式中,采用的晶体管均可以为场效应晶体管或其他特性相同的开关器件,并且,第一极和第二极是指晶体管的源极和漏极。此外,按照晶体管的特性区分可以将晶体管分为N型和P型晶体管,本公开的实施方式的晶体管均以N型晶体管为例进行说明。也即是,本申请的实施方式中,第一晶体管T1和第二晶体管T2的栅极接收到高电平信号时,第一晶体管T1和第二晶体管T2的源极和漏极导通。
另外,基于本公开对驱动晶体管为P型晶体管、开关晶体管为N型晶体管实现方式的描述和教导,本领域普通技术人员在没有做出创造性劳动前提下能够容易想到本公开实施例采用驱动晶体管为N型晶体管、开关晶体管为P型晶体管实现方式的实现方式,因此,这些实现方式也是在本公开的保护范围内的。
还需要说明的是,差分放大电路131的第一输入端可以为正极输入端,差分放大电路131的第二输入端可以为负极输出端。也即是,差分放大电路131的正极输入端可连接第一晶体管T1,差分放大电路131的负极输入端可连接第二晶体管T2。差分放大电路131能够第一输入端和第二输入端输入的电压做差处理,得到第一输入端和第二输入端之间的电压差,将电压差放大预设倍数得到目标电压差,再通过输出端向反馈模块14输出目标电压差。预设倍数的大小不限,可根据实际情况进行调节,例如,在一些实施方式中,预设倍数可以为100倍,也即是,差分放大电路131能够将电压差放大100倍。
进一步地,当控制信号端分别向第一晶体管T1和第二晶体管T2的栅极输出高电平信号时,第一晶体管T1的第一极和第二极导通,第二晶体管T2的第一极和第二极导通,此时,差分放大电路131的第一输入端可获取到第一子像素列211的第一检测电压,第二输入端可获取到第二子像素列212的第二检测电压,差分放大电路131可将第一检测电压和第二检测电压做差处理,得到第一检测电压与第二检测电压的电压差,并将电压差放大预设倍数,再通过输出端将放大预设倍数的电压差提供给反馈模块14,如此,反馈模块14可根据放大预设倍数的电压差来调节多列像素列21中至少一列像素列21的驱动电压的输出延长时间,从而改善显示面板20两侧和中心区域的充电差异,降低显示面板20的显示不良,提高了显示面板20良率。
在某些实施方式中,差分放大电路131包括第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4和放大器1311,第一电阻R1分别连接第一晶体管T1和放大器1311的第一输入端,第二电阻R2分别连接第二晶体管T2和放大器1311的第二输入端,第三电阻R3分别连接放大器1311的第一输入端和输出端,第四电阻R4分别连接放大器1311的第二输入端和接地端GND,放大器1311的输出端还连接反馈模块14。
差分放大电路131的放大倍数与第一电阻R1和第三电阻R3的阻值相关,差分放大电路131的放大倍数等于第三电阻R3与第一电阻R1的比值。如此,可根据差分放大电路131可通过改变第三电阻R3与第一电阻R1的比值来改变对第一检测电压和第二检测电压之间电压差的放大倍数。
请结合1-3,在某些实施方式中,反馈模块14包括依次串联的数模转换器141、充电补偿单元142和比较单元143,其中,数模转换器141还连接第一输出模块11和第二输出模块12,比较单元143的第一输入端和第二输入端分别连接检测模块13和参考电压端,输出端连接充电补偿单元142。
数模转换器141用于向第一输出单元111和第二输出模块12提供驱动电压,还用于向多列像素列21提供驱动电压,从而驱动像素列21的子像素。
比较单元143用于接收参考电压端的参考电压和检测模块13提供的目标电压差,并比较参考电压和目标电压差的大小得到比较结果,再向充电补偿单元142输出比较结果。例如,当目标电压差大于参考电压时,充电补偿单元142向充电补偿单元142输出目标电压差,当目标电压差小于参考电压时,充电补偿单元142向充电补偿单元142输出参考电压,又例如,当目标电压差大于参考电压时,充电补偿单元142向充电补偿单元142输出高电平,当目标电压差小于参考电压时,充电补偿单元142向充电补偿单元142低电平。
充电补偿单元142可以为可编程面板充电补偿器(Programable Panel Chargecompensation,PPCC)。用于根据比较结果设定多列像素列21中至少一列像素列21的驱动电压的输出延长时间。
例如,充电补偿单元142当接收到充电补偿单元142提供的高电平时,则调节第一子像素列211的输出延长时间,直至后续检测模块13检测的第一检测电压和第二检测电压在预设值以内,得到第一子像素列211和第二子像素列212之间驱动电压的延迟时间,进而,根据线性关系得到第一子像素列211与第二子像素列212之间的每一列像素列21的驱动电压的输出延长时间,如此,后续数模转换器141可根据各个像素列21的驱动电压的输出延长时间来给对应的像素列21提供驱动电压,使得显示面板20中心区域的子像素和两侧区域的子像素的充电效果达到一致,如此,降低了显示面板20由于工艺波动导致的亮度差异,提升了显示面板20的良率。
请进一步地结合图3,在某些实施方式中,反馈模块14还包括调节单元145,调节单元145包括第五电阻R5和第六电阻R6,分别连接参考电压端和比较单元143的第二输入端,分别连接比较单元143的第二端和接地端GND。
调节单元145用于调节向比较单元143的第二输入端的输入电压的大小,可以理解地,若比较单元143的第二输入端直接连接参考电压端,则第二输入端的输入电压为参考电压,而参考电压无法随意调节,因此,通过调节单元145的设置,可以通过调节单元145改变第二输入端的输入电压,从而降低充电误差。
具体而言,第二输入端的输入电压等于(基准电压*第五电阻R5)/(第五电阻R5+第六电阻R6)。其中,第五电阻R5和第六电阻R6的阻值可调节,如此,可通过改变第五电阻R5和第六电阻R6的阻值大小,从而改变调节向比较单元143的第二输入端的输入电压的大小。
进一步地,第五电阻R5和第六电阻R6可分别包括多个子电阻,例如,在一些示例中,第五电阻R5和第六电阻R6可分别包括串联的两个子电阻。
请结合图4,在某些实施方式中,反馈模块14包括依次串联的数模转换器141、充电补偿单元142和挡位生成单元144,其中,数模转换器141连接第一输出模块11和第二输出模块12,挡位生成单元144连接检测模块13,挡位生成单元144用于根据检测模块13输出的电压控制充电补偿单元142以调节多列像素列21中至少一列像素列21的驱动电压的输出延长时间。
具体地,挡位生成单元144可预置有多个挡位,挡位生成单元144可以根据检测单元输出的电压的大小而生成对应的挡位,并将挡位输出至充电补偿单元142,使得充电补偿单元142根据挡位来设置多列像素列21中至少一列像素列21的驱动电压的输出延长时间,从而使得多列像素列21的充电效果相同。
挡位生成单元144的挡位数量可以为3个、4个、5个甚至更多个,也即是,挡位生成单元144的挡位数量不限,例如,挡位生成单元144可以包括有三个挡位,充电补偿单元142可根据不同挡位而设置第一子像素列211的驱动电压的输出延长时间,当检测模块13输出的电压小于第一预设值时,生成第一挡位,充电补偿单元142根据第一挡位将第一子像素列211的驱动电压的输出延长时间设定为0毫秒,当检测模块13输出的电压在大于第一预设值且小于第二预设值时,则生成第二挡位,充电补偿单元142根据第二挡位将第一子像素列211的驱动电压的输出延长时间设定为1毫秒,当检测模块13输出的电压大于第二预设值时,则生成第三挡位,充电补偿单元142根据第三挡位将第一子像素列211的驱动电压的输出延长时间设定为2毫秒。
如此,可以快速调节多列像素列21中至少一列像素列21的驱动电压的输出延长时间,提升了调节效率。
请进一步地结合图4,在某些实施方式中,挡位生成单元144包括模数转换器1441和挡位生成器1442,其中,模数转换器1441连接检测模块13,挡位生成器1442分别连接模数转换器1441和充电补偿单元142。
具体地,模数转换器1441用于将检测模块13提供的电压差转换成对应的数字信号,挡位生成器1442预置有映射表,映射表包括数字信号对应的挡位,映射表中数字信号与挡位的映射关系可根据显示面板20统计的数据进行制作也可以通过理论计算得到,具体生成方式不限。挡位生成器1442可根据数字信号在映射表查询并输出对应的档位至充电补偿单元142,如此,充电补偿单元142设置多列像素列21中至少一列像素列21的驱动电压的输出延长时间。
本申请的驱动电路10的设置各个像素列21的驱动电压的延迟输出时间工作过程包括六个阶段,下面请结合图3、4的驱动电路10以及图5的显示装置100的工作波形图为例介绍驱动电路10设置各个像素列21的驱动电压的延迟输出时间工作过程,在图5中,CLK1为时钟信号,充电压是指为第一输出模块11和第二模块分别向第一子像素列211和第二子像素列212输出的电压,CLK2为控制信号端向第一晶体管T1和第二晶体管T2提供的栅极控制信号。
具体地,在第一阶段(t0),时钟信号为高电平,栅极控制信号为低电平,第一晶体管T1和第二晶体管T2关断,第一输出模块11和第二输出模块12导通,反馈模块14通过第一输出模块11和第二输出模块12向显示面板20的第一子像素列211和第二子像素列212的子像素输出正极性充电电压以给第一子像素列211和第二子像素列212的子像素充电,充电电压为等级为L0正极性电压,充电时间为2个单位时间,如此保证L0+电压充电充分。
在第二阶段(t1),时钟信号为高电平,栅极控制信号为低电平,第一输出模块11和第二输出模块12导通,第一输出模块11和第二输出模块12分别向显示面板20的第一子像素列211和第二子像素列212的子像素输出的正极性充电电压为L255正极性电压,充电时间为1个单位时间,得到充电面板最差充电情况下,子像素所获得的实际电压大小。
在第三阶段(t2),时钟信号为高电平,栅极控制信号为高电平,第一晶体管T1和第二晶体管T2导通,第一输出模块11和第二输出模块12切换为高阻态,第一输出模块11和第二输出模块12关断,即停止向第一子像素和第二子像素列212提供正极性充电电压,此时,差分放大电路131可以接收到第一子像素列211和第二子像素列212实际保持的电压,差分放大电路131将这两个像素列21的电压做差处理得到电压差,并可以将电压差放大预设倍数得到目标电压差并传输给反馈模块14。
在此阶段,若反馈模块14包括比较单元143(详见图3),比较单元143会对比目标电压差和基准电压大小,若目标电压差大于基准电压,则充电补偿单元142会增大第一子像素列211与第二子像素列212之间的驱动电压的延迟时间。进而,得到再通过反馈模块14、第一输出模块11和第二输出模块12对显示面板20进行新一轮充电检测放大比较,即重复第一阶段至第三阶段的动作,直到目标电压差小于基准电压,此时可认为使得第一子像素列211和第二子像素列212为正极性电压下的实际充电情况相当,得到第一子像素列211与第二子像素列212之间的驱动电压的最优延迟时间,即第一子像素列211的正极性驱动电压的最优延迟时间,并且,可以对最优延迟时间进行线性处理,得到其它像素列21的正极性驱动电压的最优延迟时间。如此,后续可根据最优延迟时间调节每一列像素列21的正极性驱动电压的延迟时间。
若反馈模块14包括挡位生成单元144(详见图4),挡位生成单元144根据检测模块13输出的目标电压差确定对应的挡位,并根据挡位直接设定得到第一子像素列211与第二子像素列212之间的驱动电压的最优延迟时间,即第一子像素列211的正极性驱动电压的最优延迟时间,并且,可以对最优延迟时间进行线性处理,得到其它像素列21的正极性驱动电压的最优延迟时间。如此,后续可根据最优延迟时间调节每一列像素列21的正极性驱动电压的延迟时间。
在第四阶段(t3),时钟信号为高电平,栅极控制信号为低电平,第一晶体管T1和第二晶体管T2关断,第一输出模块11和第二输出模块12导通,反馈模块14通过第一输出模块11和第二输出模块12向显示面板20的第一子像素列211和第二子像素列212的子像素输出负极性充电电压以给第一子像素列211和第二子像素列212的子像素充电,充电电压为等级为L0负极性电压,充电时间为2个单位时间,如此保证L0-电压充电充分。
在第五阶段(t4),时钟信号为高电平,栅极控制信号为低电平,第一输出模块11和第二输出模块12导通,第一输出模块11和第二输出模块12分别向显示面板20的第一子像素列211和第二子像素列212的子像素输出的充电电压为L255负极性电压,充电时间为1个单位时间,得到充电面板最差充电情况下,子像素所获得的实际电压大小。
在第三阶段(t5),时钟信号为高电平,栅极控制信号为高电平,第一晶体管T1和第二晶体管T2导通,第一输出模块11和第二输出模块12切换为高阻态,第一输出模块11和第二输出模块12关断,即停止向第一子像素和第二子像素列212提供负极性充电电压,此时,差分放大电路131可以接收到第一子像素列211和第二子像素列212实际保持的电压,差分放大电路131将这两个像素列21的电压做差处理得到电压差,并可以将电压差放大预设倍数得到目标电压差并传输给反馈模块14。
在此阶段,若反馈模块14包括比较单元143(详见图3),比较单元143会对比目标电压差和基准电压大小,若目标电压差大于基准电压,则充电补偿单元142会增大第一子像素列211与第二子像素列212之间的驱动电压的延迟时间。进而,得到再通过反馈模块14、第一输出模块11和第二输出模块12对显示面板20进行新一轮充电检测放大比较,即重复第一阶段至第三阶段的动作,直到目标电压差小于基准电压,此时可认为使得第一子像素列211和第二子像素列212为负极性电压下的实际充电情况相当,得到第一子像素列211与第二子像素列212之间的驱动电压的最优延迟时间,即第一子像素列211的负极性驱动电压的最优延迟时间,并且,可以对最优延迟时间进行线性处理,得到其它像素列21的负极性驱动电压的最优延迟时间。如此,后续可根据最优延迟时间调节每一列像素列21的负极性驱动电压的延迟时间。
若反馈模块14包括挡位生成单元144(详见图4),挡位生成单元144根据检测模块13输出的目标电压差确定对应的挡位,并根据挡位直接设定得到第一子像素列211与第二子像素列212之间的驱动电压的最优延迟时间,即第一子像素列211的负极性驱动电压的最优延迟时间,并且,可以对最优延迟时间进行线性处理,得到其它像素列21的负极性驱动电压的最优延迟时间。如此,后续可根据最优延迟时间调节每一列像素列21的负极性驱动电压的延迟时间。
请参阅图7,本申请还提供一种充电补偿方法,用于驱动上述的显示装置100。充电补偿方法包括步骤:
S12,检测显示面板中第一子像素列的第一检测电压和第二子像素列的第二检测电压;
S14,计算第一检测电压和第二检测电压之间的压差值;和
S16,根据压差值调节多列像素列中至少一列像素列的驱动电压的输出延长时间。
本申请实施方式的充电补偿方法中,通过检测第一子像素列与第二子像素列的第一检测电压和第二检测电压,并根据第一检测电压和第二检测电压得到电压差,再根据压差值调节多列像素列中至少一列像素列的驱动电压的输出延长时间,使得显示面板中心区域的子像素和两侧区域的子像素的充电效果达到一致,如此,降低了显示面板由于工艺波动导致的亮度差异,提升了显示面板的良率。
在本申请所提供的几个实施例中,应该理解到,所揭露的系统、装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。
以上所述,仅为本申请的具体实施方式,但本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应以所述权利要求的保护范围为准。

Claims (11)

1.一种驱动电路,用于显示面板,其特征在于,所述显示面板包括多列像素列,所述多列像素列包括第一子像素列和位于所述第一子像素列一侧的第二子像素列,所述驱动电路包括第一输出模块、第二输出模块、检测模块和反馈模块;
所述第一输出模块分别连接所述反馈模块和所述第一子像素列,用于根据所述反馈模块提供的驱动电压给所述第一子像素列充电;
所述第二输出模块分别连接所述反馈模块和所述第二子像素列,用于根据所述反馈模块提供的驱动电压给所述第二子像素列充电;
所述检测模块分别连接所述第一子像素列、第二子像素列和所述反馈模块,用于获取所述第一子像素列的第一检测电压和所述第二子像素列的第二检测电压,并根据所述第一检测电压和所述第二检测电压得到压差值;
反馈模块,用于分别向所述第一输出模块和所述第二输出模块提供驱动电压,并根据所述压差值调节所述多列像素列中至少一列像素列的驱动电压的输出延长时间。
2.根据权利要求1所述的驱动电路,其特征在于,所述第一输出模块包括第一输出单元和第二输出单元,所述第一输出单元分别连接所述反馈模块、电源端、所述第二输出单元和所述第一子像素列;
所述第二输出单元分别连接所述反馈模块、接地端和所述第一子像素列。
3.根据权利要求1所述的驱动电路,其特征在于,所述第二输出模块包括第三输出单元和第四输出单元,所述第三输出单元分别连接所述反馈模块、电源端、所述第四输出单元和所述第二子像素列;
所述第四输出单元分别连接所述反馈模块、接地端和所述第二子像素列。
4.根据权利要求1所述的驱动电路,其特征在于,所述检测模块包括第一晶体管、第二晶体管和差分放大电路;
所述第一晶体管的第一极和第二极连接所述第一子像素列和所述差分放大电路的第一输入端,栅极连接控制信号端;
所述第二晶体管的第一极和第二极连接所述第二子像素列和所述差分放大电路的第二输入端,栅极连接控制信号端;
所述差分放大电路的输出端连接所述反馈模块。
5.根据权利要求4所述的驱动电路,其特征在于,所述差分放大电路包括第一电阻、第二电阻、第三电阻、第四电阻和放大器;
所述第一电阻分别连接所述第一晶体管和所述放大器的第一输入端;
所述第二电阻分别连接所述第二晶体管和所述放大器的第二输入端;
所述第三电阻分别连接所述放大器的第一输入端和输出端;
第四电阻分别连接所述放大器的第二输入端和接地端;
所述放大器的输出端还连接所述反馈模块。
6.根据权利要求1所述的驱动电路,其特征在于,所述反馈模块包括依次串联的数模转换器、充电补偿单元和比较单元;
所述比较单元的第一输入端和第二输入端分别连接所述检测模块和参考电压端,输出端连接所述充电补偿单元;
所述数模转换器还连接所述第一输出模块和第二输出模块。
7.根据权利要求6所述的驱动电路,其特征在于,所述反馈模块还包括调节单元,所述调节单元包括:
第五电阻,分别连接所述参考电压端和所述比较单元的第二输入端;
第六电阻,分别连接所述比较单元的第二端和接地端。
8.根据权利要求1所述的驱动电路,其特征在于,所述反馈模块包括依次串联的数模转换器、充电补偿单元和挡位生成单元,其中,所述数模转换器连接所述第一输出模块和第二输出模块,所述挡位生成单元连接所述检测模块,所述挡位生成单元用于根据所述检测模块输出的电压控制充电补偿单元以调节所述多列像素列中至少一列像素列的驱动电压的输出延长时间。
9.根据权利要求8所述的驱动电路,其特征在于,所述挡位生成单元包括:
模数转换器,连接所述检测模块;
挡位生成器,分别连接所述模数转换器和所述充电补偿单元。
10.一种显示装置,其特征在于,包括显示面板和权利要求1-9任意一项所述的驱动电路。
11.一种充电补偿方法,其特征在于,用于权利要求10所述的显示装置,所述充电补偿方法包括:
检测所述显示面板中所述第一子像素列的第一检测电压和所述第二子像素列的第二检测电压;
计算所述第一检测电压和所述第二检测电压之间的压差值;和
根据所述压差值调节所述多列像素列中至少一列像素列的驱动电压的输出延长时间。
CN202210900678.XA 2022-07-28 2022-07-28 驱动电路、显示装置和充电补偿方法 Active CN115206260B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210900678.XA CN115206260B (zh) 2022-07-28 2022-07-28 驱动电路、显示装置和充电补偿方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210900678.XA CN115206260B (zh) 2022-07-28 2022-07-28 驱动电路、显示装置和充电补偿方法

Publications (2)

Publication Number Publication Date
CN115206260A true CN115206260A (zh) 2022-10-18
CN115206260B CN115206260B (zh) 2024-04-16

Family

ID=83584530

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210900678.XA Active CN115206260B (zh) 2022-07-28 2022-07-28 驱动电路、显示装置和充电补偿方法

Country Status (1)

Country Link
CN (1) CN115206260B (zh)

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04348385A (ja) * 1990-07-13 1992-12-03 Citizen Watch Co Ltd 電気光学的表示装置
US20070120780A1 (en) * 2005-11-30 2007-05-31 Lg Philips Lcd Co., Ltd. Organic light emitting diode display device and driving method thereof
CN101014988A (zh) * 2004-09-09 2007-08-08 皇家飞利浦电子股份有限公司 有源矩阵阵列装置及驱动这种装置的方法
KR20090010748A (ko) * 2007-07-24 2009-01-30 엘지디스플레이 주식회사 액정 표시장치 및 그의 구동방법
KR20090063689A (ko) * 2007-12-14 2009-06-18 엘지디스플레이 주식회사 액정 표시장치의 구동장치와 그 구동방법
US20130278586A1 (en) * 2012-04-23 2013-10-24 Canon Kabushiki Kaisha Display apparatus and driving method for display apparatus
CN104978931A (zh) * 2015-07-09 2015-10-14 上海天马有机发光显示技术有限公司 加载数据电压信号的装置及方法、显示面板、显示器
WO2017147908A1 (zh) * 2016-03-04 2017-09-08 北京大学深圳研究生院 一种像素矩阵的外围补偿系统及其方法、显示系统
CN107393469A (zh) * 2017-08-29 2017-11-24 京东方科技集团股份有限公司 一种像素补偿方法、像素补偿装置及显示装置
US20190114993A1 (en) * 2017-10-12 2019-04-18 Boe Technology Group Co., Ltd. Image processing method, image processing device and display device
CN114326237A (zh) * 2022-01-19 2022-04-12 重庆惠科金渝光电科技有限公司 阵列基板、显示面板和显示装置
WO2022126490A1 (zh) * 2020-12-17 2022-06-23 北京大学深圳研究生院 一种像素单元及像素外模拟域补偿显示系统

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04348385A (ja) * 1990-07-13 1992-12-03 Citizen Watch Co Ltd 電気光学的表示装置
CN101014988A (zh) * 2004-09-09 2007-08-08 皇家飞利浦电子股份有限公司 有源矩阵阵列装置及驱动这种装置的方法
US20070120780A1 (en) * 2005-11-30 2007-05-31 Lg Philips Lcd Co., Ltd. Organic light emitting diode display device and driving method thereof
KR20090010748A (ko) * 2007-07-24 2009-01-30 엘지디스플레이 주식회사 액정 표시장치 및 그의 구동방법
KR20090063689A (ko) * 2007-12-14 2009-06-18 엘지디스플레이 주식회사 액정 표시장치의 구동장치와 그 구동방법
US20130278586A1 (en) * 2012-04-23 2013-10-24 Canon Kabushiki Kaisha Display apparatus and driving method for display apparatus
CN104978931A (zh) * 2015-07-09 2015-10-14 上海天马有机发光显示技术有限公司 加载数据电压信号的装置及方法、显示面板、显示器
WO2017147908A1 (zh) * 2016-03-04 2017-09-08 北京大学深圳研究生院 一种像素矩阵的外围补偿系统及其方法、显示系统
CN107393469A (zh) * 2017-08-29 2017-11-24 京东方科技集团股份有限公司 一种像素补偿方法、像素补偿装置及显示装置
US20190114993A1 (en) * 2017-10-12 2019-04-18 Boe Technology Group Co., Ltd. Image processing method, image processing device and display device
WO2022126490A1 (zh) * 2020-12-17 2022-06-23 北京大学深圳研究生院 一种像素单元及像素外模拟域补偿显示系统
CN114326237A (zh) * 2022-01-19 2022-04-12 重庆惠科金渝光电科技有限公司 阵列基板、显示面板和显示装置

Also Published As

Publication number Publication date
CN115206260B (zh) 2024-04-16

Similar Documents

Publication Publication Date Title
US10121403B2 (en) Gate turn on voltage compensating circuit, display panel, driving method and display apparatus
CN107993629B (zh) 液晶显示装置的驱动方法
US10262566B2 (en) Shift register, gate driving circuit and display apparatus
US9830874B2 (en) Electronic device having smaller number of drive chips
WO2020215906A1 (zh) 阵列基板、其驱动方法及显示装置
US20180102102A1 (en) Gate driving circuit, array substrate, display panel and driving method
CN108806586B (zh) 显示面板、其驱动方法及显示装置
US9041640B2 (en) Display driver and manufacturing method thereof
US20210325744A1 (en) Array substrate and display device
US20200013355A1 (en) Array substrate, display panel and driving method thereof, and display device
KR20170126568A (ko) 표시 장치 및 이의 구동 방법
CN107680546B (zh) 补偿延迟电路及显示装置
US20050151715A1 (en) Driving circuit of liquid crystal display
US11120772B1 (en) Source driving circuit, display apparatus and operation method of display apparatus
CN110599942A (zh) 显示面板的驱动方法及装置、显示装置
CN110010053B (zh) 栅极电压控制电路、栅极驱动电路、显示装置
KR20170097254A (ko) 데이터 구동 회로 및 이를 포함하는 표시 장치
CN214012484U (zh) 一种显示装置
US20220114981A1 (en) Display panel and display device
EP1983500A2 (en) Scan signal generator for matrix display
CN115206260B (zh) 驱动电路、显示装置和充电补偿方法
CN113270073B (zh) 数据驱动模组、方法和显示装置
CN112201212B (zh) 一种显示装置及其驱动方法
US11295658B2 (en) Display panel and display device
CN109817148B (zh) 显示补偿电路、显示基板、显示装置及驱动方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant