CN115129527A - 一种pci-e转接卡、方法、电子设备及存储介质 - Google Patents
一种pci-e转接卡、方法、电子设备及存储介质 Download PDFInfo
- Publication number
- CN115129527A CN115129527A CN202210764711.0A CN202210764711A CN115129527A CN 115129527 A CN115129527 A CN 115129527A CN 202210764711 A CN202210764711 A CN 202210764711A CN 115129527 A CN115129527 A CN 115129527A
- Authority
- CN
- China
- Prior art keywords
- pci
- interface
- solid state
- signal
- adapter card
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 40
- 238000003860 storage Methods 0.000 title claims abstract description 15
- 239000007787 solid Substances 0.000 claims abstract description 63
- 238000005259 measurement Methods 0.000 claims abstract description 24
- 238000012360 testing method Methods 0.000 claims description 42
- 238000004590 computer program Methods 0.000 claims description 14
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 claims description 9
- 239000010931 gold Substances 0.000 claims description 9
- 229910052737 gold Inorganic materials 0.000 claims description 9
- 238000000691 measurement method Methods 0.000 claims description 5
- 239000000126 substance Substances 0.000 claims description 3
- 230000009286 beneficial effect Effects 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 18
- 238000013500 data storage Methods 0.000 description 14
- 238000004891 communication Methods 0.000 description 6
- 238000013461 design Methods 0.000 description 6
- 238000004519 manufacturing process Methods 0.000 description 5
- 238000004088 simulation Methods 0.000 description 5
- 238000012795 verification Methods 0.000 description 4
- 238000009434 installation Methods 0.000 description 3
- 238000012545 processing Methods 0.000 description 3
- 238000010998 test method Methods 0.000 description 3
- 238000012546 transfer Methods 0.000 description 3
- 230000003287 optical effect Effects 0.000 description 2
- 239000000523 sample Substances 0.000 description 2
- 238000004458 analytical method Methods 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000000750 progressive effect Effects 0.000 description 1
- 238000004080 punching Methods 0.000 description 1
- 238000007655 standard test method Methods 0.000 description 1
- 230000001052 transient effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/2205—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
- G06F11/221—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test buses, lines or interfaces, e.g. stuck-at or open line faults
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/2273—Test methods
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/382—Information transfer, e.g. on bus using universal interface adapter
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/409—Mechanical coupling
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F8/00—Arrangements for software engineering
- G06F8/60—Software deployment
- G06F8/61—Installation
- G06F8/63—Image based installation; Cloning; Build to order
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/4401—Bootstrapping
- G06F9/4406—Loading of operating system
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2213/00—Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F2213/0026—PCI express
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Software Systems (AREA)
- Computer Hardware Design (AREA)
- Quality & Reliability (AREA)
- Computer Security & Cryptography (AREA)
- Stored Programmes (AREA)
Abstract
本申请公开了一种PCI‑E转接卡,涉及服务器转接卡设备技术领域,所述PCI‑E转接卡包括金手指和非易失性内存主机控制器接口规范M.2接口;其中,金手指用于与服务器上E1.S接口进行连接以PCI‑E信号;所述非易失性内存主机控制器接口规范M.2接口,用于通过夹具连接示波器,以实现对所述PCI‑E信号的测量,或,用于连接M.2固态硬盘,以通过所述M.2固态硬盘启动系统盘。通过本申请的PCI‑E转接卡,可以节省E1.S夹具的成本,利用现有的M.2夹具测量PCI‑E信号,还可以解决在缺少E1.S固态硬盘的情况下使用M.2固态硬盘启动系统盘,从而给信号测量和启动系统盘使用带来很大方便。本申请还公开了一种基于所述PCI‑E转接卡的信号测量和启动系统盘的方法,电子设备及存储介质,均具有上述有益效果。
Description
技术领域
本发明涉及服务器转接卡设备技术领域,特别涉及一种PCI-E转接卡、方法、电子设备及存储介质。
背景技术
服务器具有比普通计算机运行更快、负载更高、可靠性好等优点,同时具备高速的CPU(Central Processing Unit,中央处理器)运算能力、长时间的可靠运行、强大的I/O(Input/Output)外部数据吞吐能力以及更好的扩展性等突出优势而迅速发展。且在网络中为其它客户机,如PC机(personal computer,个人计算机)、智能手机、ATM(AutomatedTeller Machine,自动取款机)等终端,甚至是火车系统等大型设备提供计算或者应用服务。服务器作为电子产品,与之相关的电子产品如CPU、SSD(Solid State Drives,固态硬盘)、内存条等产品也在不断更新换代,其中EDSFF(针对下一代企业和数据中心打造的SSD设计规范)接口的NVME(Non-Volatile Memory express,非易失性内存主机控制器接口)E1.S也随产品需要应运而生。
E1.S接口是根据SFF-TA-1002定义的一种卡边缘的接口,遵循PCI-E(PCIExpress)协议规范,接口规范对PCI-E要求如图1,并支持热插拔;NVME E1.S SSD是遵循PCI-E协议信号,与传统的U.2固态硬盘或者U.3固态硬盘的体积相比减小一半,而与U.2SATA(Serial ATA:Serial Advanced Technology Attachment,串行ATA)接口速率相比,提高6倍以上,并且具有卓越的电源效率和优秀的读写速度,这些优势使得它更加适合用于数据处理。如图2所示为E1.S母头接口示意图,如图3所示为E1.S公头接口示意图,使用时母头垂直插在服务器主板上,而公头则在SSD上,目前对于该接口存在两个问题:一是由于E1.S接口定义不同于目前业界现有的接口,还没有该接口标准的测试方法和系统,在实际信号完整性测试时缺少EDSFF夹具,如果采用直接用探棒点测在连接器Pin上,测试操作不方便,也会存在因操作人员手法等问题导致的干扰使信号不稳定,无法保证测试结果的准确性。二是对于E1.S固态硬盘应用不广泛,也会带来系统启动盘和数据存储盘不足情况。
综上所述,如何节省E1.S夹具的成本并准确测量信号,以及如何在缺少E1.S固态硬盘的情况下方便启动系统盘是目前亟待解决的问题。
发明内容
有鉴于此,本发明的目的在于提供一种PCI-E转接卡、方法、电子设备及存储介质,能够节省E1.S夹具的成本并准确测量信号,以及在缺少E1.S固态硬盘的情况下方便启动系统盘。其具体方案如下:
第一方面,本申请公开了一种PCI-E转接卡,包括金手指和非易失性内存主机控制器接口规范M.2接口;其中,
所述金手指,用于与服务器上E1.S接口进行连接,以获取所述服务器通过所述E1.S接口传输的PCI-E信号;
所述非易失性内存主机控制器接口规范M.2接口,用于通过夹具连接示波器,以实现对所述PCI-E信号的测量,或,用于连接M.2固态硬盘,以通过所述M.2固态硬盘启动系统盘。
可选的,所述金手指,包括:
将所述金手指的PIN定义为所述E1.S接口的公头接口,用于与服务器上E1.S母头接口进行连接,以获取所述服务器通过所述E1.S母头接口传输的PCI-E信号。
可选的,所述非易失性内存主机控制器接口规范M.2接口,用于通过SMA/SMP电缆连接夹具,并通过所述夹具A面的Tx信号连接示波器的1、3通道,通过所述夹具A面的时钟信号连接所述示波器的2、4通道,以实现对所述PCI-E信号的测量。
可选的,所述非易失性内存主机控制器接口规范M.2接口,用于通过夹具连接示波器,并通过所述示波器抓取所述服务器当前通道下的不同速率的所述PCI-E信号的Tx波形,然后利用Sigtest分析所述PCI-E信号,以实现对所述PCI-E信号的测量。
可选的,所述PCI-E转接卡还用于连接E1.S固态硬盘,以进行PCI-E Rx信号测试和/或PCI-E IOMT测试。
可选的,所述非易失性内存主机控制器接口规范M.2接口,用于连接M.2固态硬盘,以便在操作系统镜像安装至所述M.2固态硬盘后,重启所述服务器,通过所述M.2固态硬盘启动系统盘。
第二方面,本申请公开了一种信号测量方法,应用于PCI-E转接卡,所述PCI-E转接卡包括金手指和非易失性内存主机控制器接口规范M.2接口,其中,所述方法包括:
通过所述金手指获取服务器上E1.S接口传输的PCI-E信号;
将所述PCI-E信号通过所述非易失性内存主机控制器接口规范M.2接口,利用夹具传输至示波器,以便通过所述示波器对所述PCI-E信号进行测量分析。
第三方面,本申请公开了一种系统盘启动方法,应用于如前所述的PCI-E转接卡,包括:
启动服务器,在与所述PCI-E转接卡连接的M.2固态硬盘上安装操作系统镜像;
重启所述服务器,当所述操作系统镜像安装成功后,利用所述M.2固态硬盘启动系统盘。
第四方面,本申请公开了一种电子设备,所述电子设备包括处理器和存储器;其中,所述存储器用于存储计算机程序,所述计算机程序由所述处理器加载并执行以实现如前所述的方法。
第五方面,本申请公开了一种计算机可读存储介质,用于存储计算机程序;其中所述计算机程序被处理器执行时实现如前所述的方法。
本申请公开了一种PCI-E转接卡,包括金手指和非易失性内存主机控制器接口规范M.2接口;其中,所述金手指,用于与服务器上E1.S接口进行连接,以获取所述服务器通过所述E1.S接口传输的PCI-E信号;所述非易失性内存主机控制器接口规范M.2接口,用于通过夹具连接示波器,以实现对所述PCI-E信号的测量,或,用于连接M.2固态硬盘,以通过所述M.2固态硬盘启动系统盘。可见,通过该PCI-E转接卡,可以将E1.S接口转换为目前应用比较广泛的、intel(英特尔)提出的新接口规范M.2接口。由于M.2接口具有相应的测试夹具和M.2固态硬盘,所以在测试PCI-E信号时,可以利用现有的M.2夹具进行测量,从而节省E1.S夹具的成本,同时还可以确保测量的准确性,解决了服务器上E1.S接口PCI-E信号测量问题。并且,通过该PCI-E转接卡,在E1.S接口存在时不依赖E1.S固态硬盘,M.2固态硬盘也可作为启动系统盘和数据存储盘,解决在缺少E1.S SSD情况下可以使用M.2SSD作为系统启动盘和数据存储,从而给测试和系统盘使用带来很大方便。另外,由于该PCI-E转接卡既可以实现PCI-E信号的测量,同时又符合连接M.2SSD标准,所以该PCI-E转接卡经过严格的仿真和布局,从而设计布线和叠构均合理,且信号衰减满足PCI-E相关的规定,最后经制作打板、PCB(Printed Circuit Board,印制电路板)相关测试(阻抗和损耗)等验证,得到一个满足需求的转接卡。通过本申请的PCI-E转接卡,使用方便、操作容易,测试系统搭建简单。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本申请提供的一种E1.S接口规范对PCI-E要求的示意图;
图2为本申请提供的一种E1.S母头接口的示意图;
图3为本申请提供的一种E1.S公头接口A面和B面的示意图;
图4为本申请提供的一种PCI-E转接卡的结构图;
图5为本申请提供的一种E1.S的pin定义示意图;
图6为本申请提供的一种PCI-E转接卡示意图;
图7为本申请提供的一种PCI-E转接卡连接示意图;
图8为本申请提供的一种具体的PCI-E转接卡连接示意图;
图9为本申请公开的一种信号测量方法流程图;
图10为本申请公开的一种信号测量流程示意图;
图11为本申请公开的一种系统盘启动方法流程图;
图12为本申请公开的一种系统盘启动流程示意图;
图13为本申请公开的一种电子设备结构图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
当前,服务器作为电子产品,与之相关的电子产品如CPU、SSD、内存条等产品也在不断更新换代,其中EDSFF接口的NVME E1.S也随产品需要应运而生。E1.S接口具有卓越的电源效率和优秀的读写速度,适合用于数据处理,然而,由于E1.S接口定义不同于目前业界现有的接口,还没有该接口标准的测试方法和系统,在实际信号完整性测试时缺少EDSFF夹具,如果采用直接用探棒点测在连接器Pin上,测试操作不方便,也会存在因操作人员手法等问题导致的干扰使信号不稳定,无法保证测试结果的准确性;并且对于E1.S固态硬盘应用不广泛,也会带来系统启动盘和数据存储盘不足情况。
为了克服上述问题,本申请提供了一种PCI-E转接卡,能够节省E1.S夹具的成本并准确测量信号,以及在缺少E1.S固态硬盘的情况下方便启动系统盘。
本发明实施例公开了一种PCI-E转接卡,参见图4所示,包括金手指和非易失性内存主机控制器接口规范M.2接口;其中,
所述金手指11,用于与服务器上E1.S接口进行连接,以获取所述服务器通过所述E1.S接口传输的PCI-E信号。
本申请实施例中,由于E1.S连接器pin定义不同于目前业界现有的接口,对应的Pin定义如图5所示,该接口没有标准的测试方法,对于接口的高速信号测试在实际应用中,可实行的办法是直接点测在连接器上,但该测试方法存在一定的弊端,也即,测试操作不方便,也会存在因操作人员手法等问题导致的干扰使信号不稳定,无法保证测试结果的准确性。因此,通过本申请实施例提供的PCI-E转接卡,将PCI-E转接卡上的金手指的PIN定义为E1.S接口的公头接口,如此一来,可以与服务器上E1.S母头接口进行连接,从而获取E1.S接口传输的PCI-E信号。
需要指出的是,E1.S接口位如图2所示的母头接口,该接口有56pin并垂直插入服务器上。另外,如图6所示为本申请提供的PCI-E转接卡的示意图,该转接卡的左端是金手指,将金手指对应的pin定义为E1.S接口的公头接口,可以与服务器上的E1.S母头接口相连接。
所述非易失性内存主机控制器接口规范M.2接口12,用于通过夹具连接示波器,以实现对所述PCI-E信号的测量,或,用于连接M.2固态硬盘,以通过所述M.2固态硬盘启动系统盘。
本申请实施例中,转接卡top层为非易失性内存主机控制器接口规范M.2接口(Next Generation Form Factor,新一代接口),其对应的pin定义符合NVME M.2要求,转接卡PCB叠构为四层,其中,top层和bottom层为信号层,top层为A面,bottom层为B面,A和B面分别有五组差分信号(1组时钟和四组信号)。
如图7所示为本申请实施例提供的PCI-E转接卡与M.2夹具或M.2SSD的连接图示,进一步的,图8为所述PCI-E转接卡结合M.2夹具测试PCI-E TX(Transmit,发送)信号以及将利用此转接卡将M.2SSD作为系统启动盘和数据存储盘示意图。
本申请实施例中,服务器、PCI-E转接卡、示波器和夹具如图8的方式进行连接,使用SMA/SMP电缆(cable)将示波器和夹具连接起来。示波器1、3通道分别连接夹具A面的Tx信号DP和DN(一对差分信号);示波器2、4通道分别连接夹具A面时钟信号的DP和DN。A面的Rx(receive,接收)DP则连接到夹具pattern触发信号的P。
本申请实施例中,在进行信号测量时首先启动服务器,抓取当前通道下不同速率的PCI-E信号并利用Sigtest分析信号以得到结果,按照相同的方式抓取余下lanes(通道)PCI-E信号的量并分析。可以理解的是,在测量完当前通道的PCI-E信号后,测量其他lanes的信号是相同重复的过程,其采取的方法和前述过程相同,在此不再进行赘述。
本申请实施例中,对于转接卡结合M.2固态硬盘时,按照如图8所示的方式连接,启动服务器后,将操作系统镜像安装到固态硬盘中,如window或linux OS(OperatingSystem,操作系统)镜像,然后重启服务器检查安装成功情况。如此一来,在E1.S接口存在时,不依赖E1.S固态硬盘,而M.2固态硬盘也可作为启动系统盘和数据存储盘,可以解决在缺少E1.S SSD情况下可以使用M.2SSD作为系统启动盘和数据存储,从而给测试和系统盘使用带来很大方便。
需要指出的是,本申请实施例中的PCI-E转接卡还可以应用于E1.S硬盘接口的PCI-E Rx信号测试以及PCI-E IOMT(IO Meter,Intel开发的用来测试磁盘和网络I/O性能的软件)测试。
另外,为了保证此转接卡可以通过M.2夹具,测试高速信号并确保测试的准确性,同时又符合连接M.2固态硬盘的标准,该PCI-E转接卡经过严格的仿真、布局,从而设计布线和叠构均合理,且信号衰减满足PCI-E相关的规定,最后经制作打板,PCB相关测试(阻抗和损耗)等验证,得到一个满足需求的转接卡。
本申请实施例公开了一种PCI-E转接卡,包括金手指和非易失性内存主机控制器接口规范M.2接口;其中,所述金手指,用于与服务器上E1.S接口进行连接,以获取所述服务器通过所述E1.S接口传输的PCI-E信号;所述非易失性内存主机控制器接口规范M.2接口,用于通过夹具连接示波器,以实现对所述PCI-E信号的测量,或,用于连接M.2固态硬盘,以通过所述M.2固态硬盘启动系统盘。可见,通过该PCI-E转接卡,可以将E1.S接口转换为目前应用比较广泛的、intel(英特尔)提出的新接口规范M.2接口。由于M.2接口具有相应的测试夹具和M.2固态硬盘,所以在测试PCI-E信号时,可以利用现有的M.2夹具进行测量,从而节省E1.S夹具的成本,同时还可以确保测量的准确性,解决了服务器上E1.S接口PCI-E信号测量问题。并且,通过该PCI-E转接卡,在E1.S接口存在时不依赖E1.S固态硬盘,M.2固态硬盘也可作为启动系统盘和数据存储盘,解决在缺少E1.S SSD情况下可以使用M.2SSD作为系统启动盘和数据存储,从而给测试和系统盘使用带来很大方便。另外,由于该PCI-E转接卡既可以实现PCI-E信号的测量,同时又符合连接M.2SSD标准,所以该PCI-E转接卡经过严格的仿真和布局,从而设计布线和叠构均合理,且信号衰减满足PCI-E相关的规定,最后经制作打板、PCB相关测试(阻抗和损耗)等验证,得到一个满足需求的转接卡。通过本申请的PCI-E转接卡,使用方便、操作容易,测试系统搭建简单。
本发明实施例公开了一种信号测量方法,参见图9所示,应用于PCI-E转接卡,所述PCI-E转接卡包括金手指和非易失性内存主机控制器接口规范M.2接口,该方法包括:
步骤S11:通过所述金手指获取服务器上E1.S接口传输的PCI-E信号。
本申请实施例中,结合前述提到的PCI-E转接卡对E1.S接口处信号的测试和分析,通过PCI-E转接卡上面的金手指与服务器上的E1.S母头接口相连接,获取服务器的PCI-E信号,E1.S to M.2转接卡即本申请实施例中的PCI-E转接卡将PCI-E信号从E1.S接口传送到M.2接口。
步骤S12:将所述PCI-E信号通过所述非易失性内存主机控制器接口规范M.2接口,利用夹具传输至示波器,以便通过所述示波器对所述PCI-E信号进行测量分析。
本申请实施例中,由于E1.S to M.2转接卡,也即PCI-E转接卡将PCI-E信号从E1.S接口传送到M.2接口,所以将转接卡上面的非易失性内存主机控制器接口规范M.2接口与夹具相连接,再将夹具与示波器相连接,这样就可以将获取到的PCI-E信号传输至示波器,这样示波器就可以对抓取到的信号进行测量与分析。
如图10所示,为利用本申请提供的PCI-E转接卡结合M.2夹具进行PCI-E信号测试的流程图。首先,将服务器、PCI-E转接卡、M.2夹具还有示波器进行连接,然后power on(启动)服务器;服务器启动后转接卡就可以获取到PCI-E信号,这样示波器就可以抓取不同速率的PCI-E Tx波形并分析。可以理解的是,此处包括但不限于PCI-E Tx波形,也可以是后续测量过程中的Rx波形,也可以是其他的信号,在此不做具体限定。当测试完当前连接的服务器通道的信号后,按照相同的方式,继续测试服务器其他lanes的信号,所有通道的信号测试完毕后,结束测试。
本申请实施例公开了一种信号测量方法,应用于PCI-E转接卡,所述PCI-E转接卡包括金手指和非易失性内存主机控制器接口规范M.2接口,包括:通过所述金手指获取服务器上E1.S接口传输的PCI-E信号;将所述PCI-E信号通过所述非易失性内存主机控制器接口规范M.2接口,利用夹具传输至示波器,以便通过所述示波器对所述PCI-E信号进行测量分析。可见,通过PCI-E转接卡,可以将E1.S接口转换为目前应用比较广泛的、intel(英特尔)提出的新接口规范M.2接口。由于M.2接口具有相应的测试夹具和M.2固态硬盘,所以在测试PCI-E信号时,可以利用现有的M.2夹具进行测量,从而节省E1.S夹具的成本,同时还可以确保测量的准确性,解决了服务器上E1.S接口PCI-E信号测量问题。另外,由于该PCI-E转接卡既可以实现PCI-E信号的测量,同时又符合连接M.2SSD标准,所以该PCI-E转接卡经过严格的仿真和布局,从而设计布线和叠构均合理,且信号衰减满足PCI-E相关的规定,最后经制作打板、PCB(Printed Circuit Board,印制电路板)相关测试(阻抗和损耗)等验证,得到一个满足需求的转接卡。通过本申请的PCI-E转接卡,使用方便、操作容易,测试系统搭建简单。
本申请实施例公开了一种系统盘启动方法,参见图11所示,应用于如前所述的PCI-E转接卡,该方法包括:
步骤S21:启动服务器,在与所述PCI-E转接卡连接的M.2固态硬盘上安装操作系统镜像。
本申请实施例中,利用前述提到的PCI-E转接卡结合M.2固态硬盘启动系统盘时,由于E1.S固态硬盘在实际应用中缺少相应的系统启动盘,而本申请提供的PCI-E转接卡带有非易失性内存主机控制器接口规范M.2接口,因此利用该PCI-E转接卡,可以连接非易失性内存主机控制器接口规范M.2固态硬盘作为系统启动盘和数据存储盘。在启动服务器后,在与PCI-E转接卡连接的非易失性内存主机控制器接口规范M.2固态硬盘上安装操作系统镜像。
步骤S22:重启所述服务器,当所述操作系统镜像安装成功后,利用所述M.2固态硬盘启动系统盘。
本申请实施例中,当在与PCI-E转接卡连接的非易失性内存主机控制器接口规范M.2固态硬盘上安装操作系统镜像后,重新启动服务器,并查看操作系统的安装的成功的情况,当所述操作系统镜像安装成功后,就可以利用非易失性内存主机控制器接口规范M.2固态硬盘(NVME M.2SSD)启动系统盘。
如图12所示,为利用本申请提供的PCI-E转接卡结合M.2固态硬盘进行安装系统、启动系统盘的流程图。首先,将服务器、PCI-E转接卡、M.2固态硬盘(SSD)进行连接,然后power on(启动)服务器;服务器启动后,将带有操作系统的镜像安装在M.2固态硬盘上,如将带有Windows或者Linux OS镜像安装在M.2固态硬盘上。重启服务器后,查看操作系统的安装成功的情况,如此一来,M.2固态硬盘则作为启动系统盘和数据存储盘,解决了E1.S作为系统启动盘和数据存储应用不广泛的问题,最后结束当前流程。
本申请实施例公开了一种系统盘启动方法,应用于如前所述的PCI-E转接卡,包括:启动服务器,在与所述PCI-E转接卡连接的M.2固态硬盘上安装操作系统镜像;重启所述服务器,当所述操作系统镜像安装成功后,利用所述M.2固态硬盘启动系统盘。可见,通过该PCI-E转接卡,在E1.S接口存在时不依赖E1.S固态硬盘,M.2固态硬盘也可作为启动系统盘和数据存储盘,解决在缺少E1.S SSD情况下可以使用M.2SSD作为系统启动盘和数据存储,从而给测试和系统盘使用带来很大方便。另外,由于该PCI-E转接卡既可以实现PCI-E信号的测量,同时又符合连接M.2SSD标准,所以该PCI-E转接卡经过严格的仿真和布局,从而设计布线和叠构均合理,且信号衰减满足PCI-E相关的规定,最后经制作打板、PCB相关测试(阻抗和损耗)等验证,得到一个满足需求的转接卡。通过本申请的PCI-E转接卡,使用方便、操作容易,测试系统搭建简单。
进一步的,本申请实施例还公开了一种电子设备,图13是根据一示例性实施例示出的电子设备20结构图,图中内容不能认为是对本申请的使用范围的任何限制。
图13为本申请实施例提供的一种电子设备20的结构示意图。该电子设备20,具体可以包括:至少一个处理器21、至少一个存储器22、电源23、通信接口24、输入输出接口25和通信总线26。其中,所述存储器22用于存储计算机程序,所述计算机程序由所述处理器21加载并执行,以实现前述任一实施例公开的方法中的相关步骤。另外,本实施例中的电子设备20具体可以为服务器。
本实施例中,电源23用于为电子设备20上的各硬件设备提供工作电压;通信接口24能够为电子设备20创建与外界设备之间的数据传输通道,其所遵循的通信协议是能够适用于本申请技术方案的任意通信协议,在此不对其进行具体限定;输入输出接口25,用于获取外界输入数据或向外界输出数据,其具体的接口类型可以根据具体应用需要进行选取,在此不进行具体限定。
另外,存储器22作为资源存储的载体,可以是只读存储器、随机存储器、磁盘或者光盘等,其上所存储的资源可以包括操作系统221、计算机程序222及数据223等,数据223可以包括各种各样的数据。存储方式可以是短暂存储或者永久存储。
其中,操作系统221用于管理与控制电子设备20上的各硬件设备以及计算机程序222,其可以是Windows Server、Netware、Unix、Linux等。计算机程序222除了包括能够用于完成前述任一实施例公开的由电子设备20执行的方法的计算机程序之外,还可以进一步包括能够用于完成其他特定工作的计算机程序。
进一步的,本申请实施例还公开了一种计算机可读存储介质,这里所说的计算机可读存储介质包括随机存取存储器(Random Access Memory,RAM)、内存、只读存储器(Read-Only Memory,ROM)、电可编程ROM、电可擦除可编程ROM、寄存器、硬盘、磁碟或者光盘或技术领域内所公知的任意其他形式的存储介质。其中,所述计算机程序被处理器执行时实现前述方法。关于该方法的具体步骤可以参考前述实施例中公开的相应内容,在此不再进行赘述。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其它实施例的不同之处,各个实施例之间相同或相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
结合本文中所公开的实施例描述的算法的步骤可以直接用硬件、处理器执行的软件模块,或者二者的结合来实施。软件模块可以置于随机存储器(RAM)、内存、只读存储器(ROM)、电可编程ROM、电可擦除可编程ROM、寄存器、硬盘、可移动磁盘、CD-ROM、或技术领域内所公知的任意其它形式的存储介质中。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上对本发明所提供的一种PCI-E转接卡、方法、电子设备及存储介质进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。
Claims (10)
1.一种PCI-E转接卡,其特征在于,包括金手指和非易失性内存主机控制器接口规范M.2接口;其中,
所述金手指,用于与服务器上E1.S接口进行连接,以获取所述服务器通过所述E1.S接口传输的PCI-E信号;
所述非易失性内存主机控制器接口规范M.2接口,用于通过夹具连接示波器,以实现对所述PCI-E信号的测量,或,用于连接M.2固态硬盘,以通过所述M.2固态硬盘启动系统盘。
2.根据权利要求1所述的PCI-E转接卡,其特征在于,所述金手指,包括:
将所述金手指的PIN定义为所述E1.S接口的公头接口,用于与服务器上E1.S母头接口进行连接,以获取所述服务器通过所述E1.S母头接口传输的PCI-E信号。
3.根据权利要求1所述的PCI-E转接卡,其特征在于,
所述非易失性内存主机控制器接口规范M.2接口,用于通过SMA/SMP电缆连接夹具,并通过所述夹具A面的Tx信号连接示波器的1、3通道,通过所述夹具A面的时钟信号连接所述示波器的2、4通道,以实现对所述PCI-E信号的测量。
4.根据权利要求1所述的PCI-E转接卡,其特征在于,
所述非易失性内存主机控制器接口规范M.2接口,用于通过夹具连接示波器,并通过所述示波器抓取所述服务器当前通道下的不同速率的所述PCI-E信号的Tx波形,然后利用Sigtest分析所述PCI-E信号,以实现对所述PCI-E信号的测量。
5.根据权利要求4所述的PCI-E转接卡,其特征在于,所述PCI-E转接卡还用于连接E1.S固态硬盘,以进行PCI-E Rx信号测试和/或PCI-E IOMT测试。
6.根据权利要求1所述的PCI-E转接卡,其特征在于,
所述非易失性内存主机控制器接口规范M.2接口,用于连接M.2固态硬盘,以便在操作系统镜像安装至所述M.2固态硬盘后,重启所述服务器,通过所述M.2固态硬盘启动系统盘。
7.一种信号测量方法,其特征在于,应用于PCI-E转接卡,所述PCI-E转接卡包括金手指和非易失性内存主机控制器接口规范M.2接口,其中,所述方法包括:
通过所述金手指获取服务器上E1.S接口传输的PCI-E信号;
将所述PCI-E信号通过所述非易失性内存主机控制器接口规范M.2接口,利用夹具传输至示波器,以便通过所述示波器对所述PCI-E信号进行测量分析。
8.一种系统盘启动方法,其特征在于,应用于如权利要求1至6所述的PCI-E转接卡,包括:
启动服务器,在与所述PCI-E转接卡连接的M.2固态硬盘上安装操作系统镜像;
重启所述服务器,当所述操作系统镜像安装成功后,利用所述M.2固态硬盘启动系统盘。
9.一种电子设备,其特征在于,所述电子设备包括处理器和存储器;其中,所述存储器用于存储计算机程序,所述计算机程序由所述处理器加载并执行以实现如权利要求7或8所述的方法。
10.一种计算机可读存储介质,其特征在于,用于存储计算机程序;其中所述计算机程序被处理器执行时实现如权利要求7或8所述的方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210764711.0A CN115129527A (zh) | 2022-07-01 | 2022-07-01 | 一种pci-e转接卡、方法、电子设备及存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210764711.0A CN115129527A (zh) | 2022-07-01 | 2022-07-01 | 一种pci-e转接卡、方法、电子设备及存储介质 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN115129527A true CN115129527A (zh) | 2022-09-30 |
Family
ID=83382472
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210764711.0A Pending CN115129527A (zh) | 2022-07-01 | 2022-07-01 | 一种pci-e转接卡、方法、电子设备及存储介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN115129527A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116631493A (zh) * | 2023-04-24 | 2023-08-22 | 成都电科星拓科技有限公司 | 一种高重用率ssd验证盘片及其应用方法 |
-
2022
- 2022-07-01 CN CN202210764711.0A patent/CN115129527A/zh active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116631493A (zh) * | 2023-04-24 | 2023-08-22 | 成都电科星拓科技有限公司 | 一种高重用率ssd验证盘片及其应用方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111289922B (zh) | 线缆插接检测方法及相关设备 | |
CN108153630A (zh) | 一种信号测试装置 | |
CN115129527A (zh) | 一种pci-e转接卡、方法、电子设备及存储介质 | |
CN211505789U (zh) | 一种pcie板卡测试装置 | |
CN113014339A (zh) | PCIe外插卡接收通道的质量测试方法、装置及设备 | |
CN115600532A (zh) | IP核outstanding能力检查方法及装置 | |
CN116069701A (zh) | 一种pcie资源识别方法、装置、设备及存储介质 | |
CN111881074B (zh) | 电子系统、主机端装置及控制方法 | |
CN114281624A (zh) | 一种i2c信号完整性的测试方法、系统、装置及设备 | |
CN206523565U (zh) | Usb通道损耗测试治具 | |
CN116582471A (zh) | Pcie设备、pcie数据捕获系统和服务器 | |
CN114706718B (zh) | 一种PCIe信号完整性验证方法、装置、设备及介质 | |
CN100511172C (zh) | 一种板间透传总线的测试装置及方法 | |
CN115525495A (zh) | 一种高速串行总线的余量测试方法、装置、设备及介质 | |
CN112416690B (zh) | 用于测试的集成主板和测试装置 | |
CN115168126A (zh) | 通道特性测试方法、系统、电子设备及可读存储介质 | |
CN116148627A (zh) | 电路板中PCIe CEM连接接口的检测系统及其方法 | |
CN112601235A (zh) | 一种wlan接口的测试系统及测试方法 | |
CN101752013B (zh) | 测试装置 | |
CN218728862U (zh) | 一种损耗扩展卡和链路损耗评估系统 | |
CN209132718U (zh) | 一种标准pcie子卡及ocp子卡的供电治具 | |
CN111367727B (zh) | 连接器结构,时延差的计算方法及装置 | |
CN113704152A (zh) | PCIe插槽接口转接设备、测试设备、系统和方法 | |
CN117687858B (zh) | 扩展卡的装配检测方法、系统、电子设备及可读存储介质 | |
CN209640838U (zh) | 一种服务器测试板及服务器系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |