CN114999412A - 一种阵列基板、显示面板、显示模组和电子设备 - Google Patents

一种阵列基板、显示面板、显示模组和电子设备 Download PDF

Info

Publication number
CN114999412A
CN114999412A CN202111115271.8A CN202111115271A CN114999412A CN 114999412 A CN114999412 A CN 114999412A CN 202111115271 A CN202111115271 A CN 202111115271A CN 114999412 A CN114999412 A CN 114999412A
Authority
CN
China
Prior art keywords
display area
pixel
display
electrically connected
array substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111115271.8A
Other languages
English (en)
Inventor
张颖
屈维
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Honor Device Co Ltd
Original Assignee
Honor Device Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Honor Device Co Ltd filed Critical Honor Device Co Ltd
Priority to CN202111115271.8A priority Critical patent/CN114999412A/zh
Publication of CN114999412A publication Critical patent/CN114999412A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/13306Circuit arrangements or driving methods for the control of single liquid crystal cells
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本申请公开了一种阵列基板,包括:显示区域,显示区域中包括呈阵列排布的多个像素单元,多个像素单元形成多个像素列和多个像素行;第一非显示区域和第二非显示区域,第一非显示区域和第二非显示区域沿第一方向,分别位于显示区域的两侧;IC电路,IC电路设置在第一非显示区域中;多个多路分配器,多个多路分配器设置在第二非显示区域中,并且多个多路分配器中的每个多路分配器分别与对应像素列中的每个像素单元电连接;IC电路通过多根第一连接线分别与多个多路分配器中的每个多路分配器电连接。如此,可以使得阵列基板的非显示区域可以设计的更窄,从而提升美观性以及用户体验。本申请还公开了一种显示面板、显示模组和电子设备。

Description

一种阵列基板、显示面板、显示模组和电子设备
技术领域
本申请涉及显示技术领域,特别涉及一种阵列基板、显示面板、显示模组和电子设备。
背景技术
随着电子设备的发展,用户对电子设备的显示屏的要求也越来越高,窄边框、全面屏的显示屏设计已成为主流。显示屏的屏幕边框受限于显示屏中的集成电路(IntegratedCircuit,IC)等电子器件的设置,无法做到完全消除,并且通常较宽。显示屏的屏幕边框较宽,存在影响显示屏以及包括显示屏的电子设备的美观性的问题,以及存在影响用户体验的问题。
发明内容
本申请提供了一种阵列基板、显示面板、显示模组和电子设备,可以实现更窄的阵列基板以及显示面板的非显示区域的设计,从而实现更窄的显示屏(即显示模组)的屏幕边框的设计,可以提升显示屏的美观性,以及提升包括显示屏的电子设备的美观性,从而可以有效地提升用户体验。
为解决上述技术问题,第一方面,本申请的实施方式提供了一种阵列基板,包括:显示区域,显示区域中包括呈阵列排布的多个像素单元,多个像素单元形成多个像素列和多个像素行;第一非显示区域和第二非显示区域,第一非显示区域和第二非显示区域沿第一方向,分别位于显示区域的两侧;IC电路,IC电路设置在第一非显示区域中;多个多路分配器,多个多路分配器设置在第二非显示区域中,并且多个多路分配器中的每个多路分配器分别与对应像素列中的每个像素单元电连接;IC电路通过多根第一连接线分别与多个多路分配器中的每个多路分配器电连接。
将IC电路和多个多路分配器分别设置于显示区域两侧的第一非显示区域和第二非显示区域,可以避免将IC电路和多个多路分配器同时设置于显示区域同一侧占用空间大的问题,例如可以使得阵列基板的第一非显示区域在第一方向上的尺寸可以设计的较窄,即可以使得阵列基板的非显示区域可以设计的更窄,从而实现阵列基板对应显示屏(即显示模组)的屏幕边框更窄的设计,可以提升显示屏的美观性,以及提升包括显示屏的电子设备的美观性,从而可以有效地提升用户体验。
在上述第一方面的一种可能的实现中,多根第一连接线中,至少部分的第一连接线设置在显示区域中相邻的两个像素列之间的空隙中,并沿着第一方向贯穿显示区域。
如此,使得第一连接线的设置只需要使用像素列之间的空隙即可,不需要再占用额外的空间,可以方便地实现第一连接线的设置,并且满足器件小型化的发展需求。
在上述第一方面的一种可能的实现中,每个该空隙中,至多设置一根第一连接线,并且相邻的两根第一连接线之间至少间隔两个像素列。
如此,每个空隙的宽度可以设置的较小,符合器件小型化的设计需求。以及可以使得多根第一连接线之间间隔设置,从而避免线束集中在一起,有利于布线设计。
在上述第一方面的一种可能的实现中,多根第一连接线中的每根第一连接线至少包括第一部分、第二部分和第三部分,其中,第一部分设置在第一非显示区域中,第二部分设置在前述空隙中,并沿着第一方向贯穿显示区域,第三部分设置在第二非显示区域中。如此,可以方便地实现IC电路和多个多路分配器的电连接。
在上述第一方面的一种可能的实现中,多个多路分配器中的每个多路分配器分别通过多根第二连接线与对应像素列中的每个像素单元电连接,并且多根第二连接线中,至少部分的第二连接线设置在显示区域中相邻的两个像素列之间的空隙中,并沿着第一方向贯穿显示区域。例如,多个多路分配器中的每个多路分配器可以分别通过三根第二连接线与对应像素列中的每个像素单元电连接。如此,可以方便地实现多个多路分配器与对应像素列的电连接。
在上述第一方面的一种可能的实现中,每个空隙中,设置一根第二连接线。以用于每根第二连接线分别与对应的一列像素列中的各像素单元电连接。
在上述第一方面的一种可能的实现中,多根第二连接线中的每根第二连接线至少包括第一部分和第二部分,其中,第一部分设置在第二非显示区域中,第二部分设置在空隙中,并沿着第一方向贯穿显示区域。即第二部分用于与对应的一列像素列中的各像素单元电连接。另外,第一部分设置在第二非显示区域中,相比于现有技术,可以减少第二连接线对于第一非显示区域空间的占用,也可以减小第一非显示区域空间的设计需求。
在上述第一方面的一种可能的实现中,多个多路分配器、第一连接线的第三部分以及第二连接线的第一部分,在第一方向上,所占用的第二非显示区域的空间小于0.3mm。
在上述第一方面的一种可能的实现中,第一方向是显示区域显示的正向画面的上下方向,并且第一非显示区域位于正向画面的下方,第二非显示区域位于正向画面的上方。当然,第一方向也可以是其他根据需要选择或者定义的方向。
在上述第一方面的一种可能的实现中,多个像素列包括多个第一像素列、多个第二像素列和多个第三像素列,第一像素列、第二像素列和第三像素列分别用于与不同颜色的滤光片对应以实现不同的像素颜色,并且每个多路分配器分别至少与一个第一像素列、一个第二像素列以及一个第三像素列电连接。
第一像素列、第二像素列和第三像素列可以是常见的R、G、B色彩分别对应的像素列,也可以是其他颜色对应的像素列,以满足不同的设计需求,其可以根据需要选择和设置。
在上述第一方面的一种可能的实现中,阵列基板还包括:第三非显示区域,第三非显示区域在第二方向上,位于显示区域的一侧,第二方向是与第一方向垂直的方向;第三非显示区域中包括栅极驱动电路,栅极驱动电路通过多根第三连接线,分别与每个像素行中的每个像素单元电连接,并且多根第三连接线中,至少部分的第三连接线设置在显示区域中相邻的两个像素行之间的空隙中,并沿着第二方向贯穿显示区域。
栅极驱动电路设置在第三非显示区域,一方面便于栅极驱动电路与对应像素行中各像素单元的电连接,一方面可以不占用前述第一非显示区域和第二非显示区域的空间,可以使得第一非显示区域和第二非显示区域可以设计的更窄。
在上述第一方面的一种可能的实现中,阵列基板还包括:设置在显示区域中与每个像素单元分别对应的第一晶体管;第一晶体管包括第一极、第二极和第三极,第一极与第一晶体管对应的像素单元电连接,第二极与第一晶体管所在像素列对应的第二连接线电连接,第三极与第一晶体管所在像素行对应的第三连接线电连接。
在上述第一方面的一种可能的实现中,阵列基板还包括:第四非显示区域,第四非显示区域在第二方向上,位于显示区域的一侧;第四非显示区域中包括多路分配器控制电路,多路分配器控制电路通过多根第四连接线分别与每个多路分配器电连接。
多路分配器控制电路设置在第四非显示区域,一方面便于多路分配器控制电路与对应的多路分配器的电连接,一方面可以不占用前述第一非显示区域和第二非显示区域的空间。
在上述第一方面的一种可能的实现中,多个多路分配器中的每个多路分配器包括一个数据输入端、至少一个数据输出端和至少一个控制端,数据输入端与第一连接线电连接,每个数据输出端与第二连接线电连接,每个控制端与第四连接线电连接。
在上述第一方面的一种可能的实现中,多个多路分配器中的每个多路分配器包括至少一个第二晶体管,第二晶体管包括第一极、第二极和第三极;每个第二晶体管的第一极与数据输入端电连接,第二极与一个数据输出端电连接,第三极与一个控制端电连接。
在上述第一方面的一种可能的实现中,第一晶体管和第二晶体管分别为薄膜晶体管。当然,第一晶体管和/或第二晶体管也可以是其他显示的晶体管。
在上述第一方面的一种可能的实现中,阵列基板还包括:设置在显示区域中与每个像素单元分别对应的第一晶体管;第一晶体管包括第一极、第二极和第三极,第一极与第一晶体管对应的像素单元电连接,第二极与第一晶体管所在像素列对应的第二连接线电连接,第三极与第一晶体管所在像素行对应的第三连接线电连接;以及第四非显示区域,第四非显示区域在第二方向上,位于显示区域的一侧;第四非显示区域中包括多路分配器控制电路,多路分配器控制电路通过多根第四连接线分别与每个多路分配器电连接;并且多个多路分配器中的每个多路分配器包括一个数据输入端、至少一个数据输出端和至少一个控制端,数据输入端与第一连接线电连接,每个数据输出端与第二连接线电连接,每个控制端与第四连接线电连接;以及多个多路分配器中的每个多路分配器包括至少一个第二晶体管,第二晶体管包括第一极、第二极和第三极;每个第二晶体管的第一极与数据输入端电连接,第二极与一个数据输出端电连接,第三极与一个控制端电连接;并且第一晶体管和第二晶体管分别为薄膜晶体管。
第二方面,本申请的实施方式提供了一种显示面板,包括前述的阵列基板。
该显示面板由于其包括的阵列基板的第一非显示区域在第一方向上的尺寸可以设计的较窄,即阵列基板的非显示区域可以设计的更窄,可以更好地满足显示面板窄边框、全面屏的设计需求,提升显示面板的美观性,以及提升包括显示面板的显示模组的美观性,提升包括显示模组的电子设备的美观性,从而提升用户体验。
第三方面,本申请的实施方式提供了一种显示模组,包括前述的显示面板。
该显示模组由于其包括的显示面板可以实现窄边框、全面屏的设计需求,则该显示模组的美观性可以得到对应的提升,从而可以提升用户体验。
第四方面,本申请的实施方式提供了一种电子设备,包括如前述的显示模组。
该电子设备由于其包括的显示模组可以实现窄边框、全面屏的设计需求,则该电子设备的美观性可以得到对应的提升,从而可以提升用户体验。
可以理解的是,上述第二方面至第四方面的有益效果也可以参见上述第一方面中的相关描述,在此不再赘述。
附图说明
为了更清楚地说明本申请的技术方案,下面将对实施方式描述中所使用的附图作简单介绍。
图1示出了现有技术中的LCD面板的一种俯视结构示意图;
图2示出了现有技术中的LCD面板包括的TFT基板的一种俯视结构示意图;
图3是根据本申请的一些实施方式,示出了本申请实现方式提供的TFT基板100的一种俯视结构示意图;
图4是根据本申请的一些实施方式,示出了本申请实现方式提供的TFT基板100的另一种俯视结构示意图;
图5是根据本申请的一些实施方式,示出了本申请实现方式提供的TFT基板100的另一种俯视结构示意图;
图6是根据本申请的一些实施方式,示出了本申请实现方式提供的TFT基板100的另一种俯视结构示意图;
图7是根据本申请的一些实施方式,示出了本申请实现方式提供的显示面板200的一种结构示意图;
图8是根据本申请的一些实施方式,示出了本申请实现方式提供的显示模组300的一种结构示意图;
图9是根据本申请的一些实施方式,示出了本申请实现方式提供的手机400的一种结构示意图。
具体实施方式
下面将结合附图对本申请的技术方案作进一步详细描述。
以液晶显示器(Liquid Crystal Display,LCD)为例,LCD的屏幕边框相对其他一些类型的显示屏来说可以做到较窄,并且极致窄边框是LCD的一大卖点。但是,长久以来,受限于IC电路、多路分配器(demultiplexer,简称为DEMUX,也可以称为数据分配器等)等电子器件的设置位置以及走线方式,目前市面上的LCD面板(panel)的下边框的尺寸较宽。LCD面板的下边框通常指的是,LCD面板在通常使用状态下,显示的正向画面的下方。LCD面板的下边框的尺寸较宽,在一定程度上影响LCD的美观性,以及影响包括LCD的电子设备整机的美观性。LCD例如可以是COG(Chip On Glass)LCD等类型的显示器。
请参见图1,图1所示为LCD面板的一种俯视结构示意图,可以看出该LCD面板的下边框a1(黑色边框)在图1所示的Z1方向(作为第一方向的一种示例)上相对较宽,其宽度通常为2.7mm左右。另外,该LCD面板的上边框a2(黑色边框)在图1所示的Z1方向上相对较窄,其宽度通常为0.8mm左右。即LCD面板的下边框a1通常较宽。下边框a1为LCD面板在通常使用状态下,显示的正向画面的下方;上边框a2为LCD面板在通常使用状态下,显示的正向画面的上方。
下面对LCD面板的下边框a1较宽的原因进行说明。
请参见图2,图2所示为LCD面板包括的薄膜晶体管(Thin Film Transistor,TFT)基板的一种俯视结构示意图。TFT基板包括显示区域X(也可以称为可操作区(Active Area,AA)和非显示区域Y,非显示区域Y围绕显示区域X设置。其中,显示区域X中设置有多个像素单元10,像素单元10为感光元件,每个像素单元10用于与图2所示的例如R、G、B等不同颜色对应的滤光片对应设置,以实现不同的像素颜色,即形成彩色像素。并且,多个像素单元10呈阵列排布形成多个像素列(即像素列N)和多个像素行(即像素行M)。
请继续参见图2,非显示区域Y至少包括两部分,例如包括下边框区域Y1(作为第一非显示区域的一种示例)和上边框区域Y2(作为第二非显示区域的一种示例),下边框区域Y1和上边框区域Y2在图2所示的Z1方向(即第一方向,也是像素列所在的方向)上,分别位于显示区域X的两侧。其中,下边框区域Y1位于显示区域X的下侧,上边框区域Y2位于显示区域X的上侧。并且,下边框区域Y1可以理解为LCD面板在通常使用状态下,显示区域X显示的正向画面的下方或者下侧;上边框区域Y2可以理解为LCD面板在通常使用状态下,显示区域X显示的正向画面的上方或者上侧。即,下边框区域Y1与LCD面板的下边框a1对应,其在Z1方向上的宽度通常为2.7mm左右;上边框区域Y2与LCD面板的上边框a2对应,其在Z1方向上的宽度通常为0.8mm左右。
请继续参见图2,下边框区域Y1中同时设置有IC电路20,以及多个多路分配器Si,具体地,多个多路分配器Si例如可以是S1、S2……S1079、S1080等,i的取值可以根据该LCD的分辨率确定。并且,IC电路20通过多根第一连接线30(如图中实线绘出的电连接线,作为第一连接线的一种示例)分别与每个多路分配器Si电连接,第一连接线30设置在(即位于)下边框区域Y1中。另外,每个多路分配器Si通过多根第二连接线40(如图中虚线绘出的电连接线,作为第二连接线的一种示例)与对应的像素列中的每个像素单元10电连接。例如如图2所示,每个多路分配器Si通过三根第二连接线40分别与一个R色彩对应的像素列中的每个像素单元10、一个G色彩对应的像素列中的每个像素单元10和一个B色彩对应的像素列中的每个像素单元10电连接。并且,如图2所示,部分第二连接线40也设置在下边框区域Y1中。
另外,如图2所示,R色彩对应的像素列中的每个像素单元10、G色彩对应的像素列中的每个像素单元10和B色彩对应的像素列中的每个像素单元10,在Z2方向(作为第二方向的一种示例,Z2方向为与Z1方向垂直的方向,也是像素行所在的方向)上,分别按照R-G-B-R-G-B的顺序依次排列,并且一个R色彩对应的像素列、一个G色彩对应的像素列和一个B色彩对应的像素列作为一个像素组。
基于上述的设置方式,IC电路20输出的用于控制像素单元10的显示的数据信号,先输出至多路分配器Si,然后通过多路分配器Si输出至该多路分配器Si对应的像素列中的像素单元10,以实现对像素单元10的显示控制。
图2所示的TFT基板中,IC电路20、多个多路分配器Si、第一连接线30和部分第二连接线40同时设置在下边框区域Y1中,即同时设置在显示区域X的同一侧。由于IC电路20、多个多路分配器Si、第一连接线30和部分第二连接线40,在Z1方向上都需要占据一定的空间。例如,如图2所示,多个多路分配器Si和部分第二连接线40,在Z1方向上所占用空间的宽度约为0.25mm。另外,IC电路20和第一连接线30需要占据基本上2倍于多个多路分配器Si和部分第二连接线40,在Z1方向上所占用空间的宽度。所以需要下边框区域Y1在Z1方向上的空间设置得较宽。
如前所述,下边框区域Y1与前述的LCD面板的下边框a1对应,因此,下边框区域Y1在Z1方向上的空间设置得较宽,使得LCD面板的下边框a1需要在Z1方向上设置得较宽。从而,在一定程度上影响LCD的美观性,以及影响包括LCD的电子设备整机的美观性。并且也无法很好地实现LCD极致窄边框的设计。
针对上述情况,本申请实现方式提供了一种新的TFT基板(作为阵列基板的一种示例),该TFT基板的下边框区域Y1,在Z1方向上所占用空间的宽度可以更小。请参见图3,本实现方式中,TFT基板100包括的IC电路20仍然设置在下边框区域Y1中。相比于前述图2所示的TFT基板,本实现方式中,TFT基板100包括的多个多路分配器Si设置在上边框区域Y2中。即本实现方式中,将IC电路20和多路分配器Si分别设置在显示区域X的上下两个对侧。并且,IC电路20通过多根第一连接线30分别与每个多路分配器Si电连接,多根第一连接线30中至少部分的第一连接线30设置在显示区域X中相邻的两个像素列之间的空隙(相邻的两个像素列之间的空隙为第一空隙)中,并且沿着Z1方向贯穿显示区域X。
进一步地,每个相邻像素列之间的空隙中,至多设置一根第一连接线30,如此,该每个相邻像素列之间的空隙的宽度可以设置的较小,符合器件小型化的设计需求。并且,可以避免过多线束集中设置在一起,有利于布线设计。并且,相邻的两根第一连接线30之间至少间隔两个像素列,如此,可以使得多根第一连接线30之间间隔设置,避免过多线束集中设置在一起,有利于布线设计。例如,如图3所示,第一根第一连接线30与第二根第一连接线30之间间隔四个像素列,第三根第一连接线30与第四根第一连接线30之间也间隔四个像素列。当然,相邻的两根第一连接线30之间间隔的像素列的个数可以根据需要具体设置。
另外,本实现方式中,每个多路分配器Si通过多根(例如图示的三根)第二连接线40分别与R、G、B三个色彩对应的作为一个像素组的三个像素列中的每个像素单元10电连接。多根第二连接线40中至少部分的第二连接线40设置在显示区域X中相邻的两个像素列之间的空隙中,并且沿着Z1方向贯穿显示区域X。另外,每个相邻像素列之间的空隙中,都分别设置一根第二连接线40。第二连接线40的具体设置方式,将在后文进行详细说明。
本实现方式中,IC电路20输出的数据信号首先经过显示区域X后,在显示区域X上侧的上边框区域Y2中再进行多路分配器Si的多路选择,然后输出至对应的像素单元10,从而控制像素单元10的显示。
请继续参见图3,本实现方式中,在多路分配器Si设置在上边框区域Y2中的基础上,部分第二连接线40也设置在上边框区域Y2中。
多路分配器Si和部分第二连接线40设置在上边框区域Y2中,相比于图2所示的TFT基板,在一定程度上,可以减少多路分配器Si和第二连接线40,对于下边框区域Y1在Z1方向上的空间的占用,即可以减小下边框区域Y1在Z1方向上的空间需求。
如前所述,多个多路分配器Si和部分第二连接线40在Z1方向上,所占用空间的宽度约为0.25mm。则,本实现方式中,下边框区域Y1在Z1方向上的设计空间需求可以至少减小0.25mm,即下边框区域Y1在Z1方向上的设计空间可以减小至2.45mm以内。从而可以有效地减小包括TFT基板100的LCD面板的下边框a1在Z1方向上的宽度。如此,可以更好地实现更窄的LCD面板的屏幕边框的设计,即可以更好地满足对应LCD极致窄边框的设计需求,以及可以提升LCD的美观性,以及提升包括LCD的电子设备的美观性,从而可以有效地提升用户体验。
进一步地,如前所述,上边框区域Y2在Z1方向上的宽度通常为0.8mm左右,并且按照当前的实际极致走线设计,上边框区域Y2在Z1方向上的空间(即宽度)只被占用了约0.5mm的空间,还存在约0.3mm的空间(即宽度)剩余。并且,多路分配器Si和部分第二连接线40在Z1方向上,所占用空间的宽度约为0.25mm。所以,上边框区域Y2在Z1方向上的空间,可以满足多路分配器Si和部分第二连接线40的设置需求。
如此,本实现方式中,在保证TFT基板100的上边框区域Y2在Z1方向上的宽度不变的基础上,可以有效地减小下边框区域Y1在Z1方向上的宽度。即对于包括TFT基板100的显示面板来说,在保证显示面板的上边框a2的宽度不变的基础上,可以有效地减小显示面板的下边框a1的宽度。可以提升对应的LCD的美观性,以及提升包括LCD的电子设备整机的美观性,从而可以有效地提升用户体验。
下面将对本申请提供的TFT基板100的结构进行进一步详细说明。
请参见图4,以分辨率为1080*2400的LCD为例,该LCD包括的TFT基板100,包括3240个像素列和2400个像素行,像素列例如可以是图4所示的N1、N2……N3240,像素行例如可以是图4所示的M1、M2……M3239、M3240,也可以称为Gate1、Gate2……Gate3239、Gate3240。另外,每一列像素列中的每个像素单元10分别与R、G、B三个色彩中的一个色彩对应的滤光片对应,以形成彩色像素。即3240个像素列中,与R、G、B三个色彩分别对应的像素列各有1080列。另外,本实现方式中,TFT基板100包括1080个多路分配器Si
本实现方式中,每个多路分配器Si包括一个数据输入端和至少一个数据输出端,其中,数据输入端与前述的第一连接线30(如图中实线绘出的电连接线)电连接,数据输出端与前述的第二连接线40(如图中虚线绘出的电连接线)电连接,并且每个多路分配器Si通过三根第二连接线40分别与一个R色彩对应的像素列中的像素单元10电连接,以及与一个G色彩对应的像素列中的像素单元10电连接,以及与一个B色彩对应的像素列中的像素单元10电连接。其中,R色彩对应的像素列作为第一像素列的示例,G色彩对应的像素列作为第二像素列的示例,B色彩对应的像素列作为第三像素列的示例。第一像素列、第二像素列和第三像素列分别用于对应于不同颜色的滤光片,以用于实现不同的像素颜色。
另外,请继续参见图4,每根第二连接线40包括第一部分41(即设置在上边框区域Y2中的部分)和第二部分42(即设置在显示区域X中的部分)。其中,第一部分41与多路分配器Si电连接,第二部分42与对应像素列中的每个像素单元10电连接。具体的,第二部分42设置在显示区域X中相邻的两个像素列之间的空隙中,并且沿着Z1方向贯穿显示区域X,以实现与对应像素列中的每个像素单元10的电连接。
IC电路20通过多根第一连接线30分别与每个多路分配器Si电连接,如图4所示,每根第一连接线30包括第一部分31(即设置在下边框区域Y1中的部分)、第二部分32(即设置在显示区域X中的部分)和第二部分33(即设置在上边框区域Y2中的部分)。其中,第一部分31与IC电路20电连接,第二部分32设置在显示区域X中相邻的两个像素列之间的空隙中,并且沿着Z1方向贯穿显示区域X,第三部分33与多路分配器Si电连接。
如图4所示,本实现方式中,相邻的两个像素列之间的空隙中,分别设置有一根第二连接线40,以及部分该空隙中,还同时设置有一根第一连接线30。并且,部分相邻的两根第一连接线30之间间隔4个像素列。
请继续参见图4,本实现方式中,非显示区域Y还包括左边框区域Y3(作为第三非显示区域的一种示例),左边框区域Y3在Z2方向(即第二方向)上位于显示区域X的左侧。左边框区域Y3中还设置有栅极驱动电路(图中未示出),栅极驱动电路用于实现对像素单元10对应的薄膜晶体管的栅极控制。栅极驱动电路通过图4所示的多根第三连接线50(作为第三连接线的一种示例)分别与每个像素行中的每个像素单元10电连接,并且至少部分的第三连接线50设置在显示区域X中相邻的两个像素行之间的空隙(相邻的两个像素行之间的空隙为第二空隙)中,并且沿着Z2方向贯穿显示区域X。
需要说明的是,本实现方式中,相邻像素行之间的空隙的大小,以及相邻像素列之间的空隙的大小,可以根据显示区域X的大小,以及该TFT基板100对应的LCD的分辨率大小确定。并且,相邻像素列之间的空隙的大小通常不小于200μm。当然,相邻像素行之间的空隙的大小,以及相邻像素列之间的空隙的大小,也可以根据前述第一连接线30、第二连接线40、第三连接线50等布线的设计需要或者其他需要设置为其他任意值。
进一步地,请参见图5,本实现方式中,显示区域X中还设置有多个分别与每个像素单元10对应的第一晶体管K,每个第一晶体管K包括第一极K1、第二极K2和第三极K3。其中,第一极K1与第一晶体管K对应的像素单元10电连接,第二极K2与第一晶体管K所在像素列对应的第二连接线40电连接,第三极K3与第一晶体管K所在像素行对应的第三连接线50电连接。
本实现方式中,第一晶体管K可以是薄膜晶体管,也可以是其他类型的晶体管。
进一步地,本实现方式中,左边框区域Y3中还设置有多路分配器控制电路,多路分配器控制电路可以把多路分配器Si的数据输入端输入的数据信号传输至选定的一个数据输出端输出,即多路分配器控制电路用于实现对多路分配器Si输出数据信号的地址的控制。并且,请参见图6,多路分配器Si还包括一个数据输入端D1、至少一个数据输出端D2和至少一个控制端D3。其中,多路分配器Si通过数据输入端D1与对应的第一连接线30电连接,多路分配器Si通过数据输出端D2与对应的第二连接线40电连接,多路分配器Si通过控制端D3与对应的第四连接线70(作为第四连接线的一种示例,并且第四连接线70通常也设置有多根),以及第四连接线70与多路分配器控制电路电连接。
请继续参见图6,本实现方式中,多路分配器Si(以多路分配器S2为例)包括至少包括一个第二晶体管T,并且,多路分配器Si通常包括图6所示的三个第二晶体管T。每个第二晶体管T包括第一极T1、第二极T2和第三极T3。其中,第一极T1与多路分配器Si的数据输入端D1电连接,第二极T2与多路分配器Si的一个数据输出端D2电连接,第三极T3与多路分配器Si的一个控制端D3电连接。
当然,本实现方式中,也可以认为第一极T1作为多路分配器Si的数据输入端D1的示例,与第一连接线30电连接,第二极T2作为多路分配器Si的数据输出端D2的示例,与第二连接线40电连接,第三极T3作为多路分配器Si的控制端D3的示例,与第四连接线70电连接。
本实现方式中,第二晶体管T可以是薄膜晶体管,也可以是其他类型的晶体管。
需要说明的是,本实现方式中,多路分配器控制电路也可以设置在左边框区域Y3以外的第四非显示区域中,第四非显示区域可以是显示区域X右侧区域,或者其他区域。
本实现方式中,前述的第一连接线30也可以称为DEMUX数据走线,第二连接线40也可以称为源线,第三连接线50也可以称为栅线,第四连接线70也可以成为DEMUX控制走线。另外,第一连接线30的根数至少与多路分配器Si的个数对应,第二连接线40的根数至少与像素列的个数对应,第三连接线50的根数至少与像素行的个数对应,第四连接线70的根数至少与多路分配器Si的个数以及每个多路分配器Si包括的第二晶体管T的个数对应。
另外,本实现方式中,多个多路分配器Si、部分第一连接线30(即每根第一连接线30的第三部分33)和部分第二连接线40(即每根第二连接线40的第一部分41)在Z1方向上,所占用空间的宽度可以是前述的约为0.25mm,也可以是小于0.3mm,或者可以是其他任意值。
本实现方式中,前述的作为第一方向的一种示例的Z1方向为显示区域X显示的正向画面的上下方向,即为像素列所在的方向,作为第二方向的一种示例的Z2方向为显示区域X显示的正向画面的左右方向,即为像素行所在的方向。在本申请的另一些实现方式中,第一方向和第二方向也可以是其他方向,其可以根据需要设置。对应的,第一非显示区域和第二非显示区域也可以是显示区域X周侧的其他区域。例如,第一非显示区域Y1也可以是显示区域X显示的正向画面的上方,第二非显示区域Y2是正向画面的下方,或者第一非显示区域Y1和第二非显示区域Y2也可以是显示区域X显示的正向画面的左右方向的区域等,其可以根据需要选择和设置。
在本申请的另一些实现方式中,每个相邻像素列之间的空隙中,也可以根据需要设置一根以上的第一连接线30,和/或一根以上的第二连接线40,其可以根据需要具体设置。另外,每个相邻像素行之间的空隙中,也可以根据需要设置一根以上的第三连接线50,其可以根据需要具体设置。
在本申请的另一些实现方式中,第一连接线30、第二连接线40、第三连接线50和第四连接线70也可以根据需要设置在显示区域X和/或非显示区域Y的其他位置。例如,一些第一连接线30和/或第二连接线40可以设置在显示区域X左右两侧的非显示区域Y内,并且沿着第一方向延伸。以及一些第三连接线50和/或第四连接线70可以设置在显示区域X上下两侧的非显示区域Y内,例如设置在第一非显示区域Y1和/或第二非显示区域Y2内,并且沿着第二方向延伸。
在本申请的另一些实现方式中,前述第一像素列、第二像素列和第三像素列的排布方式,也可以按照R-R-G-G-B-B的方式进行排布,或者可以根据需要按照其他任意方式进行排布。
在本申请的另一些实现方式中,前述多个像素列也可以只包括第一像素列、第二像素列和第三像素列中的任意一种或者任意两种,或者还可以包括第一像素列、第二像素列和第三像素列以外的第四像素列、第五像素列等像素列。当然,该多个像素列的设置方式也可以根据需要设置为其他形式。
在本申请的另一些实现方式中,每个像素列也可以用于对应于至少两种不同的颜色。
即,本申请中,像素列的设置方式可以根据设计需要具体选择和设置。
在本申请的另一些实现方式中,前述作为本申请实现方式提供的阵列基板的一种示例的TFT基板100,也可以是其他类型的阵列基板。
本实现方式提供的TFT基板100,由于其下边框区域Y1较窄,可以更好地满足对应的显示面板窄边框、全面屏的设计需求,提升显示面板的美观性,以及提升包括显示面板的显示模组的美观性,提升包括显示模组的电子设备的美观性,从而提升用户体验。
请参见图7,本申请的一种实现方式还提供了一种显示面板200,显示面板200包括前述的TFT基板100,并且,如图7所示,显示面板200还包括设置在TFT基板100上侧的液晶层201和彩色滤光片(作为滤光片的一种示例)202。其中,彩色滤光片202包括R、G、B等色彩对应的不同的滤光区,不同的滤光区用于分别与前述的TFT基板100上的用于与R、G、B等色彩对应的像素单元对应,以进行滤光,得到不同颜色的像素。并且,可以通过控制液晶层202中每个位置处的液晶的偏振来控制显示面板200的显示画面。
当然,该显示面板200也可以包括TFT基板100、液晶层201和彩色滤光片202之外的更多或者更少的其他一些电路或者器件,其可以根据需要设置。
本实现方式提供的显示面板200,由于其包括的TFT基板100的下边框较窄,可以更好地满足显示面板200的窄边框、全面屏的设计需求,提升显示面板200的美观性,以及提升包括显示面板200的显示模组的美观性,以及提升包括显示模组的电子设备的美观性,从而提升用户体验。
请参见图8,本申请的一种实现方式还提供了一种显示模组300(也可以称为显示器件),显示模组300包括前述的显示面板200,即包括TFT基板100、液晶层201和彩色滤光片202。并且,如图8所示,显示模组300还包括设置在彩色滤光片202上侧的上偏光片203,以及设置在TFT基板100下侧的下偏光片204和背光板205。
当然,显示模组300还可以包括显示面板200、上偏光片203、下偏光片204和背光板205之外的更多或者更少的其他一些相关的电子器件、线路或者封装边框等,其可以根据需要设置。
本实现方式提供的显示模组300,由于其包括的显示面板200的下边框较窄,可以更好地满足显示模组300的窄边框、全面屏的设计需求,提升显示模组300的美观性,以及提升包括显示模组300的电子设备的美观性,从而提升用户体验。
本实现方式中,显示模组300可以是前述的LCD。在本申请的另一些实现方式中,显示模组300也可以是有机发光二极管(Organic Light-Emitting Diode,OLED)显示器等其他类型的显示模组。
请参见图9,本申请的一种实现方式还提供了一种作为电子设备的示例的手机400,手机400包括前述的显示模组300,当然,手机400还可以包括电池、处理器等其他一些相关部件。或者,手机400也可以包括其他更多或者更少的器件,其可以根据需要设置。
本实现方式提供的手机400,由于其包括的显示模组300的下边框较窄,即手机400的屏幕下边框较窄,可以更好地满足手机400的窄边框、全面屏的设计需求,提升手机400的美观性,从而提升用户体验。
本实现方式中,电子设备也可以是手机400以外的平板电脑、笔记本电脑、掌上电脑、移动互联网设备(mobile internet device,MID)、可穿戴设备(例如包括:智能手表、智能手环、计步器等)、大屏设备、个人数字助理、便携式媒体播放器、导航设备、视频游戏设备、机顶盒、虚拟现实和/或增强现实设备、物联网设备、工业控制设备、流媒体客户端设备、机器人以及其他电子设备或者物联设备。
需要说明的是,术语“第一”、“第二”等仅用于区分描述,而不能理解为指示或暗示相对重要性。
需要说明的是,在附图中,可以以特定布置和/或顺序示出一些结构或方法特征。然而,应该理解,可能不需要这样的特定布置和/或排序。而是,在一些实施方式中,这些特征可以以不同于说明性附图中所示的方式和/或顺序来布置。另外,在特定图中包括结构或方法特征并不意味着暗示在所有实施方式中都需要这样的特征,并且在一些实施方式中,可以不包括这些特征或者可以与其他特征组合。
虽然通过参照本申请的某些优选实施方式,已经对本申请进行了图示和描述,但本领域的普通技术人员应该明白,以上内容是结合具体的实施方式对本申请所作的进一步详细说明,不能认定本申请的具体实施只局限于这些说明。本领域技术人员可以在形式上和细节上对其作各种改变,包括做出若干简单推演或替换,而不偏离本申请的精神和范围。

Claims (15)

1.一种阵列基板,其特征在于,包括:
显示区域,所述显示区域中包括呈阵列排布的多个像素单元,所述多个像素单元形成多个像素列和多个像素行;
第一非显示区域和第二非显示区域,所述第一非显示区域和所述第二非显示区域沿第一方向,分别位于所述显示区域的两侧;
IC电路,所述IC电路设置在所述第一非显示区域中;
多个多路分配器,所述多个多路分配器设置在所述第二非显示区域中,并且所述多个多路分配器中的每个多路分配器分别与对应所述像素列中的每个所述像素单元电连接;
所述IC电路通过多根第一连接线分别与所述多个多路分配器中的每个多路分配器电连接。
2.根据权利要求1所述的阵列基板,其特征在于,所述多根第一连接线中,至少部分的所述第一连接线设置在所述显示区域中相邻的两个所述像素列之间的空隙中,并沿着所述第一方向贯穿所述显示区域。
3.根据权利要求2所述的阵列基板,其特征在于,每个所述空隙中,至多设置一根所述第一连接线,并且相邻的两根所述第一连接线之间至少间隔两个所述像素列。
4.根据权利要求2或3所述的阵列基板,其特征在于,所述多根第一连接线中的每根所述第一连接线至少包括第一部分、第二部分和第三部分,其中,所述第一部分设置在所述第一非显示区域中,所述第二部分设置在所述空隙中,并沿着所述第一方向贯穿所述显示区域,所述第三部分设置在所述第二非显示区域中。
5.根据权利要求1-4任意一项所述的阵列基板,其特征在于,所述多个多路分配器中的每个多路分配器分别通过多根第二连接线与对应所述像素列中的每个所述像素单元电连接,并且所述多根第二连接线中,至少部分的所述第二连接线设置在所述显示区域中相邻的两个所述像素列之间的空隙中,并沿着所述第一方向贯穿所述显示区域。
6.根据权利要求5所述的阵列基板,其特征在于,每个所述空隙中,设置一根所述第二连接线。
7.根据权利要求5或6所述的阵列基板,其特征在于,所述多根第二连接线中的每根所述第二连接线至少包括第一部分和第二部分,其中,所述第一部分设置在所述第二非显示区域中,所述第二部分设置在所述空隙中,并沿着所述第一方向贯穿所述显示区域。
8.根据权利要求7所述的阵列基板,其特征在于,所述多个多路分配器、所述第一连接线的所述第三部分以及所述第二连接线的所述第一部分,在所述第一方向上,所占用的所述第二非显示区域的空间小于0.3mm。
9.根据权利要求1-8任意一项所述的阵列基板,其特征在于,所述第一方向是所述显示区域显示的正向画面的上下方向,并且所述第一非显示区域位于所述正向画面的下方,所述第二非显示区域位于所述正向画面的上方。
10.根据权利要求1-9任意一项所述的阵列基板,其特征在于,所述多个像素列包括多个第一像素列、多个第二像素列和多个第三像素列,所述第一像素列、所述第二像素列和所述第三像素列分别用于与不同颜色的滤光片对应以实现不同的像素颜色,并且每个所述多路分配器分别至少与一个所述第一像素列、一个所述第二像素列以及一个所述第三像素列电连接。
11.根据权利要求5-8任意一项所述的阵列基板,其特征在于,所述阵列基板还包括:
第三非显示区域,所述第三非显示区域在第二方向上,位于所述显示区域的一侧,所述第二方向是与所述第一方向垂直的方向;
所述第三非显示区域中包括栅极驱动电路,所述栅极驱动电路通过多根第三连接线,分别与每个所述像素行中的每个所述像素单元电连接,并且所述多根第三连接线中,至少部分的所述第三连接线设置在所述显示区域中相邻的两个所述像素行之间的空隙中,并沿着所述第二方向贯穿所述显示区域。
12.根据权利要求11所述的阵列基板,其特征在于,所述阵列基板还包括:
设置在所述显示区域中与每个所述像素单元分别对应的第一晶体管;所述第一晶体管包括第一极、第二极和第三极,所述第一极与所述第一晶体管对应的所述像素单元电连接,所述第二极与所述第一晶体管所在像素列对应的所述第二连接线电连接,所述第三极与所述第一晶体管所在像素行对应的所述第三连接线电连接;以及
第四非显示区域,所述第四非显示区域在所述第二方向上,位于所述显示区域的一侧;所述第四非显示区域中包括多路分配器控制电路,所述多路分配器控制电路通过多根第四连接线分别与每个所述多路分配器电连接;并且
所述多个多路分配器中的每个多路分配器包括一个数据输入端、至少一个数据输出端和至少一个控制端,所述数据输入端与所述第一连接线电连接,每个所述数据输出端与所述第二连接线电连接,每个所述控制端与所述第四连接线电连接;以及所述多个多路分配器中的每个多路分配器包括至少一个第二晶体管,所述第二晶体管包括第一极、第二极和第三极;每个所述第二晶体管的所述第一极与所述数据输入端电连接,所述第二极与一个所述数据输出端电连接,所述第三极与一个所述控制端电连接;并且
所述第一晶体管和所述第二晶体管分别为薄膜晶体管。
13.一种显示面板,其特征在于,包括权利要求1-12任意一项所述的阵列基板。
14.一种显示模组,其特征在于,包括权利要求13所述的显示面板。
15.一种电子设备,其特征在于,包括如权利要求14所述的显示模组。
CN202111115271.8A 2021-09-23 2021-09-23 一种阵列基板、显示面板、显示模组和电子设备 Pending CN114999412A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111115271.8A CN114999412A (zh) 2021-09-23 2021-09-23 一种阵列基板、显示面板、显示模组和电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111115271.8A CN114999412A (zh) 2021-09-23 2021-09-23 一种阵列基板、显示面板、显示模组和电子设备

Publications (1)

Publication Number Publication Date
CN114999412A true CN114999412A (zh) 2022-09-02

Family

ID=83018618

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111115271.8A Pending CN114999412A (zh) 2021-09-23 2021-09-23 一种阵列基板、显示面板、显示模组和电子设备

Country Status (1)

Country Link
CN (1) CN114999412A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024032210A1 (zh) * 2022-08-09 2024-02-15 武汉华星光电半导体显示技术有限公司 一种显示面板及显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN203551906U (zh) * 2013-11-15 2014-04-16 北京京东方光电科技有限公司 一种阵列基板及显示装置
CN107154218A (zh) * 2017-06-29 2017-09-12 厦门天马微电子有限公司 一种阵列基板、显示面板及显示装置
CN109031828A (zh) * 2018-08-23 2018-12-18 上海中航光电子有限公司 阵列基板及其驱动方法、显示面板和显示装置
CN109887458A (zh) * 2019-03-26 2019-06-14 厦门天马微电子有限公司 显示面板和显示装置
CN110853562A (zh) * 2019-11-14 2020-02-28 武汉华星光电技术有限公司 一种显示面板及显示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN203551906U (zh) * 2013-11-15 2014-04-16 北京京东方光电科技有限公司 一种阵列基板及显示装置
CN107154218A (zh) * 2017-06-29 2017-09-12 厦门天马微电子有限公司 一种阵列基板、显示面板及显示装置
CN109031828A (zh) * 2018-08-23 2018-12-18 上海中航光电子有限公司 阵列基板及其驱动方法、显示面板和显示装置
CN109887458A (zh) * 2019-03-26 2019-06-14 厦门天马微电子有限公司 显示面板和显示装置
CN110853562A (zh) * 2019-11-14 2020-02-28 武汉华星光电技术有限公司 一种显示面板及显示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024032210A1 (zh) * 2022-08-09 2024-02-15 武汉华星光电半导体显示技术有限公司 一种显示面板及显示装置

Similar Documents

Publication Publication Date Title
JP6772217B2 (ja) 金属引き回し抵抗を減少したディスプレイ回路
US10185195B2 (en) Horizontal stripe liquid crystal display device
US10732752B1 (en) Display panel and display device
TWI392943B (zh) 具窄型邊框區架構之顯示裝置與其驅動方法
KR101005654B1 (ko) 표시 장치
US9324764B2 (en) Array substrate and display device
JP2024056691A (ja) アレイ基板、表示パネル、スプライシング表示パネル、及び表示駆動方法
JP5024110B2 (ja) 電気光学装置及び電子機器
EP1361505A2 (en) Liquid crystal display device with two screens and driving method of the same
WO2022001435A1 (zh) 显示基板和显示装置
CN111983843B (zh) 显示面板和电子设备
WO2023159868A1 (zh) 显示面板及显示装置
CN114999412A (zh) 一种阵列基板、显示面板、显示模组和电子设备
JPH08286202A (ja) 液晶表示装置
KR20110049094A (ko) 액정표시장치
JP2006250984A (ja) 電気光学装置、その製造方法、及び電子機器
JP2003241217A (ja) 液晶表示パネル及びそれを用いた液晶表示装置
JP2009229891A (ja) 液晶装置及び電子機器
WO2018168680A1 (ja) アクティブマトリクス基板及び表示パネル
CN110865476A (zh) 一种终端
US11754886B1 (en) Pixel layouts for electronic device displays
JP2003173153A (ja) 信号線の配線方法および薄膜トランジスタアレイ基板
KR20220152335A (ko) 표시 패널 및 표시 장치
KR20230117003A (ko) 표시 장치
JPH06138491A (ja) 液晶表示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination