CN114690494A - 显示面板及显示终端 - Google Patents

显示面板及显示终端 Download PDF

Info

Publication number
CN114690494A
CN114690494A CN202210288336.7A CN202210288336A CN114690494A CN 114690494 A CN114690494 A CN 114690494A CN 202210288336 A CN202210288336 A CN 202210288336A CN 114690494 A CN114690494 A CN 114690494A
Authority
CN
China
Prior art keywords
pixel
transistor
port
pixel unit
electrically connected
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210288336.7A
Other languages
English (en)
Inventor
龙志娟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou China Star Optoelectronics Technology Co Ltd
Original Assignee
Suzhou China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou China Star Optoelectronics Technology Co Ltd filed Critical Suzhou China Star Optoelectronics Technology Co Ltd
Priority to CN202210288336.7A priority Critical patent/CN114690494A/zh
Publication of CN114690494A publication Critical patent/CN114690494A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/13606Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit having means for reducing parasitic capacitance
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请涉及一种显示面板及显示终端,其中显示面板包括多个行列形式排列的像素单元以及多个驱动单元,各个像素单元包括相邻设置的主像素区以及从像素区,各个像素单元对应的驱动单元包括至少一条扫描线,各个像素单元与对应的至少一条扫描线电连接;各个像素单元中的主像素区以及从像素区设置在与该像素单元电连接的至少一条扫描线的同一侧。本申请通过将各个像素单元中的主像素区以及从像素区设置在与该像素单元电连接的至少一条扫描线的同一侧,能够解决相关技术中因驱动电路走线跨越对应扫描线所带来的二次馈通效应,减小寄生电容,保证不同像素单元中从像素区亮度的一致性,避免相邻从像素区的亮度出现差异,提高显示面板的均匀性。

Description

显示面板及显示终端
技术领域
本申请涉及显示技术领域,尤其涉及一种显示面板及显示终端。
背景技术
液晶显示器(Liquid Crystal Display,LCD)以其高亮度、长寿命、广视角、大尺寸显示等优点成为目前市场上的主流显示技术。近年来,随着半导体显示产业的快速发展,AM-OLED、Micro-LED等新技术已经在中小尺寸领域对LCD构成威胁,但LCD凭借其成熟的技术和制造工艺在大尺寸显示领域仍然占据不可动摇的地位。
随着市场持续需求,LCD面板尺寸、解析度及大视角画质的要求被不断提高。为了满足用户的高清、高画质的体验,同时达到节约成本的目的,各大面板厂商发明了多种显示领域的制造技术,例如数据线共享(Data Line Sharing,DLS)技术。数据线共享技术通过左右相邻的子像素共用一条数据线,而不同子像素使用不同的扫描线予以定址,以达到数据线数量减半的目的,进而使源驱动芯片(即,Source driver IC)数量减半。
相关技术中,对于垂直配向(VA mode)模式的液晶显示器而言,4畴(即,domain)像素存在大视角色偏问题,因此为了改善这一问题,通常采用8畴像素设计。然而,由于扫描线与对应的薄膜晶体管的走线之间存在寄生电容,使得对应畴的驱动电压发生变化,进而使得不同畴的显示亮度产生差异,影响显示面板显示的均匀性。
发明内容
有鉴于此,本申请提出了一种显示面板及显示终端,能够解决相关技术中因驱动电路走线跨越对应扫描线所带来的二次馈通效应,减小各个像素单元中的寄生电容,保证各个像素单元中不同从像素区的驱动电压的稳定性,从而保证不同像素单元中从像素区亮度的一致性,避免相邻从像素区的亮度出现差异,提高显示面板的均匀性。
根据本申请的一方面,提供了一种显示面板,所述显示面板包括多个行列形式排列的像素单元以及多个驱动单元,各个所述像素单元与对应的驱动单元电连接,其中,各个所述像素单元包括相邻设置的主像素区以及从像素区,各个所述像素单元对应的驱动单元包括至少一条扫描线,各个所述像素单元与对应的所述至少一条扫描线电连接;各个所述像素单元中的主像素区以及从像素区设置在与该像素单元电连接的所述至少一条扫描线的同一侧。
进一步地,各个所述像素单元对应的驱动单元包括至少一条数据线,其中,相邻的任意两个所述像素单元共用所述至少一条数据线。
进一步地,任意两个相邻的像素单元组成一个像素单元对,所述像素单元对包括第一像素单元以及第二像素单元,其中,在一个像素单元对中,第一像素单元对应的驱动单元、第一像素单元中的主像素区以及第一像素单元中的从像素区沿第一方向依次设置,第二像素单元对应的驱动单元、第二像素单元中的主像素区以及第二像素单元中的从像素区沿第二方向依次设置,所述第一方向与所述第二方向相反。
进一步地,各个所述像素单元包括8畴,其中,各个所述像素单元中的主像素区用于实现所述8畴中的4畴,各个所述像素单元中的从像素区用于实现所述8畴中的另外4畴。
进一步地,各个所述驱动单元包括多个晶体管,各个所述晶体管包括第一端口、第二端口以及第三端口,其中,各个所述晶体管的第一端口为该晶体管的栅极,各个所述晶体管的第二端口为该晶体管的源极,各个所述晶体管的第三端口为该晶体管的漏极;或者,各个所述晶体管的第一端口为该晶体管的栅极,各个所述晶体管的第二端口为该晶体管的漏极,各个所述晶体管的第三端口为该晶体管的源极。
进一步地,各个所述第一像素单元对应的驱动单元包括第一晶体管、第二晶体管以及第三晶体管,其中,所述第一晶体管的第一端口与该像素单元对应的扫描线电连接,所述第一晶体管的第二端口与该像素单元对应的第一公共电极电连接,所述第一晶体管的第三端口分别与该驱动单元中第二晶体管的第三端口以及该像素单元中的从像素区电连接;所述第二晶体管的第一端口与所述第三晶体管的第一端口电连接,并共同电连接至该像素单元对应的扫描线;所述第二晶体管的第二端口与所述第三晶体管的第三端口电连接,并共同电连接至该像素单元对应的数据线;所述第三晶体管的第二端口与该像素单元中的主像素区电连接。
进一步地,各个所述第二像素单元对应的驱动单元包括第四晶体管、第五晶体管以及第六晶体管,其中,所述第四晶体管的第一端口与该像素单元对应的扫描线电连接,所述第四晶体管的第二端口与该像素单元对应的第二公共电极电连接,所述第四晶体管的第三端口分别与该驱动单元中第五晶体管的第三端口以及该像素单元中的从像素区电连接;所述第五晶体管的第一端口与所述第六晶体管的第一端口电连接,并共同电连接至该像素单元对应的扫描线;所述第五晶体管的第二端口与所述第六晶体管的第三端口电连接,并共同电连接至该像素单元对应的数据线;所述第六晶体管的第二端口与该像素单元中的主像素区电连接。
进一步地,所述第一像素单元对应的扫描线与所述第二像素单元对应的扫描线相邻。
进一步地,各个所述主像素区设置有主像素电极,各个所述从像素区设置有从像素电极。
根据本申请的另一方面,提供了一种显示终端,所述显示终端包括终端主体和所述显示面板,所述终端主体与所述显示面板相连接。
通过将各个所述像素单元中的主像素区以及从像素区设置在与该像素单元电连接的所述至少一条扫描线的同一侧,根据本申请的各方面能够解决相关技术中因驱动电路走线跨越对应扫描线所带来的二次馈通效应,减小各个像素单元中的寄生电容,保证各个像素单元中不同从像素区的驱动电压的稳定性,从而保证不同像素单元中从像素区亮度的一致性,避免相邻从像素区的亮度出现差异,提高显示面板的均匀性。
附图说明
下面结合附图,通过对本申请的具体实施方式详细描述,将使本申请的技术方案及其它有益效果显而易见。
图1示出相关技术的显示面板的示意图。
图2示出相关技术的驱动电压变化的示意图。
图3示出本申请实施例的显示面板的示意图。
图4示出本申请实施例的显示面板的示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
在本申请的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时针”、“逆时针”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
在本申请的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接或可以相互通讯;可以是直接连接,也可以通过中间媒介间接连接,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。
下文的公开提供了许多不同的实施方式或例子用来实现本申请的不同结构。为了简化本申请的公开,下文中对特定例子的部件和设置进行描述。当然,它们仅为示例,并且目的不在于限制本申请。此外,本申请可以在不同例子中重复参考数字和/或参考字母,这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施方式和/或设置之间的关系。此外,本申请提供了的各种特定的工艺和材料的例子,但是本领域普通技术人员可以意识到其他工艺的应用和/或其他材料的使用。在一些实例中,对于本领域技术人员熟知的方法、手段、元件和电路未作详细描述,以便于凸显本申请的主旨。
图1示出相关技术的显示面板的示意图。
如图1所示,相关技术的显示面板中,与1G1D架构类似,采用数据线共享技术的8畴像素架构包括主像素区(即,Main区)以及从像素区(即,Sub区)。主像素区以及从像素区可以分别设置有两个。主像素区以及从像素区均位于像素开口区域。其中,相关技术中的主像素区以及从像素区分别设置在对应的扫描线信号G(n-1)以及扫描线信号G(n)的两侧。
参见图1,晶体管T11的栅极、晶体管T12的栅极以及晶体管T13的栅极均分别与扫描线信号G(n-1)电连接,晶体管T11的源极与左侧的公共电极Com电连接,晶体管T11的漏极分别与晶体管T12的源极以及左下侧的从像素区电连接,晶体管T12的漏极与数据线信号Data电连接,晶体管T13的源极与左上侧的主像素区电连接,晶体管T13的漏极与数据线信号Data电连接;晶体管T14的栅极、晶体管T15的栅极以及晶体管T16的栅极均分别与扫描线信号G(n)电连接,晶体管T16的漏极与右侧的公共电极Com电连接,晶体管T16的源极分别与晶体管T15的源极以及右下侧的从像素区电连接,晶体管T15的漏极与数据线信号Data电连接,晶体管T14的源极与右上侧的主像素区电连接,晶体管T14的漏极与数据线信号Data电连接。
在图1中,扫描信号的扫描方向从上至下,即从G(n-1)到G(n)依次逐行扫描。各个主像素区以及从像素区通过对应的晶体管共享数据线。各个晶体管均设置在同一行主像素区与对应的另一行从像素区之间。其中,扫描线信号G(n-1)控制左侧的主像素区以及从像素区,扫描线G(n)控制右侧的主像素区以及从像素区。对于扫描线信号G(n-1)以及该扫描线信号控制的主像素区以及从像素区来说,扫描线信号G(n-1)与左侧的从像素区之间存在寄生电容Cgs(图1未示出)。另外,参见图1,左侧从像素区与扫描线G(n)之间存在跨线,晶体管T11的漏极与左下侧的从像素区电连接的走线跨过了扫描线信号G(n)。因此,控制右侧主像素区以及从像素区的扫描线G(n)与左侧的从像素区的像素电极之间还存在寄生电容Cgs2。由于上述寄生电容的存在,导致左侧从像素区会产生二次馈通电压,进而导致左侧从像素区的亮度可能低于相邻的右侧从像素区的亮度。
图2示出相关技术的驱动电压变化的示意图。
如图2所示,相关技术中,扫描线信号G(n-1)以及扫描信号G(n)正常情况下均为脉冲信号。然而,由于例如Cgs以及Cgs2的寄生电容的影响,在扫描线信号G(n)关闭的瞬间,实际的扫描线信号G(n)产生如虚线部分的变化,即像素电压发生了二次变化,进而使得对应的像素区产生二次馈通电压,这种现象也成为馈通效应(即,feed through)。因此,不同从像素区的亮度出现差异,影响显示面板显示的均匀性。
有鉴于此,本申请提供了一种显示面板,所述显示面板包括多个行列形式排列的像素单元以及多个驱动单元,各个所述像素单元与对应的驱动单元电连接,其中,各个所述像素单元包括相邻设置的主像素区以及从像素区,各个所述像素单元对应的驱动单元包括至少一条扫描线,各个所述像素单元与对应的所述至少一条扫描线电连接;各个所述像素单元中的主像素区以及从像素区设置在与该像素单元电连接的所述至少一条扫描线的同一侧。
通过将各个所述像素单元中的主像素区以及从像素区设置在与该像素单元电连接的所述至少一条扫描线的同一侧,本申请能够解决相关技术中因驱动电路走线跨越对应扫描线所带来的二次馈通效应,减小各个像素单元中的寄生电容,保证各个像素单元中不同从像素区的驱动电压的稳定性,从而保证不同像素单元中从像素区亮度的一致性,避免相邻从像素区的亮度出现差异,提高显示面板的均匀性。
图3示出本申请实施例的显示面板的示意图。
如图3所示,示例性的,本申请实施例的显示面板1可包括像素单元11以及像素单元12。其中,在像素单元11中设置有主像素区112以及从像素区111;在像素单元12中设置有主像素区122以及从像素区121。与像素单元11对应的驱动单元13可包括扫描线16,与像素单元12对应的驱动单元14可包括扫描线15。主像素区112以及从像素区111可分别与驱动单元13电连接,主像素区122以及从像素区121可分别与驱动单元14电连接。
进一步地,参见图3,对于像素单元11而言,主像素区112以及从像素区111可设置在该像素单元对应的扫描线16的同一侧(即下侧);对于像素单元12而言,主像素区122以及从像素区121可设置在该像素单元对应的扫描线15的同一侧(即,上侧)。
进一步地,各个所述像素单元对应的驱动单元包括至少一条数据线,其中,相邻的任意两个所述像素单元共用所述至少一条数据线。例如,相邻的任意两个所述像素单元可以共用一条数据线。在图3中,像素单元11可通过驱动单元13电连接至该条数据线,像素单元12可通过驱动单元14电连接至该条数据线。因此,在正常工作时,像素单元11以及像素单元12所加载的数据信号相同,像素单元11以及像素单元12的亮度相一致。
进一步地,任意两个相邻的像素单元组成一个像素单元对,所述像素单元对包括第一像素单元以及第二像素单元,其中,在一个像素单元对中,第一像素单元对应的驱动单元、第一像素单元中的主像素区以及第一像素单元中的从像素区沿第一方向依次设置,第二像素单元对应的驱动单元、第二像素单元中的主像素区以及第二像素单元中的从像素区沿第二方向依次设置,所述第一方向与所述第二方向相反。
参见图3,第一像素单元对应的驱动单元13、第一像素单元中的主像素区112以及第一像素单元中的从像素区111可按照从上到下的竖直方向(即第一方向)依次设置,第二像素单元对应的驱动单元14、第二像素单元中的主像素区122以及第二像素单元中的从像素区121可按照从下到上的竖直方向(即第二方向)依次设置。
进一步地,各个所述像素单元包括8畴,其中,各个所述像素单元中的主像素区用于实现所述8畴中的4畴,各个所述像素单元中的从像素区用于实现所述8畴中的另外4畴。可以理解,对于基于其他数目畴的像素设计,本申请也同样适用,本申请对于畴的数目并不限定。
进一步地,各个所述驱动单元包括多个晶体管,各个所述晶体管包括第一端口、第二端口以及第三端口,其中,各个所述晶体管的第一端口为该晶体管的栅极,各个所述晶体管的第二端口为该晶体管的源极,各个所述晶体管的第三端口为该晶体管的漏极;或者,各个所述晶体管的第一端口为该晶体管的栅极,各个所述晶体管的第二端口为该晶体管的漏极,各个所述晶体管的第三端口为该晶体管的源极。
可以理解,各个所述晶体管可以是N型,也可以是P型。在本申请实施例中,各个所述晶体管均可以是薄膜晶体管。当然,也可以采用其他具有开关功能的晶体管,本申请对于晶体管的类型并不限定。
进一步地,各个所述第一像素单元对应的驱动单元包括第一晶体管、第二晶体管以及第三晶体管,其中,所述第一晶体管的第一端口与该像素单元对应的扫描线电连接,所述第一晶体管的第二端口与该像素单元对应的第一公共电极电连接,所述第一晶体管的第三端口分别与该驱动单元中第二晶体管的第三端口以及该像素单元中的从像素区电连接;所述第二晶体管的第一端口与所述第三晶体管的第一端口电连接,并共同电连接至该像素单元对应的扫描线;所述第二晶体管的第二端口与所述第三晶体管的第三端口电连接,并共同电连接至该像素单元对应的数据线;所述第三晶体管的第二端口与该像素单元中的主像素区电连接。
图4示出本申请实施例的显示面板的示意图。
参见图4,位于左侧的第一像素单元包括主像素区以及从像素区。其中,该第一像素单元对应的驱动单元包括第一晶体管T21、第二晶体管T22以及第三晶体管T23。
在图4中,所述第一晶体管T21的第一端口与该像素单元对应的扫描线G(n)电连接,所述第一晶体管T21的第二端口与该像素单元对应的第一公共电极(即左侧的公共电极Com)电连接,所述第一晶体管T21的第三端口分别与该驱动单元中第二晶体管T22的第三端口以及该像素单元中的从像素区电连接;所述第二晶体管T22的第一端口与所述第三晶体管T23的第一端口电连接,并共同电连接至该像素单元对应的扫描线;所述第二晶体管T22的第二端口与所述第三晶体管T23的第三端口电连接,并共同电连接至该像素单元对应的数据线Data;所述第三晶体管T23的第二端口与该像素单元中的主像素区电连接。
进一步地,各个所述第二像素单元对应的驱动单元包括第四晶体管、第五晶体管以及第六晶体管,其中,所述第四晶体管的第一端口与该像素单元对应的扫描线电连接,所述第四晶体管的第二端口与该像素单元对应的第二公共电极电连接,所述第四晶体管的第三端口分别与该驱动单元中第五晶体管的第三端口以及该像素单元中的从像素区电连接;所述第五晶体管的第一端口与所述第六晶体管的第一端口电连接,并共同电连接至该像素单元对应的扫描线;所述第五晶体管的第二端口与所述第六晶体管的第三端口电连接,并共同电连接至该像素单元对应的数据线;所述第六晶体管的第二端口与该像素单元中的主像素区电连接。
需要说明的是,所述第二晶体管与所述第三晶体管的类型可以不同。例如,所述第二晶体管的类型可以为P型,所述第三晶体管的类型可以为N型,以保证所述第二晶体管的漏极以及所述第三晶体管的漏极可以同时与数据线电连接。类似的,所述第五晶体管的类型与所述第六晶体管的类型也可以不同。
继续参见图4,位于右侧的第二像素单元包括主像素区以及从像素区。其中,该第二像素单元对应的驱动单元包括第四晶体管T24、第五晶体管T25以及第六晶体管T26。
在图4中,所述第四晶体管T24的第一端口与该像素单元对应的扫描线G(n+1)电连接,所述第四晶体管T24的第二端口与该像素单元对应的第二公共电极(即右侧的公共电极Com)电连接,所述第四晶体管T24的第三端口分别与该驱动单元中第五晶体管T25的第三端口以及该像素单元中的从像素区电连接;所述第五晶体管T25的第一端口与所述第六晶体管T26的第一端口电连接,并共同电连接至该像素单元对应的扫描线;所述第五晶体管T25的第二端口与所述第六晶体管T26的第三端口电连接,并共同电连接至该像素单元对应的数据线Data;所述第六晶体管T26的第二端口与该像素单元中的主像素区电连接。
进一步地,所述第一像素单元对应的扫描线与所述第二像素单元对应的扫描线相邻,同一个所述像素单元对中的第一像素单元对应的扫描线与第二像素单元对应的扫描线位于该像素单元对的不同侧。例如,在图4中,第一像素单元对应的扫描线为G(n),第二像素单元对应的扫描线为G(n+1)。在实际工作中,扫描顺序按照G(1)、G(2)......G(n)、G(n+1)的顺序依次逐行扫描。左侧的第一像素单元与右侧的第二像素单元组成一个像素单元对,第一像素单元对应的扫描线为G(n)以及第二像素单元对应的扫描线为G(n+1)设置在该像素单元对的不同侧。
参见图4,左侧的主像素区和从像素区受扫描信号G(n)控制。当扫描信号G(n+1)关闭的瞬间,由于左侧像素单元中的从像素区与扫描线G(n+1)之间无跨线,则其二次Cgs远小于相关方案中的二次Cgs;右侧像素单元中的主像素区和从像素区受扫描线G(n+1)控制。当扫描信号G(n+2)关闭的瞬间,由于右侧像素单元中的主像素区和从像素区与扫描线G(n+2)之间无跨线,则右侧像素单元中的主像素区、从像素区与扫描线G(n+2)之间的二次Cgs远小于相关方案的二次Cgs。因此,本申请实施例通过将各个所述像素单元中的主像素区以及从像素区设置在与该像素单元电连接的所述至少一条扫描线的同一侧,能够解决相关技术中因驱动电路走线跨越对应扫描线所带来的二次馈通效应,减小各个像素单元中的寄生电容,保证各个像素单元中不同从像素区的驱动电压的稳定性,从而保证不同像素单元中从像素区亮度的一致性,避免相邻从像素区的亮度出现差异,提高显示面板的均匀性。
进一步地,各个所述主像素区设置有主像素电极,各个所述从像素区设置有从像素电极。对于同一个像素单元,该像素单元中的主像素电极以及从像素电极可以根据需要进行设置。可以理解,本申请对于所述主像素电极以及从像素电极并不限定。
此外,本申请还提供了一种显示终端,所述显示终端包括终端主体和所述显示面板,所述终端主体与所述显示面板相连接。
综上所述,本申请实施例通过将各个所述像素单元中的主像素区以及从像素区设置在与该像素单元电连接的所述至少一条扫描线的同一侧,能够解决相关技术中因驱动电路走线跨越对应扫描线所带来的二次馈通效应,减小各个像素单元中的寄生电容,保证各个像素单元中不同从像素区的驱动电压的稳定性,从而保证不同像素单元中从像素区亮度的一致性,避免相邻从像素区的亮度出现差异,提高显示面板的均匀性。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
以上对本申请实施例所提供的显示面板及显示终端进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例的技术方案的范围。

Claims (10)

1.一种显示面板,其特征在于,所述显示面板包括多个行列形式排列的像素单元以及多个驱动单元,各个所述像素单元与对应的驱动单元电连接,其中,
各个所述像素单元包括相邻设置的主像素区以及从像素区,各个所述像素单元对应的驱动单元包括至少一条扫描线,各个所述像素单元与对应的所述至少一条扫描线电连接;
各个所述像素单元中的主像素区以及从像素区设置在与该像素单元电连接的所述至少一条扫描线的同一侧。
2.根据权利要求1所述的显示面板,其特征在于,各个所述像素单元对应的驱动单元包括至少一条数据线,其中,相邻的任意两个所述像素单元共用所述至少一条数据线。
3.根据权利要求2所述的显示面板,其特征在于,任意两个相邻的像素单元组成一个像素单元对,所述像素单元对包括第一像素单元以及第二像素单元,其中,
在一个像素单元对中,第一像素单元对应的驱动单元、第一像素单元中的主像素区以及第一像素单元中的从像素区沿第一方向依次设置,第二像素单元对应的驱动单元、第二像素单元中的主像素区以及第二像素单元中的从像素区沿第二方向依次设置,所述第一方向与所述第二方向相反。
4.根据权利要求3所述的显示面板,其特征在于,各个所述像素单元包括8畴,其中,
各个所述像素单元中的主像素区用于实现所述8畴中的4畴,各个所述像素单元中的从像素区用于实现所述8畴中的另外4畴。
5.根据权利要求4所述的显示面板,其特征在于,各个所述驱动单元包括多个晶体管,各个所述晶体管包括第一端口、第二端口以及第三端口,其中,
各个所述晶体管的第一端口为该晶体管的栅极,各个所述晶体管的第二端口为该晶体管的源极,各个所述晶体管的第三端口为该晶体管的漏极;
或者,各个所述晶体管的第一端口为该晶体管的栅极,各个所述晶体管的第二端口为该晶体管的漏极,各个所述晶体管的第三端口为该晶体管的源极。
6.根据权利要求5所述的显示面板,其特征在于,各个所述第一像素单元对应的驱动单元包括第一晶体管、第二晶体管以及第三晶体管,其中,
所述第一晶体管的第一端口与该像素单元对应的扫描线电连接,所述第一晶体管的第二端口与该像素单元对应的第一公共电极电连接,所述第一晶体管的第三端口分别与该驱动单元中第二晶体管的第三端口以及该像素单元中的从像素区电连接;
所述第二晶体管的第一端口与所述第三晶体管的第一端口电连接,并共同电连接至该像素单元对应的扫描线;所述第二晶体管的第二端口与所述第三晶体管的第三端口电连接,并共同电连接至该像素单元对应的数据线;
所述第三晶体管的第二端口与该像素单元中的主像素区电连接。
7.根据权利要求6所述的显示面板,其特征在于,各个所述第二像素单元对应的驱动单元包括第四晶体管、第五晶体管以及第六晶体管,其中,
所述第四晶体管的第一端口与该像素单元对应的扫描线电连接,所述第四晶体管的第二端口与该像素单元对应的第二公共电极电连接,所述第四晶体管的第三端口分别与该驱动单元中第五晶体管的第三端口以及该像素单元中的从像素区电连接;
所述第五晶体管的第一端口与所述第六晶体管的第一端口电连接,并共同电连接至该像素单元对应的扫描线;所述第五晶体管的第二端口与所述第六晶体管的第三端口电连接,并共同电连接至该像素单元对应的数据线;
所述第六晶体管的第二端口与该像素单元中的主像素区电连接。
8.根据权利要求7所述的显示面板,其特征在于,所述第一像素单元对应的扫描线与所述第二像素单元对应的扫描线相邻。
9.根据权利要求1所述的显示面板,其特征在于,各个所述主像素区设置有主像素电极,各个所述从像素区设置有从像素电极。
10.一种显示终端,其特征在于,所述显示终端包括终端主体和如权利要求1至9中任一项权利要求所述的显示面板,所述终端主体与所述显示面板相连接。
CN202210288336.7A 2022-03-22 2022-03-22 显示面板及显示终端 Pending CN114690494A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210288336.7A CN114690494A (zh) 2022-03-22 2022-03-22 显示面板及显示终端

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210288336.7A CN114690494A (zh) 2022-03-22 2022-03-22 显示面板及显示终端

Publications (1)

Publication Number Publication Date
CN114690494A true CN114690494A (zh) 2022-07-01

Family

ID=82139938

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210288336.7A Pending CN114690494A (zh) 2022-03-22 2022-03-22 显示面板及显示终端

Country Status (1)

Country Link
CN (1) CN114690494A (zh)

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101592831A (zh) * 2008-05-28 2009-12-02 群康科技(深圳)有限公司 液晶显示器及其驱动方法
CN104020619A (zh) * 2014-06-10 2014-09-03 京东方科技集团股份有限公司 像素结构及显示装置
CN106773409A (zh) * 2016-12-30 2017-05-31 深圳市华星光电技术有限公司 一种psva显示面板及显示装置
CN107390442A (zh) * 2017-08-25 2017-11-24 惠科股份有限公司 显示面板及其显示装置
CN107591144A (zh) * 2017-10-24 2018-01-16 惠科股份有限公司 显示面板的驱动方法以及驱动装置
CN108459444A (zh) * 2018-03-28 2018-08-28 惠科股份有限公司 显示面板及显示装置
CN108646480A (zh) * 2018-04-02 2018-10-12 深圳市华星光电半导体显示技术有限公司 一种垂直取向型液晶显示器
CN108828860A (zh) * 2018-06-22 2018-11-16 惠科股份有限公司 显示面板及显示装置
CN111025807A (zh) * 2019-12-16 2020-04-17 深圳市华星光电半导体显示技术有限公司 阵列基板及液晶显示装置
CN113075825A (zh) * 2021-03-16 2021-07-06 Tcl华星光电技术有限公司 阵列基板及显示面板
CN213750598U (zh) * 2021-06-24 2021-07-20 苏州华星光电技术有限公司 显示面板

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101592831A (zh) * 2008-05-28 2009-12-02 群康科技(深圳)有限公司 液晶显示器及其驱动方法
CN104020619A (zh) * 2014-06-10 2014-09-03 京东方科技集团股份有限公司 像素结构及显示装置
CN106773409A (zh) * 2016-12-30 2017-05-31 深圳市华星光电技术有限公司 一种psva显示面板及显示装置
CN107390442A (zh) * 2017-08-25 2017-11-24 惠科股份有限公司 显示面板及其显示装置
CN107591144A (zh) * 2017-10-24 2018-01-16 惠科股份有限公司 显示面板的驱动方法以及驱动装置
CN108459444A (zh) * 2018-03-28 2018-08-28 惠科股份有限公司 显示面板及显示装置
CN108646480A (zh) * 2018-04-02 2018-10-12 深圳市华星光电半导体显示技术有限公司 一种垂直取向型液晶显示器
CN108828860A (zh) * 2018-06-22 2018-11-16 惠科股份有限公司 显示面板及显示装置
CN111025807A (zh) * 2019-12-16 2020-04-17 深圳市华星光电半导体显示技术有限公司 阵列基板及液晶显示装置
CN113075825A (zh) * 2021-03-16 2021-07-06 Tcl华星光电技术有限公司 阵列基板及显示面板
CN213750598U (zh) * 2021-06-24 2021-07-20 苏州华星光电技术有限公司 显示面板

Similar Documents

Publication Publication Date Title
US9964823B2 (en) Display panel and display device
US9500922B2 (en) Array substrate, liquid crystal display panel and display device
US7259738B2 (en) Liquid crystal display device
US7701520B2 (en) Liquid crystal panel and display device with data bus lines and auxiliary capacitance bus lines both extending in the same direction
US8179489B2 (en) Display device
US11537017B2 (en) Array substrate and display panel
US9024851B2 (en) Array substrate and liquid crystal display utilizing the array substrate
CN111048051A (zh) 显示面板
US20050068310A1 (en) Electro-optical device and electronic apparatus
KR20010030241A (ko) 액티브 매트릭스형 액정 표시 소자 및 그 제조 방법
WO2011048843A1 (ja) 表示装置
US7692730B2 (en) Liquid crystal display device comprising a second transistor between sub-picture element electrodes in each picture element region
JPWO2011030819A1 (ja) 液晶表示装置
US20120007843A1 (en) Tft substrate and liquid crystal display apparatus using the same
CN113985671A (zh) 阵列基板及显示装置
CN107728352A (zh) 一种像素驱动电路及液晶显示面板
CN108873531A (zh) 阵列基板及其驱动方法、液晶显示装置
US10229935B2 (en) Curved display device having plurality of subpixel electrodes formed in plurality of columns
TWI406038B (zh) 應用具有極性延伸部之畫素之多域垂直配向液晶顯示器
CN113589608B (zh) 显示面板及显示终端
US8384703B2 (en) Liquid crystal display device
US8339529B2 (en) Pixels having polarity extension regions for multi-domain vertical alignment liquid crystal displays
CN114690494A (zh) 显示面板及显示终端
TWI391766B (zh) 畫素結構及其驅動方法、以及顯示器的驅動方法
US20200365576A1 (en) Tft substrate, esd protection circuit and manufacturing method of tft substrate

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination