CN114639720A - 形成电介质隔离的方法、器件的制备方法、器件及设备 - Google Patents

形成电介质隔离的方法、器件的制备方法、器件及设备 Download PDF

Info

Publication number
CN114639720A
CN114639720A CN202210224521.XA CN202210224521A CN114639720A CN 114639720 A CN114639720 A CN 114639720A CN 202210224521 A CN202210224521 A CN 202210224521A CN 114639720 A CN114639720 A CN 114639720A
Authority
CN
China
Prior art keywords
layer
substrate
source
forming
etching
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210224521.XA
Other languages
English (en)
Inventor
汪大伟
刘桃
孙新
徐敏
张卫
陈鲲
杨静雯
吴春蕾
王晨
徐赛生
尹睿
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fudan University
Shanghai IC Manufacturing Innovation Center Co Ltd
Original Assignee
Fudan University
Shanghai IC Manufacturing Innovation Center Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fudan University, Shanghai IC Manufacturing Innovation Center Co Ltd filed Critical Fudan University
Priority to CN202210224521.XA priority Critical patent/CN114639720A/zh
Publication of CN114639720A publication Critical patent/CN114639720A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0638Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for preventing surface leakage due to surface inversion layer, e.g. with channel stopper
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0642Isolation within the component, i.e. internal isolation
    • H01L29/0649Dielectric regions, e.g. SiO2 regions, air gaps
    • H01L29/0653Dielectric regions, e.g. SiO2 regions, air gaps adjoining the input or output region of a field-effect device, e.g. the source or drain region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66787Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
    • H01L29/66795Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

本发明提供了一种垂直堆叠环栅器件局部形成体电介质隔离的方法,该方法包括:提供一衬底,在衬底上形成鳍结构,环绕堆叠件,环绕堆叠件沿横跨鳍结构;对环绕堆叠件沿第二方向的两侧的鳍结构进行刻蚀,以形成源/漏空腔;并刻蚀掉源/漏空腔底部的衬底的表层,形成衬底凹层;对所述鳍结构沿第二方向的端部的牺牲层进行刻蚀,形成刻蚀空隙;在衬底凹层上形成第一电隔离层,以隔离源/漏空腔和鳍结构下方的衬底的表层;并在刻蚀空隙内形成内间隔层;使得鳍结构底端的衬底的表层和源/漏层隔离,从而避免后续工艺形成的源/漏区与寄生沟道相接触,从而减小源/漏区之间的漏电流,实现减小器件能耗,避免器件性能下降的效果。

Description

形成电介质隔离的方法、器件的制备方法、器件及设备
技术领域
本发明涉及半导体器件领域,尤其涉及一种形成电介质隔离的方法、器件的制备方法、器件及设备。
背景技术
垂直堆叠环栅(Gate-all-around,GAA)器件由于其优越的沟道控制能力,从而成为5nm及以下节点的主流器件结构。
为了获得更强的单位面积电流驱动能力,GAA器件会选择较为宽的纳米薄片(Nanosheet,NS)作为沟道区域。
由Fin FET转向GAA FET结构,NS下部的寄生沟道的宽度较大(与上层NS的宽度一致),该寄生沟道由于有着较弱的栅控能力,在较短沟道长度条件下,将会导致源漏之间较大的漏电流,增加器件的能耗,限制沟道长度的进一步缩小;同时导致器件的亚阈值特性如亚阈值摆幅(Sub-threshold swing,SS)与漏致势垒降低(Drain induced BarrierLowering,DIBL)的劣化,导致器件性能下降。
因此,源漏之间存在较大的漏电流问题,成为本行业亟待要解决的技术重点。
发明内容
本发明提供一种形成电介质隔离的方法、器件的制备方法、器件及设备,以解决垂直堆叠环栅(Gate-all-around,GAA)器件的源/漏区之间的较大漏电流的问题。
根据本发明的第一方面,提供了一种垂直堆叠环栅器件局部形成体电介质隔离的方法,该方法包括:
提供一衬底,在所述衬底上形成鳍结构,所述鳍结构包括部分所述衬底,以及在部分所述衬底上间隔堆叠的牺牲层和沟道层;
在所述衬底上形成浅沟槽隔离结构;
在所述鳍结构上形成环绕堆叠件,所述环绕堆叠件沿第一方向横跨所述鳍结构;
对所述环绕堆叠件沿第二方向的两侧的所述鳍结构进行刻蚀,以形成源/漏空腔;并刻蚀掉所述源/漏空腔底部的所述衬底的表层,形成衬底凹层;
对所述鳍结构沿第二方向的端部的所述牺牲层进行刻蚀,形成刻蚀空隙;
在所述衬底上沉积电介质材料;
对所述电介质材料进行刻蚀,从而在所述衬底凹层上形成第一电隔离层,以隔离源/漏空腔和所述鳍结构下方的衬底的表层;并在所述刻蚀空隙内形成内间隔层。
可选的,所述第一电隔离层的高度不高于所述衬底上的第一牺牲层的顶部且不低于所述第一牺牲层的底部;其中,所述第一牺牲层为直接接触所述衬底的所述牺牲层。
可选的,在所述衬底上形成鳍结构具体包括:
在所述衬底上形成第一堆叠件,所述第一堆叠件包括间隔堆叠的牺牲层与沟道层;
对所述第一堆叠件以及所述衬底顶层进行刻蚀,形成鳍结构。
可选的,所述第一牺牲层沿所述第一堆叠件的堆叠方向的厚度大于其他所述牺牲层的厚度。
可选的,在所述衬底上沉积电介质材料之后,所述电介质材料填充所述刻蚀空隙、所述源/漏空腔、所述衬底凹层,且所述电介质材料沿所述第一堆叠件堆叠方向的高度不低于所述鳍结构。
可选的,沉淀所述电介质材料采用各向同性淀积结合化学机械抛光的方式或流动性化学气相淀积的方式。
可选的,形成所述第一电隔离层之后还包括:在所述第一电隔离层上形成源/漏区,其中,所述源/漏区形成于所述源/漏空腔内。
根据本发明的第二方面,提供了一种半导体器件的制备方法,包括:
本发明第一方面任一项所述的垂直堆叠环栅器件局部形成体电介质隔离的方法。
根据本发明的第三方面,提供了一种半导体器件,利用本发明第二方面所述的半导体器件的制备方法制备而成。
根据本发明的第四方面,提供了一种电子设备,包括本发明第三方面所述的半导体器件。
本发明提供的一种垂直堆叠环栅器件局部形成体电介质隔离的方法,在源/漏空腔刻蚀完成后,源/漏区形成之前,在源/漏空腔底端的衬底的表层嵌入第一电隔离层,并且使得第一电隔离层延伸出源/漏空腔,从而隔离鳍结构底端的衬底的表层和源/漏层,以避免后续工艺形成的源/漏区与寄生沟道相接触,从而减小源/漏区之间的漏电流,实现减小器件能耗,避免器件性能下降的效果。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1是本发明垂直堆叠环栅器件局部形成体电介质隔离的方法的刻蚀步骤流程图;
图2是本发明一具体实施例中不同刻蚀阶段的示意图一;
图3是本发明一具体实施例中不同刻蚀阶段的示意图二;
图4是本发明一具体实施例中不同刻蚀阶段的示意图三;
图5是本发明一具体实施例中不同刻蚀阶段的示意图四;
图6是本发明一具体实施例中不同刻蚀阶段的示意图五;
附图标记说明:
101-衬底;
102-牺牲层;
103-沟道层;
104-环绕堆叠件;
1041-第一隔离层;
1042-假栅结构;
105-电介质材料;
106-内间隔层;
107-第一电隔离层。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”、“第三”、“第四”等(如果存在)是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
垂直堆叠环栅(Gate-all-around,GAA)器件由于其优越的沟道控制能力,从而成为5nm及以下节点的主流器件结构;为了获得更强的单位面积电流驱动能力,GAA器件会选择较为宽的纳米薄片(Nanosheet,NS)作为沟道区域。
由Fin FET转向GAA FET结构,NS下部的寄生沟道的宽度较大(或者与上层NS的宽度一致),该寄生沟道由于有着较弱的栅控能力,在较短沟道长度条件下,将会导致源/漏层之间较大的漏电流,增加器件的能耗,限制沟道长度的进一步缩小;同时导致器件的亚阈值特性如亚阈值摆幅(Sub-threshold swing,SS)与漏致势垒降低(Drain induced BarrierLowering,DIBL)的劣化,导致器件性能下降。
具体的,现有技术中当寄生沟道的宽度等于其上层的纳米薄片的宽度时,源/漏层底端会接触到寄生沟道;因而,现有技术中GAA FET结构的设置,在较短沟道长度条件下,将会导致源/漏层之间较大的漏电流;寄生沟道是指间隔堆叠的沟道层和牺牲层底端的衬底表层。
针对上述技术手段所产生的技术问题,本发明创造性的提出:在源/漏空腔刻蚀完成后,源/漏层外延之前,在源/漏空腔底端的衬底表层嵌入第一电隔离层,并且使得第一电隔离层延伸出源/漏空腔,从而隔离寄生沟道和源/漏层,从而避免后续工艺形成的源/漏层与寄生沟道相接触,以减小源/漏层之间的漏电流,实现减小器件能耗,避免器件性能下降的效果。
下面以具体地实施例对本发明的技术方案进行详细说明。下面这几个具体的实施例可以相互结合,对于相同或相似的概念或过程可能在某些实施例不再赘述。
请参考图1-图6,图中仅以一个鳍结构为例说明本发明的内容,然而本发明并不将鳍结构的数量作任何限制,只要包含类似结构,均在本发明保护范围内,根据本发明一实施例提供的一种垂直堆叠环栅器件局部形成体电介质隔离的方法,该方法包括:
S11:提供一衬底101,在所述衬底101上形成鳍结构,所述鳍结构包括部分所述衬底,以及在部分所述衬底上间隔堆叠的牺牲层102和沟道层103;
一种实施例中,在所述衬底101上形成鳍结构具体包括:
在所述衬底101上形成第一堆叠件,所述第一堆叠件包括间隔堆叠的牺牲层102与沟道层103;
对所述第一堆叠件和所述衬底顶层进行刻蚀,形成鳍结构;
所述第一堆叠件可以选择交替外延淀积的方式形成;
牺牲层102与沟道层103具体的层数由实际器件的需要而决定,本文具体以4层牺牲层与3层沟道层为例。
对所述第一堆叠件和所述衬底顶层进行刻蚀的方式采用光刻刻蚀的方式;
对所述第一堆叠件以及衬底顶层进行刻蚀之后,形成部分所述衬底,以及在部分所述衬底上间隔堆叠的牺牲层和沟道层,即所述鳍结构。
所述鳍结构的数量视实际需要而定。
S12:在所述衬底101上形成浅沟槽隔离结构;
所述浅沟槽隔离结构位于所述鳍结构之间(图中未示出);
S13:在所述鳍结构上形成环绕堆叠件104,所述环绕堆叠件104沿第一方向横跨所述鳍结构;
所述环绕堆叠件104的数量视实际情况而定。
执行S11-S13之后的器件结构如图2所示;
S14:对所述环绕堆叠件104沿所述第二方向的两侧的所述鳍结构进行刻蚀,以形成源/漏空腔;并刻蚀掉所述源/漏空腔底部的所述衬底101的表层,形成衬底凹层,如图3所示。
该步骤需要过量刻蚀,除了需要刻蚀所述鳍结构的叠层,需要把所述衬底101(SiFin)刻蚀掉一部分,从而形成所述源/漏空腔和所述衬底凹层。
所述第一方向同时也是所述鳍结构的排列方向。
所述第二方向同时也是所述环绕堆叠件104的排列方向。
而所述环绕堆叠件104沿所述第一方向横跨所述鳍结构,且通常所述鳍结构和所述环绕堆叠件104之间的夹角为90°,因此所述第一方向垂直于所述第二方向;所述第二方向如图2所示的箭头方向;所述第一方向在所述衬底101平面上垂直于所述第二方向。
所述环绕堆叠件104包括:假栅结构1042以及第一隔离层1041,第一隔离层1041形成于沿所述第二方向上的假栅结构1042的一对侧壁上。
S15:对所述鳍结构沿第二方向的端部的所述牺牲层102进行刻蚀,形成刻蚀空隙,如图4所示。
一种实施方式中,采用各向同性刻蚀的方式刻蚀所述电介质材料形成所述刻蚀空隙;
一种实施方式中,所述刻蚀空隙沿所述第二方向上的宽度适配于第一隔离层1041的宽度,此处的适配于指:并且所述刻蚀空隙的宽度根据所述第一隔离层1041的宽度调整,使得所述刻蚀空隙沿所述第二方向上的宽度与第一隔离层1041的宽度相同。其他实施方式中,所述刻蚀空隙沿所述第二方向上的宽度同第一隔离层1041的宽度也可以不同。
S16:在所述衬底101上沉积电介质材料105,如图5所示。
请参考图5,一种实施例中,在所述衬底101上沉积电介质材料105之后,所述电介质材料105填充所述刻蚀空隙、所述源/漏空腔、所述衬底凹层,且所述电介质材料105沿所述第一堆叠件堆叠方向的高度不低于所述鳍结构。
S17:对所述电介质材料105进行刻蚀,从而在所述衬底凹层上形成第一电隔离层107,以隔离源/漏空腔和所述鳍结构下方的衬底101的表层;并在所述刻蚀空隙内形成内间隔层106,如图6所示。
一种实施方式中,刻蚀所述电介质材料形成所述第一电隔离层的方式为各向异性定量刻蚀;刻蚀方向垂直于所述衬底;
一种实施方式中,当所述刻蚀空隙沿所述第二方向上的宽度适配于第一隔离层1041的宽度;因而所述内间隔层106沿所述第二方向上的宽度也适配于所述第一隔离层1041的宽度。另一种实施方式中,当所述刻蚀空隙沿所述第二方向上的宽度同第一隔离层1041的宽度不同时,所述内间隔层106沿所述第二方向上的宽度也不同于所述第一隔离层1041的宽度;
所述第一电隔离层107填充于所述衬底凹层并延伸出所述衬底凹层而填充到部分源/漏空腔内,从而使得所述源/漏空腔和所述鳍结构下方的寄生沟道层隔离。
所述寄生沟道层位于所述鳍结构下方的衬底101的表层。
所述刻蚀空隙存在所述沟道层103之间,刻蚀所述电介质材料105形成内间隔层106后,暴露出所述沟道层103的侧面。
所述源/漏空腔用于生成源/漏区,其中,所述源/漏区的源/漏材料接触全部暴露出来的所述沟道层103的侧面,且由于所述第一电隔离层107的存在,不接触所述寄生沟道层。
该步骤可以同时形成所需的Inner spacer和Bottom dielectric isolation(BDI);Inner spacer即为所述内间隔层106;Bottom dielectric isolation即为所述第一电隔离层107。
因而减少了源/漏区之间较大的漏电流,从而减少了器件的能耗,同时实现了器件性能的提升。
构成所述内间隔层106(inner spacer)的材料是电介质材料105。
一种实施例中,所述第一电隔离层107的高度不高于所述衬底101上的第一牺牲层102的顶部且不低于所述第一牺牲层102的底部;其中,所述第一牺牲层102为直接接触所述衬底101的所述牺牲层102。
一种实施方式中,构成所述第一牺牲层102的材料为SiGe。
所述第一电隔离层107是通过垂直的选择性刻蚀所述电介质材料105而形成的,刻蚀所述电介质材料105时:需要控制刻蚀的量,保证接触所述第一牺牲层102的沟道层103的沿所述第二方向的侧面完全露出,同时不能过量刻蚀,导致源/漏区与寄生沟道层相接触;因而,需要将所述第一电隔离层107的高度控制在所述第一牺牲层102底层之上,最接近所述第一牺牲层102的沟道层103底层之下,即上述描述的:所述第一电隔离层107的高度不高于所述第一牺牲层102的顶部且不低于所述第一牺牲层102的底部。
实际操作中,为了避免该步骤出现过量或者不足刻蚀的情况,可以考虑将所述第一牺牲层102厚度增加,从而减小刻蚀工艺控制难度;因而,优选的:一种实施例中,所述第一牺牲层102沿所述第一堆叠件的堆叠方向的厚度大于其他所述牺牲层102的厚度;从而所述第一电隔离层107的刻蚀高度更可控。
一种实施例中,沉淀所述电介质材料105采用各向同性淀积结合化学机械抛光的方式或流动性化学气相淀积的方式。
一种实施方式中,所述第一电隔离层107的形成方式为淀积加刻蚀,
一种实施方式中,沉淀所述电介质材料的方式为:各向同性淀积结合化学机械抛光的方式;
具体步骤包括:在所述衬底101上通过各向同性沉淀的方式沉淀所述电介质材料105,因此步骤通常沉淀的所述电介质材料105会覆盖所述环绕堆叠件104顶部的表面,因而需要通过化学机械抛光(Chemical Mechanical Polishing,CMP)的方式实现所述电介质材料105和所述衬底101上环绕堆叠件104的高度的统一,从而在此基础上对所述电介质材料105进行刻蚀,最终得到所述第一电隔离层107。
另一种实施方式中,直接通过可流动性化学气相淀积(Flowable Chemical VaporDeposition,FCVD)来完成所述电介质材料105的填充,从而使得所述电介质材料105达到指定高度,再对所述电介质材料105进行刻蚀得到所述第一电隔离层107。
其中指定高度通常指:以上工艺完成后,所述电介质材料105填充至与所述环绕堆叠件104相同高度,或与所述鳍结构的高度相同的高度,其他高度同样可以,由于刻蚀后需同时在所述刻蚀空隙内形成内间隔层106,因而所述致指定高度不低于于所述鳍结构的高度。
一种实施例中,形成所述第一电隔离层107之后还包括:在所述第一电隔离层107上形成源/漏区,其中,所述源/漏区形成于所述源/漏空腔内。
在所述第一电隔离层107上形成源/漏区,由于所述源/漏区下存在所述第一电隔离层107,使得所述源/漏区与寄生沟道层相隔离从而有效降低漏电流。
所述源/漏区内是源/漏层。
在所述源/漏层和所述浅槽隔离结构上形成层间介质层。
所述层间介质层形成于所述源/漏空腔中,所述层间介质层覆盖于所述每个所述源/漏层顶部和侧壁。
在所述源/漏层和所述浅槽隔离结构上形成所述层间介质层具体包括:在所述源/漏层和所述浅槽隔离结构上沉淀介质材料,采用CMP的方式将所述介质材料刻蚀到特定高度,刻蚀所述介质材料形成所述层间介质层。
形成所述层间介质层之后包括以下步骤:
1)去除所述假栅结构1042。
一种实施方式中,所述假栅结构1042是由多晶硅材料制成的。
2)选择性刻蚀所述牺牲层102,从而释放Si沟道层103。
假栅结构1042去除后以及所述牺牲层102释放后形成假栅空腔。
一种实施方式中,所述选择性刻蚀的方法是干法刻蚀。
其他实施方式中,也可以采用其他方法选择性刻蚀所述牺牲层102。
3)在所述假栅空腔内填充金属栅材料形成所述金属栅。
在所述假栅空腔内填充金属栅材料之前还包括:在所述假栅空腔中填充高介电常数材料;所述金属栅材料覆盖所述高介电常数材料;所述高介电常数材料与金属栅(Metalgate,MG)完成对沟道层103的全包裹。
一种实施方式中,所述高介电常数材料(High-k,HK)即高K材料;所述金属栅材料为现有技术中应用广泛的材料。
对上述金属栅材料和所述高介电常数材料进行CMP处理,从而去除所述层间电介质层顶部的金属栅材料和所述高介电常数材料,使得所述金属栅材料和所述高介电常数材料刻蚀后达到指定高度,所述指定高度为同所述层间电介质层的高度相同的高度。
4)在上述步骤形成的结构外表面沉淀刻蚀阻挡层(Nitride),在所述刻蚀阻挡层上做图形化光刻,以所述刻蚀阻挡层为掩膜,刻蚀所述源/漏层顶端和侧壁的部分层间电介质层,形成接触孔,在接触孔中沉淀金属材料形成器件接触结构。
此时不仅仅能够在源漏顶部形成接触,其侧面与底面也同样可以被金属材料包裹,所述器件接触结构将的源/漏层包裹,形成环绕式接触(wrap around contact,WAC),降低接触电阻;
所述金属材料可以是W,TiN等。
根据本发明一实施例,提供了一种半导体器件的制备方法,包括:
本发明前述实施例任一项所述的垂直堆叠环栅器件局部形成体电介质隔离的方法。
根据本发明一实施例,提供了一种半导体器件,利用本发明前述实施例所述的半导体器件的制备方法制备而成。
根据本发明一实施例,提供了一种电子设备,包括本发明前述实施例所述的半导体器件。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。

Claims (10)

1.一种垂直堆叠环栅器件局部形成体电介质隔离的方法,其特征在于,该方法包括:
提供一衬底,在所述衬底上形成鳍结构,所述鳍结构包括部分所述衬底,以及在部分所述衬底上间隔堆叠的牺牲层和沟道层;
在所述衬底上形成浅沟槽隔离结构;
在所述鳍结构上形成环绕堆叠件,所述环绕堆叠件沿第一方向横跨所述鳍结构;
对所述环绕堆叠件沿第二方向的两侧的所述鳍结构进行刻蚀,以形成源/漏空腔;并刻蚀掉所述源/漏空腔底部的所述衬底的表层,形成衬底凹层;
对所述鳍结构沿第二方向的端部的所述牺牲层进行刻蚀,形成刻蚀空隙;
在所述衬底上沉积电介质材料;
对所述电介质材料进行刻蚀,从而在所述衬底凹层上形成第一电隔离层,以隔离源/漏空腔和所述鳍结构下方的衬底的表层;并在所述刻蚀空隙内形成内间隔层。
2.根据权利要求1所述的垂直堆叠环栅器件局部形成体电介质隔离的方法,其特征在于,所述第一电隔离层的高度不高于所述衬底上的第一牺牲层的顶部且不低于所述第一牺牲层的底部;其中,所述第一牺牲层为直接接触所述衬底的所述牺牲层。
3.根据权利要求1所述的垂直堆叠环栅器件局部形成体电介质隔离的方法,其特征在于,
形成鳍结构具体包括:
在所述衬底上形成第一堆叠件,所述第一堆叠件包括间隔堆叠的牺牲层与沟道层;
对所述第一堆叠件以及衬底顶层进行刻蚀,形成鳍结构。
4.根据权利要求3所述的垂直堆叠环栅器件局部形成电介质隔离的方法,其特征在于,所述第一牺牲层沿所述第一堆叠件的堆叠方向的厚度大于其他所述牺牲层的厚度。
5.根据权利要求1所述的垂直堆叠环栅器件局部形成体电介质隔离的方法,其特征在于,在所述衬底上沉积电介质材料之后,所述电介质材料填充所述刻蚀空隙、所述源/漏空腔、所述衬底凹层,且所述电介质材料沿所述第一堆叠件堆叠方向的高度不低于所述鳍结构。
6.根据权利要求1所述的垂直堆叠环栅器件局部形成体电介质隔离的方法,其特征在于,
沉淀所述电介质材料采用各向同性淀积结合化学机械抛光的方式或流动性化学气相淀积的方式。
7.根据权利要求1-6任意一项所述的垂直堆叠环栅器件局部形成体电介质隔离的方法,其特征在于,形成所述第一电隔离层之后还包括:在所述第一电隔离层上形成源/漏区,其中,所述源/漏区形成于所述源/漏空腔内。
8.一种半导体器件的制备方法,其特征在于,包括:
权利要求1至7任一项所述的垂直堆叠环栅器件局部形成体电介质隔离的方法。
9.一种半导体器件,其特征在于,利用权利要求8所述的半导体器件的制备方法制备而成。
10.一种电子设备,包括权利要求9所述的半导体器件。
CN202210224521.XA 2022-03-07 2022-03-07 形成电介质隔离的方法、器件的制备方法、器件及设备 Pending CN114639720A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210224521.XA CN114639720A (zh) 2022-03-07 2022-03-07 形成电介质隔离的方法、器件的制备方法、器件及设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210224521.XA CN114639720A (zh) 2022-03-07 2022-03-07 形成电介质隔离的方法、器件的制备方法、器件及设备

Publications (1)

Publication Number Publication Date
CN114639720A true CN114639720A (zh) 2022-06-17

Family

ID=81948144

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210224521.XA Pending CN114639720A (zh) 2022-03-07 2022-03-07 形成电介质隔离的方法、器件的制备方法、器件及设备

Country Status (1)

Country Link
CN (1) CN114639720A (zh)

Similar Documents

Publication Publication Date Title
KR102396111B1 (ko) 반도체 소자 및 그 제조 방법
US11417665B2 (en) Semiconductor devices
KR102386194B1 (ko) 수직 전계 효과 트랜지스터 및 이의 제조 방법
GB2395603A (en) Multichannel TFT having gate formed around channels
US11244956B2 (en) Vertical semiconductor device and method for fabricating the vertical semiconductor device
US10373875B1 (en) Contacts formed with self-aligned cuts
US8067799B2 (en) Semiconductor device having recess channel structure and method for manufacturing the same
TWI397128B (zh) 製作一平面雙閘電晶體之方法
CN114121807A (zh) 用于形成晶体管结构的方法
KR20230125772A (ko) 자기 정렬 격리부를 가지는 나노 와이어/시트 디바이스, 제조 방법 및 전자 기기
US9786766B2 (en) Methods of fabricating transistors with a protection layer to improve the insulation between a gate electrode and a junction region
KR20110052206A (ko) 소자 분리 구조물을 갖는 반도체 소자
US10340362B2 (en) Spacers for tight gate pitches in field effect transistors
US7858489B2 (en) Method for manufacturing semiconductor device capable of increasing current drivability of PMOS transistor
CN114639720A (zh) 形成电介质隔离的方法、器件的制备方法、器件及设备
KR20050107090A (ko) 핀 전계 효과 트랜지스터를 갖는 반도체 소자의 형성 방법
KR20220112566A (ko) 반도체 장치 및 그의 제조 방법
JP2006093506A (ja) 絶縁ゲート型半導体装置およびその製造方法
WO2023168570A1 (zh) 形成电介质隔离的方法、器件的制备方法、器件及设备
US8178441B2 (en) Semiconductor device and method for manufacturing the same
US20230118088A1 (en) Semiconductor structure and method for manufacturing the same
KR100663363B1 (ko) 소자 분리막의 측벽 상에 반도체 기판의 펜스를 제거시킨리세스드 트랜지스터들 및 그 형성방법들
KR101090373B1 (ko) 소자분리막을 구비한 반도체 장치 및 그 제조방법
KR100924550B1 (ko) 반도체 소자의 제조방법
KR100647394B1 (ko) 반도체소자의 모스펫 형성방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination