CN114422069B - FlexE业务的时延处理方法、装置、设备及存储介质 - Google Patents

FlexE业务的时延处理方法、装置、设备及存储介质 Download PDF

Info

Publication number
CN114422069B
CN114422069B CN202210001898.9A CN202210001898A CN114422069B CN 114422069 B CN114422069 B CN 114422069B CN 202210001898 A CN202210001898 A CN 202210001898A CN 114422069 B CN114422069 B CN 114422069B
Authority
CN
China
Prior art keywords
flexe
physical interface
time stamp
client side
delay
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202210001898.9A
Other languages
English (en)
Other versions
CN114422069A (zh
Inventor
毛晓波
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fiberhome Telecommunication Technologies Co Ltd
Original Assignee
Fiberhome Telecommunication Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fiberhome Telecommunication Technologies Co Ltd filed Critical Fiberhome Telecommunication Technologies Co Ltd
Priority to CN202210001898.9A priority Critical patent/CN114422069B/zh
Publication of CN114422069A publication Critical patent/CN114422069A/zh
Application granted granted Critical
Publication of CN114422069B publication Critical patent/CN114422069B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0658Clock or time synchronisation among packet nodes
    • H04J3/0661Clock or time synchronisation among packet nodes using timestamps
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/08Monitoring or testing based on specific metrics, e.g. QoS, energy consumption or environmental parameters
    • H04L43/0852Delays

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Environmental & Geological Engineering (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

本申请公开了一种FlexE业务的时延处理方法、装置、计算机设备及计算机可读存储介质,通过记录OTN客户侧FlexE Group中各个物理接口上映射FlexE业务的第一时戳,以及所述FlexE业务到达所述OTN客户侧FlexE Group中各个物理接口的第二时戳;根据各个所述第一时戳和各个所述第二时戳,确定所述OTN客户侧FlexE Group中各个物理接口的时延差;根据所述OTN客户侧FlexE Group中各个物理接口的所述时延差,对所述OTN客户侧FlexEGroup中各个物理接口的进行时延补偿,实现OTN设备在FlexE Unaware模式下通过OTN网络时避免OTN客户侧FlexE Group中各个物理接口存在的时延差,提高物理层处理FlexE业务的准确率。

Description

FlexE业务的时延处理方法、装置、设备及存储介质
技术领域
本申请涉及通信技术领域,尤其涉及一种FlexE业务的时延处理方法、装置、计算机设备及计算机可读存储介质。
背景技术
在Unware模式下传输灵活以太网(Flex Ethernet,以下缩写为FlexE),光传送网(Optical TransportNetwork OTN)传输设备不处理FlexE接口,在传送网不感知FlexE的情况下,可以采用现有的实体编码层(PCS)透明编码的映射方式将每个以太网物理层(Physical Layer PHY)独立地透明映射到传送网络进行传输。但由于FlexE复用端和FlexE解复用端被传送网络隔离,需要OTN设备支持FlexE接口(Shim)控制不同PHY之间较大的时间偏差。
目前的规范要求FlexE接口各个PHY之间的时延差不能超过2US,现有的OTN设备在Aware模式或终结模式下可以满足时延差需求,但是当FlexE接口配置为Unaware模式时由于FlexE Group组的信号在各个PHY上透明传输无法自行检测补偿时延,难以满足时延差指标。
发明内容
本申请的主要目的在于提供一种FlexE业务的时延处理方法、装置、计算机设备及计算机可读存储介质,旨在解决FlexE接口配置为Unaware模式时由于FlexE Group组的信号在各个PHY上透明传输无法自行检测补偿时延,难以满足时延差指标的技术问题。
第一方面,本申请提供一种FlexE业务的时延处理方法,所述方法包括以下步骤:
记录OTN客户侧FlexE Group中各个物理接口上映射FlexE业务的第一时戳,以及所述FlexE业务到达所述OTN客户侧FlexE Group中各个物理接口的第二时戳;
根据各个所述第一时戳和各个所述第二时戳,确定所述OTN客户侧FlexE Group中各个物理接口的时延差;
根据所述OTN客户侧FlexE Group中各个物理接口的所述时延差,对所述OTN客户侧FlexE Group中各个物理接口的进行时延补偿。
第二方面,本申请还提供一种FlexE业务的时延处理装置,所述FlexE业务的时延处理装置包括:
记录模块,用于记录OTN客户侧FlexE Group中各个物理接口上映射FlexE业务的第一时戳,以及所述FlexE业务到达所述OTN客户侧FlexE Group中各个物理接口的第二时戳;
确定模块,用于根据各个所述第一时戳和各个所述第二时戳,确定所述OTN客户侧FlexE Group中各个物理接口的时延差;
补偿模块,用于根据所述OTN客户侧FlexE Group中各个物理接口的所述时延差,对所述OTN客户侧FlexE Group中各个物理接口的进行时延补偿。
第三方面,本申请还提供一种计算机设备,所述计算机设备包括处理器、存储器、以及存储在所述存储器上并可被所述处理器执行的计算机程序,其中所述计算机程序被所述处理器执行时,实现如上述的FlexE业务的时延处理方法的步骤。
第四方面,本申请还提供一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,其中所述计算机程序被处理器执行时,实现如上述的FlexE业务的时延处理方法的步骤。
本申请提供一种FlexE业务的时延处理方法、装置、计算机设备及计算机可读存储介质,通过记录OTN客户侧FlexE Group中各个物理接口上映射FlexE业务的第一时戳,以及所述FlexE业务到达所述OTN客户侧FlexE Group中各个物理接口的第二时戳;根据各个所述第一时戳和各个所述第二时戳,确定所述OTN客户侧FlexE Group中各个物理接口的时延差;根据所述OTN客户侧FlexE Group中各个物理接口的所述时延差,对所述OTN客户侧FlexE Group中各个物理接口的进行时延补偿,实现OTN设备在FlexE Unaware模式下通过OTN网络时避免OTN客户侧FlexE Group中各个物理接口存在的时延差,提高物理层处理FlexE业务的准确率。
附图说明
为了更清楚地说明本申请实施例技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的一种FlexE业务的时延处理方法的流程示意图;
图2为图1中的FlexE业务的时延处理方法的子步骤流程示意图;
图3为图1中的FlexE业务的时延处理方法的子步骤流程示意图;
图4为本申请实施例提供的另一种FlexE业务的时延处理方法的流程示意图;
图5为本申请实施例提供的另一种FlexE业务的时延处理方法的流程示意图;
图6为本申请实施例提供的一种FlexE业务的时延处理装置的示意性框图;
图7为本申请一实施例涉及的计算机设备的结构示意框图。
本申请目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
附图中所示的流程图仅是示例说明,不是必须包括所有的内容和操作/步骤,也不是必须按所描述的顺序执行。例如,有的操作/步骤还可以分解、组合或部分合并,因此实际执行的顺序有可能根据实际情况改变。
本申请实施例提供一种FlexE业务的时延处理方法、装置、计算机设备及计算机可读存储介质。其中,该FlexE业务的时延处理方法可应用于计算机设备中,该计算机设备可以是OTN设备等电子设备。
下面结合附图,对本申请的一些实施方式作详细说明。在不冲突的情况下,下述的实施例及实施例中的特征可以相互组合。
请参照图1,图1为本申请的实施例提供的一种FlexE业务的时延处理方法的流程示意图。
如图1所示,该方法包括步骤S101至步骤S103。
步骤S101、记录OTN客户侧FlexE Group中各个物理接口上映射FlexE业务的第一时戳,以及所述FlexE业务到达所述OTN客户侧FlexE Group中各个物理接口的第二时戳。
示范性的,记录OTN客户侧FlexE Group中各个物理接口上映射FlexE业务的第一时戳,该OTN客户侧FlexE Group中各个物理接口包括各个通道中同一通道上的OTN客户侧FlexE Group中各个物理接口上的每一帧FlexE映射的第一时戳。以及记录该FlexE业务到达多个通道中同一通道上的OTN客户侧FlexE Group中各个物理接口的第二时戳,该第一时戳为OTN客户侧FlexE Group中各个物理接口第一方向的第一时戳,该第二时戳为OTN客户侧FlexE Group中各个物理接口第二方向的第二时戳。
具体的,所述OTN设备包括上游设备和下游设备;所述记录OTN客户侧FlexE Group中各个物理接口上映射FlexE业务的第一时戳,以及所述FlexE业务到达所述OTN客户侧FlexE Group中各个物理接口的第二时戳,包括:通过所述上游设备记录OTN客户侧FlexEGroup中各个物理接口上FlexE帧映射到ODU4的第一时戳,并通过同步消息通道将Delay_Req消息发送到所述下游设备;通过所述下游设备的FlexE接口检测所述Delay_Req消息,记录所述FlexE业务到达所述OTN客户侧FlexE Group中各个物理接口的第二时戳,并通过同步消息通道将所述Delay_Req消息发送到所述上游设备,其中,所述Delay_Req消息包括第一时戳和第二时戳。
示范性的,该OTN设备包括上游设备和下游设备。该上游设备通过FPGA记录上OTN客户侧FlexE Group中各个物理接口上FlexE帧映射到ODU4的第一时戳,例如,当上游设备检测到FlexE业务时,监测该FlexE业务,当监测到FlexE帧映射到ODU4时,获取第一预置计时器的当前时刻,通过FPGA记录当前时刻,并把当前时刻作为物理层上FlexE帧映射到ODU4的第一时戳。当通过FPGA记录上OTN客户侧FlexE Group中各个物理接口上FlexE帧映射到ODU4的第一时戳时,生成Delay_Resp消息,并将该Delay_Resp消息通过该同步消息通道发送至下游设备的下游FlexE接口。其中,Delay_Resp携带第一时戳;其中,FPGA是FieldProgrammable GateArray的缩写,即现场可编程门阵列,是在PAL、GAL、EPLD等可编程器件的基础上进一步发展的产物。
通过下游设备的FlexE接口检测Delay_Req消息,在FlexE接口检测Delay_Req消息后,FPGA记录该FlexE业务到达OTN客户侧FlexE Group中各个物理接口的第二时戳。例如,通过下游设备的FlexE接口检测Delay_Req消息,在FlexE接口通过FlexE开销通道检测到Delay_Req消息后,检测到FlexE业务到达OTN客户侧FlexE Group中各个物理接口时,获取第二预置计时器的当前时刻,通过FPGA将该第二预置计时器的当前时刻记录为FlexE业务到达OTN客户侧FlexE Group中各个物理接口的第二时戳,并通过同步消息通道将该Delay_Req消息发送至上游设备,该Delay_Req消息携带有第一时戳和第二时戳。
步骤S102、根据各个所述第一时戳和各个所述第二时戳,确定所述OTN客户侧FlexE Group中各个物理接口的时延差。
示范性的,在获取到OTN客户侧FlexE Group中各个物理接口的第一时戳和第二时戳时,计算该OTN客户侧FlexE Group中各个物理接口的第一时戳和第二时戳,得到对应的时戳值。将该时戳值与预置阈值进行比对,得到该物理层的时延差。在得到该时延差时,生成时延调整请求信息。其中,该第一时戳为OTN客户侧FlexE Group中各个物理接口第一方向的第一时戳,该第二时戳为OTN客户侧FlexE Group中各个物理接口第二方向的第二时戳。时延是指FlexE信号通过OTN FlexE Group接口穿过OTN网络时产生的时延,FlexEGroup每个物理接口对应OTN的业务通道上的时延都需要测量计算出来,具体的测量计算方法见上文。本发明的目标是获取当前FlexE Group中各个物理接口上的信号在OTN通道中传输的时延并进行补偿使得各个物理接口上的信号传输时延差达到规定的范围内。注意这里第一时戳在网络入口FlexE接口处测量并通过FlexE同步消息通道发送到网络出口的FlexE接口处,在出口处可以获取到第二时戳并从同步消息通道读取第一时戳,然后可以计算得到传输时延。
在一实施例中,具体地,参照图2,步骤S102包括:子步骤S1021至子步骤S1023。
子步骤S1021、根据所述OTN客户侧FlexE Group中各个物理接口的第一时戳和第二时戳,确定所述OTN客户侧FlexE Group中各个物理接口的时戳差值。
示范性的,通过该上游设备通过同步消息通道接收到Delay_Req消息,获取Delay_Req消息携带的第一时戳和第二时戳。该第一时戳和第二时戳为OTN客户侧FlexE Group中各个物理接口的第一时戳和第二时戳,且第一时戳为第一方向的第一时戳和第二方向时戳。在获取到同一物理层的第一方向的第一时戳和第二方向的第二时戳,计算第一方向的第一时戳和第二方向的第二时戳,得到该物理层的时戳差值。
具体的,所述根据所述OTN客户侧FlexE Group中各个物理接口的第一时戳和第二时戳,确定所述OTN客户侧FlexE Group中各个物理接口的时戳差值,包括:获取同一通道的所述OTN客户侧FlexE Group中各个物理接口的第一方向的第一时戳和第二方向的第二时戳;将所述OTN客户侧FlexE Group中各个物理接口的第一方向的第一时戳和所述OTN客户侧FlexE Group中各个物理接口的第二方向的第二时戳进行计算,得到所述OTN客户侧FlexE Group中各个物理接口的时戳差值。
示范性的,获取同一通道上OTN客户侧FlexE Group中各个物理接口第一方向的第一时戳和第二方向的第二时戳,将OTN客户侧FlexE Group中各个物理接口第一方向的第一时戳和第二方向的第二时戳进行计算,例如,将第二方向的第二时戳减去第一方向的第一时戳,或者,将第一方向的第一时戳减去第二方向的第二时戳,得到的值作为时戳差值,且该时戳差值为正数。
子步骤S1022、将多个所述时戳差值进行比对,确定最小时戳差值为基准时戳差值。
示范性的,在得到不同通道或同一通道上OTN客户侧FlexE Group中各个物理接口的时戳差值,将多个物理层的时戳差值进行比对,确定最小时戳差值为基准时戳差值。例如,获取到第一通道上第一物理层的时戳差值为3US、第二物理层的时戳差值为4US和第三物理层的时戳差值为4US,将第一物理层的时戳差值3US作为基准时戳差值。
子步骤S1023、通过所述基准时戳差值和所述OTN客户侧FlexE Group中各个物理接口的时戳差值,确定所述OTN客户侧FlexE Group中各个物理接口的时延差。
示范性的,在确定基准时戳差值时,通过该基准时戳差值和OTN客户侧FlexEGroup中各个物理接口的时戳差值,确定OTN客户侧FlexE Group中各个物理接口的时延差。例如,在获取到基准时戳差值和OTN客户侧FlexE Group中各个物理接口的时戳差值时,将OTN客户侧FlexE Group中各个物理接口的时戳差值减去该基准时戳差值,得到OTN客户侧FlexE Group中各个物理接口的时延差,并通过上游设备发送时延调整请求信息。该时延差为物理层的第一方向和第二方向的时延差。
步骤S103、根据所述OTN客户侧FlexE Group中各个物理接口的所述时延差,对所述OTN客户侧FlexE Group中各个物理接口的进行时延补偿。
示范性的,在获取到OTN客户侧FlexE Group中各个物理接口的时延差时,对OTN客户侧FlexE Group中各个物理接口的第一方向和第二方向进行时延补偿。例如,在获取到OTN客户侧FlexE Group中各个物理接口的时延差时,侦听OSMC通道的时延调整请求消息,对OTN客户侧FlexE Group中各个物理接口进行时延补偿,该时延补偿包括时延粗调和时延细调。
在一实施例中,具体地,参照图3,步骤S103包括:子步骤S1031至子步骤S1033。
子步骤S1031、通过所述所述OTN客户侧FlexE Group中各个物理接口的时延差,确定所述OTN客户侧FlexE Group中各个物理接口的时延补偿策略,其中所述时延补偿策略包括时延粗调和时延细调。
示范性的,在获取到OTN客户侧FlexE Group中各个物理接口的时延差,通过OTN客户侧FlexE Group中各个物理接口的时延差确定时延补偿策略,该时延补偿策略包括时延粗调和时延细调,且该时延粗调为一次,该时延细调为多次。
子步骤S1032、通过所述时延粗调增大或减小ODUK通道的FIFO深度。
示范性的,通过时延粗调增大或减小OTN成帧芯片中ODUK通道的FIFO深度,OTN成帧芯片中在业务路径上通常都部署了FIFO来缓存数据,用于适配接入的不同速率的客户信号,此FIFO的深度可以通过软件API接口来设置;若收到的时延调整请求的时延粗调是要调小时延,则可以设置减小OTN成帧芯片中的FIFO深度,反之则设置增大FIFO深度。例如,该时延差为正数时减小OTN成帧芯片中的FIFO深度,该时延差不是正数时增大OTN成帧芯片中的FIFO深度。例如,获取预置映射表,通过该时延差匹配该预置映射表,获取增大或减小FIFO深度的深度值。
子步骤S1033、通过所述时延细调增大或减小FPGA的FIFO深度、速率以及SERDES速率。
示范性的,通过时延细调增大或减小FPGA的FIFO深度速率以及SERDES速率,FPGA内部部署了FIFO来缓存当前Group中OTN客户侧FlexE Group中各个物理接口上的FlexE帧信号,可以通过FPGA的寄存器配置来调整FIFO深度(调整单位为nX66bit);SERDES速率可以通过FPGA寄存器配置(调整单位为n X 1Mhz),提升工作速率则可以减小该物理层上的时延,反之则会增大时延。
当通过时延细调增大或减小FPGA的FIFO深度、速率以及SERDES速率后,重新获取OTN客户侧FlexE Group中各个物理接口的时延差,若重新获取到OTN客户侧FlexE Group中各个物理接口的时延差,则继续进行时延细调,直至OTN客户侧FlexE Group中各个物理接口不存在时延差。
在本申请实施例中,通过记录OTN客户侧FlexE Group中各个物理接口上映射FlexE业务的第一时戳,以及所述FlexE业务到达所述OTN客户侧FlexE Group中各个物理接口的第二时戳,得到所述OTN客户侧FlexE Group中各个物理接口的时延差,根据所述OTN客户侧FlexE Group中各个物理接口的所述时延差,对所述OTN客户侧FlexE Group中各个物理接口的进行时延补偿,实现OTN设备在FlexE Unaware模式下通过OTN网络时避免OTN客户侧FlexE Group中各个物理接口存在的时延差,提高物理层处理FlexE业务的准确率。。
请参照图4,图4为本申请的实施例提供的另一种FlexE业务的时延处理方法的流程示意图。
如图4所示,该包括步骤S201至步骤S202。
步骤S201、检测所述上游设备将预置信号通过OSMC通道传送到所述下游设备,以及检测所述下游设备从所述OSMC通道接收到预置信号。
示范性的,检测到上游设备将预置信号通过OSMC通道传送到所述下游设备,再检测下游设备从所述OSMC通道接收到预置信号,该预置信号为1PPS+TOD,其中,TOD是Time ofDay用于对齐时间,1PPS是秒脉冲用于对齐秒值的小数部分。
步骤S202、通过所述预置信号对所述上游设备的第一预置计时器和所述下游设备的第二预置计时器进行时钟同步。
示范性的,该上游设备包括第一预置计时器,该下游设备包括第二计时器,通过该1PPS+TOD分别对上游设备中的第一预置计时器和下游设备的第二预置计时器进行时钟同步,以使OTN设备中的OTN网络两端接入FlexE业务的设备应锁定到同一个时钟源,组成同步以太网。例如,通过预置1PPS+TOD记录上游设备中的第一预置计时器的时间,在下游设备通过OSMC通道接收到1PPS+TOD,通过该1PPS+TOD对第二预置计时器进行时间调整,以使第二预置计时器的时间与第一预置计时器的时间一致。
在本申请实施例中,通过该1PPS+TOD分别对上游设备中的第一预置计时器和下游设备的第二预置计时器进行时钟同步,以使OTN设备中的OTN网络两端接入FlexE业务的设备应锁定到同一个时钟源,组成同步以太网,避免时延差的准确率较大,导致出现时间偏差。
请参照图5,图5为本申请的实施例提供的另一种FlexE业务的时延处理方法的流程示意图。
如图5所示,该包括步骤S301至步骤S302。
步骤S301、检测FlexE接口,通过所述FlexE接口获取FlexE信号;
示范性的,检测FlexE接口,该FlexE接口以Unaware模式在OTN网络中传输。当检测到FlexE接口,通过该FlexE接口获取FlexE信号。
步骤S302、若解析所述FlexE信号携带第一字段块和第二字段块,则对所述FlexE信号做透传处理。
示范性的,在获取到该FlexE信号时,解析该FlexE信号,若获取到FlexE信号携带有第一字段块和第二字段块,则对FlexE信号做透传处理,该透传处理为对该FlexE信号作传输处理。例如,通过FPGA在每个物理层上解析到FlexE信号第一个开销块的第一字段0x4B和第二字段0x5,确定每个物理层都接收到FlexE第一个开销块的第一字段0x4B和第二字段0x5,则对该FlexE信号作传输处理,反之,则缓存该FlexE信号,不做传输处理。
在本发明实施例中,通过对将接入的FlexE接口的每个物理层上的信号做透明传输处理,每个传输通道互相独立没有关联,避免感知不到各个通道上传输的时延差。
请参照图6,图6为本申请实施例提供的一种FlexE业务的时延处理装置的示意性框图。
如图6所示,该FlexE业务的时延处理装置400,包括:记录模块401、确定模块402、补偿模块403。
记录模块401,用于记录OTN客户侧FlexE Group中各个物理接口上映射FlexE业务的第一时戳,以及所述FlexE业务到达所述OTN客户侧FlexE Group中各个物理接口的第二时戳;
确定模块402,用于根据各个所述第一时戳和各个所述第二时戳,确定所述OTN客户侧FlexE Group中各个物理接口的时延差;
补偿模块403,用于根据所述OTN客户侧FlexE Group中各个物理接口的所述时延差,对所述OTN客户侧FlexE Group中各个物理接口的进行时延补偿。
其中,补偿模块403具体还用于:
通过所述所述OTN客户侧FlexE Group中各个物理接口的时延差,确定所述OTN客户侧FlexE Group中各个物理接口的时延补偿策略,其中所述时延补偿策略包括时延粗调和时延细调;
通过所述时延粗调增大或减小ODUK通道的FIFO深度;
通过所述时延细调增大或减小FPGA的FIFO深度、速率以及SERDES速率。
其中,确定模块402具体还用于:
根据所述OTN客户侧FlexE Group中各个物理接口的第一时戳和第二时戳,确定所述OTN客户侧FlexE Group中各个物理接口的时戳差值;
将多个所述时戳差值进行比对,确定最小时戳差值为基准时戳差值;
通过所述基准时戳差值和所述OTN客户侧FlexE Group中各个物理接口的时戳差值,确定所述OTN客户侧FlexE Group中各个物理接口的时延差。
其中,确定模块402具体还用于:
获取同一通道的所述OTN客户侧FlexE Group中各个物理接口的第一方向的第一时戳和第二方向的第二时戳;
将所述OTN客户侧FlexE Group中各个物理接口的第一方向的第一时戳和所述OTN客户侧FlexE Group中各个物理接口的第二方向的第二时戳进行计算,得到所述OTN客户侧FlexE Group中各个物理接口的时戳差值。
其中,记录模块401还用于:
通过所述上游设备记录OTN客户侧FlexE Group中各个物理接口上FlexE帧映射到ODU4的第一时戳,并通过同步消息通道将Delay_Req消息发送到所述下游设备;
通过所述下游设备的FlexE接口检测所述Delay_Req消息,记录所述FlexE业务到达所述OTN客户侧FlexE Group中各个物理接口的第二时戳,并通过同步消息通道将所述Delay_Req消息发送到所述上游设备,其中,所述Delay_Req消息包括第一时戳和第二时戳。
其中,FlexE业务的时延处理装置还用于:
检测所述上游设备将预置信号通过OSMC通道传送到所述下游设备,以及检测所述下游设备从所述OSMC通道接收到预置信号;
通过所述预置信号对所述上游设备的第一预置计时器和所述下游设备的第二预置计时器进行时钟同步。
其中,FlexE业务的时延处理装置还用于:
检测FlexE接口,通过所述FlexE接口获取FlexE信号;
若解析所述FlexE信号携带第一字段块和第二字段块,则对所述FlexE信号做透传处理。
需要说明的是,所属领域的技术人员可以清楚地了解到,为了描述的方便和简洁,上述描述的装置和各模块及单元的具体工作过程,可以参考前述FlexE业务的时延处理方法实施例中的对应过程,在此不再赘述。
上述实施例提供的装置可以实现为一种计算机程序的形式,该计算机程序可以在如图7所示的计算机设备上运行。
请参阅图7,图7为本申请实施例提供的一种计算机设备的结构示意性框图。该计算机设备可以为终端。
如图7所示,该计算机设备包括通过系统总线连接的处理器、存储器和网络接口,其中,存储器可以包括非易失性存储介质和内存储器。
非易失性存储介质可存储操作系统和计算机程序。该计算机程序包括程序指令,该程序指令被执行时,可使得处理器执行任意一种FlexE业务的时延处理方法。
处理器用于提供计算和控制能力,支撑整个计算机设备的运行。
内存储器为非易失性存储介质中的计算机程序的运行提供环境,该计算机程序被处理器执行时,可使得处理器执行任意一种FlexE业务的时延处理方法。
该网络接口用于进行网络通信,如发送分配的任务等。本领域技术人员可以理解,图7中示出的结构,仅仅是与本申请方案相关的部分结构的框图,并不构成对本申请方案所应用于其上的计算机设备的限定,具体的计算机设备可以包括比图中所示更多或更少的部件,或者组合某些部件,或者具有不同的部件布置。
应当理解的是,处理器可以是中央处理单元(Central Processing Unit,CPU),该处理器还可以是其他通用处理器、数字信号处理器(Digital Signal Processor,DSP)、专用集成电路(Application Specific Integrated Circuit,ASIC)、现场可编程门阵列(Field-Programmable GateArray,FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件等。其中,通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。
其中,在一个实施例中,所述处理器用于运行存储在存储器中的计算机程序,以实现如下步骤:
记录OTN客户侧FlexE Group中各个物理接口上映射FlexE业务的第一时戳,以及所述FlexE业务到达所述OTN客户侧FlexE Group中各个物理接口的第二时戳;
根据各个所述第一时戳和各个所述第二时戳,确定所述OTN客户侧FlexE Group中各个物理接口的时延差;
根据所述OTN客户侧FlexE Group中各个物理接口的所述时延差,对所述OTN客户侧FlexE Group中各个物理接口的进行时延补偿。
在一个实施例中,所述处理器实现根据所述OTN客户侧FlexE Group中各个物理接口的所述时延差,对所述OTN客户侧FlexE Group中各个物理接口的进行时延补偿时,用于实现:
通过所述所述OTN客户侧FlexE Group中各个物理接口的时延差,确定所述OTN客户侧FlexE Group中各个物理接口的时延补偿策略,其中所述时延补偿策略包括时延粗调和时延细调;
通过所述时延粗调增大或减小ODUK通道的FIFO深度;
通过所述时延细调增大或减小FPGA的FIFO深度、速率以及SERDES速率。
在一个实施例中,所述处理器实现根据各个所述第一时戳和各个所述第二时戳,确定所述OTN客户侧FlexE Group中各个物理接口的时延差时,用于实现:
根据所述OTN客户侧FlexE Group中各个物理接口的第一时戳和第二时戳,确定所述OTN客户侧FlexE Group中各个物理接口的时戳差值;
将多个所述时戳差值进行比对,确定最小时戳差值为基准时戳差值;
通过所述基准时戳差值和所述OTN客户侧FlexE Group中各个物理接口的时戳差值,确定所述OTN客户侧FlexE Group中各个物理接口的时延差。
在一个实施例中,所述处理器实现根据所述OTN客户侧FlexE Group中各个物理接口的第一时戳和第二时戳,确定所述OTN客户侧FlexE Group中各个物理接口的时戳差值时,用于实现:
获取同一通道的所述OTN客户侧FlexE Group中各个物理接口的第一方向的第一时戳和第二方向的第二时戳;
将所述OTN客户侧FlexE Group中各个物理接口的第一方向的第一时戳和所述OTN客户侧FlexE Group中各个物理接口的第二方向的第二时戳进行计算,得到所述OTN客户侧FlexE Group中各个物理接口的时戳差值。
在一个实施例中,所述处理器实现记录OTN客户侧FlexE Group中各个物理接口上映射FlexE业务的第一时戳,以及所述FlexE业务到达所述OTN客户侧FlexE Group中各个物理接口的第二时戳时,用于实现:
通过所述上游设备记录OTN客户侧FlexE Group中各个物理接口上FlexE帧映射到ODU4的第一时戳,并通过同步消息通道将Delay_Req消息发送到所述下游设备;
通过所述下游设备的FlexE接口检测所述Delay_Req消息,记录所述FlexE业务到达所述OTN客户侧FlexE Group中各个物理接口的第二时戳,并通过同步消息通道将所述Delay_Req消息发送到所述上游设备,其中,所述Delay_Req消息包括第一时戳和第二时戳。
在一个实施例中,所述处理器实现OTN设备包括上游设备和下游设备;所述记录OTN客户侧FlexE Group中各个物理接口上映射FlexE业务的第一时戳之前时,用于实现:
检测所述上游设备将预置信号通过OSMC通道传送到所述下游设备,以及检测所述下游设备从所述OSMC通道接收到预置信号;
通过所述预置信号对所述上游设备的第一预置计时器和所述下游设备的第二预置计时器进行时钟同步。
在一个实施例中,所述处理器实现记录OTN客户侧FlexE Group中各个物理接口上映射FlexE业务的第一时戳之前时,用于实现:
检测FlexE接口,通过所述FlexE接口获取FlexE信号;
若解析所述FlexE信号携带第一字段块和第二字段块,则对所述FlexE信号做透传处理。
本申请实施例还提供一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序中包括程序指令,所述程序指令被执行时所实现的方法可参照本申请FlexE业务的时延处理方法的各个实施例。
其中,所述计算机可读存储介质可以是前述实施例所述的计算机设备的内部存储单元,例如所述计算机设备的硬盘或内存。所述计算机可读存储介质也可以是所述计算机设备的外部存储设备,例如所述计算机设备上配备的插接式硬盘,智能存储卡(SmartMedia Card,SMC),安全数字(Secure Digital,SD)卡,闪存卡(Flash Card)等。
需要说明的是,在本文中,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者系统不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者系统所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括该要素的过程、方法、物品或者系统中还存在另外的相同要素。
上述本申请实施例序号仅仅为了描述,不代表实施例的优劣。以上所述,仅为本申请的具体实施方式,但本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到各种等效的修改或替换,这些修改或替换都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应以权利要求的保护范围为准。

Claims (8)

1.一种FlexE业务的时延处理方法,应用于OTN设备,其特征在于,包括:
记录OTN客户侧FlexE Group中各个物理接口映射FlexE业务的第一时戳,以及记录所述FlexE业务到达下游所述OTN客户侧FlexE Group中各个物理接口的第二时戳;
根据所述OTN客户侧FlexE Group中各个物理接口的第一时戳和第二时戳,确定所述OTN客户侧FlexE Group中各个物理接口的时戳差值;
将多个所述时戳差值进行比对,确定最小时戳差值为基准时戳差值;
将OTN客户侧FlexE Group中各个物理接口的时戳差值减去基准时戳差值,得到OTN客户侧FlexE Group中各个物理接口的时延差;
根据所述OTN客户侧FlexE Group中各个物理接口的所述时延差,对所述OTN客户侧FlexE Group中各个物理接口进行时延补偿;
所述根据所述OTN客户侧FlexE Group中各个物理接口的第一时戳和第二时戳,确定所述OTN客户侧FlexE Group中各个物理接口的时戳差值,包括:
获取同一通道的所述OTN客户侧FlexE Group中各个物理接口的第一方向的第一时戳和第二方向的第二时戳;
将所述OTN客户侧FlexE Group中各个物理接口的第一方向的第一时戳和所述OTN客户侧FlexE Group中各个物理接口的第二方向的第二时戳进行计算,得到所述OTN客户侧FlexE Group中各个物理接口的时戳差值。
2.如权利要求1所述的FlexE业务的时延处理方法,其特征在于,所述根据所述OTN客户侧FlexE Group中各个物理接口的所述时延差,对所述OTN客户侧FlexE Group中各个物理接口进行时延补偿,包括:
通过所述所述OTN客户侧FlexE Group中各个物理接口的时延差,确定所述OTN客户侧FlexE Group中各个物理接口的时延补偿策略,其中所述时延补偿策略包括时延粗调和时延细调;
通过所述时延粗调增大或减小ODUK通道的FIFO深度;
通过所述时延细调增大或减小FPGA的FIFO深度、速率以及SERDES速率。
3.如权利要求1所述的FlexE业务的时延处理方法,其特征在于,所述OTN设备包括上游设备和下游设备;所述记录OTN客户侧FlexE Group中各个物理接口上映射FlexE业务的第一时戳,以及所述FlexE业务到达所述OTN客户侧FlexE Group中各个物理接口的第二时戳,包括:
通过所述上游设备记录OTN客户侧FlexE Group中各个物理接口上FlexE帧映射到ODU4的第一时戳,并通过同步消息通道将Delay_Req消息发送到所述下游设备;
通过所述下游设备的FlexE接口检测所述Delay_Req消息,记录所述FlexE业务到达所述OTN客户侧FlexE Group中各个物理接口的第二时戳,并通过同步消息通道将所述Delay_Req消息发送到所述上游设备,其中,所述Delay_Req消息包括第一时戳和第二时戳。
4.如权利要求1所述的FlexE业务的时延处理方法,其特征在于,所述OTN设备包括上游设备和下游设备;所述记录OTN客户侧FlexE Group中各个物理接口上映射FlexE业务的第一时戳之前,还包括:
检测所述上游设备将预置信号通过OSMC通道传送到所述下游设备,以及检测所述下游设备从所述OSMC通道接收到预置信号;
通过所述预置信号对所述上游设备的第一预置计时器和所述下游设备的第二预置计时器进行时钟同步。
5.如权利要求1所述的FlexE业务的时延处理方法,其特征在于,所述记录OTN客户侧FlexE Group中各个物理接口上映射FlexE业务的第一时戳之前,还包括:
检测FlexE接口,通过所述FlexE接口获取FlexE信号;
若解析所述FlexE信号携带第一字段块和第二字段块,则对所述FlexE信号做透传处理。
6.一种FlexE业务的时延处理装置,其特征在于,所述FlexE业务的时延控制装置包括:
记录模块,用于记录OTN客户侧FlexE Group中各个物理接口上映射FlexE业务的第一时戳,以及所述FlexE业务到达所述OTN客户侧FlexE Group中各个物理接口的第二时戳;
确定模块,用于根据所述OTN客户侧FlexE Group中各个物理接口的第一时戳和第二时戳,确定所述OTN客户侧FlexE Group中各个物理接口的时戳差值;将多个所述时戳差值进行比对,确定最小时戳差值为基准时戳差值;将OTN客户侧FlexE Group中各个物理接口的时戳差值减去基准时戳差值,得到OTN客户侧FlexE Group中各个物理接口的时延差;
补偿模块,用于根据所述OTN客户侧FlexE Group中各个物理接口的所述时延差,对所述OTN客户侧FlexE Group中各个物理接口的进行时延补偿;
确定模块,具体用于:
获取同一通道的所述OTN客户侧FlexE Group中各个物理接口的第一方向的第一时戳和第二方向的第二时戳;
将所述OTN客户侧FlexE Group中各个物理接口的第一方向的第一时戳和所述OTN客户侧FlexE Group中各个物理接口的第二方向的第二时戳进行计算,得到所述OTN客户侧FlexE Group中各个物理接口的时戳差值。
7.一种计算机设备,其特征在于,所述计算机设备包括处理器、存储器、以及存储在所述存储器上并可被所述处理器执行的计算机程序,其中所述计算机程序被所述处理器执行时,实现如权利要求1至5中任一项所述的FlexE业务的时延处理方法的步骤。
8.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,其中所述计算机程序被处理器执行时,实现如权利要求1至5中任一项所述的FlexE业务的时延处理方法的步骤。
CN202210001898.9A 2022-01-04 2022-01-04 FlexE业务的时延处理方法、装置、设备及存储介质 Active CN114422069B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210001898.9A CN114422069B (zh) 2022-01-04 2022-01-04 FlexE业务的时延处理方法、装置、设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210001898.9A CN114422069B (zh) 2022-01-04 2022-01-04 FlexE业务的时延处理方法、装置、设备及存储介质

Publications (2)

Publication Number Publication Date
CN114422069A CN114422069A (zh) 2022-04-29
CN114422069B true CN114422069B (zh) 2023-12-05

Family

ID=81271581

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210001898.9A Active CN114422069B (zh) 2022-01-04 2022-01-04 FlexE业务的时延处理方法、装置、设备及存储介质

Country Status (1)

Country Link
CN (1) CN114422069B (zh)

Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103428125A (zh) * 2013-08-16 2013-12-04 上海华为技术有限公司 远端射频单元间的通道校正方法、相关装置及系统
WO2015154429A1 (zh) * 2014-08-08 2015-10-15 中兴通讯股份有限公司 硬件随机时延补偿实现方法及其装置
CN105323030A (zh) * 2014-06-30 2016-02-10 中兴通讯股份有限公司 一种延时补偿的方法及装置
WO2016177065A1 (zh) * 2015-07-17 2016-11-10 中兴通讯股份有限公司 一种时延测量方法和装置
CN106603447A (zh) * 2015-10-15 2017-04-26 华为技术有限公司 信号通道校正补偿方法、装置和系统
CN108075903A (zh) * 2016-11-15 2018-05-25 华为技术有限公司 用于建立灵活以太网群组的方法和设备
WO2019047110A1 (zh) * 2017-09-07 2019-03-14 华为技术有限公司 一种光传送网中时延测量的方法、装置和系统
WO2019104522A1 (en) * 2017-11-29 2019-06-06 Telefonaktiebolaget Lm Ericsson (Publ) Methods and devices for flexe network
CN109981235A (zh) * 2017-12-28 2019-07-05 北京华为数字技术有限公司 一种FlexE Group协商方法及网元
CN111970759A (zh) * 2019-05-20 2020-11-20 中兴通讯股份有限公司 端到端业务的时延调整方法及装置、存储介质和电子装置
WO2021056295A1 (zh) * 2019-09-25 2021-04-01 Oppo广东移动通信有限公司 时间同步方法及相关设备
CN113037623A (zh) * 2019-12-24 2021-06-25 华为技术有限公司 时延处理方法、设备及系统
WO2021135275A1 (zh) * 2019-12-31 2021-07-08 华为技术有限公司 时延确定方法及装置、网络传输系统
CN113328961A (zh) * 2020-02-29 2021-08-31 华为技术有限公司 灵活以太网组的绑定方法、设备及计算机可读存储介质

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102932905B (zh) * 2011-08-10 2017-06-16 中兴通讯股份有限公司 自动补偿1588链路非对称性时延的实现方法及系统
US9800361B2 (en) * 2015-06-30 2017-10-24 Ciena Corporation Flexible ethernet switching systems and methods
US10097480B2 (en) * 2015-09-29 2018-10-09 Ciena Corporation Time transfer systems and methods over flexible ethernet
CN108243128B (zh) * 2016-12-27 2020-10-23 华为技术有限公司 一种传输无线接口前传信号的方法、网络设备和系统

Patent Citations (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103428125A (zh) * 2013-08-16 2013-12-04 上海华为技术有限公司 远端射频单元间的通道校正方法、相关装置及系统
CN105323030A (zh) * 2014-06-30 2016-02-10 中兴通讯股份有限公司 一种延时补偿的方法及装置
WO2015154429A1 (zh) * 2014-08-08 2015-10-15 中兴通讯股份有限公司 硬件随机时延补偿实现方法及其装置
WO2016177065A1 (zh) * 2015-07-17 2016-11-10 中兴通讯股份有限公司 一种时延测量方法和装置
CN106603447A (zh) * 2015-10-15 2017-04-26 华为技术有限公司 信号通道校正补偿方法、装置和系统
CN108075903A (zh) * 2016-11-15 2018-05-25 华为技术有限公司 用于建立灵活以太网群组的方法和设备
CN111052632A (zh) * 2017-09-07 2020-04-21 华为技术有限公司 一种光传送网中时延测量的方法、装置和系统
WO2019047110A1 (zh) * 2017-09-07 2019-03-14 华为技术有限公司 一种光传送网中时延测量的方法、装置和系统
WO2019104522A1 (en) * 2017-11-29 2019-06-06 Telefonaktiebolaget Lm Ericsson (Publ) Methods and devices for flexe network
CN109981235A (zh) * 2017-12-28 2019-07-05 北京华为数字技术有限公司 一种FlexE Group协商方法及网元
CN111970759A (zh) * 2019-05-20 2020-11-20 中兴通讯股份有限公司 端到端业务的时延调整方法及装置、存储介质和电子装置
WO2020233313A1 (zh) * 2019-05-20 2020-11-26 中兴通讯股份有限公司 端到端业务的时延调整方法及装置、存储介质和电子装置
WO2021056295A1 (zh) * 2019-09-25 2021-04-01 Oppo广东移动通信有限公司 时间同步方法及相关设备
CN113037623A (zh) * 2019-12-24 2021-06-25 华为技术有限公司 时延处理方法、设备及系统
WO2021135275A1 (zh) * 2019-12-31 2021-07-08 华为技术有限公司 时延确定方法及装置、网络传输系统
CN113132173A (zh) * 2019-12-31 2021-07-16 华为技术有限公司 时延确定方法及装置、网络传输系统
CN113328961A (zh) * 2020-02-29 2021-08-31 华为技术有限公司 灵活以太网组的绑定方法、设备及计算机可读存储介质
WO2021169289A1 (zh) * 2020-02-29 2021-09-02 华为技术有限公司 灵活以太网组的绑定方法、设备及计算机可读存储介质

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
光传送网低时延GMP映射方案设计及实现;李正辉;韩震;;光通信技术(04);全文 *

Also Published As

Publication number Publication date
CN114422069A (zh) 2022-04-29

Similar Documents

Publication Publication Date Title
US6072810A (en) Method to transparently transport an incoming clock signal over a network segment, and related transmitter and receiver unit
US9525482B1 (en) Apparatus and method for measurement of propagation time of a data stream in a transport network
US8934506B2 (en) Apparatus and method for estimating time stamp
US20110296226A1 (en) Systems and Methods for Transporting Time-of-Day Information in a Communication System
CN109699199B (zh) 一种报文处理的方法和网络设备
US8320412B2 (en) Method, device and system for managing timestamp
US20170063481A1 (en) Method and device for forwarding a clock synchronization message
CN110278065B (zh) 一种补偿时延的方法和设备
US20140325107A1 (en) Reception apparatus, information processing apparatus and method of receiving data
CN109039514B (zh) 一种提高ieee1588时间戳精度的方法
CN113328961A (zh) 灵活以太网组的绑定方法、设备及计算机可读存储介质
AU732219B2 (en) Clock signal transport on ADSL
CN114172604A (zh) 时延补偿方法、装置、设备及计算机可读存储介质
CN113424466B (zh) 时钟同步的方法和装置
CN114422069B (zh) FlexE业务的时延处理方法、装置、设备及存储介质
EP3883152A1 (en) Delay jitter compensation method and device, and computer storage medium
US7428249B2 (en) Pointer processing and path BIP-8 computation for large concatenated payloads
CN114762274B (zh) 速率调节装置和方法
CN116961808A (zh) 一种时钟同步方法和相关设备
WO2017219979A1 (zh) 一种业务处理的方法及装置
US6748506B2 (en) Bus frame protocol
US9344209B2 (en) Discrete time compensation mechanisms
CN112640355A (zh) 一种mac装置及时间点估算方法
CN116346270A (zh) 支持Serdes超频的时间同步的方法及应用
WO2024069643A1 (en) Method and a system for creating multi-port network synchronization bridge

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant