CN114420182B - 非易失性存储单元的数据处理方法、装置及存储介质 - Google Patents
非易失性存储单元的数据处理方法、装置及存储介质 Download PDFInfo
- Publication number
- CN114420182B CN114420182B CN202210318852.XA CN202210318852A CN114420182B CN 114420182 B CN114420182 B CN 114420182B CN 202210318852 A CN202210318852 A CN 202210318852A CN 114420182 B CN114420182 B CN 114420182B
- Authority
- CN
- China
- Prior art keywords
- data
- processed
- voltage signal
- programming voltage
- heat
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/0069—Writing or programming circuits or methods
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/004—Reading or sensing circuits or methods
Landscapes
- Read Only Memory (AREA)
Abstract
本申请实施例提供一种非易失性存储单元的数据处理方法、装置及存储介质,属于半导体技术领域。方法包括:获取待处理数据;确定待处理数据对应的数据热度类别;向非易失性存储单元施加与待处理数据的数据热度类别对应的编程电压信号,以将待处理数据写入非易失性存储单元。本实施方式在对非易失性存储单元进行数据写操作时,基于考虑数据的数据热度类别,针对待处理数据的不同数据热度类别向非易失性存储单元施加不同大小的编程电压,从而使得不同数据热度类别的数据在非易失性存储单元中具有不同的数据保持时间,进而能够有效降低功耗。
Description
技术领域
本申请涉及半导体技术领域,具体涉及一种非易失性存储单元的数据处理方法、一种非易失性存储单元的数据处理装置及一种机器可读存储介质。
背景技术
阻变存储器(RRAM, Resistive Random Access Memory)是一种基于忆阻器件工作原理的新型存储器。阻变存储器具有结构简单,与现有 CMOS 工艺兼容,高微缩性,多值存储,易于 3D 集成等优点,在对存储器进行写操作时,通过在忆阻器两个极板上施加不同极性的电压,即可实现忆阻器在不同状态间的转换,从而实现数据的写入。而写入数据的保存时间与阻变存储器的数据保持特性(retention)密切相关,其中,RRAM器件的数据保持特性即其在断电后其存储的高、低阻态能够保持的时间。目前,现有技术在对RRAM器件进行数据写入时往往对RRAM器件施加固定的编程电压,没有考虑不同数据的数据热度类别,导致了功耗的增加。
发明内容
本申请实施例的目的是提供一种基于脉冲神经网络的图像编码方法及一种基于脉冲神经网络的图像编码装置,以解决上述问题。
为了实现上述目的,本申请第一方面提供一种非易失性存储单元的数据处理方法,包括:
获取待处理数据;
确定所述待处理数据对应的数据热度类别;
向所述非易失性存储单元施加与所述待处理数据的数据热度类别对应的编程电压信号,以将所述待处理数据写入所述非易失性存储单元。
可选地,所述待处理数据对应的数据热度类别包括热数据;向所述非易失性存储单元施加与所述待处理数据的数据热度类别对应的编程电压信号,包括:
在确定所述待处理数据对应的数据热度类别为热数据的情况下,向所述非易失性存储单元施加第一编程电压信号。
可选地,所述待处理数据对应的数据热度类别还包括冷数据;向所述非易失性存储单元施加与所述待处理数据的数据热度类别对应的编程电压信号,包括:
在确定所述待处理数据对应的数据热度类别为冷数据的情况下,向所述非易失性存储单元施加第二编程电压信号;
所述第一编程电压信号小于所述第二编程电压信号。
可选地,所述待处理数据对应的数据热度类别还包括温数据;向所述非易失性存储单元施加与所述待处理数据的数据热度类别对应的编程电压信号,包括:
在确定所述待处理数据对应的数据热度类别为温数据的情况下,向所述非易失性存储单元施加第三编程电压信号;
所述第三编程电压信号大于所述第一编程电压信号,且所述第三编程电压信号小于所述第二编程电压信号。
可选地,向所述非易失性存储单元施加第一编程电压信号之后,所述方法还包括:
若所述待处理数据在预设时间区间内没有被读取,将所述待处理数据重新写入所述非易失性存储单元。
可选地,将所述待处理数据重新写入所述非易失性存储单元之后,所述方法还包括:
若所述待处理数据被连续N次重新写入所述非易失性存储单元,则将所述待处理数据的数据热度类别更新为温数据。
可选地,所述非易失性存储单元为阻变存储器。
可选地,所述阻变存储器为1T1R的阻变存储器。
本申请第二方面提供一种非易失性存储单元的数据处理装置,包括:
数据获取模块,被配置为获取待处理数据;
数据热度类别确定模块,被配置为确定所述待处理数据对应的数据热度类别;
数据处理模块,被配置为向所述非易失性存储单元施加与所述待处理数据的数据热度类别对应的编程电压信号,以将所述待处理数据写入所述非易失性存储单元。
可选地,所述待处理数据对应的数据热度类别包括热数据;所述数据处理模块被配置为:
在确定所述待处理数据对应的数据热度类别为热数据的情况下,向所述非易失性存储单元施加第一编程电压信号。
可选地,所述待处理数据对应的数据热度类别还包括冷数据;所述数据处理模块被配置为:
在确定所述待处理数据对应的数据热度类别为冷数据的情况下,向所述非易失性存储单元施加第二编程电压信号;
所述第一编程电压信号小于所述第二编程电压信号。
可选地,所述待处理数据对应的数据热度类别还包括温数据;所述数据处理模块被配置为:
在确定所述待处理数据对应的数据热度类别为温数据的情况下,向所述非易失性存储单元施加第三编程电压信号;
所述第三编程电压信号大于所述第一编程电压信号,且所述第三编程电压信号小于所述第二编程电压信号。
可选地,所述数据处理模块还被配置为:
若所述待处理数据在预设时间区间内没有被读取,将所述待处理数据重新写入所述非易失性存储单元。
可选地,所述数据处理模块还被配置为:
若所述待处理数据被连续N次重新写入所述非易失性存储单元,则将所述待处理数据的数据热度类别更新为温数据。
可选地,所述非易失性存储单元为阻变存储器。
可选地,所述阻变存储器为1T1R的阻变存储器。
本申请第三方面提供一种机器可读存储介质,该机器可读存储介质上存储有指令,该指令在被处理器执行时使得所述处理器被配置成执行上述的非易失性存储单元的数据处理方法。
本申请第四方面提供一种终端设备,包括存储器、处理器以及存储在所述存储器中并可在所述处理器上运行的计算机程序,所述处理器执行上述的非易失性存储单元的数据处理方法的步骤。
本申请在对非易失性存储单元进行数据写操作时,基于考虑数据的数据热度类别,针对待处理数据的不同数据热度类别向非易失性存储单元施加不同大小的编程电压,从而使得不同数据热度类别的数据在非易失性存储单元中具有不同的数据保持时间,进而能够有效降低功耗。
本申请实施例的其它特征和优点将在随后的具体实施方式部分予以详细说明。
附图说明
附图是用来提供对本申请实施例的进一步理解,并且构成说明书的一部分,与下面的具体实施方式一起用于解释本申请实施例,但并不构成对本申请实施例的限制。在附图中:
图1为本申请优选实施例提供的一种非易失性存储单元的数据处理方法的方法流程图;
图2为本申请优选实施例提供的RRAM单元在不同限流条件下非易失存储的数据保持特性柱状图;
图3为本申请优选实施例提供的一种非易失性存储单元的数据处理装置的示意框图;
图4为本申请优选实施例提供的一种非易失性存储单元的数据处理系统示意图;
图5为本申请优选实施例提供的一种非易失性存储单元的数据处理系统的数据处理方法流程图;
图6为本申请优选实施例提供的数据热度分析与管理器示意框图;
图7为本申请优选实施例提供的数据热度分析逻辑示意图。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,应当理解的是,此处所描述的具体实施方式仅用于说明和解释本申请实施例,并不用于限制本申请实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本申请保护的范围。
需要说明的是,本申请各个实施例之间的技术方案可以相互结合,但是必须是以本领域普通技术人员能够实现为基础,当技术方案的结合出现相互矛盾或无法实现时应当认为这种技术方案的结合不存在,也不在本申请要求的保护范围之内。
如图1所示,在本实施方式第一方面提供一种非易失性存储单元的数据处理方法,包括:
S100、获取待处理数据;
S200、确定待处理数据对应的数据热度类别;
S300、向非易失性存储单元施加与待处理数据的数据热度类别对应的编程电压信号,以将待处理数据写入非易失性存储单元。
如此,本实施方式在对非易失性存储单元进行数据写操作时,基于考虑数据的数据热度类别,针对待处理数据的不同数据热度类别向非易失性存储单元施加不同大小的编程电压,从而使得不同数据热度类别的数据在非易失性存储单元中具有不同的数据保持时间,进而能够有效降低功耗。
可以理解的,阻变存储器的阻变层由低阻态向高阻态变化称为复位操作(RESET),由高阻态向低阻态变化称为置位操作(SET)。通常,刚制备的RRAM器件的阻值状态呈现高阻态,在编程之前,需要一个大于置位电压的高压操作激活RRAM,这个操作称为形成操作(Forming)。进行Forming 操作时,给RRAM器件正极板施加正电压进行扫描,当电压增高到Forming电压VForming时,RRAM器件将转变为低阻态。
在执行SET操作时,向RRAM施加正向电压,在RRAM器件从高阻态变为低阻态的过程中,阻变层里产生了缺陷(金属阳离子或氧阴离子),导电缺陷连通形成了导电细丝,发生SET转变;在执行RESET操作时,向RRAM施加负电压,电压增大至临界值VRESET时,阻变层中导电细丝断裂,器件从低阻态转变为高阻态,发生RESET转变,进而获得可重复的阻变效应。可以理解的,Forming过程或SET过程通常需要限流(compliance current,CC)来防止电流过大造成器件失效,通常由晶体管、二极管、电阻或测试仪器自带的限流功能来实现,限流为现有技术,此处对此不作限定。其中,SET操作又可以称为编程操作,RESET操作称为擦除操作,SET操作的转变电压VSET通常低于Forming电压VForming。
本实施方式中,非易失性存储单元为阻变存储器,具体可以为1T1R的阻变存储器。实验表明,当非易失性存储单元即RRAM单元的Set限流Icc较大时,其数据保持特性能达到85℃下保持10年,但是,当限流较小时,虽然在SET操作时也会变成低阻态,但是如果在其上施加一个小电压,RRAM单元经过一段时间又回到高阻态。同时,在限流较小时RRAM单元的Retention比较差,表现出短时记忆的易失的存储特性,短时记忆时间即去掉RRAM单元上的Set电压后,在较小电压的作用下,RRAM单元低阻状态的持续时间。如图2所示是RRAM单元在不同较低限流条件下进行非易失存储的存储电平随时间变换情况,SET操作限流值越小,短时记忆时间越短,分布区域也越大,在同一限流条件下,RRAM的短时记忆时间表现虽有一定的随机性,但retention值即数据保持时间分布在较集中的一段范围,不同较低限流条件下retention值分布有一定区分度。上述可知,若写入RRAM单元的数据要被可靠存储足够长的时间,则SET操作时需采用较高的限流值,不利于降低系统功耗阻。
为了解决上述问题,本实施方式中,将待处理数据按照数据热度类别进行分类,数据热度类别包括但不限于热数据及冷数据。可以理解的,数据热度类别与数据的访问频率相关,例如,热数据由于被访问频率高,更新快,不需要保存较长时间,在进行编程操作时采用限流为较低的电流值即可;冷数据被访问频率较低,需要长时间保存,在进行编程操作时则需要限流为较高的电流值。因此,在执行编程操作时,根据待处理数据的数据热度类型,向RRAM单元施加不同的编程电压信号,进而能够控制RRAM单元的限流为不同的电流值,例如,当待处理数据为热数据时,需要限流为较低的电流值,则向RRAM单元施加一较低的电压,即第一编程电压信号;当待处理数据为冷数据时,需要限流为较高的电流值,则向RRAM单元施加一较高的电压,即第二编程电压信号。这样,在对RRAM单元进行数据写入时,能够根据数据的数据热度类别,动态的对RRAM单元施加对应的电压信号,从而实现对RRAM单元的限流电流的调节,避免了在待处理数据为热数据的情况下,依然使用较大限流电流进行编程写入阻变存储器的操作从而导致大量功耗浪费的情况。
可以理解的,数据热度类别可以按照数据的类型预先确定,例如,预先构建待处理数据的数据类型或内容与数据热度类别的映射关系,获取待处理数据后,解析待处理数据并根据待处理数据的数据类型或内容获取其对应的数据热度类别。数据热度类别的划分可以根据实际情况确定,此处对此不作限定。
本实施方式中,为了进一步降低阻变存储器的功耗,数据热度类别还包括温数据;向非易失性存储单元施加与待处理数据的数据热度类别对应的编程电压信号,包括:在确定待处理数据对应的数据热度类别为温数据的情况下,向非易失性存储单元施加第三编程电压信号;第三编程电压信号大于第一编程电压信号,且第三编程电压信号小于第二编程电压信号。
温数据的访问频率低于热数据而大于冷数据,由于其访问频率适中,因此,需要限流为适中的电流值,则在进行编程操作时,向RRAM单元施加一适中的电压,即第三编程电压信号。通过将待处理数据按数据热度类别划分为热数据、温数据及冷数据,实现了根据待处理数据的数据热度类别向RRAM单元施加不同的编程电压,在保证数据的可靠存储的情况下,能有效降低功耗,避免了功耗浪费。
为了避免热数据在被读取之前失效,向非易失性存储单元施加第一编程电压信号之后,方法还包括:若待处理数据在预设时间区间内没有被读取,将待处理数据重写入非易失性存储单元。
由于对热数据的写操作采用的是低限流电压,数据在RRAM中保持时间短,可能存在热数据在被读取之前就已失效的情况。为了解决该问题,本实施方式通过设置热数据的基准时间即预设时间区间来监测每个存储热数据的RRAM单元,如果在基准时间内对应的热数据没有被读取,则将该热数据重新写入RRAM单元,以确保热数据的准确率。
为了跟随数据的动态变化自适应的调整功耗,将待处理数据重新写入非易失性存储单元之后,本实施方式的方法还包括:若待处理数据被连续N次重写入非易失性存储单元,则将待处理数据的数据热度类别更新为温数据。具体的,若连续发生两次热数据重新写入,则将该类别数据由热数据转换为温数据,这样,当预先被确定为热数据的某数据的访问频率变低后,能够根据其被重新写入的频次动态更新该数据的数据热度类别,该进而能够根据数据的实时访问频率自适应的调整执行写操作时的编程电压,从而更精确的控制系统功耗。
如图3所示,本申请第二方面提供一种非易失性存储单元的数据处理装置,包括:
数据获取模块,被配置为获取待处理数据;
数据热度类别确定模块,被配置为确定待处理数据对应的数据热度类别;
数据处理模块,被配置为向非易失性存储单元施加与待处理数据的数据热度类别对应的编程电压信号,以将待处理数据写入非易失性存储单元,其中,非易失性存储单元为阻变存储器,优选为1T1R的阻变存储器。
可选地,待处理数据对应的数据热度类别包括热数据、冷数据及温数据;数据处理模块,被配置为:在确定待处理数据对应的数据热度类别为热数据的情况下,向非易失性存储单元施加第一编程电压信号;在确定待处理数据对应的数据热度类别为冷数据的情况下,向非易失性存储单元施加第二编程电压信号;在确定待处理数据对应的数据热度类别为温数据的情况下,向非易失性存储单元施加第三编程电压信号;其中,第一编程电压信号小于第二编程电压信号,第三编程电压信号大于第一编程电压信号,且第三编程电压信号小于第二编程电压信号。
为了保证数据的准确率,数据处理模块,还被配置为:若待处理数据在预设时间区间内没有被读取,将待处理数据重写入非易失性存储单元;以及若待处理数据被连续N次重写入非易失性存储单元,则将待处理数据的数据热度类别更新为温数据。
如图4所示,在本实施方式的一个具体实例中,提供一种非易失性存储单元的数据处理系统,包括上述的非易失性存储单元的数据处理装置及非易失性存储单元阵列,其中,非易失性存储单元阵列包括多个阵列排布的非易失性存储单元。图5中,401为输入数据,可以为处理后的图片、语音等数据,可以理解的,处理后的数据形式为具体数字;402为数据热度分析与管理器,用于根据输入数据的存取频率对数据进行数据热度类别的分类,将数据分为冷数据、温数据或热数据;403为行控制器,用于进行行选和行驱动;404为列控制器以及写电路,列控制器用于进行列选和列驱动,写电路用于实现对阻变存储器的编程操作。其中,编程操作中的限流由数据热度决定。406为基于RRAM的存算一体阵列,即非易失性存储单元阵列,405为存算一体阵列的一个RRAM单元,具体为一个忆阻器和一个晶体管串联组成的1T1R即1 transistor 1 rram结构,其中晶体管用于选通,忆阻器用于存储权值和计算;407为系统总控制器,用于对行选、列选、写电路、读电路等模块的控制;408为读电路,用于读出非易失性存储单元阵列中的数据;409为基准时间源,用于产生低限流基准时间,以判断热数据是否需要更新。
可以理解的,本实施方式中,数据获取模块、数据热度类别确定模块及数据处理模块可以集成在同一硬件上,也可以部署于不同硬件上。例如,数据获取模块及数据热度类别确定模块可以集成在数据热度分析与管理器中,数据处理模块可以集成在系统总控制器中。
如图5所示,基于非易失性存储单元的数据处理系统的数据写操作方法包括以下步骤:
步骤1,外界输入待存储的数据。
步骤2,数据热度分析与管理器接收并解析待存储的数据,根据待存储数据的类型和内容,进行数据热度分析管理,将数据按数据热度类别进行分类为冷数据、温数据和热数据;其中,数据类型会随着存储的进行而动态变化,比如初态被分为热数据的数据,如果读写频率比设置频率低,则在满足预设条件时,会转换为温数据。
步骤3,总控制器通过行控制器及列控制器选中存储该待存储数据的目标RRAM单元,同时根据该数据的数据热度类别,确定向被选中的RRAM单元施加的编程电压信号,以生成存储该数据所需的限流电流值:对于冷数据,由于不经常被访问,需要较长的保存时间,在进行编程操作时限流需要为高电流值;对于温数据,由于访问频率适中,需采用中等的限流电流值;对于热数据,由于访问频率高,更新快,不需要保存较长时间,限流为较低电流值即可。
步骤4,总控制器根据限流电流值,通过写电路向被选中的RRAM单元施加对应的编程电压信号,以生成存储该数据所需的限流电流值,从而执行将数据写入阻变存储器的编程操作。
步骤5,数据读取操作:考虑到热数据采用低限流电压,数据保持时间短,存在热数据在被读取之前就已失效的可能,因此对于低限流的热数据,通过基准时间源设置低限流基准时间。
步骤6,总控制器通过对比低限流基准时间与热数据从存储到读出的时间间隔来监测每个存储热数据的阻变存储器单元,若在低限流基准时间内对应的热数据没有被读取,即对应的低限流RRAM单元没有执行读操作,则跳到步骤4,将该数据重写入对应的RRAM单元;若在低限流基准时间内对应热数据已经被读取,则正常读出即可。
步骤7,若总控制器连续两次执行该热数据的重写入,则总控制器通过数据热度分析与管理器将该数据的数据热度类别由热数据转换为温数据。
步骤8,完成数据写入。
如图6及图7所示,本实施方式的数据热度分析与管理器包括数据输入模块、数据类型分析器、同类数据热度分析器及数据热度二级综合分析器。其中,数据输入模块用于接收输入的数据,例如不同app的用户数据、实时网页浏览记录、计算机程序信息等各种类别的数据;数据类型分析器用于根据数据类型进行数据热度类别的初步筛选,例如,可以根据不同数据类型对应的数据热度的经验值,经深度神经网络训练后建立分类器,根据预训练的分类器模型对输入数据按照数据热度类别进行分类,例如,对于计算机分级存储体系,系统文件和数据往往是冷数据;数据类型分析器将数据按类别进行数据热度类别分类后,将同类别的数据将传入同类数据热度分析器,同类数据热度分析器根据数据信息、数据发布时间、预计读取时间、数据数值、数据维度等信息进一步分析数据热度,例如手机不同app数据为同类别数据,但是微信等社交软件使用频率高,数据更新快,具体分析方法根据实际情况确定,此处对此不作限定;数据热度二级综合分析器用于综合数据类型分析器和同类数据热度分析器的分析结果,得到每个数据的数据热度类别,即冷数据、温数据与热数据。
需要注意的是,每一数据的数据热度类别可随实际存储情况而动态调整,以热数据为例,对于某一热数据,如果连续两次在基准时间内,没有被及时读出,则调整该热数据的数据热度类别为温数据。可以理解的是,本实施方式所提出的数据热度分析与管理器,仅是对完成数据热度分析功能的一种模块划分方式,在进行具体应用场景下的数据热度分类任务时,可以根据实际情况将上述功能划分成不同模块,例如,对于复杂存储任务,可以对功能模块进行更细的划分;而对于简单存储任务,可以对上述功能模块进行重组合,从而完成以上描述的全部功能或者部分功能。
本申请第三方面提供一种机器可读存储介质,该机器可读存储介质上存储有指令,该指令在被处理器执行时使得处理器被配置成执行上述的非易失性存储单元的数据处理方法。
机器可读存储介质包括永久性和非永久性、可移动和非可移动媒体,可以由任何方法或技术来实现信息存储。信息可以是计算机可读指令、数据结构、程序的模块或其他数据。计算机的存储介质的例子包括,但不限于相变内存 (PRAM)、静态随机存取存储器(SRAM)、动态随机存取存储器 (DRAM)、其他类型的随机存取存储器 (RAM)、只读存储器(ROM)、电可擦除可编程只读存储器 (EEPROM)、快闪记忆体或其他内存技术、只读光盘只读存储器 (CD-ROM)、数字多功能光盘 (DVD) 或其他光学存储、磁盒式磁带,磁带磁磁盘存储或其他磁性存储设备或任何其他非传输介质,可用于存储可以被计算设备访问的信息。按照本文中的界定,计算机可读介质不包括暂存电脑可读媒体 (transitory media),如调制的数据信号和载波。
本申请第四方面提供一种终端设备,包括存储器、处理器以及存储在存储器中并可在处理器上运行的计算机程序,处理器执行上述的非易失性存储单元的数据处理方法的步骤。
综上所述,本实施方式通过研究发现RRAM器件可以在不同较低限流条件下进行非易失存储,且编程操作限流值越高,其数据保存时间越长。本实施方式基于RRAM的该特性实现了对数据的动态调控存储,根据不同应用场景,对阻变存储器所存储的数据热度进行分析和分类,根据数据热度类别将数据分为热数据、温数据和冷数据:对于冷数据,由于不经常被访问,需要较长的保存时间,在进行编程操作时限流需要高电流值;对于温数据,其访问频率适中,数据保存时间亦适中,在进行编程操作时限流需要适中的电流值;对于热数据,由于访问频率高,更新快,不需要保存较长时间,限流用较低电流值即可;通过控制不同数据的编程电压即可提供对应的限流电流值。为了提高存储系统的可靠度,本实施方式通过设置基准时间,对于存放热数据的RRAM,如果在基准时间内其数据没有被访问,则将进行重新写入操作,以保证存储系统的的可靠度,避免数据丢失。对于热数据比例高的存储任务,本实施方式可以极大减少系统功耗,从而能够实现低功耗的阻变存储器编程系统,避免由于大量冷数据导致执行写操作的功耗浪费。
本领域内的技术人员应明白,本申请的实施例可提供为方法、装置、或计算机程序产品。因此,本申请可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本申请可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本申请是参照根据本申请实施例的方法、装置、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
还需要说明的是,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、商品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、商品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括要素的过程、方法、商品或者设备中还存在另外的相同要素。
以上仅为本申请的实施例而已,并不用于限制本申请。对于本领域技术人员来说,本申请可以有各种更改和变化。凡在本申请的精神和原理之内所作的任何修改、等同替换、改进等,均应包含在本申请的权利要求范围之内。
Claims (16)
1.一种非易失性存储单元的数据处理方法,其特征在于,包括:
获取待处理数据;
确定所述待处理数据对应的数据热度类别;
向所述非易失性存储单元施加与所述待处理数据的数据热度类别对应的编程电压信号,以将所述待处理数据写入所述非易失性存储单元,所述非易失性存储单元为阻变存储器。
2.根据权利要求1所述的非易失性存储单元的数据处理方法,其特征在于,所述待处理数据对应的数据热度类别包括热数据;向所述非易失性存储单元施加与所述待处理数据的数据热度类别对应的编程电压信号,包括:
在确定所述待处理数据对应的数据热度类别为热数据的情况下,向所述非易失性存储单元施加第一编程电压信号。
3.根据权利要求2所述的非易失性存储单元的数据处理方法,其特征在于,所述待处理数据对应的数据热度类别还包括冷数据;向所述非易失性存储单元施加与所述待处理数据的数据热度类别对应的编程电压信号,包括:
在确定所述待处理数据对应的数据热度类别为冷数据的情况下,向所述非易失性存储单元施加第二编程电压信号;
所述第一编程电压信号小于所述第二编程电压信号。
4.根据权利要求3所述的非易失性存储单元的数据处理方法,其特征在于,所述待处理数据对应的数据热度类别还包括温数据;向所述非易失性存储单元施加与所述待处理数据的数据热度类别对应的编程电压信号,包括:
在确定所述待处理数据对应的数据热度类别为温数据的情况下,向所述非易失性存储单元施加第三编程电压信号;
所述第三编程电压信号大于所述第一编程电压信号,且所述第三编程电压信号小于所述第二编程电压信号。
5.根据权利要求2所述的非易失性存储单元的数据处理方法,其特征在于,向所述非易失性存储单元施加第一编程电压信号之后,所述方法还包括:
若所述待处理数据在预设时间区间内没有被读取,将所述待处理数据重新写入所述非易失性存储单元。
6.根据权利要求5所述的非易失性存储单元的数据处理方法,其特征在于,将所述待处理数据重新写入所述非易失性存储单元之后,所述方法还包括:
若所述待处理数据被连续N次重新写入所述非易失性存储单元,则将所述待处理数据的数据热度类别更新为温数据。
7.根据权利要求1~6中任一项权利要求所述的非易失性存储单元的数据处理方法,其特征在于,所述阻变存储器为1T1R的阻变存储器。
8.一种非易失性存储单元的数据处理装置,其特征在于,包括:
数据获取模块,被配置为获取待处理数据;
数据热度类别确定模块,被配置为确定所述待处理数据对应的数据热度类别;
数据处理模块,被配置为向所述非易失性存储单元施加与所述待处理数据的数据热度类别对应的编程电压信号,以将所述待处理数据写入所述非易失性存储单元,所述非易失性存储单元为阻变存储器。
9.根据权利要求8所述的非易失性存储单元的数据处理装置,其特征在于,所述待处理数据对应的数据热度类别包括热数据;
所述数据处理模块被配置为:在确定所述待处理数据对应的数据热度类别为热数据的情况下,向所述非易失性存储单元施加第一编程电压信号。
10.根据权利要求9所述的非易失性存储单元的数据处理装置,其特征在于,所述待处理数据对应的数据热度类别还包括冷数据;
所述数据处理模块被配置为:在确定所述待处理数据对应的数据热度类别为冷数据的情况下,向所述非易失性存储单元施加第二编程电压信号;
所述第一编程电压信号小于所述第二编程电压信号。
11.根据权利要求10所述的非易失性存储单元的数据处理装置,其特征在于,所述待处理数据对应的数据热度类别还包括温数据;
所述数据处理模块被配置为:
在确定所述待处理数据对应的数据热度类别为温数据的情况下,向所述非易失性存储单元施加第三编程电压信号;
所述第三编程电压信号大于所述第一编程电压信号,且所述第三编程电压信号小于所述第二编程电压信号。
12.根据权利要求9所述的非易失性存储单元的数据处理装置,其特征在于,所述数据处理模块还被配置为:
若所述待处理数据在预设时间区间内没有被读取,将所述待处理数据重新写入所述非易失性存储单元。
13.根据权利要求12所述的非易失性存储单元的数据处理装置,其特征在于,所述数据处理模块还被配置为:
若所述待处理数据被连续N次重新写入所述非易失性存储单元,则将所述待处理数据的数据热度类别更新为温数据。
14.根据权利要求8~13中任一项权利要求所述的非易失性存储单元的数据处理装置,其特征在于,所述阻变存储器为1T1R的阻变存储器。
15.一种机器可读存储介质,该机器可读存储介质上存储有指令,其特征在于,该指令在被处理器执行时使得所述处理器被配置成执行权利要求1~7中任一项权利要求所述的非易失性存储单元的数据处理方法。
16.一种终端设备,包括存储器、处理器以及存储在所述存储器中并可在所述处理器上运行的计算机程序,其特征在于,所述处理器执行所述计算机程序时实现权利要求1~7中任一项权利要求所述的非易失性存储单元的数据处理方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210318852.XA CN114420182B (zh) | 2022-03-29 | 2022-03-29 | 非易失性存储单元的数据处理方法、装置及存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210318852.XA CN114420182B (zh) | 2022-03-29 | 2022-03-29 | 非易失性存储单元的数据处理方法、装置及存储介质 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114420182A CN114420182A (zh) | 2022-04-29 |
CN114420182B true CN114420182B (zh) | 2022-06-17 |
Family
ID=81263633
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210318852.XA Active CN114420182B (zh) | 2022-03-29 | 2022-03-29 | 非易失性存储单元的数据处理方法、装置及存储介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114420182B (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103069409A (zh) * | 2010-08-26 | 2013-04-24 | 瑞萨电子株式会社 | 数据处理装置和数据处理系统 |
CN105138472A (zh) * | 2014-06-06 | 2015-12-09 | 华为技术有限公司 | 闪存磨损优化方法及设备 |
CN113395465A (zh) * | 2020-03-12 | 2021-09-14 | 格科微电子(上海)有限公司 | 存储单元的数据读取方法 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8737141B2 (en) * | 2010-07-07 | 2014-05-27 | Stec, Inc. | Apparatus and method for determining an operating condition of a memory cell based on cycle information |
US10643692B2 (en) * | 2018-03-02 | 2020-05-05 | Sandisk Technologies Llc | Adaptive programming voltage for non-volatile memory devices |
CN108807456B (zh) * | 2018-05-24 | 2020-01-21 | 中国科学院微电子研究所 | 一种阻变存储器的设计方法及装置 |
CN111951860B (zh) * | 2019-05-14 | 2022-10-18 | 兆易创新科技集团股份有限公司 | 一种非易失存储器写处理方法及装置 |
US11119914B2 (en) * | 2019-11-15 | 2021-09-14 | Micron Technology, Inc. | Method of operating a memory with dynamically changeable attributes |
CN112463074B (zh) * | 2020-12-14 | 2023-01-10 | 苏州浪潮智能科技有限公司 | 一种数据分类存储方法、系统、终端及存储介质 |
-
2022
- 2022-03-29 CN CN202210318852.XA patent/CN114420182B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103069409A (zh) * | 2010-08-26 | 2013-04-24 | 瑞萨电子株式会社 | 数据处理装置和数据处理系统 |
CN105138472A (zh) * | 2014-06-06 | 2015-12-09 | 华为技术有限公司 | 闪存磨损优化方法及设备 |
CN113395465A (zh) * | 2020-03-12 | 2021-09-14 | 格科微电子(上海)有限公司 | 存储单元的数据读取方法 |
Also Published As
Publication number | Publication date |
---|---|
CN114420182A (zh) | 2022-04-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7474579B2 (en) | Use of periodic refresh in medium retention memory arrays | |
US10049732B2 (en) | Determining a state of memristors in a crossbar array | |
US7167390B2 (en) | Storage device with resistive memory cells enduring repetitive data writing | |
CN109154891A (zh) | 具有多个分区的存储器装置中的存储器存取技术 | |
US9190171B2 (en) | Method and apparatus for read measurement of a plurality of resistive memory cells | |
JP7164723B2 (ja) | 複数のメモリセルに同時にアクセスするためのシステムおよび技法 | |
US10332595B2 (en) | Determining resistance states of memristors in a crossbar array | |
US11514989B2 (en) | Dynamic adjustment of offset voltages for reading memory cells in a memory device | |
JP7219281B2 (ja) | 不揮発性メモリ内のトリムパラメータをアップデートするための技術 | |
US20220129206A1 (en) | Resource allocation in memory systems based on operation modes | |
KR102407660B1 (ko) | 문턱 전압 이하의 누설 전류 추적 | |
CN114420182B (zh) | 非易失性存储单元的数据处理方法、装置及存储介质 | |
US20110242884A1 (en) | Programming at Least One Multi-Level Phase Change Memory Cell | |
JP6668282B2 (ja) | 半導体記憶装置 | |
CN114694727A (zh) | 非易失性存储单元数据读取方法及存内计算数据读取方法 | |
US9892788B2 (en) | Memory device including resistance random access memory, and storing method that stores data in the resistance random access memory | |
CN111506254B (zh) | 分布式存储系统及其管理方法、装置 | |
US9558817B2 (en) | Conditioning phase change memory cells | |
KR20170031224A (ko) | 데이터 저장 방법 및 상변화 메모리 | |
WO2022225700A1 (en) | Retention drift correction in non-volatile memory arrays | |
CN114596903A (zh) | 一种动态调控的忆阻器编程方法和系统 | |
CN110634525B (zh) | 一种非易失存储器处理方法及装置 | |
CN118136068A (zh) | 忆阻器编程系统、方法及计算机可读取介质 | |
CN112445415B (zh) | 控制方法、装置、读取方法、存储介质和处理器 | |
CN110634521B (zh) | 一种非易失存储器处理方法及装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |