CN114360440B - 像素电路及其驱动方法、发光装置 - Google Patents

像素电路及其驱动方法、发光装置 Download PDF

Info

Publication number
CN114360440B
CN114360440B CN202011067673.0A CN202011067673A CN114360440B CN 114360440 B CN114360440 B CN 114360440B CN 202011067673 A CN202011067673 A CN 202011067673A CN 114360440 B CN114360440 B CN 114360440B
Authority
CN
China
Prior art keywords
signal
circuit
coupled
driving
terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202011067673.0A
Other languages
English (en)
Other versions
CN114360440A (zh
Inventor
刘冬妮
玄明花
郑皓亮
肖丽
韩承佑
陈亮
陈昊
赵蛟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202011067673.0A priority Critical patent/CN114360440B/zh
Priority to US17/408,967 priority patent/US11568797B2/en
Publication of CN114360440A publication Critical patent/CN114360440A/zh
Application granted granted Critical
Publication of CN114360440B publication Critical patent/CN114360440B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0278Details of driving circuits arranged to drive both scan and data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

提供了一种像素电路及其驱动方法、发光装置,涉及显示技术领域,用于解决发光装置无法完全实现低灰阶显示的问题。该像素电路包括驱动电路,包括控制端、第一端和第二端,驱动电路被配置为根据控制端的信号控制流经第一端和第二端的驱动信号;数据写入电路,与驱动电路的第一端耦接,被配置为响应于第一扫描信号向驱动电路写入数据信号;补偿电路,包括耦接在第一节点与驱动电路的控制端之间的第一电容器,和耦接在第一节点与驱动电路的第二端之间的第一开关器件,第一开关器件被配置为响应于第一扫描信号,将经由驱动电路的数据信号写入第一节点;初始化电路被配置为响应于第二扫描信号,对第一节点和驱动电路的控制端进行初始化。

Description

像素电路及其驱动方法、发光装置
技术领域
本发明涉及显示技术领域,尤其涉及一种像素电路及其驱动方法、发光装置。
背景技术
发光器件(例如LED发光器件)被广泛应用于显示领域,例如包含多个LED灯的miniLED面板、micro LED面板等自发光显示装置。
以mini LED面板用作显示面板为例,mini LED面板在进行低灰阶显示时,由于需要更小的数据电压的调节精度才能完全实现低灰阶显示,而目前由于受到成本及工艺影响,像素电路无法满足实现低灰阶显示时所需要的更小的数据电压的调节精度。
发明内容
本发明的实施例提供一种像素电路及其驱动方法、发光装置,用于解决发光装置无法完全实现低灰阶显示的问题。
为达到上述目的,本发明的实施例采用如下技术方案:
第一方面,提供了一种像素电路,该像素电路包括:驱动电路,包括控制端、第一端和第二端,驱动电路被配置为根据控制端的信号,控制流经第一端和第二端的驱动信号,驱动信号用于驱动发光器件发光;数据写入电路,与驱动电路的第一端耦接,被配置为响应于第一扫描信号,向驱动电路写入数据信号;补偿电路,包括耦接在第一节点与驱动电路的控制端之间的第一电容器,和耦接在第一节点与驱动电路的第二端之间的第一开关器件,该第一开关器件被配置为响应于第一扫描信号,将经由驱动电路的数据信号写入第一节点;初始化电路,与第一节点和驱动电路的控制端耦接,被配置为响应于第二扫描信号,对第一节点和驱动电路的控制端进行初始化。
在一些实施例中,初始化电路包括:耦接在第一节点和第二节点之间的第二电容器,耦接在第二节点和第一信号端之间的第二开关器件,以及耦接在驱动电路的控制端和第二信号端之间的第三开关器件,第二开关器件被配置为响应于第二扫描信号,向第二节点写入来自第一信号端的第一信号;第三开关器件被配置为响应于第二扫描信号,向驱动电路的控制端写入来自第二信号端的第二信号。
在一些实施例中,第一开关器件为第一晶体管,第一晶体管的栅极与提供第一扫描信号的第一扫描端耦接,第一极与驱动电路的第二端耦接,第二极与第一节点耦接。
在一些实施例中,第二开关器件为第二晶体管,该第二晶体管的栅极与提供第二扫描信号的第二扫描端耦接,第一极与第一信号端耦接,第二极与第二节点耦接;第三开关器件为第三晶体管,该第三晶体管的栅极与第二扫描端耦接,第一极与第二信号端耦接,第二极与驱动电路的控制端耦接。
在一些实施例中,像素电路还包括:复位电路,被配置为响应于第三扫描信号,对发光器件的阳极和/或驱动电路的控制端进行复位。
在一些实施例中,复位电路包括:第四晶体管和/或第五晶体管;其中,第四晶体管的栅极与提供第三扫描信号的第三扫描端耦接,第一极与发光器件的阳极耦接,第二极与初始信号端耦接;第五晶体管的栅极与第三扫描信号端耦接,第一极与初始信号端耦接,第二极与驱动电路的控制端耦接。
在一些实施例中,像素电路还包括:发光控制电路,被配置为响应于发光控制信号,将第一工作电压端的电压施加至驱动电路的第一端,将驱动信号施加至发光器件。
在一些实施例中,发光控制电路包括:第六晶体管和第七晶体管;其中,第六晶体管的栅极与提供发光控制信号的发光控制端耦接,第一极与第一工作电压端耦接,第二极与驱动电路的第一端耦接;第七晶体管的栅极与提供发光控制信号的发光控制端耦接,第一极与第一开关器件的第一极耦接,第二极与发光器件的阳极耦接。
在一些实施例中,驱动电路包括驱动晶体管和存储电容器;其中,存储电容器的第一端与驱动晶体管的栅极耦接,存储电容器的第二端与第三信号端耦接。
第二方面,本发明实施例提供了一种发光装置,该发光装置包括如上述第一方面所述的像素电路以及与该像素电路耦接的发光器件。
第三方面,本发明实施例提供了一种如上所述的任一一种像素电路的驱动方法,像素电路包括:驱动电路、数据写入电路、补偿电路和初始化电路,驱动电路包括:控制端、第一端和第二端;像素电路的驱动方法包括:初始化电路响应于第二扫描信号,对第一节点和驱动电路的控制端进行初始化;数据写入电路响应于第一扫描信号,向驱动电路写入数据信号;补偿电路响应于第一扫描信号,将经由驱动电路的数据信号写入第一节点,使得驱动电路的控制端的信号发生跳变;驱动电路根据控制端的信号,控制流经第一端和第二端的驱动信号,该驱动信号用于驱动发光器件发光。
在一些实施例中,像素电路还包括复位电路;在初始化电路响应于第二扫描信号,对第一节点和驱动电路的控制端进行初始化之前,像素电路的驱动方法还包括:复位电路对发光器件的阳极和/或驱动电路的控制端进行复位。
在一些实施例中,像素电路还包括发光控制电路;像素电路的驱动方法还包括:发光控制电路响应于发光控制信号,将第一工作电压端的电压施加至驱动电路的第一端,使得驱动电路根据控制端的信号,控制流经第一端和第二端的驱动信号;发光控制电路响应于发光控制信号,将驱动信号施加至发光器件。
本发明实施例提供的像素电路及其驱动方法、发光装置,第一节点和驱动电路的控制端与初始化电路耦接,这样,可以得到第一节点和驱动电路的控制端的初始信号(例如数据电压);第一电容器耦接在第一节点和驱动电路的控制端之间,第一开关器件耦接在第一节点和驱动电路的第二端之间,这样,可以得到经由驱动电路的数据信号写入后的第一节点的信号。这样一来,驱动电路的控制端的信号会发生跳变,例如,该驱动电路的控制端的信号会减小,以向发光装置提供其实现低灰阶显示时所需要的更小的数据电压的调节精度,从而完全实现低灰阶显示,进而提高显示效果。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为相关技术提供的一种像素电路;
图2为相关技术提供的一种像素电路的时序图;
图3为相关技术提供的一种Gamma曲线图;
图4为本发明一些实施例提供的一种发光装置图;
图5为本发明一些实施例提供的一种亚像素的示意图;
图6为本发明一些实施例提供的一种像素电路的模块示意图;
图7为本发明一些实施例提供的一种像素电路图;
图8为本发明一些实施例提供的一种像素电路的时序图;
图9(a)为本发明一些实施例提供的一种像素电路的阶段示意图;
图9(b)为本发明一些实施例提供的另一种像素电路的阶段示意图;
图9(c)为本发明一些实施例提供的另一种像素电路的阶段示意图;
图10为本发明一些实施例提供的另一种像素电路图;
图11为本发明一些实施例提供的另一种像素电路的时序图;
图12(a)为本发明一些实施例提供的另一种像素电路的阶段示意图;
图12(b)为本发明一些实施例提供的另一种像素电路的阶段示意图;
图12(c)为本发明一些实施例提供的另一种像素电路的阶段示意图;
图12(d)为本发明一些实施例提供的另一种像素电路的阶段示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在本发明的描述中,需要理解的是,术语“中心”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。
除非上下文另有要求,否则,在整个说明书和权利要求书中,术语“包括(comprise)”及其其他形式例如第三人称单数形式“包括(comprises)”和现在分词形式“包括(comprising)”被解释为开放、包含的意思,即为“包含,但不限于”。在说明书的描述中,术语“一个实施例(one embodiment)”、“一些实施例(some embodiments)”、“示例性实施例(exemplary embodiments)”、“示例(example)”、“特定示例(specific example)”或“一些示例(some examples)”等旨在表明与该实施例或示例相关的特定特征、结构、材料或特性包括在本公开的至少一个实施例或示例中。上述术语的示意性表示不一定是指同一实施例或示例。此外,所述的特定特征、结构、材料或特点可以以任何适当方式包括在任何一个或多个实施例或示例中。
以下,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本公开实施例的描述中,除非另有说明,“多个”的含义是两个或两个以上。
在描述一些实施例时,可能使用了“耦接”和“连接”及其衍伸的表达。例如,描述一些实施例时可能使用了术语“连接”以表明两个或两个以上部件彼此间有直接物理接触或电接触。又如,描述一些实施例时可能使用了术语“耦接”以表明两个或两个以上部件有直接物理接触或电接触。然而,术语“耦接”或“通信耦合(communicatively coupled)”也可能指两个或两个以上部件彼此间并无直接接触,但仍彼此协作或相互作用。这里所公开的实施例并不必然限制于本文内容。
“A和/或B”,包括以下三种组合:仅A,仅B,及A和B的组合。
“多个”是指至少两个。
本文中“适用于”或“被配置为”的使用意味着开放和包容性的语言,其不排除适用于或被配置为执行额外任务或步骤的设备。
另外,“基于”的使用意味着开放和包容性,因为“基于”一个或多个所述条件或值的过程、步骤、计算或其他动作在实践中可以基于额外条件或超出所述的值。
如本文所使用的那样,“约”或“近似”包括所阐述的值以及处于特定值的可接受偏差范围内的平均值,其中所述可接受偏差范围如由本领域普通技术人员考虑到正在讨论的测量以及与特定量的测量相关的误差(即,测量系统的局限性)所确定。
在相关技术中,电流驱动型有源显示面板包括:发光元件L和以及驱动发光元件L的像素电路。如图1所示,像素电路可以包括7个薄膜晶体管和1个电容。在此基础上,结合图2所示的信号时序图,对图1中所示的像素电路的工作原理进行详细的举例说明。该像素电路的工作原理可分为复位阶段、数据写入阶段、以及发光阶段。以下将对各个阶段进行说明。
复位阶段,如图2所示,由于来自复位端RST的复位信号输入低电平信号,因此第一晶体管T1以及第七晶体管T7开启,以对驱动晶体管T3的栅极,和发光器件L的阳极进行复位,从而消除上一帧的信号对驱动晶体管T3的栅极以及对发光器件L的阳极的影响。
数据写入阶段、如图2所示,由于来自数据端DATA的数据信号输入低电平信号,以及来自扫描信号端Gate的扫描信号输入低电平信号,因此,第五晶体管T5、第三晶体管T3以及第二晶体管T2开启,使得来自数据端DATA的数据信号写入驱动晶体管T3,此时,g点的电位Vg=Vdata+Vth。
发光阶段,如图2所示,由于来自发光端EM的发光信号输入低电平信号,因此,第四晶体管T4和第六晶体管T6均开启,使得来自第一电压端VDD的电压经由第四晶体管T4、驱动晶体管T3以及第六晶体管T6,输入至发光器件L的阳极,以使得发光器件L发光。
图3为进行Gamma调试时的Gamma曲线图,横坐标表示灰阶,纵坐标表示亮度,其中,一个亮度对应一个电流区间,且一个电流区间对应一个数据电压区间。由图3可以看出,高灰阶显示时的Gamma斜率远大于低灰阶显示时的Gamma斜率,由此可得,在进行不同的(例如相邻的两个)高灰阶显示时,其所对应的两个数据电压之间的间距较大,即数据电压精度大,在进行不同的(例如相邻的两个)低灰阶显示时,其所对应的两个数据电压之间的间距较小,即数据电压精度小。也就是说,由于高灰阶显示时的Gamma斜率远大于低灰阶显示时的Gamma斜率,因此,在进行低灰阶显示时,其需要更小的数据电压的调节精度,才能使其完全实现低灰阶显示。但是在相关技术所提供的像素电路中,无法为低灰阶显示提供更小的数据电压的调节精度,也就是说,相关技术所提供的像素电路的数据电压的最小分压能力有限。
为了解决上述问题,本发明实施例提供一种发光装置,该发光装置包括发光器件,以及用于向发光器件提供电信号,以驱动发光器件发光的像素电路。当然还可以包括其他部件,例如为像素电路提供电信号的控制电路,该控制电路可以包括与发光基板电连接的印刷电路板和/或集成电路。
在一些实施例中,该发光装置可以为照明装置,此时,发光装置用作光源,实现照明功能。例如,发光装置可以是液晶显示装置中的背光模组,用于内部或外部照明的灯,或各种信号灯等。
在另一些实施例中,该发光装置可以为显示装置,用于显示图像(即画面)。此时,发光装置可以包括显示器或包含显示器的产品。其中,显示器可以是平板显示器(FlatPanel Display,FPD),微型显示器等。若按照用户能否看到显示器背面的场景划分,显示器可以是透明显示器或不透明显示器。若按照显示器能否弯折或卷曲,显示器可以是柔性显示器或普通显示器(可以称为刚性显示器)。示例的,包含显示器的产品可以包括:计算机显示器,电视,广告牌,具有显示功能的激光打印机,电话,手机,个人数字助理(PersonalDigital Assistant,PDA),膝上型计算机,数码相机,便携式摄录机,取景器,车辆,大面积墙壁,剧院的屏幕或体育场标牌等。
以下以发光装置为显示装置为例进行说明,如图4所示,发光装置包括多个亚像素P。如图5所示,至少一个亚像素(例如每个亚像素)包括一个像素电路和与其耦接的一个发光器件L。其中,各亚像素中的像素电路可以呈n行m列的阵列形式排布。该像素电路用于驱动该发光器件L工作。其中,发光器件L的阴极与第二工作电压端Vss耦接,发光器件L的阳极与像素电路耦接。
在一些实施例中,发光器件L可以为电流驱动型发光器件,例如:发光二极管(Light Emitting Diode,LED)、微型发光二极管(Micro Light Emitting Diode,MicroLED)、迷你发光二极管(Mini Light Emitting Diode,Mini LED)或者有机电致发光二极管(Organic Light Emitting Diode,OLED)。当然,这些发光器件L也可以为电压驱动型发光器件,本实施例对此不作限制。
在此基础上,如图4所示,发光装置100还包括:多条第一扫描信号线G1(1)~G1(n)、多条第二扫描信号线G2(1)~G2(n)、多条第三扫描信号线R(1)~R(n)、多条数据信号线D(1)~D(m)以及多条发光信号线EM(1)~EM(n)。
在此情况下,多条第一扫描信号线为第一扫描信号端Gate1提供第一扫描信号,多条第二扫描信号线为第二扫描信号端Gate2提供第二扫描信号,多条发光信号线为发光控制端EM提供发光信号,多条数据信号线为数据信号端Data提供数据信号,从而为像素电路提供第一扫描信号、第二扫描信号、发光信号以及数据信号。
需要说明的是,以上所述的发光装置所包括的多条信号线的排布,以及图4中示出的发光装置的布线图仅是一种示例,并不构成对发光装置的结构的限制。
本发明实施例提供一种像素电路,如图6所示,包括:驱动电路10、数据写入电路20、补偿电路30和初始化电路40。
驱动电路10包括控制端G、第一端101和第二端102,该驱动电路10被配置为根据控制端G的信号,控制流经第一端101和第二端102的驱动信号,该驱动信号用于驱动发光器件L发光。
数据写入电路20,与驱动电路10的第一端101耦接,被配置为响应于由第一扫描端Gate1提供的第一扫描信号,向驱动电路10写入数据信号。
补偿电路30,包括耦接在第一节点M与驱动电路10的控制端G之间的第一电容器C1,和耦接在第一节点M与驱动电路10的第二端102之间的第一开关器件,该第一开关器件被配置为响应于第一扫描信号,将经由驱动电路10的数据信号写入第一节点M。
其中,第一开关器件可以是第一晶体管T1,该第一晶体管T1的栅极与提供第一扫描信号的第一扫描端Gate1耦接,第一极与驱动电路10的第二端102耦接,第二极与第一节点M耦接。
初始化电路40,与第一节点M和驱动电路的控制端G耦接,该初始化电路40被配置为响应于由第二扫描端Gate2提供的第二扫描信号,对第一节点M和驱动电路的控制端G进行初始化。
在此基础上,可以通过初始化电路40,对第一节点M和驱动电路的控制端G进行初始化,以得到初始信号(例如数据电压),通过数据写入电路20,向驱动电路10写入数据信号,再通过补偿电路30的设置,得到经由驱动电路的数据信号写入后的第一节点M的信号。这样,补偿电路30包括电容器,根据电容器的电压保持特性,驱动电路的控制端的信号会发生跳变,例如,该驱动电路的控制端的信号会减小,以向发光装置提供其实现低灰阶显示时所需要的更小的数据电压的调节精度,从而完全实现低灰阶显示,进而提高显示效果。
在一些实施例中,如图7所示,初始化电路40包括第二电容器C2,第二开关器件以及第三开关器件。
其中,第二电容器C2耦接在第一节点M和第二节点P之间,第二开关器件耦接在第二节点P和第一信号端S1之间,第三开关器件耦接在驱动电路的控制端G和第二信号端S2之间。
第二开关器件被配置为响应于第二扫描信号,向第二节点P写入来自第一信号端S1的第一信号;第三开关器件被配置为响应于第二扫描信号,向驱动电路的控制端G写入来自第二信号端S2的第二信号。
其中,第二开关器件可以是第二晶体管T2,该第二晶体管T2的栅极与提供第二扫描信号的第二扫描端Gate2耦接,第一极与第一信号端S1耦接,第二极与第二节点P耦接。
第三开关器件可以是第三晶体管T3,该第三晶体管T3的栅极与第二扫描端Gate2耦接,第一极与第二信号端S2耦接,第二极与驱动电路的控制端G耦接。
如图7所示,驱动电路10包括驱动晶体管Td和存储电容器Cst。其中,存储电容器Cst的第一端与驱动晶体管Td的栅极耦接,存储电容器Cst的第二端与第三信号端S3耦接。
在一些实施例中,如图6所示,像素电路还包括发光控制电路50,该发光控制电路50被配置为响应于由发光控制端EM提供的发光控制信号,将第一工作电压端Vdd的电压施加至驱动电路10的第一端101,将驱动信号施加至发光器件L。
具体的,如图7所示,该发光控制电路50包括第六晶体管T6和第七晶体管T7。其中,第六晶体管T6的栅极与提供发光控制信号的发光控制端EM耦接,第一极与第一工作电压端Vdd耦接,第二极与驱动电路的第一端101耦接;第七晶体管T7的栅极与提供发光控制信号的发光控制端EM耦接,第一极与第一开关器件的第一极耦接,第二极与发光器件L的阳极耦接。
需要说明的是,上述晶体管的第一极可以是漏极、第二极可以是源极;或者,第一极可以是源极、第二极可以是漏极。本实施例对此不作限制。
在此基础上,结合图8所示的信号时序图,对图7中所示的像素电路的工作原理进行详细的举例说明。像素电路的工作原理可分为初始化阶段、数据写入阶段、补偿阶段、驱动阶段以及发光控制阶段。以下将对各个阶段进行说明。
初始化阶段,如图8所示,由于来自第二扫描端Gate2的第二扫描信号输入低电平信号,因此第二晶体管T2以及第三晶体管T3开启,使得来自第二信号端S2的第二信号Vcom传输至驱动电路的控制端G,来自第一信号端S1的第一信号CTL传输至第二节点P。此时,G点的初始信号VG=Vcom,并且根据电容分压原理,可以得到M点的初始信号为
Figure BDA0002711754450000101
其中,/>
Figure BDA0002711754450000102
x的取值范围可以为1~10,C1的取值范围可以为0.1pF~10.1pF,C2的取值范围可以为0.1pF~10.1pF。在Vcom=0的情况下,M点的初始信号可以为/>
Figure BDA0002711754450000103
具体的,由于第一电容器C1的电压
Figure BDA0002711754450000104
即U=VCTL-Vcom,VG=Vcom,因此,可以得出M点的初始信号/>
Figure BDA0002711754450000105
在一些实施例中,在制作具体发光装置中,可以利用与晶体管的某一个电极同层的金属作为电容的极板,以最大限度利用背板已有膜层,节约设计空间,同时实现更好的显示效果。
如图9(a)所示,由于第二扫描端Gate2输入低电平信号,因此,第二晶体管T2和第三晶体管T3均处于开启状态,第一晶体管T1、第六晶体管T6、第七晶体管T7、驱动晶体管Td以及第八晶体管T8均处于截止状态。
数据写入阶段,如图8所示,由于来自第一扫描端Gate1的第一扫描信号输入低电平信号,因此第八晶体管T8和第一晶体管T1开启,使得来自数据信号端Data的数据信号写入驱动电路。
补偿阶段,如图8所示,由于来自第一扫描端Gate1的第一扫描信号输入低电平信号,因此第八晶体管T8和第一晶体管T1开启,使得来自数据信号端Data的数据信号,经由驱动晶体管Td以及第一晶体管T1写入第一节点M,从而使得驱动电路的控制端G的信号发生跳变。此时,M点的信号UM’=Vdata+Vth,并且补偿电路30包括第一电容器C1,根据电容器的电压保持特性,可以得出驱动电路的控制端G跳变后的电压满足
Figure BDA0002711754450000111
如图9(b)所示,第一扫描信号端Gate1输入低电平信号,第一晶体管T1、驱动晶体管Td以及第八晶体管T8均处于开启状态,第二晶体管T2、第三晶体管T3、第六晶体管T6以及第七晶体管T7均处于截止状态。
驱动阶段,驱动晶体管Td根据控制端G的信号,控制流经第一端101和第二端102的用于驱动发光器件L发光的驱动信号。在驱动信号施加到发光器件L后,发光器件L即可发光。
在一些实施例中,驱动发光器件L发光的驱动信号可以是电流,也可以是电压,本实施例对此不作限制。
以下以驱动发光器件L发光的驱动信号是电流的为例进行说明,驱动发光器件L发光的电流为I=K*(VG-Vs-Vth)2,其中,
Figure BDA0002711754450000112
μ为电子的迁移速率,Cox为单位面积栅氧化层电容,/>
Figure BDA0002711754450000121
是驱动晶体管Td的宽长比,Vth为阈值电压。
Figure BDA0002711754450000122
Vs=Vdd 公式2
其中,在Vcom=0,x=1,VCTL=Vdata的情况下,由上述公式1和公式2可以得出,流经发光器件L的电流为
Figure BDA0002711754450000123
本实施例中,在初始化阶段,可以得出G点的初始信号为UG=Vcom、M点的初始信号
Figure BDA0002711754450000124
在补偿阶段,可以得出M点的信号UM’=Vdata+Vth,由于补偿电路30包括第一电容器C1,根据电容器的电压保持特性,可以得出G点跳变后的电压满足
Figure BDA0002711754450000125
从而得出上述流经发光器件L的电流公式。参照该电流公式,提供给发光器件L的实际数据电压由Vdata变为了/>
Figure BDA0002711754450000126
因此可得,利用本实施例所提供的像素电路,可以实现像素电路的分压功能。
本实施例中,在利用本实施例提供的像素电路实现二分之一数据分压的情况下,VCTL、x以及Vdata之间的关系满足为
Figure BDA0002711754450000127
其中x的取值可以根据第一电容器C1和第二电容器C2在实际设计和制作时的容值确定,而x的值决定了VCTL的电压值。
需要说明的是,利用本实施例所提供的像素电路以实现其他情况的数据分压时,具体可根据本实施例提供的像素电路进行设计。
发光控制阶段,如图8所示,来自发光控制端EM的发光控制信号输入低电平信号,第六晶体管T6开启,使得来自第一工作电压端Vdd的电压施加至驱动电路的第一端101,驱动电路根据控制端G的信号,控制流经第一端101和第二端102的驱动信号,并且由于发光控制端EM的发光控制信号输入低电平信号,第七晶体管T7也开启,从而将驱动信号施加至发光器件L,以使发光器件L发光。
如图9(c)所示,发光控制端EM输入低电平信号,第六晶体管T6、驱动晶体管Td以及第七晶体管T7均处于开启状态,第一晶体管T1、第二晶体管T2、第三晶体管T3、以及第八晶体管T8均处于截止状态。
在另一些实施例中,如图6所示,像素电路还包括复位电路60,该复位电路60被配置为响应于由第三扫描端RST提供的第三扫描信号,对发光器件L的阳极和驱动电路的控制端G进行复位;或者,该复位电路60被配置为响应于第三扫描信号,对发光器件L的阳极进行复位;或者,该复位电路60被配置为响应于第三扫描信号,对驱动电路的控制端G进行复位。
具体的,如图10所示,复位电路60包括第四晶体管T4和第五晶体管T5;或者,该复位电路60只包括第四晶体管T4;或者,该复位电路60只包括第五晶体管T5。其中第四晶体管T4的栅极与提供第三扫描信号的第三扫描端RST耦接,第一极与发光器件L的阳极耦接,第二极与初始信号端Vint耦接;第五晶体管T5的栅极与第三扫描信号端RST耦接,第一极与初始信号端Vint耦接,第二极与驱动电路的控制端G耦接。
在此基础上,结合图11所示的信号时序图,对图10中所示的像素电路的工作原理进行详细的举例说明。在像素电路包括复位电路的情况下,该像素电路的工作原理可分为复位阶段、初始化阶段、数据写入阶段、补偿阶段、驱动阶段以及发光控制阶段。以下将对各个阶段进行说明。
复位阶段,如图11所示,由于来自第三扫描端RST的第三扫描信号输入低电平信号,因此第四晶体管T4和第五晶体管T5开启,使得来自第三扫描端RST的第三扫描信号输入至发光器件L的阳极以及驱动电路的控制端G,以对该阳极和该控制端G进行复位,以消除上一帧的信号对阳极和控制端G的影响。
如图12(a)所示,由于第三扫描端RST输入低电平信号,因此,第四晶体管T4和第五晶体管T5均处于开启状态,第一晶体管T1、第二晶体管T2、第三晶体管T3、第六晶体管T6、第七晶体管T7、第八晶体管T8以及驱动晶体管Td均处于截止状态。
初始化阶段,如图11所示,由于来自第二扫描端Gate2的第二扫描信号输入低电平信号,因此第二晶体管T2以及第三晶体管T3开启,使得来自第二信号端S2的第二信号Vcom传输至驱动电路的控制端G,来自第一信号端S1的第一信号CTL传输至第二节点P。
如图12(b)所示,由于第二扫描端Gate2输入低电平信号,因此,第二晶体管T2以及第三晶体管T3均处于开启状态,第一晶体管T1、第六晶体管T6、第七晶体管T7、第四晶体管T4、第五晶体管T5、驱动晶体管Td以及第八晶体管T8均处于截止状态。
数据写入阶段以及补偿阶段,如图12(c)所示,来自第一扫描端Gate1的第一扫描信号输入低电平信号,第八晶体管T8、驱动晶体管Td以及第一晶体管T1开启,第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5第六晶体管T6以及第七晶体管T7均处于截止状态。
对于驱动阶段的解释,具体可参见上述实施例中的解释,此处不再赘述。
发光控制阶段,如图12(d)所示,来自发光控制端EM的发光控制信号输入低电平信号,第六晶体管T6、驱动晶体管Td以及第七晶体管T7均处于开启状态,第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5以及第八晶体管T8均处于截止状态。
最后应说明的是:以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。

Claims (12)

1.一种像素电路,其特征在于,包括:
驱动电路,包括控制端、第一端和第二端,所述驱动电路被配置为根据所述控制端的信号,控制流经所述第一端和所述第二端的驱动信号,所述驱动信号用于驱动发光器件发光;
数据写入电路,与所述驱动电路的第一端耦接,被配置为响应于第一扫描信号,向所述驱动电路写入数据信号;
补偿电路,包括耦接在第一节点与所述驱动电路的控制端之间的第一电容器,和耦接在所述第一节点与所述驱动电路的第二端之间的第一开关器件,所述第一开关器件被配置为响应于所述第一扫描信号,将经由所述驱动电路的数据信号写入所述第一节点;
初始化电路,与所述第一节点和所述驱动电路的控制端耦接,被配置为响应于第二扫描信号,对所述第一节点和所述驱动电路的控制端进行初始化;所述初始化电路包括:耦接在所述第一节点和第二节点之间的第二电容器,耦接在所述第二节点和第一信号端之间的第二开关器件,以及耦接在所述驱动电路的控制端和第二信号端之间的第三开关器件,所述第二开关器件被配置为响应于所述第二扫描信号,向所述第二节点写入来自第一信号端的第一信号;所述第三开关器件被配置为响应于所述第二扫描信号,向所述驱动电路的控制端写入来自第二信号端的第二信号。
2.根据权利要求1所述的像素电路,其特征在于,
所述第一开关器件为第一晶体管,所述第一晶体管的栅极与提供所述第一扫描信号的第一扫描端耦接,第一极与所述驱动电路的第二端耦接,第二极与所述第一节点耦接。
3.根据权利要求1所述的像素电路,其特征在于,
所述第二开关器件为第二晶体管,所述第二晶体管的栅极与提供所述第二扫描信号的第二扫描端耦接,第一极与所述第一信号端耦接,第二极与所述第二节点耦接;
所述第三开关器件为第三晶体管,所述第三晶体管的栅极与所述第二扫描端耦接,第一极与所述第二信号端耦接,第二极与所述驱动电路的控制端耦接。
4.根据权利要求1~3任一项所述的像素电路,其特征在于,所述像素电路还包括:
复位电路,被配置为响应于第三扫描信号,对所述发光器件的阳极和/或所述驱动电路的控制端进行复位。
5.根据权利要求4所述的像素电路,其特征在于,
所述复位电路包括:第四晶体管和/或第五晶体管;
其中,所述第四晶体管的栅极与提供所述第三扫描信号的第三扫描端耦接,第一极与所述发光器件的阳极耦接,第二极与所述初始信号端耦接;
所述第五晶体管的栅极与所述第三扫描信号端耦接,第一极与所述初始信号端耦接,第二极与所述驱动电路的控制端耦接。
6.根据权利要求1~3任一项所述的像素电路,其特征在于,所述像素电路还包括:
发光控制电路,被配置为响应于发光控制信号,将第一工作电压端的电压施加至所述驱动电路的第一端,将所述驱动信号施加至所述发光器件。
7.根据权利要求6所述的像素电路,其特征在于,
所述发光控制电路包括:第六晶体管和第七晶体管;
其中,所述第六晶体管的栅极与提供所述发光控制信号的发光控制端耦接,第一极与所述第一工作电压端耦接,第二极与所述驱动电路的第一端耦接;
所述第七晶体管的栅极与提供所述发光控制信号的发光控制端耦接,第一极与所述第一开关器件的第一极耦接,第二极与所述发光器件的阳极耦接。
8.根据权利要求1所述的像素电路,其特征在于,
所述驱动电路包括:驱动晶体管和存储电容器;
其中,所述存储电容器的第一端与所述驱动晶体管的栅极耦接,所述存储电容器的第二端与第三信号端耦接。
9.一种发光装置,其特征在于,包括如权利要求1~8任一项所述的像素电路以及与所述像素电路耦接的发光器件。
10.一种如权利要求1~8任一项所述的像素电路的驱动方法,其特征在于,所述像素电路包括:驱动电路、数据写入电路、补偿电路和初始化电路,所述驱动电路包括:控制端、第一端和第二端;所述像素电路的驱动方法包括:
所述初始化电路响应于第二扫描信号,对第一节点和所述驱动电路的控制端进行初始化;
所述数据写入电路响应于第一扫描信号,向所述驱动电路写入数据信号;
所述补偿电路响应于所述第一扫描信号,将经由所述驱动电路的数据信号写入所述第一节点,使得所述驱动电路的控制端的信号发生跳变;
所述驱动电路根据所述控制端的信号,控制流经所述第一端和所述第二端的驱动信号,所述驱动信号用于驱动发光器件发光。
11.根据权利要求10所述的像素电路的驱动方法,其特征在于,所述像素电路还包括复位电路;
在所述初始化电路响应于第二扫描信号,对第一节点和所述驱动电路的控制端进行初始化之前,所述像素电路的驱动方法还包括:
所述复位电路对所述发光器件的阳极和/或所述驱动电路的控制端进行复位。
12.根据权利要求10或11所述的像素电路的驱动方法,其特征在于,所述像素电路还包括发光控制电路;
所述像素电路的驱动方法还包括:
所述发光控制电路响应于发光控制信号,将第一工作电压端的电压施加至所述驱动电路的第一端,使得所述驱动电路根据所述控制端的信号,控制流经所述第一端和所述第二端的驱动信号;
所述发光控制电路响应于发光控制信号,将所述驱动信号施加至所述发光器件。
CN202011067673.0A 2020-09-30 2020-09-30 像素电路及其驱动方法、发光装置 Active CN114360440B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202011067673.0A CN114360440B (zh) 2020-09-30 2020-09-30 像素电路及其驱动方法、发光装置
US17/408,967 US11568797B2 (en) 2020-09-30 2021-08-23 Light-emitting driving circuit and driving method thereof, and light-emitting apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011067673.0A CN114360440B (zh) 2020-09-30 2020-09-30 像素电路及其驱动方法、发光装置

Publications (2)

Publication Number Publication Date
CN114360440A CN114360440A (zh) 2022-04-15
CN114360440B true CN114360440B (zh) 2023-06-30

Family

ID=80821415

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011067673.0A Active CN114360440B (zh) 2020-09-30 2020-09-30 像素电路及其驱动方法、发光装置

Country Status (2)

Country Link
US (1) US11568797B2 (zh)
CN (1) CN114360440B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114464138B (zh) * 2022-02-21 2023-02-28 武汉天马微电子有限公司 一种像素驱动电路及其驱动方法、显示面板

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104821150A (zh) * 2015-04-24 2015-08-05 北京大学深圳研究生院 像素电路及其驱动方法和显示装置
CN106935198A (zh) * 2017-04-17 2017-07-07 京东方科技集团股份有限公司 一种像素驱动电路、其驱动方法及有机发光显示面板
CN111627387A (zh) * 2020-06-24 2020-09-04 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板及显示装置
CN111696484A (zh) * 2020-07-10 2020-09-22 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、阵列基板及显示装置
CN111710303A (zh) * 2020-07-16 2020-09-25 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA2490858A1 (en) * 2004-12-07 2006-06-07 Ignis Innovation Inc. Driving method for compensated voltage-programming of amoled displays
JP5163646B2 (ja) * 2007-07-19 2013-03-13 パナソニック株式会社 画像表示装置
KR101113430B1 (ko) * 2009-12-10 2012-03-02 삼성모바일디스플레이주식회사 화소 및 그를 이용한 유기전계발광표시장치
KR101964769B1 (ko) * 2012-10-26 2019-04-03 삼성디스플레이 주식회사 화소, 이를 포함하는 표시장치 및 그 구동 방법
KR102018739B1 (ko) * 2012-11-20 2019-09-06 삼성디스플레이 주식회사 화소, 이를 포함하는 표시장치 및 그 구동 방법
CN104167167A (zh) * 2013-05-17 2014-11-26 友达光电股份有限公司 像素电路及其驱动方法、显示装置
CN104809989A (zh) * 2015-05-22 2015-07-29 京东方科技集团股份有限公司 一种像素电路、其驱动方法及相关装置
CN108169577B (zh) * 2018-01-26 2020-06-23 京东方科技集团股份有限公司 一种电容检测方法
CN108399894A (zh) * 2018-03-28 2018-08-14 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104821150A (zh) * 2015-04-24 2015-08-05 北京大学深圳研究生院 像素电路及其驱动方法和显示装置
CN106935198A (zh) * 2017-04-17 2017-07-07 京东方科技集团股份有限公司 一种像素驱动电路、其驱动方法及有机发光显示面板
CN111627387A (zh) * 2020-06-24 2020-09-04 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板及显示装置
CN111696484A (zh) * 2020-07-10 2020-09-22 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、阵列基板及显示装置
CN111710303A (zh) * 2020-07-16 2020-09-25 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示装置

Also Published As

Publication number Publication date
US11568797B2 (en) 2023-01-31
CN114360440A (zh) 2022-04-15
US20220101779A1 (en) 2022-03-31

Similar Documents

Publication Publication Date Title
US11631369B2 (en) Pixel circuit and driving method thereof, display panel
US10242620B2 (en) Pixel circuit, method for driving the same, display panel, and display device
JP7430245B2 (ja) ディスプレイモジュール及びその制御方法、ディスプレイ駆動回路、並びに電子デバイス
US20240119897A1 (en) Pixel Circuit and Driving Method Therefor and Display Panel
KR20190131603A (ko) 픽셀 회로, 픽셀 회로의 구동 방법 및 표시 장치
US20200312243A9 (en) Pixel circuitry, driving method thereof and display device
US10770000B2 (en) Pixel circuit, driving method, display panel and display device
CN112435622B (zh) 显示基板及其驱动方法、显示装置
CN112164370B (zh) 像素电路及其驱动方法、电子设备
CN114586091B (zh) 像素驱动电路及显示面板
CN113380180B (zh) 显示模组和电子设备
CN113990259B (zh) 像素驱动电路及显示面板
CN111354315B (zh) 显示面板及显示装置、像素驱动方法
EP3660825A1 (en) Pixel circuit and drive method therefor, display panel and display apparatus
US11527199B2 (en) Pixel circuit including discharge control circuit and storage control circuit and method for driving pixel circuit, display panel and electronic device
CN114360440B (zh) 像素电路及其驱动方法、发光装置
CN116110334A (zh) 显示装置以及数据驱动电路
CN114512086B (zh) 像素电路及其驱动方法、电子设备
CN113823226A (zh) 像素电路及其驱动方法、显示基板和显示装置
CN113870793A (zh) 像素电路及其驱动方法、显示基板和显示装置
CN112309320A (zh) 显示面板驱动电路及显示装置
CN112117991B (zh) 包括触发器和控制元件的电路
CN111145693B (zh) 像素驱动电路及其驱动方法、显示面板和显示装置
CN116741101A (zh) 像素驱动电路、显示面板及显示装置
CN112331136A (zh) 显示面板驱动电路及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant