CN112435622B - 显示基板及其驱动方法、显示装置 - Google Patents

显示基板及其驱动方法、显示装置 Download PDF

Info

Publication number
CN112435622B
CN112435622B CN202011339522.6A CN202011339522A CN112435622B CN 112435622 B CN112435622 B CN 112435622B CN 202011339522 A CN202011339522 A CN 202011339522A CN 112435622 B CN112435622 B CN 112435622B
Authority
CN
China
Prior art keywords
sub
electrically connected
gate
signal line
node
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202011339522.6A
Other languages
English (en)
Other versions
CN112435622A (zh
Inventor
袁粲
李永谦
袁志东
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Hefei BOE Zhuoyin Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Hefei BOE Zhuoyin Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Hefei BOE Zhuoyin Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202011339522.6A priority Critical patent/CN112435622B/zh
Publication of CN112435622A publication Critical patent/CN112435622A/zh
Priority to PCT/CN2021/123630 priority patent/WO2022111101A1/zh
Priority to US17/802,776 priority patent/US11854509B2/en
Application granted granted Critical
Publication of CN112435622B publication Critical patent/CN112435622B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2074Display of intermediate tones using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • G09G3/3241Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
    • G09G3/325Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror the data current flowing through the driving transistor during a setting phase, e.g. by using a switch for connecting the driving transistor to the data driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • G09G2300/0866Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes by means of changes in the pixel supply voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0278Details of driving circuits arranged to drive both scan and data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本公开提供一种显示基板及其驱动方法、显示装置,应用于显示技术领域,用于实现窄化显示基板的边框,显示基板具有显示区和周边区,显示基板包括:设置于显示区的多个子像素、多组栅极扫描信号线和多组数据线;每组栅极扫描信号线包括至少一条栅极扫描信号线,每组数据线包括n条数据线,所述多个子像素呈阵列式排布;n≥2;其中,一组栅极扫描信号线与n行子像素电连接;一列子像素与一组数据线电连接;一列子像素包括多组子像素,每组子像素包括n个子像素,所述n个子像素分别对应的与该列子像素所电连接的一组数据线的n条数据线电连接。上述显示基板用于显示。

Description

显示基板及其驱动方法、显示装置
技术领域
本公开涉及显示技术领域,尤其涉及一种显示基板及其驱动方法、显示装置。
背景技术
在显示技术领域,GOA(Gate Diver on Array)技术是将栅极扫描驱动电路做在阵列基板上的有效显示区域的一侧或两侧的技术,相比传统的栅极驱动电路芯片的方式,GOA技术能够有效减小边框的面积,实现窄边框显示。
发明内容
本公开提供了一种显示面板及其驱动方法、显示装置,用于窄化显示基板的边框。
一方面,提供一种显示基板,具有显示区和周边区,显示基板包括:设置于显示区的多个子像素、多组栅极扫描信号线和多组数据线;每组栅极扫描信号线包括至少一条栅极扫描信号线,每组数据线包括n条数据线,所述多个子像素呈阵列式排布;n≥2;其中,一组栅极扫描信号线与n行子像素电连接;一列子像素与一组数据线电连接;一列子像素包括多组子像素,每组子像素包括n个子像素,所述n个子像素分别对应的与该列子像素所电连接的一组数据线的n条数据线电连接。
本公开的一些实施例所提供的显示基板中,通过一组栅极扫描信号线G(k)与n行子像素电连接,一组栅极扫描信号线G(k)同时控制n行子像素,同时每列子像素与一组数据线D-(k)电连接,实现每个子像素都被写入对应的数据信号,这样在保证显示画面正常显示的前提下,通过使一组栅极扫描信号线G(k)同时控制n行子像素,能够将栅极扫描信号线的数量减少,从而减少与栅极扫描信号线所对应电连接的移位寄存器的数量,有利于窄化显示基板的边框,从而提高显示基板的屏占比,提高显示效果。
在一些实施例中,每相邻n行子像素与一组栅极扫描信号线电连接;一列子像素中,每组子像素所包括的n个子像素为相邻的n个子像素,所述n个子像素中的第i个子像素与该列子像素所电连接的n条数据线中的第i条数据线电连接;其中,1≤i≤n。
在一些实施例中,一组栅极扫描信号线与相邻两行子像素电连接;一列子像素与两条数据线电连接,一列子像素中的第奇数个子像素与该两条数据线中的一条数据线电连接,第偶数个子像素与另一条数据线电连接。
在一些实施例中,每组栅极扫描信号线设置于其所电连接的相邻两行子像素之间。
在一些实施例中,每组栅极扫描信号线包括2~4条栅极扫描信号线;每条栅极扫描信号线均与相应的n行子像素电连接。
在一些实施例中,每个子像素包括像素驱动电路;一组栅极扫描信号线与所述N行子像素的像素驱动电路电连接,一组数据线与一列子像素的像素驱动电路电连接;所述像素驱动电路包括数据写入子电路;所述数据写入子电路与所述子像素所电连接的一组栅极扫描信号线中的一条栅极扫描信号线、一组数据线中的一条数据线电连接;所述数据写入子电路被配置为,在所述栅极扫描信号线传输的栅极扫描信号的控制下,将在所述数据线处接收的数据信号写入至该像素驱动电路中。
在一些实施例中,显示基板还包括:设置于所述显示区的多条第一电压信号线、多条第二电压信号线和多条初始化信号线。每组栅极扫描信号线包括第一栅极扫描信号线、第二栅极扫描信号线、第三栅极扫描信号线和第四栅极扫描信号线;所述第一栅极扫描信号线、所述第二栅极扫描信号线、所述第三栅极扫描信号线和所述第四栅极扫描信号线均与相应的n行子像素电连接;每个子像素的像素驱动电路与一条第一电压信号线、一条第二电压信号线、一条初始化信号线、所述第一栅极扫描信号线、所述第二栅极扫描信号线、所述第三栅极扫描信号线和所述第四栅极扫描信号线电连接;所述子像素还包括与所述像素驱动电路电连接的发光器件。
在一些实施例中,所述像素驱动电路还包括:第一复位子电路、第二复位子电路、驱动子电路、发光控制子电路和存储子电路。所述第一复位子电路与第一节点、所述初始化信号线和所述第二栅极扫描信号线电连接;所述第一复位子电路被配置为,在所述第二栅极扫描信号线传输的第二栅极扫描信号的控制下,将在所述初始化信号线处接收的初始化信号传输至所述第一节点;所述第二复位子电路与一条第一电压信号线、第二节点和所述第四栅极扫描信号线电连接;所述第二复位子电路被配置为,在所述第四栅极扫描信号线传输的第四栅极扫描信号的控制下,将在所述第一电压信号线处接收的第一电压信号传输至所述第二节点。
所述数据写入子电路所电连接的一条栅极扫描信号线为所述第一栅极扫描信号线,所述数据写入子电路还与第三节点电连接;所述数据写入子电路被配置为,在所述第一栅极扫描信号线传输的第一栅极扫描信号的控制下,将在所述数据线处接收的数据信号传输至所述第三节点。所述驱动子电路与所述第二节点、所述第三节点、第四节点和所述第二栅极扫描信号线电连接;所述驱动子电路被配置为,在所述第二栅极扫描信号线传输的第二栅极扫描信号的控制下,将所述第二节点处的第一电压信号传输至所述第四节点,以及,将所述第三节点处的数据信号传输至所述第四节点,并在所述第四节点的电压控制下,产生驱动电流,并传输至所述第三节点。
所述存储子电路与所述第一节点和所述第四节点电连接;所述存储子电路被配置为,存储所述第四节点的电压以及所述第一节点的电压,并在所述第一节点的电压的作用下,改变所述第四节点的电位。所述发光控制子电路与所述第一节点、所述第三节点和所述第三栅极扫描信号线电连接;所述发光控制子电路被配置为,在所述第三栅极扫描信号线传输的第三栅极扫描信号的控制下,将在所述第三节点处接收的驱动电流传输至所述第一节点。所述发光器件与所述第一节点和一条第二电压信号线电连接;所述发光器件被配置为在所述第一节点处接收的驱动电流的控制下发光。
在一些实施例中,所述第一复位子电路包括第一晶体管;所述第一晶体管的控制极与所述第二栅极扫描信号线电连接,所述第一晶体管的第一极与所述初始化信号线电连接,所述第一晶体管的第二极与所述第一节点连接。所述第二复位子电路包括第二晶体管;所述第二晶体管的控制极与所述第四栅极扫描信号线电连接,所述第二晶体管的第一极与所述第一电压信号线电连接,所述第二晶体管的第二极与所述第二节点电连接。
所述数据写入子电路包括第三晶体管;所述第三晶体管的控制极与所述第一栅极扫描信号线电连接,所述第三晶体管的第一极与所述数据线电连接,所述第三晶体管的第二极与所述第三节点电连接。所述驱动子电路包括第四晶体管和第五晶体管;所述第四晶体管的控制极与所述第四节点电连接,所述第四晶体管的第一极与所述第二节点电连接,所述第四晶体管的第二极与所述第三节点电连接;所述第五晶体管的控制极与所述第二栅极扫描信号线电连接,所述第五晶体管的第一极与所述第二节点电连接,所述第五晶体管的第二极与所述第四节点电连接。
所述存储子电路包括存储电容器;所述存储电容器的第一极与所述第三节点电连接,所述存储电容器的第二极与所述第一节点电连接。所述发光控制子电路包括第六晶体管;所述第六晶体管的控制极与所述第三栅极扫描信号线电连接,所述第六晶体管的第一极与所述第三节点电连接,所述第六晶体管的第二极与所述第一节点电连接。所述发光器件的第一极与所述第一节点电连接,所述发光器件的第二极与所述第二电压信号线电连接。
在一些实施例中,显示基板还包括:设置于周边区的至少一个栅极驱动电路;其中,每个栅极驱动电路包括多个移位寄存器,每个移位寄存器与一组栅极扫描信号线中的至少一条栅极扫描信号线电连接。
在一些实施例中,在所述每组栅极扫描信号线包括第一栅极扫描信号线、第二栅极扫描信号线、第三栅极扫描信号线和第四栅极扫描信号线的情况下,所述至少一个栅极驱动电路包括四个栅极驱动电路,每个栅极驱动电路包括多个移位寄存器,每个栅极驱动电路的一个移位寄存器与一组栅极扫描信号线中的一条栅极扫描信号线电连接。或者,所述至少一个栅极驱动电路包括三个栅极驱动电路,每个栅极驱动电路包括多个移位寄存器;所述三个栅极驱动电路中的一个栅极驱动电路的一个移位寄存器与所述一组栅极扫描信号线中的两条栅极扫描信号线电连接;所述三个栅极驱动电路中的另外两个栅极驱动电路中,每个栅极驱动电路的一个移位寄存器与一组栅极扫描信号线中的另外两条栅极扫描信号线中的一条电连接。
在一些实施例中,显示基板还包括设置于边框区的多个数据选择器;每个数据选择器与一列子像素所电连接的n条数据线电连接。
另一方面,提供一种显示装置,包括如上任一项所述的显示基板。
由于本公开的一些实施例所提供的显示装置包括如上所述的显示基板,因此具有与显示基板相同的技术效果,此处不再赘述。
在一些实施例中,显示装置还包括与所述显示基板中的多条数据线电连接的源极驱动器。
又一方面,提供一种显示基板的驱动方法,所述驱动方法用于驱动如上任一项所述的显示基板;其中,每组栅极扫描信号线所电连接的n行子像素为一个驱动单元。所述显示基板的驱动方法包括:每组栅极扫描信号线将栅极扫描信号传输至其所电连接的一个驱动单元所包括的n行子像素;每个驱动单元所包括的n行子像素在所述栅极扫描信号的控制下,同时工作;多组栅极扫描信号线依次控制多个驱动单元的子像素工作。
由于本公开的一些实施例所提供的显示基板的驱动方法应用于如上所述的显示基板,因此具有与显示基板相同的技术效果,此处不再赘述。
附图说明
为了更清楚地说明本公开中的技术方案,下面将对本公开一些实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本公开的一些实施例的附图,对于本领域普通技术人员来讲,还可以根据这些附图获得其他的附图。此外,以下描述中的附图可以视作示意图,并非对本公开实施例所涉及的产品的实际尺寸、方法的实际流程、信号的实际时序等的限制。
图1为根据一些实施例的显示装置的结构图;
图2为根据现有技术的一些实施例的显示基板的一种结构图;
图3为根据现有技术的一些实施例的显示基板的另一种结构图;
图4为根据本公开的一些实施例的显示基板的一种结构图;
图5为根据本公开的一些实施例的显示基板的另一种结构图;
图6为根据本公开的一些实施例的显示基板的又一种结构图;
图7为根据本公开的一些实施例的显示基板的再一种结构图;
图8为根据本公开的一些实施例的显示基板中栅极扫描信号线与像素驱动电路电连接的一种结构图;
图9A为根据本公开的一些实施例的显示基板中栅极扫描信号线与像素驱动电路电连接的另一种结构图;
图9B为根据本公开的一些实施例的显示基板中栅极扫描信号线与像素驱动电路电连接的又一种结构图;
图10为根据本公开的一些实施例的显示基板中像素驱动电路的驱动信号图。
具体实施方式
下面将结合附图,对本公开一些实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本公开一部分实施例,而不是全部的实施例。基于本公开所提供的实施例,本领域普通技术人员所获得的所有其他实施例,都属于本公开保护的范围。
除非上下文另有要求,否则,在整个说明书和权利要求书中,术语“包括(comprise)”及其其他形式例如第三人称单数形式“包括(comprises)”和现在分词形式“包括(comprising)”被解释为开放、包含的意思,即为“包含,但不限于”。在说明书的描述中,术语“一个实施例(one embodiment)”、“一些实施例(some embodiments)”、“示例性实施例(exemplary embodiments)”、“示例(example)”、“特定示例(specific example)”或“一些示例(some examples)”等旨在表明与该实施例或示例相关的特定特征、结构、材料或特性包括在本公开的至少一个实施例或示例中。上述术语的示意性表示不一定是指同一实施例或示例。此外,所述的特定特征、结构、材料或特点可以以任何适当方式包括在任何一个或多个实施例或示例中。
以下,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本公开实施例的描述中,除非另有说明,“多个”的含义是两个或两个以上。
在描述一些实施例时,可能使用了“耦接”和“连接”及其衍伸的表达。例如,描述一些实施例时可能使用了术语“连接”以表明两个或两个以上部件彼此间有直接物理接触或电接触。又如,描述一些实施例时可能使用了术语“耦接”以表明两个或两个以上部件有直接物理接触或电接触。然而,术语“耦接”或“通信耦合(communicatively coupled)”也可能指两个或两个以上部件彼此间并无直接接触,但仍彼此协作或相互作用。这里所公开的实施例并不必然限制于本文内容。
本文中“适用于”或“被配置为”的使用意味着开放和包容性的语言,其不排除适用于或被配置为执行额外任务或步骤的设备。
另外,“基于”的使用意味着开放和包容性,因为“基于”一个或多个所述条件或值的过程、步骤、计算或其他动作在实践中可以基于额外条件或超出所述的值。
如图1所示,本公开的一些实施例提供了一种显示装置1000,该显示装置例如可以是手机、平板电脑、个人数字助理(personal digital assistant,PDA)、电视机、车载电脑、可穿戴显示设备等,例如可以为手表。本公开实施例对上述显示装置的具体形式不做特殊限制。
在一些示例中,该显示装置可以为液晶显示装置(Liquid Crystal Display,简称LCD);该显示装置也可以为电致发光显示装置或光致发光显示装置。在该显示装置为电致发光显示装置的情况下,电致发光显示装置可以为有机电致发光显示装置(OrganicLight-Emitting Diode,简称OLED)或量子点电致发光显示装置(Quantum Dot LightEmitting Diodes,简称QLED)。在该显示装置为光致发光显示装置的情况下,光致发光显示装置可以为量子点光致发光显示装置。
显示装置包括显示基板01。示例性地,显示基板可以为液晶显示基板,也可以为OLED(organic light emitting diode,有机发光二极管)显示基板,
如图2~图7所示,该显示基板01包括显示区AA(Active Area,简称AA区;也可称为有效显示区)和位于显示区AA至少一侧的周边区BB。例如,周边区BB围绕显示区AA一圈设置。
显示基板01包括设置于显示区AA的多个子像素10、多条栅极扫描信号线G和多条数据线D,多个子像素10、多条栅极扫描信号线G和多条数据线D设置于衬底基板001上,其中,多条栅极扫描信号线G包括多条扫描时序信号线和多条发光时序信号线。示例性地,多条栅极扫描信号线G沿水平方向X延伸,多条数据线D沿竖直方向Y延伸,多个子像素10呈阵列式排布,例如,多个子像素10排成N行M列,此时,沿水平方向X排列成一排的子像素10称为一行子像素,沿竖直方向Y排列成一排的子像素10称为一列子像素。
相关技术中,如图2所示,一行子像素10可以与一条或多条栅极扫描信号线G耦接,一列子像素可以与一条数据信号线D耦接,以下将与同一行子像素所耦接的所有栅极扫描信号线称为一组栅极扫描信号线(图中一个括号中的各条栅极扫描信号线为一组栅极扫描信号线),也就是说一组栅极扫描信号线与一行子像素10耦接,从而在多个子像素10排成N行M列的情况下,显示基板01包括N组栅极扫描信号线G(1)~G(N)和M条数据线D(1)~D(M)。
在一些实施例中,显示基板01还包括设置于周边区BB的至少一个栅极驱动电路20,栅极驱动电路20通过GOA(Gate Driver on Array)的方式集成在显示基板01中。栅极驱动电路20与所述多条栅极扫描信号线G电连接,被配置为实现移位寄存功能,在一帧周期内将多个栅极扫描信号逐行传输至多条栅极扫描信号线,以驱动所述多条栅极扫描信号线G。
如图3所示,每个栅极驱动电路20包括多个移位寄存器RS,多个移位寄存器RS依次级联,每个移位寄存器RS与一条或两条栅极扫描信号线G电连接,每个移位寄存器RS对应一行子像素10,被配置为用于输出对应该行子像素10的一个或者两个栅极扫描信号,从而在显示基板01包括N行子像素10、N组栅极扫描信号线G的情况下,每个栅极驱动电路20包括N个移位寄存器RS。移位寄存器由多个薄膜晶体管组成,在栅极驱动电路包括较多移位寄存器的情况下,为了保证薄膜晶体管特性的稳定性,以使栅极驱动电路正常实现其功能,需要留出足够的空间,用于设置栅极驱动电路所包括的薄膜晶体管等结构,这样就造成边框区的面积较大,不利于显示基板超窄边框的实现。
基于此,如图4和图6所示,在本公开提供一种显示基板01,在该显示基板01中,多条栅极扫描信号线G和多条数据线D分别分为多组,即显示基板01包括多组栅极扫描信号线和多组数据线,图4和图6中一个括号中的各条栅极扫描信号线为一组栅极扫描信号线G(k),一个括号中的各条数据线为一组数据线D-(k),其中,k为1至栅极扫描信号线的组数的最大值之间的任意正整数。每组栅极扫描信号线包括至少一条栅极扫描信号线,每组数据线包括n条数据线,n≥2。
一组栅极扫描信号线G(k)与n行子像素10电连接。也就是说,一组栅极扫描信号线G(k)与至少两行子像素10电连接。示例性地,一组栅极扫描信号线G(k)可以与两行子像素10电连接,也可以与三行子像素10电连接,或者与四行子像素10电连接,该n行子像素10的位置关系不做限定,例如,一组栅极扫描信号线G(k)与相邻的n行子像素10电连接,也可以与间隔设置的n行子像素10电连接。
一列子像素10与一组数据线D-(k)电连接;也就是说,一列子像素10与至少两条数据线D电连接。示例性地,一列子像素10可以与两条数据线D电连接,或者与三条数据线D电连接,或者与四条数据线D电连接,一列子像素10所电连接的一组数据线D-(k)例如为相邻的n条数据线D。
一列子像素10包括多组子像素,每组子像素包括n个子像素,所述n个子像素分别对应的与该列子像素所电连接的一组数据线D-(k)的n条数据线电连接。
每组子像素所包括的n个子像素均与同一组栅极扫描信号线G(k)电连接,该n个子像素与该列子像素所电连接的一组数据线D-(k)的n条数据线一一对应电连接。
示例性地,如图4所示,在n为2的情况下,每组数据线包括2条数据线,例如第一组数据线D-(1)包括数据线D(1)和数据线D(2),一组栅极扫描信号线G(k)与2行子像素10电连接,例如第一组栅极扫描信号线G(1)与第一行子像素10和第二行子像素10电连接。一列子像素10与一组数据线D-(k)电连接;一列子像素包括多组子像素,每组子像素包括2个子像素,该2个子像素均与同一组栅极扫描信号线G(k)电连接,该2个子像素分别对应的与该列子像素所电连接的一组数据线D-(k)的2条数据线电连接。在这种情况下,显示基板包括N/2组栅极扫描信号线。
或者,如图6所示,在n为3的情况下,每组数据线包括3条数据线,例如第一组数据线D-(1)包括数据线D(1)、数据线D(2)和数据线D(3),一组栅极扫描信号线G(k)与3行子像素10电连接,例如第一组栅极扫描信号线G(1)与第一行子像素10、第二行子像素10和第三行子像素10电连接。一列子像素10与一组数据线D-(k)电连接;一列子像素包括多组子像素,每组子像素包括3个子像素,该3个子像素均与同一组栅极扫描信号线G(k)电连接,该3个子像素分别对应的与该列子像素所电连接的一组数据线D-(k)的3条数据线电连接。在这种情况下,显示基板包括N/3组栅极扫描信号线。
这样,每n行子像素10在同一组栅极扫描信号线G(k)的控制下打开,多条数据线D将数据信号写入对应的子像素10,从而n行子像素10同时工作,在一个帧周期内,多组栅极扫描信号线依次控制其所对应的n行子像素工作,从而点亮全部子像素,实现画面显示。
本公开的一些实施例所提供的显示基板中,通过一组栅极扫描信号线G(k)与n行子像素电连接,一组栅极扫描信号线G(k)同时控制n行子像素,同时每列子像素与一组数据线D-(k)电连接,实现每个子像素都被写入对应的数据信号,这样在保证显示画面正常显示的前提下,通过使一组栅极扫描信号线G(k)同时控制n行子像素,能够将栅极扫描信号线的数量减少,从而减少与栅极扫描信号线所对应电连接的移位寄存器的数量。例如在多个子像素排成N行M列的情况下,采用相关技术中一组栅极扫描信号线G(k)与一行子像素耦接的方式,需要N组栅极扫描信号线,从而栅极扫描信号线的总条数较多,采用本公开的一些实施例提供的连接方式,N行子像素需要N/n组栅极扫描信号线,从而栅极扫描信号线的总条数减少,栅极驱动电路所包括的移位寄存器的数量减少,有利于窄化显示基板的边框,从而提高显示基板的屏占比,提高显示效果。
在一些实施例中,如图4~图7所示,每相邻n行子像素与一组栅极扫描信号线G(k)电连接。一列子像素10中,每组子像素10所包括的n个子像素10为相邻的n个子像素10,所述n个子像素10中的第i个子像素10与该列子像素10所电连接的N条数据线中的第i条数据线电连接;其中,1≤i≤n。
示例性地,如图6和图7所示,在n为3的情况下,每组数据线D-(k)包括3条数据线D,每相邻3行子像素10为一个驱动单元,一组栅极扫描信号线G(k)与相邻的3行子像素10电连接。一列子像素10与3条数据线D电连接;一列子像素10包括多组子像素10,每组子像素10包括相邻的3个子像素10,该3个子像素10中的第1个像素与3条数据线D中的第1条数据线D电连接,第2个子像素10与第2条数据线D电连接,第3个子像素10与第3条数据线D电连接。
通过这样设置,一组栅极扫描信号线G(k)与其所电连接的n行子像素10之间的距离较均匀,栅极扫描信号线与n行子像素10之间的连接线较短,这样就避免了由于连接线过长导致的电阻过大,避免信号传输过程中的压降和信号损失。
在一些实施例中,如图4和图5所示,一组栅极扫描信号线G(k)与相邻两行子像素10电连接。一列子像素10与两条数据线D电连接,一列子像素10中的第奇数个子像素10与该两条数据线D中的一条数据线D电连接,第偶数个子像素10与另一条数据线D电连接。
每相邻两行子像素10受控于同一组栅极扫描信号线G(k),一列子像素10中的各子像素10分奇偶行交替电连接两条数据线DD,这样,能够将显示基板中栅极扫描信号线G的数量减半,从而栅极驱动电路所包括的移位寄存器的数量减半,有利窄化显示基板的边框。
在一些示例中,如图4和图5所示,每组栅极扫描信号线G(k)设置于其所电连接的相邻两行子像素10之间。
每组栅极扫描信号线G(k)设置于其所电连接的相邻两行子像素10之间,从而每组栅极扫描信号线G(k)与该两行子像素10的距离相等或大致相等,栅极扫描信号线与子像素10之间的连接线的长度一致,这样能保证两行子像素10所接收到的栅极扫描信号基本一致,提高子像素10工作时亮度的稳定性。
在一些实施例中,每组栅极扫描信号线G(k)包括1条栅极扫描信号线G,该栅极扫描信号线与相应的N行子像素10电连接。在另一些实施例中,每组栅极扫描信号线G(k)包括2~4条栅极扫描信号线G;每条栅极扫描信号线G均与相应的N行子像素10电连接。
在一些实施例中,设置于周边区BB的至少一个栅极驱动电路20与所述多条栅极扫描信号线G的连接关系为:每个栅极驱动电路20包括多个移位寄存器RS,每个移位寄存器RS与一组栅极扫描信号线G(k)中的至少一条栅极扫描信号线G电连接。
在一些示例中,在每组栅极扫描信号线G(k)包括1条栅极扫描信号线G的情况下,显示基板01包括一个栅极驱动电路20,该栅极驱动电路20包括多个移位寄存器RS,每个移位寄存器RS与一条栅极扫描信号线G电连接。在多个子像素10排成N行M列的情况下,显示基板包括N/n组栅极扫描信号线,栅极驱动电路包括N/n个移位寄存器RS,每个移位寄存器对应n行子像素10。
在另一些示例中,在每组栅极扫描信号线G(k)包括2~4条栅极扫描信号线G的情况下,示例性地,如图4~图7所示,每组栅极扫描信号线G(k)包括第一栅极扫描信号线、第二栅极扫描信号线G2、第三栅极扫描信号线G3和第四栅极扫描信号线G4。其中,第四栅极扫描信号线G4为发光时序信号线E。
在这种情况下,作为一种可能的设计,如图5所示,显示基板01包括四个栅极驱动电路20,每个栅极驱动电路20包括多个移位寄存器RS,每个栅极驱动电路20的一个移位寄存器RS与一组栅极扫描信号线G(k)中的一条栅极扫描信号线G电连接。
示例性地,上述四个栅极驱动电路20分别为第一栅极驱动电路201、第二栅极驱动电路202、第三栅极驱动电路203和第四栅极驱动电路204,第一栅极驱动电路201的一个移位寄存器RS与一组栅极扫描信号线G(k)中的第一栅极扫描信号线G1电连接,该移位寄存器RS输出第一栅极扫描信号,并传输至第一栅极扫描信号线G1。第二栅极驱动电路202的一个移位寄存器RS与一组栅极扫描信号线G(k)中的第二栅极扫描信号线G2电连接,该移位寄存器RS输出第二栅极扫描信号,并传输至第二栅极扫描信号线G2。第三栅极驱动电路203的一个移位寄存器RS与一组栅极扫描信号线G(k)中的第三栅极扫描信号线G3电连接,该移位寄存器RS输出第三栅极扫描信号,并传输至第三栅极扫描信号线G3。第四栅极驱动电路204的一个移位寄存器RS与一组栅极扫描信号线G(k)中的第四栅极扫描信号线G4电连接,该移位寄存器RS输出第四栅极扫描信号,并传输至第四栅极扫描信号线G4。例如,第一栅极扫描信号、第二栅极扫描信号、第三栅极扫描信号和第四栅极扫描信号的在一个帧周期内的时序图可参见图10中G1、G2、G3、EM/G4对应的时序图。在多个子像素10排成N行M列的情况下,显示基板01包括N/n组栅极扫描信号线,每个栅极驱动电路包括N/n个移位寄存器,每个移位寄存器对应n行子像素10。
上述四个栅极驱动电路中,作为一种示例,第一栅极驱动电路201和第二栅极驱动电路202位于显示区AA的一侧,第三栅极驱动电路203和第四栅极驱动电路204位于显示区AA的另一侧。
作为另一种可能的设计,如图7所示,显示基板01包括三个栅极驱动电路20,每个栅极驱动电路20包括多个移位寄存器RS。三个栅极驱动电路20中的一个栅极驱动电路的一个移位寄存器与一组栅极扫描信号线G(k)中的两条栅极扫描信号线G电连接;三个栅极驱动电路中的另外两个栅极驱动电路中,每个栅极驱动电路的一个移位寄存器与一组栅极扫描信号线G(k)中的另外两条栅极扫描信号线G中的一条电连接。
示例性地,如图7所示,上述四个栅极驱动电路20分别为第一栅极驱动电路201、第二栅极驱动电路202和第三栅极驱动电路203,第一栅极驱动电路201的一个移位寄存器RS与一组栅极扫描信号线G(k)中的第一栅极扫描信号线G1和第四栅极扫描信号线G4电连接,例如,第一栅极驱动电路201的一个移位寄存器RS能够输出两个相同的信号,在一些实施例中,第一栅极驱动电路201的一个移位寄存器RS与一组栅极扫描信号线G(k)中的第一栅极扫描信号线G1直接电连接,且该移位寄存器RS通过反相器2a与第四栅极扫描信号线G4电连接,即第一栅极驱动电路201包括多个信号输出单元2A,一个移位寄存器和一个反相器组成一个信号输出单元2A,从而经过反相器的相位反转作用,第四栅极扫描信号线G4所接收的第四栅极扫描信号与第一栅极扫描信号线G1所接收的第一栅极扫描信号的相位相反,第一栅极扫描信号与第四栅极扫描信号在一个帧周期内的时序图可参见图10中G1和EM/G4对应的时序图。
第二栅极驱动电路202的一个移位寄存器RS与一组栅极扫描信号线G(k)中的第三栅极扫描信号线G3电连接,该移位寄存器RS输出第三栅极扫描信号,并传输至第三栅极扫描信号线G3。第三栅极驱动电路203的一个移位寄存器RS与一组栅极扫描信号线G(k)中的第二栅极扫描信号线G2电连接,该移位寄存器RS输出第二栅极扫描信号,并传输至第二栅极扫描信号线G2。第二栅极扫描信号与第三栅极扫描信号在一个帧周期内的时序图可参见图10中G2和G3对应的时序图。
在多个子像素10排成N行M列的情况下,显示基板01包括N/n组栅极扫描信号线,每个栅极驱动电路包括N/n个移位寄存器,每个移位寄存器对应n行子像素10。
上述四个栅极驱动电路中,作为一种示例,第一栅极驱动电路201位于显示区AA的一侧,第二栅极驱动电路202和第三栅极驱动电路203位于显示区AA的另一侧。
如图8、图9A和图9B所示,在一些实施例中,每个子像素10包括像素驱动电路100;一组栅极扫描信号线G(k)与所述n行子像素10的像素驱动电路100电连接,一组数据线D-(k)与一列子像素10的像素驱动电路100电连接。
像素驱动电路100包括数据写入子电路103。
数据写入子电路103与该子像素10所电连接的一组栅极扫描信号线G(k)中的一条栅极扫描信号线G、一组数据线D-(k)中的一条数据线D电连接;数据写入子电路103被配置为,在栅极扫描信号线传输的栅极扫描信号的控制下,将在数据线处接收的数据信号写入至该像素驱动电路100中。
在显示基板为液晶显示基板的情况下,如图8所示,子像素10还包括与像素驱动电路100电连接的液晶电容107。像素驱动电路100除包括数据写入子电路103之外,还包括存储子电路106。一组栅极扫描信号线G(k)包括一条栅极扫描信号线G。
数据写入子电路103还与存储子电路106和液晶电容107电连接,数据写入子电路103被配置为在栅极扫描信号线所传输的栅极扫描信号的控制下,将在数据线处接收的数据信号写入至存储子电路106和液晶电容107中。
存储子电路106还与恒定电压端和液晶电容107电连接,存储子电路106被配置为存储数据信号,并保持存储子电路106与液晶电容107的连接端的电位稳定。其中,恒定电压端例如为接地信号端GND、低电压信号端等。
液晶电容107还与恒定电压端电连接,液晶电容107被配置为在数据信号的作用下,形成电场。
在一些实施例中,如图8所示,数据写入子电路103包括开关晶体管(第三晶体管T3),存储子电路106包括存储电容器Cst,液晶电容107包括相对设置的像素电极和公共电极、以及设置于像素电极和公共电极之间的液晶层。
开关晶体管的控制极与数据线D电连接,开关晶体管的第一极与栅极扫描信号线G电连接,开关晶体管的第二极与存储电容器Cst的第一极、以及液晶电容107的像素电极电连接。存储电容器Cst的第一极与连接节点电连接。液晶电容107在开关晶体管所提供的像素电压的作用下,使像素电极和公共电极之间形成电场,该电场能够控制液晶层中的液晶分子偏转,以控制光线通过该子像素10区域的状态,从而使显示基板实现图像显示。
在一些实施中,如图9A和图9B所示,在显示基板01为OLED显示基板01的情况下,显示基板01还包括:设置于显示区AA的多条第一电压信号线VDD、多条第二电压信号线VSS和多条初始化信号线VINI。示例性地,多条第一电压信号线VDD和多条第二电压信号线VSS沿竖直方向Y延伸,多条初始化信号线VINI沿水平方向X延伸,初始化信号线VINI被配置为传输初始化信号。
每组栅极扫描信号线G(k)包括第一栅极扫描信号线G1、第二栅极扫描信号线G2、第三栅极扫描信号线G3和第四栅极扫描信号线G4;第一栅极扫描信号线G1、第二栅极扫描信号线G2、第三栅极扫描信号线G3和第四栅极扫描信号线G4均与相应的N行子像素10电连接。
如图9A和图9B所示,每个子像素10的像素驱动电路100与一条第一电压信号线VDD、一条第二电压信号线VSS、一条初始化信号线VINI、第一栅极扫描信号线G1、第二栅极扫描信号线G2、第三栅极扫描信号线G3和第四栅极扫描信号线G4电连接。
子像素10还包括与像素驱动电路100电连接的发光器件108。发光器件108例如为有机发光二极管。在像素驱动电路100的驱动作用下,发光器件108发光,以使显示基板01实现显示画面。
在一些示例中,如图9A和图9B所示,像素驱动电路100除包括数据写入子电路103外,还包括:第一复位子电路101、第二复位子电路102、驱动子电路104、发光控制子电路105和存储子电路106。
第一复位子电路101与第一节点N1、初始化信号线VINI和第二栅极扫描信号线G2电连接;第一复位子电路101被配置为,在第二栅极扫描信号线G2传输的第二栅极扫描信号的控制下,将在初始化信号线VINI处接收的初始化信号传输至第一节点N1。
示例性地,第一复位子电路101包括第一晶体管T1;第一晶体管T1的控制极与第二栅极扫描信号线G2电连接,第一晶体管T1的第一极与初始化信号线VINI电连接,第一晶体管T1的第二极与第一节点N1连接。
第二复位子电路102与一条第一电压信号线VDD、第二节点N2和第四栅极扫描信号线G4电连接;第二复位子电路102被配置为,在第四栅极扫描信号线G4传输的第四栅极扫描信号的控制下,将在第一电压信号线VDD处接收的第一电压信号传输至第二节点N2。
示例性地,第二复位子电路102包括第二晶体管T2;第二晶体管T2的控制极与第四栅极扫描信号线G4电连接,第二晶体管T2的第一极与第一电压信号线VDD电连接,第二晶体管T2的第二极与第二节点N2电连接。
数据写入子电路103所电连接的一条栅极扫描信号线G为第一栅极扫描信号线G1,数据写入子电路103还与第三节点N3电连接;数据写入子电路103被配置为,在第一栅极扫描信号线G1传输的第一栅极扫描信号的控制下,将在数据线处接收的数据信号传输至第三节点N3。
示例性地,数据写入子电路103包括第三晶体管T3;第三晶体管T3的控制极与第一栅极扫描信号线G1电连接,第三晶体管T3的第一极与数据线电连接,第三晶体管T3的第二极与第三节点N3电连接。
驱动子电路104与第二节点N2、第三节点N3、第四节点N4和第二栅极扫描信号线G2电连接;驱动子电路104被配置为,在第二栅极扫描信号线G2传输的第二栅极扫描信号的控制下,将第二节点N2处的第一电压信号传输至第四节点N4,以及,将第三节点N3处的数据信号传输至第四节点N4,并在第四节点N4的电压控制下,产生驱动电流,并传输至第三节点N3。
示例性地,驱动子电路104包括第四晶体管T4和第五晶体管T5;第四晶体管T4的控制极与第四节点N4电连接,第四晶体管T4的第一极与第二节点N2电连接,第四晶体管T4的第二极与第三节点N3电连接;第五晶体管T5的控制极与第二栅极扫描信号线G2电连接,第五晶体管T5的第一极与第二节点N2电连接,第五晶体管T5的第二极与第四节点N4电连接。
存储子电路106与第一节点N1和第四节点N4电连接;存储子电路106被配置为,存储第四节点N4的电压以及第一节点N1的电压,并在第一节点N1的电压的作用下,改变第四节点N4的电位。
示例性地,存储子电路106包括存储电容器Cst;存储电容器Cst的第一极与第三节点N3电连接,存储电容器Cst的第二极与第一节点N1电连接。
发光控制子电路105与第一节点N1、第三节点N3和第三栅极扫描信号线G3电连接;发光控制子电路105被配置为,在在第三栅极扫描信号线G3传输的第三栅极扫描信号的控制下,将在第三节点N3处接收的驱动电流传输至第一节点N1。
示例性地,发光控制子电路105包括第六晶体管T6;第六晶体管T6的控制极与第三栅极扫描信号线G3电连接,第六晶体管T6的第一极与第三节点N3电连接,第六晶体管T6的第二极与第一节点N1电连接。
发光器件108与第一节点N1和一条第二电压信号线VSS电连接;发光器件108被配置为在第一节点N1处接收的驱动电流的控制下发光。例如,发光器件108的第一极与第一节点N1电连接,发光器件108的第二极与第二电压信号线VSS电连接。
在一些实施例中,本公开所提供的像素驱动电路100中,第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6均为P型晶体管或者均为N型晶体管。
在本公开的实施例中,像素驱动电路100的具体实现方式不局限于上面描述的方式,其可以为任意使用的实现方式,例如为本领域技术人员熟知的常规连接方式,只需保证实现相应功能即可。本公开的上述示例提供了一种6T1C的像素驱动电路100的结构示例,可以理解的是,像素驱动电路100还可以为3T1C或7T1C等结构,上述示例并不能限制本公开的保护范围。在实际应用中,技术人员可以根据情况选择使用或不适用上述各电路中的一个或多个,基于前述各电路的各种组合变型均不脱离本公开的原理,对此不再赘述。
以下以图9A所示的像素驱动电路100为例,且像素驱动电路100所包括的晶体管均为N型晶体管为例,介绍上述每个子像素10中像素驱动电路100的驱动过程:如图10所示,该驱动过程为:对于一个子像素10,一个帧周期包括复位阶段S1、数据写入与补偿阶段S2和发光阶段S3。
在复位阶段S1:
第一栅极扫描信号线G1传输的第一栅极扫描信号的电平为低电平,第二栅极扫描信号线G2传输的第二栅极扫描信号的电平为高电平,第三栅极扫描信号线G3传输的第三栅极扫描信号的电平为低电平,第四栅极扫描信号线G4传输的第四栅极扫描信号的电平为高电平。
第一复位子电路101在第二栅极扫描信号的控制下,将在初始化信号线VINI处接收的初始化信号传输至第一节点N1,以对第一节点N1的电位进行复位。第一节点N1与存储子电路106以及发光器件108电连接,此时同时对存储子电路106和发光器件108进行复位。
第二复位子电路102在第四栅极扫描信号的控制下,将在第一电压信号线VDD处接收的第一电压信号传输至第二节点N2。
驱动子电路104在第二栅极扫描信号的控制下,将第二节点N2处的第一电压信号传输至第四节点N4。从而第二节点N2和第四节点N4的电位均为第一电压信号的电位。
在第一复位子电路101包括第一晶体管T1,第二复位子电路102包括第二晶体管T2,数据写入子电路103包括第三晶体管T3,驱动子电路104包括第四晶体管T4和第五晶体管T5,存储子电路106包括存储电容器Cst,发光控制子电路105包括第六晶体管T6的情况下,在复位阶段S1:
第一晶体管T1在第二栅极扫描信号的控制下导通,将初始化信号传输至第一节点N1,从而对存储电容器Cst的第二极和发光器件108的阳极的电位进行复位,存储电容器Cst的第二极的电位为初始化信号的电位Vini
第二晶体管T2在第四栅极扫描信号的控制下导通,将第一电压信号传输至第二节点N2,从而第二节点N2的电位为第一电压信号的电位Vdd
第五晶体管T5在第二栅极扫描信号的控制下导通,将将第二节点N2处的第一电压信号传输至第四节点N4,从而第四节点N4的电位为第一电压信号的电位Vdd,存储电容器Cst存储第一电压信号,存储电容器Cst的第一极的电位为第一电压信号的电位Vdd
第四晶体管T4在第四节点N4的电压的控制下导通。第三晶体管T3和第五晶体管T5均截止。
在数据写入与补偿阶段S2:
第一栅极扫描信号线G1传输的第一栅极扫描信号的电平为高电平,第二栅极扫描信号线G2传输的第二栅极扫描信号的电平为高电平,第三栅极扫描信号线G3传输的第三栅极扫描信号的电平为低电平,第四栅极扫描信号线G4传输的第四栅极扫描信号的电平为低电平。数据线传输具有设定电压的数据信号。
数据写入子电路103在第一栅极扫描信号的控制下,将在所述数据线处接收的数据信号传输至所述第三节点N3。
驱动子电路104在第二栅极扫描信号的控制下,将在第三节点N3处接收的数据信号传输至第四节点N4,并且,驱动子电路104在第四节点N4的电压的控制下,向第三节点N3放电,直至完成对驱动子电路104中驱动晶体管的阈值电压的补偿,停止放电。
第一复位子电路101在第二栅极扫描信号的控制下,继续将在初始化信号线VINI处接收的初始化信号传输至第一节点N1,以对第一节点N1的电位进行复位。第一节点N1与存储子电路106以及发光器件108电连接,此时继续对存储子电路106和发光器件108进行复位。
在第一复位子电路101包括第一晶体管T1,第二复位子电路102包括第二晶体管T2,数据写入子电路103包括第三晶体管T3,驱动子电路104包括第四晶体管T4和第五晶体管T5,存储子电路106包括存储电容器Cst,发光控制子电路105包括第六晶体管T6的情况下,在数据写入与补偿阶段S2:
第三晶体管T3在第一栅极扫描信号的控制下导通,将在所述数据线处接收的数据信号传输至所述第三节点N3,此时第三节点N3的电位为数据信号的电位Vdata
第四晶体管T4在第四节点N4的电压的控制下导通,第五晶体管T5在第二栅极扫描信号的控制下导通,第四晶体管T4和第五晶体管T5将第三节点N3处的数据信号传输至第四节点N4,第四节点N4的电位开始被改变,直至第四节点N4的电位变为第三节点N3的电位与第四晶体管T4的阈值电压之和,即第四节点N4的电位VN4=VN3+Vth=Vdata+Vth。此时第四晶体管T4截止。
存储电容器Cst存储第四节点N4的电位,存储电容器Cst的第一极的电位为Vdata+Vth,从而完成数据信号的写入和第四晶体管T4的阈值电压的存储。
第一晶体管T1在第二栅极扫描信号的控制下导通,继续将在初始化信号线VINI处接收的初始化信号传输至第一节点N1,从而存储电容器Cst存储初始化信号,存储电容器Cst的第二极的电位为初始化信号的电位Vini
第二晶体管T2和第六晶体管T6均截止。
在发光阶段S3:
第一栅极扫描信号线G1传输的第一栅极扫描信号的电平为低电平,第二栅极扫描信号线G2传输的第二栅极扫描信号的电平为低电平,第三栅极扫描信号线G3传输的第三栅极扫描信号的电平为高电平,第四栅极扫描信号线G4传输的第四栅极扫描信号的电平为高电平。数据线传输具有设定电压的数据信号。
第二复位子电路102在第四栅极扫描信号的控制下,将在第一电压信号线VDD处接收的第一电压信号传输至第二节点N2。
发光控制子电路105在第三栅极扫描信号线G3传输的第三栅极扫描信号的控制下,将在第一节点N1处接收的初始化信号传输至第三节点N3,从而使驱动子电路104在第三节点N3的电压、第四节点N4的电压和第二节点N2的电压的控制下,产生驱动电流,发光控制子电路105将驱动电流传输至发光器件108,从而发光器件108发光。
在第一复位子电路101包括第一晶体管T1,第二复位子电路102包括第二晶体管T2,数据写入子电路103包括第三晶体管T3,驱动子电路104包括第四晶体管T4和第五晶体管T5,存储子电路106包括存储电容器Cst,发光控制子电路105包括第六晶体管T6的情况下,在发光阶段S3:
第二晶体管T2在第四栅极扫描信号的控制下导通,将在第一电压信号线VDD处接收的第一电压信号传输至第二节点N2,从而第二节点N2的电位为第一电压信号的电压。
第五晶体管T5在第三栅极扫描信号的控制下导通,将第一节点N1处的初始化信号传输至第三节点N3,第三节点N3的电位由数据信号的电位变为初始化信号的电位,从而使第四晶体管T4的栅源电压差大于其阈值电压,第四晶体管T4导通,第四晶体管T4在第三节点N3的电压、第四节点N4的电压和第二节点N2的电压的控制下,产生驱动电流,第五晶体管T5将驱动电流传输至发光器件108,从而发光器件108发光。
在发光器件108的发光过程中,第一节点N1的电位与发光器件108的阳极的电位Voled相等,第一节点N1的电压变化量为ΔVN1=Voled-Vini,从而存储电容器Cst的第二极的电压变化量也为ΔVN1,在电容的自举作用下,存储电容器Cst的第二极的电压变化量为ΔVN1,从而第四节点N4的电位为VN4=Vdata+Vth+ΔVN1,即第四晶体管T4的控制极(栅极)的电位为VN4=Vdata+Vth+ΔVN1。第四晶体管T4的第一极(源极)的电位为Voled
从而,第四晶体管T4产生的驱动电流(即输入发光器件108的电流Ioled)为:
其中,W/L为第四晶体管T4的沟道宽长比;μ为载流子迁移率;Cox为第四晶体管T4的单位面积沟道电容;Vgs为第四晶体管T4的栅源电压差;Vth为第四晶体管T4的阈值电压。
可见,输入发光器件108的电流Ioled的大小与所写入的数据信号的电压Vdata和初始化信号有关,与第四晶体管T4的阈值电压Vth无关,因此第四晶体管T4所产生的驱动电流的大小不受阈值电压的影响,避免了因制备工艺引起的第四晶体管T4的阈值电压的不同影响驱动电流,进而影响显示效果。
上述像素驱动电路100的驱动过程为一个子像素10中的像素驱动电路100在一个帧周期的驱动过程,对于如图9A和图9B所示的像素驱动电路,同一组栅极扫描信号线G(k)所电连接的N行子像素10的像素驱动电路100的驱动过程均一致,均同时经过上述复位阶段S1、数据写入与补偿阶段S2和发光阶段S3,对于每个子像素10,在数据写入与补偿阶段S2写入的数据信号取决于其所电连接的信号线所传输的数据信号的大小,从而发出对应亮度的光线,实现灰阶显示。例如,参见图9A和图10,对于第一列子像素中的第一组子像素,该第一组子像素包括两个子像素,两个子像素均与一组栅极扫描信号线电连接,且分别与数据线D1和数据线D2电连接,该两个子像素中像素驱动电路100的驱动过程一致,在数据写入与补偿阶段S2,第一个子像素被写入数据线D1传输的数据信号的电压Vdata1,第二个子像素被写入数据线D2传输的数据信号的电压Vdata2
在一些实施例中,如图5和图7所示,显示装置1000还包括与显示基板01的多条数据线D电连接的源极驱动器40,源极驱动器40被配置为输出数据信号,以控制显示基板01实现显示。
源极驱动器40包括多个输出端口,每个输出端口与一条数据线D电连接,也就是说源极驱动器40的输出端口的数量与数据线D的条数一致,从而每个输出端口都输出对应的数据信号,传输至对应的数据线。
作为一种可能的设计,显示基板01还包括设置于边框区BB的多个数据选择器30;每个数据选择器30与一列子像素10所电连接的n条数据线D电连接。每个数据选择器还与源极驱动器40的一个输出端口耦接。
如图5所示,显示基板01还包括设置于边框区BB的多个数据选择器30,每个数据选择器30与一列子像素10所电连接的2条数据线D电连接,还与源极驱动器40的一个输出端口耦接。从而,显示基板01包括2M条数据线,该2M条数据线为M组数据线,显示基板01包括M个数据选择器30。
在这种情况下,在一个帧周期内,在一组栅极扫描信号线扫描n行子像素时,源极驱动器40的一个输出端口输出的数据信号包括n个不同的电压,该n个电压分别对应该输出端口所耦接的n条数据线所耦接的n个子像素,对于图9A和图10所示的像素驱动电路的驱动过程中,假设在不设置数据选择器的情况下,数据写入与补偿阶段S2的持续时长为T,在设置数据选择器的情况下,将数据写入与补偿阶段S2的持续时长延长为T的n倍,在每个T内,数据选择器依次将数据信号的电压传输至对应的数据线,从而实现将数据信号的特定电压写入相应的子像素中。
在上述显示装置中,一列子像素10与n条数据线D电连接,即对于排列成N行M列的多个子像素10来说,共需要n*M条数据线D,通过设置多个数据选择器,示例性地,设置M个数据选择器,从而对应的源极驱动器40的输出端口的数量与数据选择器的数量一致,均为M个,这样可以减少源极驱动器40的输出端口的数量,避免由于源极驱动器40的输出端口数量过多造成的成本增加的问题。
本公开还提供了一种显示基板01的驱动方法,其中,如图5所示,在上述显示基板01中,每组栅极扫描信号线G(k)所电连接的n行子像素10为一个驱动单元100’,则显示基板01包括N/n个驱动单元100’。
显示基板01的驱动方法包括:
每组栅极扫描信号线G(k)将栅极扫描信号传输至其所电连接的一个驱动单元100’所包括的n行子像素10。
每个驱动单元100’所包括的n行子像素10在栅极扫描信号的控制下,同时工作。
其中,子像素10工作是指,在显示基板01为液晶显示基板01的情况下,子像素10在栅极扫描信号的控制下,进行数据信号的写入,根据该数据信号形成电场,以使液晶层中的液晶分子在电场作用下偏转,控制光线从该子像素10区域通过。
在显示基板01为OLED显示基板01的情况下,子像素10在栅极扫描信号的控制下,进行复位、数据信号的写入和阈值电压的补偿,产生驱动电流并控制发光器件发光。
多组栅极扫描信号线依次控制多个驱动单元100’的子像素10工作。
从而按照多组栅极扫描信号线的顺序,多个驱动单元100’的子像素10依次工作,每个驱动单元100’中各子像素10同时工作。
在每组栅极扫描信号线G(k)将栅极扫描信号传输至其所电连接的一个驱动单元所包括的n行子像素10为相邻的n行子像素10的情况下,上述显示基板01的驱动方法不同于相关技术中逐行扫描的方式,可以理解为逐n行扫描,每n行子像素10在一组栅极扫描信号线G(k)的控制下工作,各个驱动单元中的子像素10从上至下依次发光。在n为2的情况下,每2行子像素10为一个驱动单元,多个驱动单元中的子像素10依次发光,每个驱动单元100’中的子像素10同时发光。
每个子像素10中,像素驱动电路100的驱动过程可参见前边的描述,此处不再赘述。
在一些实施例中,由于每组栅极扫描信号线G(k)电连接n行子像素10,因此显示基板01所包括的子像素10的数量不变的前提下,例如多个子像素10排列成N行M列,相比采用相关技术中逐行扫描的方式,一个帧周期内每行子像素10的驱动总时长例如为T1,对应的与一列子像素10所电连接的数据线传输的数据信号的电压变化频率为P,本公开的一些实施例所提供的逐n行扫描的方式,一个帧周期时长不变,一个帧周期内每个驱动单元的驱动总时长例如为n*T1,驱动总时长变为原来驱动总时长的n倍,因此源极驱动器40输出的数据信号的电压变化频率也变为原来的1/n。
以上所述仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

Claims (11)

1.一种显示基板,具有显示区和周边区,其特征在于,显示基板包括:设置于显示区的多个子像素、多组栅极扫描信号线和多组数据线;每组栅极扫描信号线包括至少一条栅极扫描信号线,每组数据线包括n条数据线,所述多个子像素呈阵列式排布;n≥3;其中,
一组栅极扫描信号线与n行子像素电连接;
一列子像素与一组数据线电连接;
一列子像素包括多组子像素,每组子像素包括n个子像素,所述n个子像素分别对应的与该列子像素所电连接的一组数据线的n条数据线电连接;
所述每组栅极扫描信号线包括4条栅极扫描信号线;每条栅极扫描信号线均与相应的n行子像素电连接;
每个子像素包括像素驱动电路;一组栅极扫描信号线与所述n行子像素的像素驱动电路电连接,一组数据线与一列子像素的像素驱动电路电连接;
所述像素驱动电路包括数据写入子电路;
所述数据写入子电路与所述子像素所电连接的一组栅极扫描信号线中的一条栅极扫描信号线、一组数据线中的一条数据线电连接;所述数据写入子电路被配置为,在所述栅极扫描信号线传输的栅极扫描信号的控制下,将在所述数据线处接收的数据信号写入至该像素驱动电路中;
所述显示基板还包括:设置于所述显示区的多条第一电压信号线、多条第二电压信号线和多条初始化信号线;
每组栅极扫描信号线包括第一栅极扫描信号线、第二栅极扫描信号线、第三栅极扫描信号线和第四栅极扫描信号线;所述第一栅极扫描信号线、所述第二栅极扫描信号线、所述第三栅极扫描信号线和所述第四栅极扫描信号线均与相应的n行子像素电连接;
每个子像素的像素驱动电路与一条第一电压信号线、一条第二电压信号线、一条初始化信号线、所述第一栅极扫描信号线、所述第二栅极扫描信号线、所述第三栅极扫描信号线和所述第四栅极扫描信号线电连接;
所述子像素还包括与所述像素驱动电路电连接的发光器件;
所述像素驱动电路还包括:第一复位子电路、第二复位子电路、驱动子电路、发光控制子电路和存储子电路;
所述第一复位子电路与第一节点、所述初始化信号线和所述第二栅极扫描信号线电连接;所述第一复位子电路被配置为,在所述第二栅极扫描信号线传输的第二栅极扫描信号的控制下,将在所述初始化信号线处接收的初始化信号传输至所述第一节点;
所述第二复位子电路与一条第一电压信号线、第二节点和所述第四栅极扫描信号线电连接;所述第二复位子电路被配置为,在所述第四栅极扫描信号线传输的第四栅极扫描信号的控制下,将在所述第一电压信号线处接收的第一电压信号传输至所述第二节点;
所述数据写入子电路所电连接的一条栅极扫描信号线为所述第一栅极扫描信号线,所述数据写入子电路还与第三节点电连接;所述数据写入子电路被配置为,在所述第一栅极扫描信号线传输的第一栅极扫描信号的控制下,将在所述数据线处接收的数据信号传输至所述第三节点;
所述驱动子电路与所述第二节点、所述第三节点、第四节点和所述第二栅极扫描信号线电连接;所述驱动子电路被配置为,在所述第二栅极扫描信号线传输的第二栅极扫描信号的控制下,将所述第二节点处的第一电压信号传输至所述第四节点,以及,将所述第三节点处的数据信号传输至所述第四节点,并在所述第四节点的电压控制下,产生驱动电流,并传输至所述第三节点;
所述存储子电路与所述第一节点和所述第四节点电连接;所述存储子电路被配置为,存储所述第四节点的电压以及所述第一节点的电压,并在所述第一节点的电压的作用下,改变所述第四节点的电位;
所述发光控制子电路与所述第一节点、所述第三节点和所述第三栅极扫描信号线电连接;所述发光控制子电路被配置为,在所述第三栅极扫描信号线传输的第三栅极扫描信号的控制下,将在所述第三节点处接收的驱动电流传输至所述第一节点;
所述发光器件与所述第一节点和一条第二电压信号线电连接;所述发光器件被配置为在所述第一节点处接收的驱动电流的控制下发光。
2.根据权利要求1所述的显示基板,其特征在于,每相邻n行子像素与一组栅极扫描信号线电连接;
一列子像素中,每组子像素所包括的n个子像素为相邻的n个子像素,所述n个子像素中的第i个子像素与该列子像素所电连接的n条数据线中的第i条数据线电连接;其中,1≤i≤n。
3.根据权利要求2所述的显示基板,其特征在于,
一组栅极扫描信号线与相邻3行子像素电连接;
一列子像素与3条数据线电连接,一列子像素包括多组子像素,每组子像素包括相邻的3个子像素,所述3个子像素中的第1个子像素与所述3条数据线中的第1条数据线电连接,所述3个子像素中的第2个子像素与所述3条数据线中的第2条数据线电连接,所述3个子像素中的第3个子像素与所述3条数据线中的第3条数据线电连接。
4.根据权利要求3所述的显示基板,其特征在于,每组栅极扫描信号线设置于其所电连接的相邻3行子像素之间。
5.根据权利要求1所述的显示基板,其特征在于,
所述第一复位子电路包括第一晶体管;所述第一晶体管的控制极与所述第二栅极扫描信号线电连接,所述第一晶体管的第一极与所述初始化信号线电连接,所述第一晶体管的第二极与所述第一节点连接;
所述第二复位子电路包括第二晶体管;所述第二晶体管的控制极与所述第四栅极扫描信号线电连接,所述第二晶体管的第一极与所述第一电压信号线电连接,所述第二晶体管的第二极与所述第二节点电连接;
所述数据写入子电路包括第三晶体管;所述第三晶体管的控制极与所述第一栅极扫描信号线电连接,所述第三晶体管的第一极与所述数据线电连接,所述第三晶体管的第二极与所述第三节点电连接;
所述驱动子电路包括第四晶体管和第五晶体管;所述第四晶体管的控制极与所述第四节点电连接,所述第四晶体管的第一极与所述第二节点电连接,所述第四晶体管的第二极与所述第三节点电连接;所述第五晶体管的控制极与所述第二栅极扫描信号线电连接,所述第五晶体管的第一极与所述第二节点电连接,所述第五晶体管的第二极与所述第四节点电连接;
所述存储子电路包括存储电容器;所述存储电容器的第一极与所述第四节点电连接,所述存储电容器的第二极与所述第一节点电连接;
所述发光控制子电路包括第六晶体管;所述第六晶体管的控制极与所述第三栅极扫描信号线电连接,所述第六晶体管的第一极与所述第三节点电连接,所述第六晶体管的第二极与所述第一节点电连接;
所述发光器件的第一极与所述第一节点电连接,所述发光器件的第二极与所述第二电压信号线电连接。
6.根据权利要求1~4中任一项所述的显示基板,其特征在于,还包括:设置于周边区的至少一个栅极驱动电路;其中,
每个栅极驱动电路包括多个移位寄存器,每个移位寄存器与一组栅极扫描信号线中的至少一条栅极扫描信号线电连接。
7.根据权利要求6所述的显示基板,其特征在于,在所述每组栅极扫描信号线包括第一栅极扫描信号线、第二栅极扫描信号线、第三栅极扫描信号线和第四栅极扫描信号线的情况下,
所述至少一个栅极驱动电路包括四个栅极驱动电路,每个栅极驱动电路包括多个移位寄存器,每个栅极驱动电路的一个移位寄存器与一组栅极扫描信号线中的一条栅极扫描信号线电连接;
或者,所述至少一个栅极驱动电路包括三个栅极驱动电路,每个栅极驱动电路包括多个移位寄存器;
所述三个栅极驱动电路中的一个栅极驱动电路的一个移位寄存器与所述一组栅极扫描信号线中的两条栅极扫描信号线电连接;所述三个栅极驱动电路中的另外两个栅极驱动电路中,每个栅极驱动电路的一个移位寄存器与一组栅极扫描信号线中的另外两条栅极扫描信号线中的一条电连接。
8.根据权利要求1~4中任一项所述的显示基板,其特征在于,所述显示基板还包括:
设置于边框区的多个数据选择器;每个数据选择器与一列子像素所电连接的n条数据线电连接。
9.一种显示装置,其特征在于,所述显示装置包括如权利要求1~8中任一项所述的显示基板。
10.根据权利要求9所述的显示装置,其特征在于,所述显示装置还包括:与所述显示基板中的多条数据线电连接的源极驱动器。
11.一种显示基板的驱动方法,其特征在于,所述驱动方法用于驱动如权利要求1~8中任一项所述的显示基板;其中,
每组栅极扫描信号线所电连接的n行子像素为一个驱动单元;
所述显示基板的驱动方法包括:
每组栅极扫描信号线将栅极扫描信号传输至其所电连接的一个驱动单元所包括的n行子像素;
每个驱动单元所包括的n行子像素在所述栅极扫描信号的控制下,同时工作;
多组栅极扫描信号线依次控制多个驱动单元的子像素工作。
CN202011339522.6A 2020-11-25 2020-11-25 显示基板及其驱动方法、显示装置 Active CN112435622B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202011339522.6A CN112435622B (zh) 2020-11-25 2020-11-25 显示基板及其驱动方法、显示装置
PCT/CN2021/123630 WO2022111101A1 (zh) 2020-11-25 2021-10-13 显示基板及其驱动方法、显示装置
US17/802,776 US11854509B2 (en) 2020-11-25 2021-10-13 Display substrate and driving method conducive to reduce total number of gate scan lines narrowing bezel of display substate

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011339522.6A CN112435622B (zh) 2020-11-25 2020-11-25 显示基板及其驱动方法、显示装置

Publications (2)

Publication Number Publication Date
CN112435622A CN112435622A (zh) 2021-03-02
CN112435622B true CN112435622B (zh) 2023-07-28

Family

ID=74697787

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011339522.6A Active CN112435622B (zh) 2020-11-25 2020-11-25 显示基板及其驱动方法、显示装置

Country Status (3)

Country Link
US (1) US11854509B2 (zh)
CN (1) CN112435622B (zh)
WO (1) WO2022111101A1 (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112435622B (zh) * 2020-11-25 2023-07-28 合肥京东方卓印科技有限公司 显示基板及其驱动方法、显示装置
WO2022221985A1 (zh) * 2021-04-19 2022-10-27 京东方科技集团股份有限公司 显示面板和显示装置
CN115735430A (zh) * 2021-06-10 2023-03-03 京东方科技集团股份有限公司 显示基板及显示装置
CN115720671A (zh) * 2021-06-24 2023-02-28 京东方科技集团股份有限公司 显示基板和显示装置
CN113299201A (zh) * 2021-06-24 2021-08-24 京东方科技集团股份有限公司 一种显示基板和显示装置
CN113362762B (zh) * 2021-06-30 2022-12-09 合肥京东方卓印科技有限公司 一种显示面板及其控制方法、显示装置
CN115424567A (zh) * 2022-08-22 2022-12-02 厦门天马显示科技有限公司 显示模组及显示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018218742A1 (zh) * 2017-05-27 2018-12-06 深圳市华星光电半导体显示技术有限公司 像素驱动电路及其修复方法与显示装置
CN109166529A (zh) * 2018-10-24 2019-01-08 合肥京东方卓印科技有限公司 显示面板、显示装置及驱动方法
CN111489700A (zh) * 2020-05-29 2020-08-04 上海天马有机发光显示技术有限公司 一种显示面板、驱动方法及显示装置

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1731503A (zh) * 2005-09-06 2006-02-08 友达光电股份有限公司 显示面板
JP5092306B2 (ja) * 2006-08-02 2012-12-05 ソニー株式会社 表示装置および画素回路のレイアウト方法
KR100739334B1 (ko) * 2006-08-08 2007-07-12 삼성에스디아이 주식회사 화소와 이를 이용한 유기전계발광 표시장치 및 그의구동방법
KR100889675B1 (ko) * 2007-10-25 2009-03-19 삼성모바일디스플레이주식회사 화소 및 그를 이용한 유기전계발광표시장치
KR100897172B1 (ko) * 2007-10-25 2009-05-14 삼성모바일디스플레이주식회사 화소 및 그를 이용한 유기전계발광표시장치
JP4835626B2 (ja) * 2008-04-03 2011-12-14 ソニー株式会社 シフトレジスタ回路、表示パネル及び電子機器
CN102778794B (zh) 2012-03-26 2015-10-07 北京京东方光电科技有限公司 一种液晶显示器及液晶显示面板
TWI473061B (zh) * 2012-10-22 2015-02-11 Au Optronics Corp 電致發光顯示面板及其驅動方法
KR102238636B1 (ko) * 2014-08-05 2021-04-12 엘지디스플레이 주식회사 표시장치
JP6492447B2 (ja) * 2014-08-05 2019-04-03 セイコーエプソン株式会社 電気光学装置、電子機器、及び電気光学装置の駆動方法
KR102389264B1 (ko) * 2016-09-02 2022-04-22 삼성디스플레이 주식회사 표시장치 및 그 제조방법
CN106128360B (zh) * 2016-09-08 2018-11-13 京东方科技集团股份有限公司 像素电路、显示面板、显示设备及驱动方法
CN109637482A (zh) 2019-01-16 2019-04-16 深圳市华星光电半导体显示技术有限公司 像素驱动电路
CN112435622B (zh) 2020-11-25 2023-07-28 合肥京东方卓印科技有限公司 显示基板及其驱动方法、显示装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018218742A1 (zh) * 2017-05-27 2018-12-06 深圳市华星光电半导体显示技术有限公司 像素驱动电路及其修复方法与显示装置
CN109166529A (zh) * 2018-10-24 2019-01-08 合肥京东方卓印科技有限公司 显示面板、显示装置及驱动方法
CN111489700A (zh) * 2020-05-29 2020-08-04 上海天马有机发光显示技术有限公司 一种显示面板、驱动方法及显示装置

Also Published As

Publication number Publication date
US20230080385A1 (en) 2023-03-16
US11854509B2 (en) 2023-12-26
WO2022111101A1 (zh) 2022-06-02
CN112435622A (zh) 2021-03-02

Similar Documents

Publication Publication Date Title
CN112435622B (zh) 显示基板及其驱动方法、显示装置
CN108399895B (zh) 显示面板及其驱动方法、显示装置
US10242620B2 (en) Pixel circuit, method for driving the same, display panel, and display device
CN107103878B (zh) 阵列基板、其驱动方法、有机发光显示面板及显示装置
US20210225293A1 (en) Pixel circuit, display panel, and method for driving pixel circuit
WO2019062579A1 (zh) 像素电路及其驱动方法、显示装置
US20050264498A1 (en) Pixel circuit and display device
US9472140B2 (en) Drive circuit, optoelectronic device, electronic device, and drive method
KR101080350B1 (ko) 표시 장치 및 그 구동 방법
CN110853576B (zh) 显示基板和显示装置
US11367393B2 (en) Display panel, driving method thereof and display device
US20220157233A1 (en) Display substrate, driving method thereof and display device
US11538417B2 (en) Light emission control shift register and method thereof, gate driving circuit, and display device
CN111951709A (zh) 显示装置和驱动显示装置的方法
CN113096600B (zh) 折叠显示面板、装置及其驱动方法、电子设备
US11341920B2 (en) Pixel circuit, driving method and electronic device
CN111276096A (zh) 像素驱动电路及其驱动方法、显示装置
US20230397459A1 (en) Display module and display device
CN115691419A (zh) 像素电路及其驱动方法、显示基板、显示装置
KR20220092016A (ko) 듀얼 데이터배선을 포함하는 표시장치
US11568797B2 (en) Light-emitting driving circuit and driving method thereof, and light-emitting apparatus
US20220199027A1 (en) Array substrate, display panel and driving method of array substrate
CN114512086B (zh) 像素电路及其驱动方法、电子设备
US12033576B2 (en) Display panel and drive method therefor
US20230267881A1 (en) Display panel and drive method therefor

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant