CN116741101A - 像素驱动电路、显示面板及显示装置 - Google Patents

像素驱动电路、显示面板及显示装置 Download PDF

Info

Publication number
CN116741101A
CN116741101A CN202310803047.0A CN202310803047A CN116741101A CN 116741101 A CN116741101 A CN 116741101A CN 202310803047 A CN202310803047 A CN 202310803047A CN 116741101 A CN116741101 A CN 116741101A
Authority
CN
China
Prior art keywords
unit
node
electrically connected
signal
compensation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310803047.0A
Other languages
English (en)
Inventor
曹尚操
谢俊烽
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Original Assignee
HKC Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd filed Critical HKC Co Ltd
Priority to CN202310803047.0A priority Critical patent/CN116741101A/zh
Publication of CN116741101A publication Critical patent/CN116741101A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本申请提供一种像素驱动电路,像素驱动电路包括驱动单元、补偿单元与储能单元,驱动单元的控制端、储能单元的第一端与补偿单元的第一端电连接于第一节点,驱动单元的第一端、储能单元的第二端与发光元件的阳极电连接于第二节点。在补偿阶段,补偿单元接收扫描信号并导通,补偿单元输出基准信号至第一节点,驱动单元的控制端接收基准信号以使得驱动单元导通,储能单元储存第一节点与第二节点之间的电位差。在发光阶段,发光元件的阳极的电位增大,由于储能单元的耦合作用,第一节点的电位也相应增大,使得驱动单元工作在饱和区,则流过驱动单元的电流与流过发光元件的电流不受阈值电压的影响,实现了对阈值电压的补偿。

Description

像素驱动电路、显示面板及显示装置
技术领域
本申请涉及显示技术领域,尤其涉及一种像素驱动电路、一种具有该像素驱动电路的显示面板以及一种具有该显示面板的显示装置。
背景技术
有机发光二极管(Organic Light-Emitting Diode,OLED)作为一种电流型发光器件,已越来越多地应用于显示装置中。随着显示装置向着轻薄化、柔性化方向发展,OLED显示装置因其具有自发光、高对比度、超轻薄、可弯曲以及响应速度快等优点被广泛地应用于高性能显示领域中。
然而,在现有技术中,由于制程与使用时长等原因,OLED显示装置的驱动晶体管的阈值电压会发生漂移,使得经过OLED发光元件的电流出现变化,进而OLED发光元件的发光亮度也出现变化,导致OLED显示装置的发光亮度不均匀以及出现色彩偏移等现象,从而降低了产品品味以及用户的观看体验。
因此,如何解决由于驱动晶体管的阈值电压漂移导致的OLED发光元件的发光亮度出现变化是本领域技术人员亟待解决的问题。
发明内容
鉴于上述现有技术的不足,本申请的目的在于提供一种像素驱动电路、一种具有该像素驱动电路的显示面板以及一种具有该显示面板的显示装置,其旨在解决现有技术中由于驱动晶体管的阈值电压漂移导致的OLED发光元件的发光亮度出现变化的问题。
为解决上述技术问题,第一方面,本申请实施例提供一种像素驱动电路,像素驱动电路用于驱动发光元件发光,所述像素驱动电路包括驱动单元、补偿单元以及储能单元,所述驱动单元的控制端、所述储能单元的第一端与所述补偿单元的第一端电连接于第一节点,所述驱动单元的第一端、所述储能单元的第二端与所述发光元件的阳极电连接于第二节点,所述补偿单元的控制端与扫描线电连接。在补偿阶段,所述补偿单元的控制端通过所述扫描线接收扫描信号以使得所述补偿单元导通,所述补偿单元的第一端输出基准信号至所述第一节点,所述驱动单元的控制端接收所述基准信号以使得所述驱动单元导通,所述第一节点的电位为所述基准信号的电位,所述第二节点的电位为所述基准信号的电位与所述驱动单元的阈值电压的差,所述储能单元用于储存所述第一节点与所述第二节点之间的电位差。
综上所述,本申请实施例提供的像素驱动电路通过所述储能单元储存所述第一节点与所述第二节点之间的电位差,在所述补偿阶段后的发光阶段,所述发光元件的阳极的电位增大,由于所述储能单元的耦合作用,所述第一节点的电位也相应增大,使得所述驱动单元工作在饱和区,则流过所述驱动单元的电流与流过所述发光元件的电流不受阈值电压的影响,进而所述发光元件的发光亮度不受阈值电压的影响,实现了对阈值电压的补偿。
在示例性实施方式中,在写入阶段,所述补偿单元的控制端通过所述扫描线接收扫描信号以使得所述补偿单元导通,所述补偿单元的第一端输出数据信号至所述第一节点,所述驱动单元的控制端接收所述数据信号以使得所述驱动单元导通,所述第一节点的电位为所述数据信号的电位,所述第二节点的电位为所述基准信号的电位与所述驱动单元的阈值电压的差。
在示例性实施方式中,所述补偿单元包括补偿晶体管,所述补偿晶体管的控制端与第n扫描线电连接,所述补偿晶体管的第一端与所述第一节点电连接,所述补偿晶体管的第二端选择性地与基准电压端或数据线电连接,其中,n为大于1的正整数。在所述补偿阶段,所述补偿晶体管的第二端与所述基准电压端电连接,所述补偿晶体管的控制端通过所述第n扫描线接收第n扫描信号以使得所述补偿晶体管导通,所述补偿晶体管的第一端输出所述基准信号至所述第一节点。在所述写入阶段,所述补偿晶体管的第二端与所述数据线电连接,所述补偿晶体管的控制端通过所述第n扫描线接收第n扫描信号以使得所述补偿晶体管导通,所述补偿晶体管的第一端输出所述数据信号至所述第一节点。
在示例性实施方式中,所述补偿单元包括补偿晶体管与写入晶体管,所述补偿晶体管的控制端与第n-1扫描线电连接,所述补偿晶体管的第一端与所述第一节点电连接,所述补偿晶体管的第二端与基准电压端电连接,所述写入晶体管的控制端与第n扫描线电连接,所述写入晶体管的第一端与所述第一节点电连接,所述写入晶体管的第二端与数据线电连接,其中,n为大于1的正整数。在所述补偿阶段,所述补偿晶体管通过所述第n-1扫描线接收第n-1扫描信号并导通,以将所述第一节点与所述基准电压端导通,所述基准电压端输出的所述基准信号传输至所述第一节点。在所述写入阶段,所述写入晶体管通过所述第n扫描线接收第n扫描信号并导通,以将所述第一节点与所述数据线导通,所述数据线的所述数据信号传输至所述第一节点。
在示例性实施方式中,所述像素驱动电路还包括控制单元,所述控制单元的第一端与电源端电连接,所述控制单元的第二端与所述驱动单元的第二端电连接,所述控制单元的控制端与第n发光控制端电连接,其中,n为大于1的正整数。在发光阶段,所述控制单元的控制端通过所述第n发光控制端接收第n发光控制信号以使得所述控制单元导通,所述电源端与所述发光元件的阳极导通,以驱动所述发光元件发光。
在示例性实施方式中,所述第n发光控制信号的占空比可为20%至100%。
在示例性实施方式中,所述像素驱动电路还包括复位单元,所述复位单元的控制端选择性地与第n复位控制端电连接,所述复位单元的第一端与所述第二节点电连接,所述复位单元的第二端选择性地与复位信号端电连接。在复位阶段,所述复位单元通过所述第n复位控制端接收复位控制信号并导通,所述第n复位控制端输出复位信号至所述第二节点,所述第二节点的电位为所述复位信号的电位,其中,n为大于1的正整数。
第二方面,基于同样的发明构思,本申请实施例还提供一种显示面板,所述显示面板包括多个发光元件、多个数据线以及多个上述的像素驱动电路,所述像素驱动电路通过所述数据线与数据驱动电路电连接,以接收所述数据驱动电路提供的数据信号,所述像素驱动电路用于驱动发光元件发光。
综上所述,本申请实施例提供的显示面板包括像素驱动电路,所述像素驱动电路通过所述储能单元储存所述第一节点与所述第二节点之间的电位差,在所述补偿阶段后的发光阶段,所述发光元件的阳极的电位增大,由于所述储能单元的耦合作用,所述第一节点的电位也相应增大,使得所述驱动单元工作在饱和区,则流过所述驱动单元的电流与流过所述发光元件的电流不受阈值电压的影响,进而所述发光元件的发光亮度不受阈值电压的影响,实现了对阈值电压的补偿。
在示例性实施方式中,所述像素驱动电路的复位单元的控制端选择性地与第n侦测控制端电连接,所述复位单元的第一端与所述第二节点电连接,所述显示面板还包括信号处理模块,所述复位单元的第二端选择性地与所述信号处理模块电连接,所述信号处理模块还与所述数据驱动电路电连接。在所述显示面板开启时,所述复位单元的控制端接收所述第n侦测控制端输出的侦测信号以使得所述复位单元导通,所述信号处理模块获取所述发光元件发光时所述第二节点的电流,并根据所述第二节点的电流控制所述数据驱动电路调整下一帧的所述数据信号的电位。
在示例性实施方式中,所述像素驱动电路还包括探测单元,所述探测单元的第一端与所述第一节点电连接,所述探测单元的控制端与第n探测端电连接,所述显示面板包括信号控制模块,所述信号控制模块与所述探测单元的第二端电连接。所述探测单元的控制端通过所述第n探测端接收第n探测信号以使得所述探测单元导通,所述信号控制模块获取所述第一节点的电位,并根据所述第一节点的电位控制所述数据驱动电路调整下一帧的所述数据信号的电位,其中,n为大于1的正整数。
第三方面,基于同样的发明构思,本申请实施例还提供一种显示装置,所述显示装置包括扫描驱动电路、数据驱动电路以及上述的显示面板,所述显示面板分别与所述扫描驱动电路以及所述数据驱动电路电连接。
综上所述,本申请实施例提供的显示装置包括显示面板,所述显示面板包括像素驱动电路,所述像素驱动电路通过所述储能单元储存所述第一节点与所述第二节点之间的电位差,在所述补偿阶段后的发光阶段,所述发光元件的阳极的电位增大,由于所述储能单元的耦合作用,所述第一节点的电位也相应增大,使得所述驱动单元工作在饱和区,则流过所述驱动单元的电流与流过所述发光元件的电流不受阈值电压的影响,进而所述发光元件的发光亮度不受阈值电压的影响,实现了对阈值电压的补偿。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请第一实施例公开的显示装置的结构示意图;
图2为本申请第二实施例公开的显示面板的层结构示意图;
图3为图2所示的显示面板的电路连接示意图;
图4为本申请第三实施例公开的像素驱动电路的结构示意图;
图5为图4所示的像素驱动电路的第一种具体结构示意图;
图6为图5所示的像素驱动电路在一个帧周期内接收的信号时序图;
图7为本申请第三实施例公开的发光控制信号的不同占空比的时序示意图;
图8为图4所示的像素驱动电路的第二种具体结构示意图;
图9为图8所示的像素驱动电路在一个帧周期内接收的信号时序图;
图10为图4所示的像素驱动电路的第三种具体结构示意图;
图11为图4所示的像素驱动电路的第四种具体结构示意图。
附图标记说明:
001-第一方向;002-第二方向;10-衬底;30-电路层;31-像素驱动电路;
50-发光元件;60-封装层;70-稳压单元;80-信号处理模块;90-信号控制模块;100-显示装置;110-显示面板;110a-显示区;110b-非显示区;130-扫描驱动电路;140-数据驱动电路;160-时序控制电路;311-驱动单元;312-补偿单元;313-储能单元;315-复位单元;316-控制单元;317-探测单元;N1-第一节点;N2-第二节点;T1-驱动晶体管;T2-补偿晶体管;T3-复位晶体管;T4-控制晶体管;T5-写入晶体管;T6-探测晶体管;C1-第一电容;C2-第二电容;GL-扫描线;DL-数据线;PVDD-电源端;Sensor(n)-第n侦测控制端;EM(n)-第n发光控制端;Ref-基准电源端;Concrol(n)-第n复位控制端;Reset-复位信号端;S1-复位阶段;S2-补偿阶段;S3-写入阶段;S4-发光阶段。
具体实施方式
为了便于理解本申请,下面将参照相关附图对本申请进行更全面的描述。附图中给出了本申请的较佳实施方式。但是,本申请可以以许多不同的形式来实现,并不限于本文所描述的实施方式。相反地,提供这些实施方式的目的是使对本申请的公开内容理解的更加透彻全面。
以下各实施例的说明是参考附加的图示,用以例示本申请可用以实施的特定实施例。本文中为部件所编序号本身,例如“第一”、“第二”等,仅用于区分所描述的对象,不具有任何顺序或技术含义。而本申请所说“连接”、“联接”,如无特别说明,均包括直接和间接连接(联接)。本申请中所提到的方向用语,例如,“上”、“下”、“前”、“后”、“左”、“右”、“内”、“外”、“侧面”等,仅是参考附加图式的方向,因此,使用的方向用语是为了更好、更清楚地说明及理解本申请,而不是指示或暗指所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。
在本申请的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸地连接,或者一体地连接;可以是机械连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本申请中的具体含义。需要说明的是,本申请的说明书和权利要求书及所述附图中的术语“第一”、“第二”等是用于区别不同对象,而不是用于描述特定顺序。此外,本申请中使用的术语“包括”、“可以包括”、“包含”、或“可以包含”表示公开的相应功能、操作、元件等的存在,并不限制其他的一个或多个更多功能、操作、元件等。此外,术语“包括”或“包含”表示存在说明书中公开的相应特征、数目、步骤、操作、元素、部件或其组合,而并不排除存在或添加一个或多个其他特征、数目、步骤、操作、元素、部件或其组合,意图在于覆盖不排他的包含。还需要理解的是,本文中描述的“至少一个”的含义是一个及其以上,例如一个、两个或三个等,而“多个”的含义是至少两个,例如两个或三个等,除非另有明确具体的限定。
除非另有定义,本文所使用的所有的技术和科学术语与属于本申请的技术领域的技术人员通常理解的含义相同。本文中在本申请的说明书中所使用的术语只是为了描述具体的实施方式的目的,不是旨在于限制本申请。
请参阅图1,图1为本申请第一实施例公开的显示装置的结构示意图。本申请实施例提供的显示装置100可以包括显示面板110、扫描驱动电路130、数据驱动电路140以及时序控制电路160,所述显示面板110分别与所述扫描驱动电路130以及所述数据驱动电路140电连接,所述时序控制电路160分别与所述扫描驱动电路130以及所述数据驱动电路140电连接。
具体地,所述扫描驱动电路130用于输出扫描信号至所述显示面板110,所述数据驱动电路140用于输出数据信号至所述显示面板110。所述时序控制电路160用于输出时序控制信号至所述扫描驱动电路130以控制所述扫描驱动电路130何时输出所述扫描信号至所述显示面板110,所述时序控制电路160还用于输出时序控制信号至所述数据驱动电路140,以控制所述数据驱动电路140何时输出所述数据信号至所述显示面板110。
在本申请实施方式中,所述显示装置100可为有机发光二极管(Organic Light-Emitting Diode,OLED)显示装置或微米发光二极管(Micro Light-Emitting Diode,MicroLED)显示装置。所述时序控制电路160可为时序控制器(Timing Controller,TCON)。
可以理解地,所述显示装置100可用于包括但不限于电视、平板电脑、笔记本电脑、台式电脑、移动电话、车载显示器、智能手表、智能手环、智能眼镜等电子设备。根据本申请的实施例,所述显示装置100的具体种类不受特别的限制,本领域技术人员可根据应用所述显示装置100的具体的使用要求进行相应地设计,在此不再赘述。
在示例性实施方式中,所述显示装置100还可以包括电源板、高压板以及按键控制板等其他必要的部件和组成部分,本领域技术人员可根据所述显示装置100的具体类型和实际功能进行相应地补充,本申请在此不再赘述。
在本申请实施例中,如图1所示,所述显示面板110还可以包括显示区110a以及设置于所述显示区110a周侧或部分周侧的非显示区110b。其中,所述显示区110a用作显示图像,所述非显示区110b用作设置有相应的驱动电路以控制所述显示区110a显示图像。
请参阅图2,图2为本申请第二实施例公开的显示面板的层结构示意图。本申请实施例提供的显示面板110至少可以包括衬底10、电路层30、多个发光元件50以及封装层60,所述电路层30设置于所述衬底10的一侧,多个所述发光元件50阵列排布于所述电路层30背对所述衬底10的一侧,所述封装层60将多个所述发光元件50罩设于所述电路层30上。其中,所述电路层30与多个所述发光元件50电连接,以驱动所述发光元件50发光,所述封装层60用于保护所述发光元件50。
在本申请实施方式中,请参阅图3,图3为图2所示的显示面板的电路连接示意图。所述电路层30包括多个扫描线GL以及多个数据线DL。多个所述扫描线GL沿着第一方向001延伸,且沿着第二方向002依次平行间隔排列并相互绝缘设置,多个所述数据线DL沿着所述第二方向002延伸,且沿着所述第一方向001依次平行间隔排列并相互绝缘设置,其中,所述第一方向001与所述第二方向002垂直。多个所述扫描线分别与所述扫描驱动电路130电连接,多个所述第一数据线DL分别与所述数据驱动电路140电连接。
在示例性实施方式中,所述电路层30还包括多个像素驱动电路31,多个所述像素驱动电路31呈阵列排布,即多个所述像素驱动电路31呈多行多列分布。一行的多个所述像素驱动电路31设置于相邻的两个所述扫描线GL之间,一列的多个所述像素驱动电路31设置于相邻的两个所述数据线DL之间。每个所述像素驱动电路31分别与一个所述扫描线GL电连接,并与一个所述数据线DL电连接。所述扫描驱动电路130输出的所述扫描信号通过所述扫描线GL传输至所述像素驱动电路31,所述数据驱动电路140输出的所述数据信号通过所述数据线DL传输至所述像素驱动电路31。
在示例性实施方式中,位于同一行的所述像素驱动电路31均与同一所述扫描线GL电连接,不同行的所述像素驱动电路31与不同的所述扫描线GL电连接。位于同一列的所述像素驱动电路31均与同一所述数据线DL电连接,不同列的所述像素驱动电路31与不同的所述数据线DL电连接。
在本申请实施例中,请参阅图4,图4为本申请第三实施例公开的像素驱动电路的结构示意图。所述像素驱动电路31还与所述发光元件50的阳极电连接,所述发光元件50的阴极与低电压端PVEE电连接,所述像素驱动电路31用于驱动所述发光元件50发光。所述像素驱动电路31包括驱动单元311、补偿单元312、储能单元313、第一节点N1与第二节点N2。所述驱动单元311的控制端、所述储能单元313的第一端与所述补偿单元312的第一端电连接于所述第一节点N1,即所述驱动单元311的控制端、所述储能单元313的第一端和所述补偿单元312的第一端相电连接,所述驱动单元311的第一端、所述储能单元313的第二端与所述发光元件50的阳极电连接于所述第二节点N2,即所述驱动单元311的第一端、所述储能单元313的第二端和所述发光元件50的阳极相电连接,所述补偿单元312的控制端与扫描线GL电连接。
在补偿阶段,所述补偿单元312的控制端通过所述扫描线GL接收扫描信号以使得所述补偿单元312导通,所述补偿单元312通过其第一端输出基准信号至所述第一节点N1,所述驱动单元311的控制端接收所述基准信号以使得所述驱动单元311导通,所述第一节点N1的电位为所述基准信号的电位Vref,所述第二节点N2的电位为所述基准信号的电位Vref与所述驱动单元311的阈值电压Vth的差,即Vref-Vth。所述储能单元313用于储存所述第一节点N1与所述第二节点N2之间的电位差。
可以理解的是,在所述补偿阶段时,所述驱动单元311导通,所述第一节点N1向所述第二节点N2放电,由于所述驱动单元311本身就具有阈值电压Vth,因此,所述第一节点N1的电位为Vref,所述第二节点N2的电位为Vref-Vth,此时,所述第二节点N2的电位不足以使得所述发光元件50发光。而且,所述储能单元313储存有所述第一节点N1与所述第二节点N2之间的电位差,即所述储能单元313使得所述第一节点N1与所述第二节点N2之间的电位差为Vth。在所述补偿阶段后的发光阶段,所述发光元件50的阳极的电位增大,即所述第二节点N2的电位增大,由于所述储能单元313的耦合作用,所述第一节点N1的电位也增大,使得所述驱动单元311工作在饱和区,流过所述驱动单元311的电流与流过所述发光元件50的电流不受阈值电压Vth的影响,进而所述发光元件50的发光亮度不受阈值电压Vth的影响。因此,实现了对阈值电压Vth的补偿。
在本申请实施方式中,如图4所示,所述像素驱动电路31还包括复位单元315,所述复位单元315的控制端选择性地与第n复位控制端Concrol(n)电连接,所述复位单元315的第一端与所述第二节点N2电连接,所述复位单元315的第二端选择性地与复位信号端Reset电连接,即所述复位单元315的第一端与所述驱动单元311的第一端、所述储能单元313的第二端以及所述发光元件50的阳极电连接,所述复位单元315的控制端可通过所述第n复位控制端Concrol(n)接收复位控制信号,所述复位单元315的第二端可通过所述复位信号端Reset接收复位信号。在所述补偿阶段前的复位阶段,所述复位单元315通过所述第n复位控制端Concrol(n)接收复位控制信号并导通,则所述复位单元315的第二端将从所述复位信号端Reset接收复位信号,即所述第n复位控制端Concrol(n)输出复位信号至所述第二节点N2,使得所述第二节点N2复位,所述第二节点N2的电位为所述复位信号的电位Vint。其中,n为大于1的正整数。
在本申请实施方式中,在所述补偿阶段后的写入阶段,所述补偿单元312的控制端通过所述扫描线GL接收扫描信号以使得所述补偿单元312导通,所述补偿单元312通过其第一端输出数据信号至所述第一节点N1,所述驱动单元311的控制端接收所述数据信号以使得所述驱动单元311导通,所述第一节点N1的电位为所述数据信号的电位Vdata,所述第二节点N2的电位为所述基准信号的电位Vref与所述驱动单元311的阈值电压Vth的差。也即是,在所述扫描信号的高电平时间,先对阈值电压Vth进行补偿,然后再写入所述数据信号的电位Vdata。
可以理解的是,所述发光元件50的阳极与阴极也连接有一稳压单元70的两端,即所述像素驱动电路31还包括与所述发光元件50的阳极和阴极电连接的稳压单元70,所述稳压单元70用于维持所述发光元件50的阳极的电位,所述稳压单元70与所述储能单元313串联。所述第一节点N1的电位由Vref变成Vdata,则所述第二节点N2的电位变量则为(Vdata-Vth)×Cs/(Cs+Coled),其中,Cs为所述储能单元313的电容量,Coled为所述稳压单元70的电容量。在所述写入阶段,所述发光元件50截止,即所述发光元件50未发光,所述稳压单元70的电容量Coled远大于所述储能单元313的电容量Cs。因此,所述第二节点N2的电位变量很小,所述第二节点N2电位仍为所述基准信号的电位Vref与所述驱动单元311的阈值电压Vth的差。
在本申请实施方式中,如图4所示,所述像素驱动电路31还包括控制单元316,所述控制单元316的第一端与电源端PVDD电连接,所述控制单元316的第二端与所述驱动单元311的第二端电连接,所述控制单元316的控制端与第n发光控制端EM(n)电连接。在所述写入阶段后的发光阶段,所述控制单元316的控制端通过所述第n发光控制端EM(n)接收第n发光控制信号以使得所述控制单元316导通,从而将所述电源端PVDD与所述发光元件50的阳极导通,以驱动所述发光元件50发光。其中,n为大于1的正整数。
可以理解的是,在所述发光阶段,所述第二节点N2的电位为Voled,由于所述储能单元313的耦合作用,所述第一节点N1的电位为Voled-(Vref-Vth)+Vdata。根据所述驱动单元311在饱和区的电流公式:I=K(Vgs-Vth)^2=K(Vdata-Vref)^2,其中,Vgs为所述驱动单元311的控制端与所述驱动单元311的第一端的电位差,K=1/2μCoxW/L,μ是有效载流子迁移率,Cox是单位面积电容,W是驱动单元的通道宽度,L是驱动单元的通道长度。可以看出,流过所述驱动单元311的电流与流过所述发光元件50的电流不受阈值电压Vth的影响,进而所述发光元件50的发光亮度不受阈值电压Vth的影响,实现了对阈值电压Vth的补偿。
在本申请实施例中,请参阅图5,图5为图4所示的像素驱动电路的第一种具体结构示意图。所述驱动单元311包括驱动晶体管T1,所述驱动晶体管T1的控制端与所述第一节点N1电连接,所述驱动晶体管T1的第一端与所述第二节点N2电连接,所述驱动晶体管T1的第二端与所述控制单元316的第二端电连接。所述驱动晶体管T1的控制端可为所述驱动晶体管T1的栅极,所述驱动晶体管T1的第一端可为所述驱动晶体管T1的源极或漏极,所述驱动晶体管T1的第二端可为所述驱动晶体管T1的漏极或源极。在本申请实施方式中,所述驱动晶体管T1可为N型的薄膜晶体管。
在本申请实施方式中,所述补偿单元312包括补偿晶体管T2,所述补偿晶体管T2的控制端与第n扫描线GL(n)电连接,所述补偿晶体管T2的第一端与所述第一节点N1电连接,所述补偿晶体管T2的第二端选择性地与基准电压端Ref或数据线DL电连接。在所述补偿阶段,所述补偿晶体管T2的第二端与所述基准电压端Ref电连接,所述补偿晶体管T2的控制端通过所述第n扫描线GL(n)接收第n扫描信号,所述补偿晶体管T2导通,所述补偿晶体管T2的第一端输出所述基准信号至所述第一节点N1。在所述写入阶段,所述补偿晶体管T2的第二端与所述数据线DL电连接,所述补偿晶体管T2的控制端通过所述第n扫描线GL(n)接收第n扫描信号,所述补偿晶体管T2导通,所述补偿晶体管T2的第一端输出所述数据信号至所述第一节点N1。所述补偿晶体管T2的控制端可为所述补偿晶体管T2的栅极,所述补偿晶体管T2的第一端可为所述补偿晶体管T2的源极或漏极,所述补偿晶体管T2的第二端可为所述补偿晶体管T2的漏极或源极。其中,n为大于1的正整数。在本申请实施方式中,所述补偿晶体管T2可为N型的薄膜晶体管。
可以理解的是,所述补偿晶体管T2在所述补偿阶段与所述写入阶段导通,可以减少所述像素驱动电路31的晶体管的数量,所述像素驱动电路31的晶体管的数量越少,像素的开口率就越大。
在本申请实施方式中,所述储能单元313包括第一电容C1,所述第一电容C的相对两端分别与所述第一节点N1以及所述第二节点N2电连接。
在本申请实施方式中,所述复位单元315包括复位晶体管T3,所述复位晶体管T3的控制端与所述第n复位控制端Concrol(n)电连接,所述复位晶体管T3的第一端与所述第二节点N2电连接,所述复位晶体管T3的第二端与所述复位信号端Reset电连接。所述复位晶体管T3的控制端可为所述复位晶体管T3的栅极,所述复位晶体管T3的第一端可为所述复位晶体管T3的源极或漏极,所述复位晶体管T3的第二端可为所述复位晶体管T3的漏极或源极。在本申请实施方式中,所述复位晶体管T3可为N型的薄膜晶体管。
在本申请实施方式中,如图5所示,所述控制单元316包括控制晶体管T4,所述控制晶体管T4的控制端与所述第n发光控制端EM(n)电连接,所述控制晶体管T4的第一端与所述电源端PVDD电连接,所述控制晶体管T4的第二端与所述驱动晶体管T1的第二端电连接。所述控制晶体管T4的控制端可为所述控制晶体管T4的栅极,所述控制晶体管T4的第一端可为所述控制晶体管T4的源极或漏极,所述控制晶体管T4的第二端可为所述控制晶体管T4的漏极或源极。在本申请实施方式中,所述控制晶体管T4可为N型的薄膜晶体管。
在示例性实施方式中,请参阅图6,图6为图5所示的像素驱动电路在一个帧周期内接收的信号时序图。在所述复位阶段S1,所述复位信号为高电平,所述复位晶体管T3导通,所述第n扫描信号为低电平,所述补偿晶体管T2截止,所述驱动晶体管T1截止,所述第n发光控制信号为低电平,所述控制晶体管T4截止。
在所述补偿阶段S2,所述复位信号为低电平,所述复位晶体管T3截止,所述第n扫描信号为高电平,所述补偿晶体管T2导通,所述驱动晶体管T1导通,所述第n发光控制信号为低电平,所述控制晶体管T4截止。
在所述写入阶段S3,所述复位信号为低电平,所述复位晶体管T3截止,所述第n扫描信号为高电平,所述补偿晶体管T2导通,所述驱动晶体管T1导通,所述第n发光控制信号为低电平,所述控制晶体管T4截止。
在所述发光阶段S4,所述复位信号为低电平,所述复位晶体管T3截止,所述第n扫描信号为低电平,所述补偿晶体管T2截止,所述驱动晶体管T1导通,所述第n发光控制信号为高电平,所述控制晶体管T4导通。
在示例性实施方式中,所述第n发光控制信号的占空比可为20%至100%,例如,20%、30%、50%、60%、90%、100%、或其他数值,本申请对此不作具体限制。
请参阅图7,图7为本申请第三实施例公开的发光控制信号的不同占空比的时序示意图。可以理解的是,通过设置所述第n发光控制信号的占空比,可调整所述发光元件50在一个发光周期的通电时间,使所述发光元件50显示不同亮度的灰阶。例如,当所述第n发光控制信号的占空比为100%,所述发光元件50可以实现最大灰阶显示;当所述第n发光控制信号的占空比为20%时,所述发光元件50可以实现最小灰阶显示;当所述第n发光控制信号的占空比为60%时,所述发光元件可以实现中灰阶显示。
在本申请实施方式中,请参阅图8,图8为图4所示的像素驱动电路的第二种具体结构示意图。第二种具体结构的像素驱动电路与第一种具体结构的像素驱动电路的区别在于:所述补偿单元312包括补偿晶体管T2与写入晶体管T5。第二种具体结构的像素驱动电路与第一种具体结构的像素驱动电路相同之处的描述,请参阅第一种具体结构的像素驱动电路的相关描述,在此不再赘述。
在本申请实施方式中,所述补偿单元312包括补偿晶体管T2与写入晶体管T5,所述补偿晶体管T2的控制端与第n-1扫描线GL(n-1)电连接,所述补偿晶体管T2的第一端与所述第一节点N1电连接,所述补偿晶体管T2的第二端与所述基准电压端Ref电连接,所述写入晶体管T5的控制端与第n扫描线GL(n)电连接,所述写入晶体管T5的第一端与所述第一节点N1电连接,所述写入晶体管T5的第二端与所述数据线DL电连接。其中,n为大于1的正整数。
在所述补偿阶段,所述补偿晶体管T2通过所述第n-1扫描线GL(n-1)接收第n-1扫描信号并根据所述第n-1扫描信号而导通,以将所述第一节点N1与所述基准电压端Ref导通,所述基准电压端Ref输出的所述基准信号传输至所述第一节点N1,所述第一节点N1的电位为所述基准信号的电位Vref。
在所述写入阶段,所述写入晶体管T5通过所述第n扫描线GL(n)接收第n扫描信号并根据所述第n扫描信号而导通,以将所述第一节点N1与所述数据线DL导通,所述数据线DL的所述数据信号传输至所述第一节点N1,所述第一节点N1的电位所述数据信号的电位Vdata。
可以理解的是,所述补偿单元312与所述第n-1扫描线GL(n-1)以及所述第n扫描线GL(n)电连接,也即是,所述像素驱动电路31与所述第n-1扫描线GL(n-1)以及所述第n扫描线GL(n)电连接,其中,多个所述扫描线GL包括第一扫描线GL(1)至第n扫描线GL(n),n为大于1的正整数,所述第n-1扫描线GL(n-1)与所述第n扫描线GL(n)相邻设置,且所述第n-1扫描线GL(n-1)用于传输第n-1扫描信号,所述第n扫描线GL(n)用于传输第n扫描信号,所述第n-1扫描信号与第n扫描信号的区别是时序不同。由于每个扫描信号的高电平的时间是相同,整个所述第n-1扫描信号的高电平的时间都是阈值电压Vth的补偿时间,相较于第一种具体结构的像素驱动电路,第二种具体结构的像素驱动电路增加了阈值电压Vth的补偿时间,提高了补偿稳定性。而且,所述基准电压端Ref与所述数据线DL通过同一路径与所述第一节点N1电连接,同一路径上的电位要不断地在所述基准信号的电位Vref与所述数据信号的电位Vdata之间变换,所述基准电压端Ref与所述数据线DL各自通过一个路径与所述第一节点N1电连接,减小路径上的电位变换频率,降低了所述基准电压端Ref与所述第一节点N1连接的路径的电路损耗以及降低了所述数据线DL与所述第一节点N1连接的路径的电路损耗。
在本申请实施方式中,请参阅图9,图9为图8所示的像素驱动电路在一个帧周期内接收的信号时序图。在所述复位阶段S1,所述复位信号为高电平,所述复位晶体管T3导通,所述n-1扫描信号为低电平,所述补偿晶体管T2截止,所述驱动晶体管T1截止,所述第n扫描信号为低电平,所述写入晶体管T5截止,所述第n发光控制信号为低电平,所述控制晶体管T4截止。
在所述补偿阶段S2,所述复位信号为低电平,所述复位晶体管T3截止,所述n-1扫描信号为高电平,所述补偿晶体管T2导通,所述驱动晶体管T1导通,所述第n扫描信号为低电平,所述写入晶体管T5截止,所述第n发光控制信号为低电平,所述控制晶体管T4截止。
在所述写入阶段S3,所述复位信号为低电平,所述复位晶体管T3截止,所述n-1扫描信号为低电平,所述补偿晶体管T2截止,所述第n扫描信号为高电平,所述写入晶体管T5导通,所述驱动晶体管T1导通,所述第n发光控制信号为低电平,所述控制晶体管T4截止。
在所述发光阶段S4,所述复位信号为低电平,所述复位晶体管T3截止,所述n-1扫描信号为低电平,所述补偿晶体管T2截止,所述第n扫描信号为低电平,所述写入晶体管T5截止,所述驱动晶体管T1导通,所述第n发光控制信号为高电平,所述控制晶体管T4导通。
在本申请实施方式中,请参阅图10,图10为图4所示的像素驱动电路的第三种具体结构示意图。第三种具体结构的像素驱动电路与第一种具体结构的像素驱动电路以及第二种具体结构的像素驱动电路的区别点在于:所述复位单元315的控制端与第n侦测控制端Sensor(n)电连接,所述复位单元315的第二端与信号处理模块80电连接。第三种具体结构的像素驱动电路与第一种具体结构的像素驱动电路以及第二种具体结构的像素驱动电路的相同之处的描述,请参阅第一种结构的像素驱动电路与第二种具体结构的像素驱动电路的相关描述,在此不再赘述。
在本申请实施方式中,所述复位单元315的控制端选择性地与第n侦测控制端Sensor(n)电连接,所述复位单元315的第一端与所述第二节点N2电连接。所述显示面板110还包括信号处理模块80,所述复位单元315的第二端选择性地与所述信号处理模块80电连接。可以理解的是,所述信号处理模块80与多个所述像素驱动电路31的所述复位单元315的第二端均电连接。其中,所述信号处理模块80可为集成电路(Integrated Circuit,IC)。
在本申请实施方式中,在所述显示面板110开启时,所述复位单元315的控制端接收所述第n侦测控制端Sensor(n)输出的侦测信号,以使得所述复位单元315导通,进而使得所述信号处理模块80与所述第二节点N2电连接。所述信号处理模块80还与所述数据驱动电路140电连接,用于获取所述发光元件50发光时所述第二节点N2的电流,并根据所述第二节点N2的电流大小控制所述数据驱动电路140调整下一帧的所述数据信号的电位,使得经过多个所述驱动单元311的电流相同,进而使得驱动多个所述发光元件50发光的电流相同,补偿了所述驱动单元311的迁移率。其中,n为大于1的正整数。
可以理解的是,所述复位单元315的控制端可选择性地与所述第n复位控制端Concrol(n)或所述第n侦测控制端Sensor(n)电连接,所述复位单元315的第二端可选择性地与所述复位信号端Reset或与所述信号处理模块80电连接。每次所述显示面板110开启显示画面的第一帧,所述复位单元315的控制端与所述第n复位控制端Concrol(n)电连接,所述复位单元315的第二端与所述信号处理模块80电连接。在所述显示面板110开启显示画面除了第一帧以外的其余帧,所述复位单元315的控制端与所述第n复位控制端Concrol(n)电连接,所述复位单元315的第二端与所述复位信号端Reset电连接。
还可以理解的是,由于所述数据信号传输至每个所述像素驱动电路31的走线路径不同,且走线具有一定的阻值,使得多个所述像素驱动电路31接收的所述数据信号的电位不同。本申请的所述发光元件50流经的电流与所述数据信号的电位有关,多个所述像素驱动电路31接收的所述数据信号的电位不同会使得流经多个所述发光元件50的电流不同,进而多个所述发光元件50的发光亮度不同。因此,通过侦测流经每个所述发光元件50的电流,并以此调整下一帧的所述数据信号的电位,使得驱动多个所述发光元件50发光的电流相同。而且,通过外部电路调整所述数据信号的电位,改变了所述驱动单元311的控制端的电位,进而补偿了所述驱动单元311的迁移率。
请参阅图11,图11为图4所示的像素驱动电路的第四种具体结构示意图。第四种具体结构的像素驱动电路与第一种具体结构的像素驱动电路、第二种具体结构的像素驱动电路以及第三种具体结构的像素驱动电路的区别点在于:所述像素驱动电路31还包括探测单元317。第四种具体结构的像素驱动电路与第一种具体结构的像素驱动电路、第二种具体结构的像素驱动电路以及第三种具体结构的像素驱动电路的相同之处的描述,请参阅第一种结构的像素驱动电路、第二种具体结构的像素驱动电路以及第三种具体结构的像素驱动电路的相关描述,在此不再赘述。
在本申请实施方式中,所述像素驱动电路31还包括探测单元317,所述探测单元317的第一端与所述第一节点N1电连接,所述探测单元317的控制端与第n探测端TC(n)电连接。所述显示面板110包括信号控制模块90,所述信号控制模块90与所述探测单元317的第二端电连接。所述探测单元317的控制端通过所述第n探测端TC(n)接收第n探测信号以使得所述探测单元317导通,进而使得所述信号控制模块90与所述第一节点N1电连接,所述信号控制模块90还与数据驱动电路140电连接。所述信号控制模块90用于获取所述第一节点N1的电位,并根据所述第一节点N1的电位控制所述数据驱动电路140调整下一帧的所述数据信号的电位,使得所述驱动晶体管T1在不同帧频工作条件下的开启程度相同。其中,n为大于1的正整数。
可以理解的是,所述显示面板110的帧频变化时,即所述扫描信号的时序发生了变化。所述扫描信号的高电平的时间变少时,所述补偿单元312的导通时间变少,导致所述第一节点N1的电位降低,进而所述驱动晶体管T1的开启程度减小,所述发光元件50的发光亮度降低。当所述第一节点N1的电位降低时,所述信号控制模块90控制所述数据驱动电路140增加下一帧的所述数据信号的电位,进而所述第一节点N1的电位增加,所述驱动晶体管T1的开启程度的增大,所述发光元件50的发光亮度增大,使得所述显示面板110的整体显示亮度不会因为帧频的变化而发生改变,实现了更高或更低的帧频,进而提高所述显示面板110的品味。
在本申请实施方式中,所述探测单元317包括探测晶体管T6,所述探测晶体管T6的控制端与所述第n探测端TC(n)电连接,所述探测晶体管T6的第一端与所述第一节点N1电连接,所述探测晶体管T6的第二端与所述信号控制模块90电连接。所述探测晶体管T6的控制端可为所述探测晶体管T6的栅极,所述探测晶体管T6的第一端可为所述探测晶体管T6的源极或漏极,所述探测晶体管T6的第二端可为所述探测晶体管T6的漏极或源极。在本申请实施方式中,所述探测晶体管T6可为N型的薄膜晶体管。
综上所述,本申请实施例提供的像素驱动电路31与所述发光元件50的阳极电连接,用于驱动所述发光元件50发光。所述像素驱动电路31包括驱动单元311、补偿单元312、储能单元313、第一节点N1与第二节点N2。所述驱动单元311的控制端、所述储能单元313的第一端与所述补偿单元312的第一端电连接于所述第一节点N1,所述驱动单元311的第一端、所述储能单元313的第二端与所述发光元件50的阳极电连接于所述第二节点N2,所述补偿单元312的控制端与扫描线GL电连接。在补偿阶段,所述补偿单元312的控制端通过所述扫描线GL接收扫描信号以使得所述补偿单元312导通,所述补偿单元312输出基准信号至所述第一节点N1,所述驱动单元311的控制端接收所述基准信号以使得所述驱动单元311导通,使得所述第一节点N1的电位等于所述基准信号的电位Vref,所述第二节点N2的电位等于所述基准信号的电位Vref与所述驱动单元311的阈值电压Vth的差,所述储能单元313用于储存所述第一节点N1与所述第二节点N2之间的电位差。因此,在所述补偿阶段后的发光阶段,所述发光元件50的阳极的电位增大,即所述第二节点N2的电位增大,由于所述储能单元313的耦合作用,所述第一节点N1的电位也相应增大,使得所述驱动单元311工作在饱和区,则流过所述驱动单元311的电流与流过所述发光元件50的电流不受阈值电压Vth的影响,进而所述发光元件50的发光亮度不受阈值电压Vth的影响。因此,实现了对阈值电压Vth的补偿,改善了所述显示装置100的画质。
在本说明书的描述中,参考术语“一个实施方式”、“一些实施方式”、“示意性实施方式”、“示例”、“具体示例”或“一些示例”等的描述意指结合所述实施方式或示例描述的具体特征、结构、材料或者特点包含于本申请的至少一个实施方式或示例中。在本说明书中,对上述术语的示意性表述不一定指的是相同的实施方式或示例。而且,描述的具体特征、结构、材料或者特点可以在任何的一个或多个实施方式或示例中以合适的方式结合。
应当理解的是,本申请的应用不限于上述的举例,对本领域普通技术人员来说,可以根据上述说明加以改进或变换,所有这些改进和变换都应属于本申请所附权利要求的保护范围。本领域的一般技术人员可以理解实现上述实施例的全部或部分方法,并依本申请权利要求所作的等同变化,仍属于本申请所涵盖的范围。

Claims (10)

1.一种像素驱动电路,用于驱动发光元件发光,其特征在于,所述像素驱动电路包括驱动单元、补偿单元以及储能单元,所述驱动单元的控制端、所述储能单元的第一端与所述补偿单元的第一端电连接于第一节点,所述驱动单元的第一端、所述储能单元的第二端与所述发光元件的阳极电连接于第二节点,所述补偿单元的控制端与扫描线电连接;
在补偿阶段,所述补偿单元的控制端通过所述扫描线接收扫描信号以使得所述补偿单元导通,所述补偿单元的第一端输出基准信号至所述第一节点,所述驱动单元的控制端接收所述基准信号以使得所述驱动单元导通,所述第一节点的电位为所述基准信号的电位,所述第二节点的电位为所述基准信号的电位与所述驱动单元的阈值电压的差,所述储能单元用于储存所述第一节点与所述第二节点之间的电位差。
2.如权利要求1所述的像素驱动电路,其特征在于,在写入阶段,所述补偿单元的控制端通过所述扫描线接收扫描信号以使得所述补偿单元导通,所述补偿单元的第一端输出数据信号至所述第一节点,所述驱动单元的控制端接收所述数据信号以使得所述驱动单元导通,所述第一节点的电位为所述数据信号的电位,所述第二节点的电位为所述基准信号的电位与所述驱动单元的阈值电压的差。
3.如权利要求2所述的像素驱动电路,其特征在于,所述补偿单元包括补偿晶体管,所述补偿晶体管的控制端与第n扫描线电连接,所述补偿晶体管的第一端与所述第一节点电连接,所述补偿晶体管的第二端选择性地与基准电压端或数据线电连接,其中,n为大于1的正整数;
在所述补偿阶段,所述补偿晶体管的第二端与所述基准电压端电连接,所述补偿晶体管的控制端通过所述第n扫描线接收第n扫描信号以使得所述补偿晶体管导通,所述补偿晶体管的第一端输出所述基准信号至所述第一节点;
在所述写入阶段,所述补偿晶体管的第二端与所述数据线电连接,所述补偿晶体管的控制端通过所述第n扫描线接收第n扫描信号以使得所述补偿晶体管导通,所述补偿晶体管的第一端输出所述数据信号至所述第一节点。
4.如权利要求2所述的像素驱动电路,其特征在于,所述补偿单元包括补偿晶体管与写入晶体管,所述补偿晶体管的控制端与第n-1扫描线电连接,所述补偿晶体管的第一端与所述第一节点电连接,所述补偿晶体管的第二端与基准电压端电连接,所述写入晶体管的控制端与第n扫描线电连接,所述写入晶体管的第一端与所述第一节点电连接,所述写入晶体管的第二端与数据线电连接,其中,n为大于1的正整数;
在所述补偿阶段,所述补偿晶体管通过所述第n-1扫描线接收第n-1扫描信号并导通,以将所述第一节点与所述基准电压端导通,所述基准电压端输出的所述基准信号传输至所述第一节点;
在所述写入阶段,所述写入晶体管通过所述第n扫描线接收第n扫描信号并导通,以将所述第一节点与所述数据线导通,所述数据线的所述数据信号传输至所述第一节点。
5.如权利要求2所述的像素驱动电路,其特征在于,所述像素驱动电路还包括控制单元,所述控制单元的第一端与电源端电连接,所述控制单元的第二端与所述驱动单元的第二端电连接,所述控制单元的控制端与第n发光控制端电连接,其中,n为大于1的正整数;
在发光阶段,所述控制单元的控制端通过所述第n发光控制端接收第n发光控制信号以使得所述控制单元导通,所述电源端与所述发光元件的阳极导通,以驱动所述发光元件发光。
6.如权利要求1-5任一项所述的像素驱动电路,其特征在于,所述像素驱动电路还包括复位单元,所述复位单元的控制端选择性地与第n复位控制端电连接,所述复位单元的第一端与所述第二节点电连接,所述复位单元的第二端选择性地与复位信号端电连接;
在复位阶段,所述复位单元通过所述第n复位控制端接收复位控制信号并导通,所述第n复位控制端输出复位信号至所述第二节点,所述第二节点的电位为所述复位信号的电位,其中,n为大于1的正整数。
7.一种显示面板,其特征在于,包括多个发光元件、多个数据线以及多个如权利要求1-6任一项所述的像素驱动电路,所述像素驱动电路通过所述数据线与数据驱动电路电连接,以接收所述数据驱动电路提供的数据信号,所述像素驱动电路用于驱动发光元件发光。
8.如权利要求7所述的显示面板,其特征在于,所述像素驱动电路的复位单元的控制端选择性地与第n侦测控制端电连接,所述复位单元的第一端与所述第二节点电连接,所述显示面板还包括信号处理模块,所述复位单元的第二端选择性地与所述信号处理模块电连接,所述信号处理模块还与所述数据驱动电路电连接;
在所述显示面板开启时,所述复位单元的控制端接收所述第n侦测控制端输出的侦测信号以使得所述复位单元导通,所述信号处理模块获取所述发光元件发光时所述第二节点的电流,并根据所述第二节点的电流控制所述数据驱动电路调整下一帧的所述数据信号的电位。
9.如权利要求7所述的显示面板,其特征在于,所述像素驱动电路还包括探测单元,所述探测单元的第一端与所述第一节点电连接,所述探测单元的控制端与第n探测端电连接,所述显示面板包括信号控制模块,所述信号控制模块与所述探测单元的第二端电连接;
所述探测单元的控制端通过所述第n探测端接收第n探测信号以使得所述探测单元导通,所述信号控制模块获取所述第一节点的电位,并根据所述第一节点的电位控制所述数据驱动电路调整下一帧的所述数据信号的电位,其中,n为大于1的正整数。
10.一种显示装置,其特征在于,包括扫描驱动电路、数据驱动电路以及如权利要求7-9任一项所述的显示面板,所述显示面板分别与所述扫描驱动电路以及所述数据驱动电路电连接。
CN202310803047.0A 2023-06-30 2023-06-30 像素驱动电路、显示面板及显示装置 Pending CN116741101A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310803047.0A CN116741101A (zh) 2023-06-30 2023-06-30 像素驱动电路、显示面板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310803047.0A CN116741101A (zh) 2023-06-30 2023-06-30 像素驱动电路、显示面板及显示装置

Publications (1)

Publication Number Publication Date
CN116741101A true CN116741101A (zh) 2023-09-12

Family

ID=87915006

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310803047.0A Pending CN116741101A (zh) 2023-06-30 2023-06-30 像素驱动电路、显示面板及显示装置

Country Status (1)

Country Link
CN (1) CN116741101A (zh)

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104715726A (zh) * 2015-04-07 2015-06-17 合肥鑫晟光电科技有限公司 像素驱动电路、像素驱动方法和显示装置
CN106847187A (zh) * 2017-03-01 2017-06-13 上海天马有机发光显示技术有限公司 一种像素电路的电流检测方法、显示面板以及显示装置
CN106910459A (zh) * 2017-04-26 2017-06-30 上海天马有机发光显示技术有限公司 一种有机发光显示面板、其驱动方法及显示装置
CN107393475A (zh) * 2017-08-10 2017-11-24 京东方科技集团股份有限公司 像素驱动电路、像素驱动方法和显示装置
CN109545145A (zh) * 2019-01-02 2019-03-29 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN110364119A (zh) * 2018-03-26 2019-10-22 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板
CN110634432A (zh) * 2019-10-25 2019-12-31 京东方科技集团股份有限公司 Oled像素电路、驱动方法、老化检测方法和显示面板
CN111462698A (zh) * 2020-04-28 2020-07-28 合肥京东方光电科技有限公司 一种像素驱动电路、显示面板及显示装置
CN114743501A (zh) * 2022-06-09 2022-07-12 惠科股份有限公司 补偿电路、控制芯片和显示装置
CN115346459A (zh) * 2021-05-12 2022-11-15 三星显示有限公司 扫描驱动器

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104715726A (zh) * 2015-04-07 2015-06-17 合肥鑫晟光电科技有限公司 像素驱动电路、像素驱动方法和显示装置
CN106847187A (zh) * 2017-03-01 2017-06-13 上海天马有机发光显示技术有限公司 一种像素电路的电流检测方法、显示面板以及显示装置
CN106910459A (zh) * 2017-04-26 2017-06-30 上海天马有机发光显示技术有限公司 一种有机发光显示面板、其驱动方法及显示装置
CN107393475A (zh) * 2017-08-10 2017-11-24 京东方科技集团股份有限公司 像素驱动电路、像素驱动方法和显示装置
CN110364119A (zh) * 2018-03-26 2019-10-22 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板
CN109545145A (zh) * 2019-01-02 2019-03-29 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN110634432A (zh) * 2019-10-25 2019-12-31 京东方科技集团股份有限公司 Oled像素电路、驱动方法、老化检测方法和显示面板
CN111462698A (zh) * 2020-04-28 2020-07-28 合肥京东方光电科技有限公司 一种像素驱动电路、显示面板及显示装置
CN115346459A (zh) * 2021-05-12 2022-11-15 三星显示有限公司 扫描驱动器
CN114743501A (zh) * 2022-06-09 2022-07-12 惠科股份有限公司 补偿电路、控制芯片和显示装置

Similar Documents

Publication Publication Date Title
US10242622B2 (en) Pixel compensation circuit, organic light-emitting display panel and organic light-emitting display device thereof
US10347181B2 (en) Display panel, display device, and method for driving a pixel circuit
KR100556541B1 (ko) 전기 광학 장치 및 그 구동 장치
KR20190131603A (ko) 픽셀 회로, 픽셀 회로의 구동 방법 및 표시 장치
US20170249903A1 (en) Organic Light Emitting Display Panel, Driving Method Thereof And Organic Light Emitting Display Apparatus
CN111599308B (zh) 显示装置及其控制方法、电子设备
US20170249900A1 (en) Organic Light Emitting Display Panel, Driving Method Thereof And Organic Light Emitting Display Apparatus
WO2016161737A1 (en) Pixel circuit and method for driving the same, and display apparatus
US10930212B2 (en) Pixel driving circuit and method, display panel and display device
US9412299B2 (en) Drive circuit, display device, and drive method
US20070146247A1 (en) Organic light emitting display
US20190180693A1 (en) Data Driver and Organic Light-Emitting Display Device Using the Same
CN109346009B (zh) 有机发光显示面板和显示装置
US8723843B2 (en) Pixel driving circuit with capacitor having threshold voltages information storing function, pixel driving method and light emitting display device
JP2012128147A (ja) 表示装置及び表示装置の駆動方法
US11367393B2 (en) Display panel, driving method thereof and display device
CN113096600B (zh) 折叠显示面板、装置及其驱动方法、电子设备
CN112164370B (zh) 像素电路及其驱动方法、电子设备
CN111354315B (zh) 显示面板及显示装置、像素驱动方法
JP2006091923A (ja) 電気光学装置および電子機器
EP3660825A1 (en) Pixel circuit and drive method therefor, display panel and display apparatus
JP5633357B2 (ja) 表示装置及び表示装置の駆動方法
US10482816B2 (en) Method for driving display element, display device, and electronic device
CN112530333A (zh) 显示装置
CN116386491A (zh) 显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination