CN114266218A - 一种pcb布局布线方法及装置 - Google Patents
一种pcb布局布线方法及装置 Download PDFInfo
- Publication number
- CN114266218A CN114266218A CN202111599183.XA CN202111599183A CN114266218A CN 114266218 A CN114266218 A CN 114266218A CN 202111599183 A CN202111599183 A CN 202111599183A CN 114266218 A CN114266218 A CN 114266218A
- Authority
- CN
- China
- Prior art keywords
- pcb
- design
- component
- layout
- wiring
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Structure Of Printed Boards (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Abstract
本发明涉及PCB设计技术领域,具体公开了一种PCB布局布线方法,其中,包括:确定PCB元器件封装库的设计规则,其中所述设计规则包括在元器件的封装设计中增加隔离区域的规则要求;将所述设计规则导入至PCB设计软件;根据所述设计规则在所述PCB设计软件中对导入的电路原理图进行元器件布局布线设计。本发明还公开了一种PCB布局布线装置。本发明提供的PCB布局布线方法能够有效提升PCB设计的效率及正确率。
Description
技术领域
本发明涉及PCB设计技术领域,尤其涉及一种PCB布局布线方法及PCB布局布线装置。
背景技术
PCB(Printed Circuit Board,印刷电路板),是电子工业的重要部件之一,是电子元器件的支撑体,是电子元器件电气连接的载体。几乎每种电子设备,小到电子手表、计算器,大到计算机、通信电子设备、军用武器系统,只要有集成电路等电子元件,为了使各个元件之间的电气互连,都要使用印制板。印制线路板由绝缘底板、连接导线和装配焊接电子元件的焊盘组成,具有导电线路和绝缘底板的双重作用。目前,印制线路板已经极其广泛地应用在电子产品的生产制造中。
PCB设计通常被称为版图设计或PCB Layout,是以电路原理图为根据,通过与原理图相对应的PCB版图实现预期的电路功能。通常,PCB设计需要借助EDA(Electronic designautomation)即电子设计自动化设计工具来实现。目前常用的EDA软件有Cadence Allegro、Altium Designer(AD)、PADS等。
通常,PCB layout的设计流程如下顺序:建立PCB元件库、从原理图导入网表、PCB布局、PCB布线、PCB检查、文件输出这几个步骤。上述步骤中,通常最被重视的是PCB布局、PCB布线和PCB检查,因为普遍认为PCB元件库只需按照常规元件的数据表(datasheet)内的焊盘尺寸、外形丝印要求设计就可以了,而文件输出步骤相对也简单,只需出好对应的GERBER、钻孔等制版文件就可以了。
对于1块新建的PCB,PCB layout工程师会通过软件设置一些布线的规则比如线宽、线距、铺铜的要求,之后开始PCB布局,接着按功能模块进行布线,这期间会执行在线DRC(Design Rule Check)检查,随时调整布局、布线,直至最终的PCB DRC检查报告无异常。整个PCB layout过程中,布线规则的设定起到至关重要的作用。以AD软件为例,新建1个默认的PCB,软件会自带1个缺省的规则,比较简单,举例说明:Clearance规则会针对不同的网络设置10mil以上的安全间距规则;Polygon Connect Style规则会针对相同网络孔内铺铜采用线宽10mil、焊孔距离外围敷铜10mil的十字连接模式。
PCB的设计,通常需要考虑合理的器件布局、合理的布线规则,是一个相对复杂、要求比较高的一项技术。一个优秀的PCB layout工程师设计,因为对PCB设计规则、信号隔离等处理方式比较熟悉、相对可以快速地设计好,但是对于复杂的PCB,实际在PCB设计后期在修铜箔、检查间距等方便还是需要花费很大一部分时间。而对于对刚入门PCB Layout的工程师来说,不知道从何入手,对设计规则不熟悉、对信号隔离要求不熟悉,从而设计出的PCB不美观、不合理、甚至会出现很多错误,从而免不了增加后期电路调试的难度、免不了需要多次修改PCB,增加了PCB打样的成本、浪费了时间、延长了产品开发的进度。
因此,如何能够提高PCB设计的效率以及正确率成为本领域技术人员亟待解决的技术问题。
发明内容
本发明提供了一种PCB布局布线方法及PCB布局布线装置,解决相关技术中存在的PCB设计效率低及正确率低的问题。
作为本发明的第一个方面,提供一种PCB布局布线方法,其中,包括:
确定PCB元器件封装库的设计规则,其中所述设计规则包括在元器件的封装设计中增加隔离区域的规则要求;
将所述设计规则导入至PCB设计软件;
根据所述设计规则在所述PCB设计软件中对已经导入电路原理图网络的元器件进行布局布线设计。
进一步地,所述确定PCB元器件封装库的设计规则,包括:
将所述PCB元器件封装库内的元器件划分为被动元器件和隔离类元器件;
对所述被动元器件确定第一设计规则,以及对所述隔离类元器件确定第二设计规则,其中所述第一设计规则为所述被动元器件的器件本体下方采用禁止布线层的规则要求,且将所述禁止布线层绘制成为第一隔离区域,所述第二设计规则为所述隔离类元器件的器件一次侧和器件二次侧之间设置电气安全间距的规则要求,且将所述电气安全间距绘制成为第二隔离区域。
进一步地,所述第一隔离区域和第二隔离区域均在所述PCB设计软件中被以图形元素的形式绘制出所需形状。
进一步地,所述图形元素包括填充和/或线段,所述所需形状包括长方形和/或线段。
进一步地,所述第一隔离区域位于所述被动元器件的两个焊脚焊盘之间,且所述第一隔离区域在第一方向上的宽度不大于两个焊脚焊盘相邻两个边缘之间的宽度,所述第一隔离区域在第二方向上的宽度不大于每个焊脚焊盘在第二方向上的自身的宽度,其中所述第一方向为平行于两个焊脚焊盘的中心点连接线的方向,所述第二方向与所述第一方向垂直。
进一步地,所述第二隔离区域位于器件一次侧焊脚焊盘与器件二次侧焊脚焊盘之间,且所述第二隔离区域在第三方向上的宽度不大于第一距离且不小于第二距离,所述第二隔离区域在第四方向上的宽度不小于第三距离,其中,所述第三方向为平行于器件一次侧焊脚焊盘与器件二次侧焊脚焊盘的对称中心点连接线的方向,所述第四方向与所述第三方向垂直,所述第一距离为器件一次侧焊脚焊盘与器件二次侧焊脚焊盘的最近的两个边缘之间的距离,所述第二距离为电器安全间距规范要求距离,所述第三距离为沿第二方向上的器件丝印的宽度与沿第二方向上的器件一次侧焊脚焊盘或器件二次侧焊脚焊盘的外延宽度中的较大者。
进一步地,所述被动元器件包括电阻、电容、二极管和三极管。
进一步地,所述隔离类元器件包括光电耦合器和变压器。
进一步地,所述PCB设计软件包括Altium Designer。
作为本发明的另一个方面,提供一种PCB布局布线装置,用于实现前文所述的PCB布局布线方法,其中,所述PCB布局布线装置包括:
确定模块,用于确定PCB元器件封装库的设计规则,其中所述设计规则包括在元器件的封装设计中增加隔离区域的规则要求;
导入模块,用于将所述设计规则导入至PCB设计软件;
布局布线设计模块,用于根据所述设计规则在所述PCB设计软件中对已经导入电路原理图网络的元器件进行布局布线设计。
本发明实施例提供的PCB布局布线方法,通过在前期建立PCB元器件封装库设计阶段加入设计规则,从而降低布线的错误几率,且避免后期PCB布线阶段大量修改铺铜时浪费时间,提高PCB布局布线的效率。本发明提供的PCB布局布线方法简单易学,对刚入门的PCBLayout工程师非常实用、对有经验的PCB Layout工程师也非常有帮助,可显著提高PCB设计的速度、降低布线的错误几率、方便工程师布线检查,从而加快产品开发及上市的速度。
附图说明
附图是用来提供对本发明的进一步理解,并且构成说明书的一部分,与下面的具体实施方式一起用于解释本发明,但并不构成对本发明的限制。在附图中:
图1为本发明提供的PCB布局布线方法的流程图。
图2为本发明提供的被动元器件电容C1的PCB封装设计示意图。
图3为本发明提供的隔离元器件光耦PC1的PCB封装设计示意图。
图4为本发明提供的布局阶段PCB的布局结构示意图。
图5为图4所示的铺铜阶段未隐藏禁止布线区域的PCB布局示意图。
图6为图4所示的铺铜阶段隐藏禁止布线区域的PCB布局示意图。
图7为现有技术中常规新建PCB内Clearance规则内针对不同的电气网络的规则设置示意图。
图8为现有技术中常规新建PCB内Polygon Connect Style规则内针对铺铜方式的规则设置示意图。
图9为本发明实施例PCB内不同层的显示定义示例图。
图10为现有技术中常规的被动元器件电容C1的PCB封装设计示意图。
图11为现有技术中常规的隔离元器件光耦PC1的PCB封装设计示意图。
图12为现有技术中布局阶段PCB的布局结构示意图。
图13为图12所示的铺铜阶段PCB的布局结构示意图。
具体实施方式
需要说明的是,在不冲突的情况下,本发明中的实施例及实施例中的特征可以相互结合。下面将参考附图并结合实施例来详细说明本发明。
为了使本领域技术人员更好地理解本发明方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分的实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
需要说明的是,本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明的实施例。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包括,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
在本实施例中提供了一种PCB布局布线方法,图1是根据本发明实施例提供的PCB布局布线方法的流程图,如图1所示,包括:
S110、确定PCB元器件封装库的设计规则,其中所述设计规则包括在元器件的封装设计中增加隔离区域的规则要求;
在本发明实施例中,具体可以包括:
将所述PCB元器件封装库内的元器件划分为被动元器件和隔离类元器件;
对所述被动元器件确定第一设计规则,以及对所述隔离类元器件确定第二设计规则,其中所述第一设计规则为所述被动元器件的器件本体下方采用禁止布线层的规则要求,且将所述禁止布线层绘制成为第一隔离区域,所述第二设计规则为所述隔离类元器件的器件一次侧和器件二次侧之间设置电气安全间距的规则要求,且将所述电气安全间距绘制成为第二隔离区域。
具体地,所述被动元器件包括电阻、电容、二极管和三极管;所述隔离类元器件包括光电耦合器和变压器。
应当理解的是,所述第一隔离区域和第二隔离区域均在所述PCB设计软件中被以图形元素的形式绘制出所需形状。
具体地,所述图形元素包括填充和/或线段,所述所需形状包括长方形和/或线段。
例如,所述第一隔离区域和所述第二隔离区域可以通过PCB Layout的EDA软件以fill(填充)、线段或其他类似属性的图形元素绘制出需要的长方形、线段或其他类似形状。
在本发明实施例中,所述第一隔离区域位于所述被动元器件的两个焊脚焊盘之间,且所述第一隔离区域在第一方向上的宽度不大于两个焊脚焊盘相邻两个边缘之间的宽度,所述第一隔离区域在第二方向上的宽度不大于每个焊脚焊盘在第二方向上的自身的宽度,其中所述第一方向为平行于两个焊脚焊盘的中心点连接线的方向,所述第二方向与所述第一方向垂直。
应当理解的是,如图2所示,以被动元器件为电容为例,所述第一隔离区域位于被动元器件的两个焊脚焊盘之间,以图2所示方向为例,所述第一方向为横向,所述第二方向为纵向,所述第一隔离区域在第一方向上的宽度X1不大于两个焊脚焊盘相邻两个边缘之间的宽度A1,所述第一隔离区域在第二方向上的宽度Y1不大于每个焊脚焊盘在第二方向上的自身的宽度B1。
在本发明实施例中,所述第二隔离区域位于器件一次侧焊脚焊盘与器件二次侧焊脚焊盘之间,且所述第二隔离区域在第三方向上的宽度不大于第一距离且不小于第二距离,所述第二隔离区域在第四方向上的宽度不小于第三距离,其中,所述第三方向为平行于器件一次侧焊脚焊盘与器件二次侧焊脚焊盘的对称中心点连接线的方向,所述第四方向与所述第三方向垂直,所述第一距离为器件一次侧焊脚焊盘与器件二次侧焊脚焊盘的最近的两个边缘之间的距离,所述第二距离为电器安全间距规范要求距离,所述第三距离为沿第二方向上的器件丝印的宽度与沿第二方向上的器件一次侧焊脚焊盘或器件二次侧焊脚焊盘的外延宽度中的较大者。
应当理解的是,如图3所示,以隔离类元器件为光电耦合器为例,器件一次侧焊脚焊盘为1和2,器件二次侧焊脚焊盘为3和4,所述第二隔离区域位位于器件一次侧焊脚焊盘和器件二次侧焊脚焊盘之间。以图3所示方向为例,所述第三方向为纵向,所述第四方向为横向。所述第二隔离区域在第三方向上的宽度Y2不大于第一距离A2,且不小于第二距离(第二距离具体可以为5.5mm,电子电气行业里通常对光耦的一、二次侧的电气安全间距要求不少于5.5mm的规则),所述第二隔离区域在第四方向上的宽度X2不小于第三距离B2,即B2表示沿第二方向上的器件丝印的宽度L1与沿第二方向上的器件一次侧焊脚焊盘或器件二次侧焊脚焊盘的外延宽度L2中的较大者。
应当理解的是,所述第一距离为器件一次侧焊脚焊盘与器件二次侧焊脚焊盘的最近的两个边缘之间的距离,具体可以结合图3所示来理解,为一次侧焊脚焊盘1的上边缘与二次侧焊脚焊盘4的下边缘之间的距离,或者是一次侧焊脚焊盘2的上边缘与二次侧焊脚焊盘3的下边缘之间的距离。
S120、将所述设计规则导入至PCB设计软件;
应当理解的是,将上述含有设计规则的PCB元器件封装库内的元器件封装导入到PCB设计软件内,其操作步骤是通过运用EDA软件首先对电路原理图内的每个器件设置一个对应的PCB封装名称、且该封装名称与上述封装库内对应的元器件的PCB封装名称保持一致,然后对电路原理图进行编译产生电气网络(内含封装信息),最后通过在PCB设计软件内导入相应电气网络实现将对应元器件封装导入到PCB设计软件内。
将上述规则导入至PCB设计软件中,在本发明实施例中,所述PCB设计软件具体可以为Altium Designer。当PCB Layout工程师通过Altium Designer进行PCB布局时能够自动加载上述设计规则。
S130、根据所述设计规则在所述PCB设计软件中对已经导入电路原理图网络的元器件进行布局布线设计。
图4所示为采用本发明所述方法布局阶段的PCB布局示意图,图5为图4所示的铺铜阶段未隐藏禁止布线区域的PCB布局示意图,图6为图4所示的铺铜阶段隐藏禁止布线区域的PCB布局示意图。
综上,本发明实施例提供的PCB布局布线方法,通过在前期建立PCB元器件封装库设计阶段加入设计规则,从而降低布线的错误几率,且避免后期PCB布线阶段大量修改铺铜时浪费时间,提高PCB布局布线的效率。本发明提供的PCB布局布线方法简单易学,对刚入门的PCB Layout工程师非常实用、对有经验的PCB Layout工程师也非常有帮助,可显著提高PCB设计的速度、降低布线的错误几率、方便工程师布线检查,从而加快产品开发及上市的速度。
本发明实施例以Altium Designer设计软件环境为例,进行详细本发明实施例的设计规则。
如图4所示,此PCB内包含被动元器件电阻R1、电容C1、二极管D1、三极管Q1,以及信号隔离类元器件光耦PC1、变压器T1。其中,电阻R1、电容C1、二极管D1、三极管Q1分类为被动元器件,为了避免其他信号穿越各自本体即器件的实物(一般定义为器件所有焊脚之间、大多不超过器件丝印区域)下方,在它们的PCB元器件封装内各自本体下方设计了禁止布线区域,具体禁止布线区域设计在PCB的禁止布线层(Keep-out layer)。其中,光耦PC1、变压器T1为信号隔离器类元器件,为了保持元器件一、二次侧或各绕组间的信号隔离甚至电气安全距离,增加了器件一、二次侧信号隔离甚至电气隔离间距大小的规则要求,具体通过在PCB的禁止布线层(Keep-out layer)设计禁止布线区域,隔离要求采用禁止布线层以隔离区域形式呈现。
以电容C1的封装为例,如图2示,采用在PCB元器件封装里的Keep-out layer层,以填充(fill)模式设计禁止布线区域,此区域不允许走线。此区域设计在电容的两个焊脚(1、2)焊盘之间,纵向上的Y1不超过焊脚(1、2)两焊盘之间的垂直距离B1,宽度X1以不超过焊脚(1、2)焊盘自身的宽度A1为宜。其他被动元器件电阻R1、二极管D1、三极管Q1的封装处理方式与电容C1类似,不再做一一详细具体说明。需要说明的是,上述所述的各被动元器件所述的封装内提到的采用禁止布线布线层所绘制的隔离区域,可以通过PCB Layout的EDA软件以fill(填充)、线段或其他类似属性的图形元素绘制出需要的长方形、线段或其他类似形状。通过在布局布线方法中添加该设计规则后,能够使得PCB布局布线的操作更加简单,灵活,即便是经验少的PCB Layout工程师也很容易掌握。
又以光耦PC1为例,如图3示,采用PCB元器件封装里的Keep-out layer层,以填充(fill)模式设计禁止布线区域,此区域不允许走线。此区域设计在光耦的一、二次侧的4个焊脚(1&2、3&4)焊盘之间,此区域的纵向方向上的Y2不超过焊脚 1&2 与焊脚 3&4两组焊脚之间的垂直距离A2,且根据电子电气行业里通常对光耦的一、二次侧的电气安全间距要求不少于5.5mm的规则,设计Y2>5.5mm,而此区域的宽度X2以不小于光耦本体即光耦实物的宽度、超过焊脚1&2与焊脚3&4各焊盘自身水平方向最外延的宽度两者较大者为宜。其中,是通过是调整该区域的高度Y的大小数值来设置光耦一、二次侧的信号隔离距离或电气安全间距。其他信号隔离类元器件变压器T1的封装处理方式与PC1类似,可通过设置各绕组之间的信号隔离或电气安全间距要求对应设计好隔离区域,具体不再做一一详细说明。
需要说明的是,上述所述的隔离类元器件的封装内提到的采用禁止布线布线层所绘制的隔离区域,可以通过PCB Layout的EDA软件以fill(填充)、线段或其他类似属性的图形元素绘制出需要的长方形、线段或其他类似形状,并且可根据对应的行业标准通过提前设置元器件不同PIN脚的之间的信号隔离间距或电气安全间距。上述操作,对经验少的PCBLayout工程师,能够有效避免后期在布线时在信号隔离或电气安全间距的处理方面出现遗漏或出错的现象发生。
以AD软件为例,如图7和图8所示,新建1个默认的PCB,软件会自带1个缺省的规则,比较简单,重点说明的是:Clearance规则内会针对不同的网络设置10mil以上的安全间距规则(如图7);Polygon Connect Style规则内会针对相同网络孔内铺铜采用线宽10mil、焊孔距离外围敷铜10mil的十字连接模式(如图8)。
如图9所示,为实施例中图2至图6内不同层的显示定义示例。其中,在本发明所述的实施例中Top Layer层包含各元器件的焊脚、示例铺铜,Keep-out layer层包含禁止布线区域示例,Top overlay包含各元器件的外形丝印及标识,Mechanical 1包含PCB的外框。
这样如图4至图6所示,当采用本发明所述的布局布线方法,对被动元器件电阻R1、电容C1、二极管D1、三极管Q1,以及信号隔离类元器件光耦PC1、变压器T1在元器件封装库设计阶段加入设计规则后,在PCB布线阶段进行了1个大面积铺铜的操作实例。其中,为了更清晰地说明本发明的优势,图4内的各器件的布局摆放比较随意,仅为了将各元器件的封装清晰地显示出来,并且图5和图6中的各器件未导入网络、铺铜也采用的是无网络(no-net)铺铜,这样默认铺铜与图中的各器件会按照10mil的距离间隔开。
根据前文所述,如图5和图6所示,大面积铺铜已自动避开了各元器件内提前设计好的禁止布线区域。更具体的是,大面积铺铜已自动避开了被动元器件电阻R1、电容C1、二极管D1、三极管Q1各自本体即器件的实物下方的禁止布线区域,避免了其他信号穿越各自本体下方造成信号的干扰。同理,大面积铺铜已自动避开了信号隔离类元器件光耦PC1、变压器T1预先设定的禁止布线区域,保证了各自预先设定的一、二次侧之间的信号隔离和电气安全间距要求。
另外,需要说明的是,当采用本发明实施例所述的布局布线方法时,在PCB布线阶段不需为了既定目的再花费多余时间单独建立对应设计布线规则,或者还存在设置的布线规则不能很好的实现的可能性,又或者需要耗费大量的时间对各个器件本体下方、各不同信号侧的铺铜进行切铜、修铜箔处理。
相反,当采用常规的如图10中的被动元器件C1的PCB元器件封装此类设计、采用常规的如图11中的信号隔离元器件PC1的PCB元器件封装此类设计时,在PCB布局阶段的实施例如图12示,当在PCB布线阶段进行了1个大面积铺铜的操作实例,如图13所示。其中,为了更清晰地说明本发明布局的优势,图12内的各器件的布局摆放比较随意,仅为了将各元器件的封装清晰地显示出来,且图13中各器件未导入网络、铺铜也采用的是无网络(no-net)铺铜,这样,默认铺铜与图中的各器件会按照10mil的距离间隔开。从上面所述,如图,12和图13所示,在PCB布线阶段可以清楚地看到,被动元器件电阻R1、电容C1、二极管D1、三极管Q1各自本体下方有其他铺铜网络穿过,以及信号隔离类元器件光耦PC1、变压器T1的本体下方有铺铜网络穿过、信号隔离和电气安全间距是不满足既定目标。这样,在PCB布线阶段就需要为了既定目的花费不少的时间单独建立对应设计布线规则,或者还存在设置的布线规则不能很好的实现的可能性,还需要耗费大量的时间对各个器件本体下方、各不同信号侧的铺铜进行切铜、修铜箔处理。可以想象,对于比较复杂的PCB,当元器件种类多、元器件数量多、器件密集时,将耗费大量的时间在PCB布线的铜箔处理上、PCB检查上,并且如果布线不合理或未仔细检查,可能出现信号隔离处理不当、安全间距不符合要求、布线错误等问题。这对于初入职场的PCB Layout工程师、有一定经验的PCB Layout工程师来说都不希望经历的。
因此,本发明实施例提供的PCB布局布线方法,能够通过在前期建立PCB元器件封装库设计阶段加入设计规则,从而降低布线的错误几率,且避免后期PCB布线阶段大量修改铺铜时浪费时间,提高PCB布局布线的效率。
作为本发明的另一实施例,提供一种PCB布局布线装置,用于实现前文所述的PCB布局布线方法,其中,所述PCB布局布线装置包括:
确定模块,用于确定PCB元器件封装库的设计规则,其中所述设计规则包括在元器件的封装设计中增加隔离区域的规则要求;
导入模块,用于将所述设计规则导入至PCB设计软件;
布局布线设计模块,用于根据所述设计规则在所述PCB设计软件中对已经导入电路原理图网络的元器件进行布局布线设计。
关于本发明实施例提供的PCB布局布线装置的具体实施方式及工作原理可以参照前文的PCB布局布线方法的描述,此处不再赘述。
可以理解的是,以上实施方式仅仅是为了说明本发明的原理而采用的示例性实施方式,然而本发明并不局限于此。对于本领域内的普通技术人员而言,在不脱离本发明的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本发明的保护范围。
Claims (10)
1.一种PCB布局布线方法,其特征在于,包括:
确定PCB元器件封装库的设计规则,其中所述设计规则包括在元器件的封装设计中增加隔离区域的规则要求;
将所述设计规则导入至PCB设计软件;
根据所述设计规则在所述PCB设计软件中对已经导入电路原理图网络的元器件进行布局布线设计。
2.根据权利要求1所述的PCB布局布线方法,其特征在于,所述确定PCB元器件封装库的设计规则,包括:
将所述PCB元器件封装库内的元器件划分为被动元器件和隔离类元器件;
对所述被动元器件确定第一设计规则,以及对所述隔离类元器件确定第二设计规则,其中所述第一设计规则为所述被动元器件的器件本体下方采用禁止布线层的规则要求,且将所述禁止布线层绘制成为第一隔离区域,所述第二设计规则为所述隔离类元器件的器件一次侧和器件二次侧之间设置电气安全间距的规则要求,且将所述电气安全间距绘制成为第二隔离区域。
3.根据权利要求2所述的PCB布局布线方法,其特征在于,所述第一隔离区域和第二隔离区域均在所述PCB设计软件中被以图形元素的形式绘制出所需形状。
4.根据权利要求3所述的PCB布局布线方法,其特征在于,所述图形元素包括填充和/或线段,所述所需形状包括长方形和/或线段。
5.根据权利要求2所述的PCB布局布线方法,其特征在于,所述第一隔离区域位于所述被动元器件的两个焊脚焊盘之间,且所述第一隔离区域在第一方向上的宽度不大于两个焊脚焊盘相邻两个边缘之间的宽度,所述第一隔离区域在第二方向上的宽度不大于每个焊脚焊盘在第二方向上的自身的宽度,其中所述第一方向为平行于两个焊脚焊盘的中心点连接线的方向,所述第二方向与所述第一方向垂直。
6.根据权利要求2所述的PCB布局布线方法,其特征在于,所述第二隔离区域位于器件一次侧焊脚焊盘与器件二次侧焊脚焊盘之间,且所述第二隔离区域在第三方向上的宽度不大于第一距离且不小于第二距离,所述第二隔离区域在第四方向上的宽度不小于第三距离,其中,所述第三方向为平行于器件一次侧焊脚焊盘与器件二次侧焊脚焊盘的对称中心点连接线的方向,所述第四方向与所述第三方向垂直,所述第一距离为器件一次侧焊脚焊盘与器件二次侧焊脚焊盘的最近的两个边缘之间的距离,所述第二距离为电器安全间距规范要求距离,所述第三距离为沿第二方向上的器件丝印的宽度与沿第二方向上的器件一次侧焊脚焊盘或器件二次侧焊脚焊盘的外延宽度中的较大者。
7.根据权利要求2所述的PCB布局布线方法,其特征在于,所述被动元器件包括电阻、电容、二极管和三极管。
8.根据权利要求2所述的PCB布局布线方法,其特征在于,所述隔离类元器件包括光电耦合器和变压器。
9.根据权利要求1所述的PCB布局布线方法,其特征在于,所述PCB设计软件包括AltiumDesigner。
10.一种PCB布局布线装置,用于实现权利要求1至9中任意一项所述的PCB布局布线方法,其特征在于,所述PCB布局布线装置包括:
确定模块,用于确定PCB元器件封装库的设计规则,其中所述设计规则包括在元器件的封装设计中增加隔离区域的规则要求;
导入模块,用于将所述设计规则导入至PCB设计软件;
布局布线设计模块,用于根据所述设计规则在所述PCB设计软件中对已经导入电路原理图网络的元器件进行布局布线设计。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111599183.XA CN114266218B (zh) | 2021-12-24 | 2021-12-24 | 一种pcb布局布线方法及装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111599183.XA CN114266218B (zh) | 2021-12-24 | 2021-12-24 | 一种pcb布局布线方法及装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114266218A true CN114266218A (zh) | 2022-04-01 |
CN114266218B CN114266218B (zh) | 2023-02-14 |
Family
ID=80829742
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111599183.XA Active CN114266218B (zh) | 2021-12-24 | 2021-12-24 | 一种pcb布局布线方法及装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114266218B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115345116A (zh) * | 2022-10-19 | 2022-11-15 | 深圳鸿芯微纳技术有限公司 | 一种芯片绕线检测方法、系统、计算机设备及存储介质 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09198425A (ja) * | 1996-01-23 | 1997-07-31 | Fujitsu Ltd | 回路基板設計支援方法及びシステム |
US7194725B1 (en) * | 2004-04-02 | 2007-03-20 | Advanced Micro Devices, Inc. | System and method for design rule creation and selection |
CN101389183A (zh) * | 2007-09-10 | 2009-03-18 | 英业达股份有限公司 | 一种差分信号线的贯孔区域设计系统及方法 |
CN102567553A (zh) * | 2010-12-23 | 2012-07-11 | 研华股份有限公司 | 用于电路板布局规则的设计引导系统及方法 |
CN109548268A (zh) * | 2018-11-01 | 2019-03-29 | 郑州云海信息技术有限公司 | 一种pcb阻抗控制方法、控制系统和一种pcb布线板 |
-
2021
- 2021-12-24 CN CN202111599183.XA patent/CN114266218B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09198425A (ja) * | 1996-01-23 | 1997-07-31 | Fujitsu Ltd | 回路基板設計支援方法及びシステム |
US7194725B1 (en) * | 2004-04-02 | 2007-03-20 | Advanced Micro Devices, Inc. | System and method for design rule creation and selection |
CN101389183A (zh) * | 2007-09-10 | 2009-03-18 | 英业达股份有限公司 | 一种差分信号线的贯孔区域设计系统及方法 |
CN102567553A (zh) * | 2010-12-23 | 2012-07-11 | 研华股份有限公司 | 用于电路板布局规则的设计引导系统及方法 |
CN109548268A (zh) * | 2018-11-01 | 2019-03-29 | 郑州云海信息技术有限公司 | 一种pcb阻抗控制方法、控制系统和一种pcb布线板 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115345116A (zh) * | 2022-10-19 | 2022-11-15 | 深圳鸿芯微纳技术有限公司 | 一种芯片绕线检测方法、系统、计算机设备及存储介质 |
Also Published As
Publication number | Publication date |
---|---|
CN114266218B (zh) | 2023-02-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1848122B (zh) | 芯片与封装基板的布局数据集合的整合式检错方法及系统 | |
CN111278227B (zh) | 一种SMT32系统主板PCB Layout布局布线的方法 | |
US7831949B2 (en) | Method of designing semiconductor integrated circuit, designing apparatus, semiconductor integrated circuit system, semiconductor integrated circuit mounting substrate, package and semiconductor integrated circuit | |
CN101782931B (zh) | 电路板布线的约束区域处理方法及系统 | |
US20090199149A1 (en) | Methods and apparatus for layout of multi-layer circuit substrates | |
CN114266218B (zh) | 一种pcb布局布线方法及装置 | |
CN111737945A (zh) | 一种pcb板的背钻设计方法、系统、终端及存储介质 | |
US10743408B2 (en) | Array type discrete decoupling under BGA grid | |
CN114266219B (zh) | 一种适用于pcba制程的版图设计优化方法及装置 | |
CN109543308B (zh) | 一种验证设计规则检查脚本的方法 | |
CN102479272B (zh) | 设置测试点的方法 | |
CN103929876A (zh) | 一种印制电路板组合焊盘 | |
Silvestre Bergés et al. | Printed Circuit Board (PCB) design process and fabrication | |
Zlatanov | PCB design process and fabrication challenges | |
CN109600919B (zh) | 一种基于Genesis的PCB叠层设计方法、装置及可读存储介质 | |
CN109905975B (zh) | 一种电子元器件兼容封装方法及系统 | |
CN118862815A (zh) | 检测芯片载体可制造性的方法、系统及存储介质 | |
CN114357924A (zh) | 一种元器件封装的创建方法及装置 | |
Raj et al. | Elegant Way of Designing Printed Circuit Board via Multilayer Technique Using Ultiboard 12.0 | |
JPH0245881A (ja) | プリント基板の配線方法 | |
CN117574831A (zh) | Pcb制图方法、系统、设备及存储介质 | |
US20080185181A1 (en) | Alternating via fanout patterns | |
JP3522397B2 (ja) | 自動設計システム | |
CN115408979A (zh) | 一种pcb布线处理方法及处理装置 | |
Codreanu | Report on virtual prototyping rules for DFM Optimization |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CP03 | Change of name, title or address | ||
CP03 | Change of name, title or address |
Address after: 325024 No. 939, Jinhai Third Road, Konggang new area, Longwan District, Wenzhou City, Zhejiang Province Patentee after: Foxess Co.,Ltd. Address before: 325802 No. 939, Jinhai Third Road, Longwan District, Wenzhou City, Zhejiang Province Patentee before: Maitian Energy Co.,Ltd. |