CN114255687B - 移位寄存电路、显示面板和显示装置 - Google Patents
移位寄存电路、显示面板和显示装置 Download PDFInfo
- Publication number
- CN114255687B CN114255687B CN202210137284.3A CN202210137284A CN114255687B CN 114255687 B CN114255687 B CN 114255687B CN 202210137284 A CN202210137284 A CN 202210137284A CN 114255687 B CN114255687 B CN 114255687B
- Authority
- CN
- China
- Prior art keywords
- shift register
- reset
- signal
- register unit
- transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000003990 capacitor Substances 0.000 claims description 14
- 201000005569 Gout Diseases 0.000 description 92
- 101100495911 Arabidopsis thaliana CHR10 gene Proteins 0.000 description 56
- 238000010586 diagram Methods 0.000 description 46
- 101100436066 Arabidopsis thaliana ASG2 gene Proteins 0.000 description 43
- 101150013608 asg-1 gene Proteins 0.000 description 32
- 230000005540 biological transmission Effects 0.000 description 27
- 101100219315 Arabidopsis thaliana CYP83A1 gene Proteins 0.000 description 25
- 101100269674 Mus musculus Alyref2 gene Proteins 0.000 description 25
- 101100140580 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) REF2 gene Proteins 0.000 description 25
- 101100082449 Arabidopsis thaliana PBL21 gene Proteins 0.000 description 24
- 101000806846 Homo sapiens DNA-(apurinic or apyrimidinic site) endonuclease Proteins 0.000 description 23
- 101000835083 Homo sapiens Tissue factor pathway inhibitor 2 Proteins 0.000 description 23
- 102100026134 Tissue factor pathway inhibitor 2 Human genes 0.000 description 23
- 101100255937 Arabidopsis thaliana RVE3 gene Proteins 0.000 description 19
- 238000000034 method Methods 0.000 description 19
- 230000008569 process Effects 0.000 description 16
- 101100057871 Caenorhabditis elegans asg-1 gene Proteins 0.000 description 11
- 230000007704 transition Effects 0.000 description 11
- 230000009286 beneficial effect Effects 0.000 description 10
- 101710115232 Arylsulfatase G Proteins 0.000 description 7
- 101100057875 Caenorhabditis elegans asg-2 gene Proteins 0.000 description 6
- 230000000694 effects Effects 0.000 description 6
- 230000000087 stabilizing effect Effects 0.000 description 5
- 230000002159 abnormal effect Effects 0.000 description 4
- 230000008859 change Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000032683 aging Effects 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000001939 inductive effect Effects 0.000 description 1
- 230000000750 progressive effect Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 239000013589 supplement Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明公开了一种移位寄存电路、显示面板和显示装置。该移位寄存电路包括:级联设置的多个移位寄存单元;级联设置的多个移位寄存单元中包括至少一个第一移位寄存单元和至少一个第二移位寄存单元;第一移位寄存单元的扫描控制端的扫描控制信号为第一扫描控制信号;第二移位寄存单元的扫描控制端的扫描控制信号为第二扫描控制信号;在一个扫描周期中,扫描控制信号包括使能电平和非使能电平;第一扫描控制信号的非使能电平的时间与第二扫描控制信号的使能电平的时间交叠,以及第二扫描控制信号的非使能电平的时间与第一扫描控制信号的使能电平的时间交叠。本发明实施例能够提高各移位寄存单元输出的扫描信号的准确性。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种移位寄存电路、显示面板和显示装置。
背景技术
通常,显示设备的显示面板中通常设置有移位寄存电路,该移位寄存电路能够对显示面板中的显示单元进行逐行扫描,以使显示面板显示相应的画面。
移位寄存电路采用多个级联的移位寄存单元构成,移位寄存单元为由晶体管以及其它器件组成的电路。但是,在对显示面板进行逐行扫描的过程中,由于温度过高或过低,或者器件老化等原因,可能使移位寄存单元中的晶体管的导通状态发生异常,影响移位寄存单元的输出信号,导致显示异常。
发明内容
本发明提供了一种移位寄存电路、显示面板和显示装置,以提高移位寄存电路中各移位寄存单元输出信号的准确性,提高采用该移位寄存电路的显示面板的显示效果。
根据本发明的一方面,提供了一种移位寄存电路,包括:级联设置的多个移位寄存单元;
所述移位寄存单元包括第一节点控制模块、复位模块、输出模块、扫描控制端、信号输入端、复位时钟端、复位信号端和扫描输出端;
同一所述移位寄存单元中,所述第一节点控制模块与所述输出模块耦接于第一节点,所述复位模块与所述输出模块耦接于第二节点;所述第一节点控制模块还分别与所述信号输入端和所述扫描控制端电连接,所述复位模块还分别与所述复位信号端和所述复位时钟端电连接;所述第一节点控制模块用于根据所述扫描控制端的扫描控制信号和所述信号输入端的输入信号,控制所述第一节点的电位;所述复位模块用于根据所述复位信号端的复位信号和所述复位时钟端的复位时钟信号,控制所述第二节点的电位;所述输出模块用于根据所述第一节点的电位和所述第二节点的电位,控制所述扫描输出端输出扫描信号;其中,所述第一节点控制模块包括至少一个第一晶体管;所述第一晶体管的栅极和第一极分别与所述信号输入端和所述扫描控制端电连接,所述第一晶体管的第二极耦接于所述第一节点;
级联设置的多个移位寄存单元中包括至少一个第一移位寄存单元和至少一个第二移位寄存单元;所述第一移位寄存单元的扫描控制端的扫描控制信号为第一扫描控制信号;所述第二移位寄存单元的扫描控制端的扫描控制信号为第二扫描控制信号;
在一个扫描周期中,所述扫描控制信号包括使能电平和非使能电平;所述第一扫描控制信号的非使能电平的时间与所述第二扫描控制信号的使能电平的时间交叠,以及所述第二扫描控制信号的非使能电平的时间与所述第一扫描控制信号的使能电平的时间交叠。
根据本发明的另一方面,提供了一种显示面板,包括:上述移位寄存电路。
根据本发明的又一方面,提供了一种显示装置,包括:上述显示面板。
本发明实施例的技术方案,通过在一个扫描周期内,将移位寄存电路中各移位寄存单元的第一晶体管的第一极接收的扫描控制信号设置为包括使能电平和非使能电平,使得该第一晶体管的第一极接收到的扫描控制信号包括使能电平和非使能电平,以在一个扫描周期中的至少部分时间段,第一晶体管的第一极与其栅极和/或第二极之间的电位能够保持一致,以防止因第一晶体管的第一极与其栅极和/或第二极之间长时间保持较大的电位差,使得位于各移位寄存单元的第一晶体管的处于长时间的偏压状态,而致使其阈值电压的漂移的情况产生,从而在下一扫描周期中确保各移位寄存单元的第一晶体管能够准确导通,进而有利于提高移位寄存电路输出的扫描信号的准确性,并在将该移位寄存电路应用与显示面板中时,有利于提高显示面板的显示效果。同时,移位寄存电路中,各级移位寄存单元中的第一移位寄存单元和第二移位寄存单元的扫描控制端分别接收不同的扫描控制信号,使得在第一移位寄存单元的扫描控制端接收的第一扫描控制信号为使能电平时,第二移位寄存单元的扫描控制端接收的第二扫描控制信号可以保持为非使能电平,而在第二移位寄存单元的扫描控制端接收的第二扫描控制信号为使能电平时,第一移位寄存单元的扫描控制端接收的第一扫描控制信号可以保持为非使能电平,以在各级移位寄存单元所接收的扫描控制信号包括使能电平和非使能电平的前提下,确保各级移位寄存单元能够正常工作,从而能够进一步提高移位寄存电路中各移位寄存单元输出的扫描信号的准确性,进而有利于提高显示面板的显示均一性。
应当理解,本部分所描述的内容并非旨在标识本发明的实施例的关键或重要特征,也不用于限制本发明的范围。本发明的其它特征将通过以下的说明书而变得容易理解。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例提供的一种移位寄存电路的结构示意图;
图2是本发明实施例提供的一种移位寄存单元的结构示意图;
图3是本发明实施例提供的一种扫描控制信号的时序图;
图4是本发明实施例提供的又一种移位寄存单元的结构示意图;
图5是本发明实施例提供的又一种移位寄存电路的结构示意图;
图6是本发明实施例提供的一种移位寄存电路的驱动时序图;
图7是本发明实施例提供的又一种移位寄存电路的驱动时序图;
图8是本发明实施例提供的又一种移位寄存电路的驱动时序图;
图9是本发明实施例提供的又一种移位寄存电路的驱动时序图;
图10是本发明实施例提供的又一种移位寄存电路的结构示意图;
图11是本发明实施例提供的又一种移位寄存电路的驱动时序图;
图12是本发明实施例提供的又一种移位寄存单元的结构示意图;
图13是本发明实施例提供的又一种移位寄存单元的结构示意图;
图14是本发明实施例提供的又一种移位寄存电路的结构示意图;
图15是本发明实施例提供的又一种移位寄存单元的结构示意图;
图16是本发明实施例提供的又一种移位寄存电路的驱动时序图;
图17是本发明实施例提供的又一种移位寄存电路的驱动时序图;
图18是本发明实施例提供的又一种移位寄存电路的结构示意图;
图19是本发明实施例提供的又一种移位寄存电路的结构示意图;
图20是本发明实施例提供的又一种移位寄存单元的结构示意图;
图21是本发明实施例提供的又一种移位寄存电路的驱动时序图;
图22是本发明实施例提供的又一种移位寄存单元的结构示意图;
图23是本发明实施例提供的又一种移位寄存电路的结构示意图;
图24是本发明实施例提供的一种显示面板的结构示意图;
图25是本发明实施例提供的又一种显示面板的结构示意图;
图26是本发明实施例提供的一种显示装置的结构示意图。
具体实施方式
为了使本技术领域的人员更好地理解本发明方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分的实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
需要说明的是,本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
正如背景技术所述,移位寄存单元中包括第一晶体管,该第一晶体管的第一极接收扫描控制信号,第一晶体管的栅极与上一级移位寄存单元的扫描输出端电连接,第一晶体管的第二极电连接于移位寄存单元的第一节点,该第一晶体管用于在上一级移位寄存单元的扫描输出端输出的扫描信号和扫描控制信号的控制下,为第一节点进行充电,以使得该移位寄存单元能够准确输出扫描信号,且在该移位寄存单元输出的扫描信号的使能电平之后,该移位寄存单元会保持输出扫描信号的非使能电平,直至一个扫描周期结束。
通常第一晶体管的第一极接收的扫描控制信号在一个扫描周期内会持续保持为使能电平的状态,而在移位寄存单元保持输出扫描信号的非使能电平的阶段,其第一节点的电位和/或上一级移位寄存单元的扫描输出端输出的扫描信号保持为非使能电平,这使得第一晶体管的第一极与其栅极和/或第二极之间存在较大的电位差,从而使得在一个扫描周期内,该第一晶体管持续保持为偏压状态,且长期处于偏压状态可能会对第一晶体管的性能造成影响,使得第一晶体管的阈值发生漂移,而在下一扫描周期中将无法在准确的时间段控制第一晶体管处于导通状态,从而致使第一晶体管导通异常,甚至无法导通,进而影响移位寄存单元输出的扫描信号的准确性,影响移位寄存电路的驱动能力,不利于显示面板的显示效果的提高。
为解决上述技术问题,本发明实施例提供一种移位寄存电路,该移位寄存电路包括:级联设置的多个移位寄存单元;移位寄存单元包括第一节点控制模块、复位模块、输出模块、扫描控制端、信号输入端、复位时钟端、复位信号端和扫描输出端;同一移位寄存单元中,第一节点控制模块与输出模块耦接于第一节点,复位模块与输出模块耦接于第二节点;第一节点控制模块还分别与信号输入端和扫描控制端电连接,复位模块还分别与复位信号端和复位时钟端电连接;第一节点控制模块用于根据扫描控制端的扫描控制信号和信号输入端的输入信号,控制第一节点的电位;复位模块用于根据复位信号端的复位信号和复位时钟端的复位时钟信号,控制所述第二节点的电位;输出模块用于根据第一节点的电位和第二节点的电位,控制扫描输出端输出扫描信号;其中,第一节点控制模块包括至少一个第一晶体管;第一晶体管的栅极和第一极分别与信号输入端和扫描控制端电连接,第一晶体管的第二极耦接于第一节点;级联设置的多个移位寄存单元中包括至少一个第一移位寄存单元和至少一个第二移位寄存单元;第一移位寄存单元的扫描控制端的扫描控制信号为第一扫描控制信号;第二移位寄存单元的扫描控制端的扫描控制信号为第二扫描控制信号;在一个扫描周期中,扫描控制信号包括使能电平和非使能电平;第一扫描控制信号的非使能电平的时间与第二扫描控制信号的使能电平的时间交叠,以及第二扫描控制信号的非使能电平的时间与第一扫描控制信号的使能电平的时间交叠。
采用上述技术方案,一方面,通过在一个扫描周期内,将移位寄存电路中各移位寄存单元的第一晶体管的第一极接收的扫描控制信号设置为包括使能电平和非使能电平,使得该第一晶体管的第一极接收到的扫描控制信号包括使能电平和非使能电平,以在一个扫描周期中的至少部分时间段,第一晶体管的第一极与其栅极和/或第二极之间的电位能够保持一致,以防止因第一晶体管的第一极与其栅极和/或第二极之间长时间保持较大的电位差,使得位于各移位寄存单元的第一晶体管的处于长时间的偏压状态,而致使其阈值电压的漂移的情况产生,从而在下一扫描周期中确保各移位寄存单元的第一晶体管能够准确导通,进而有利于提高移位寄存电路输出的扫描信号的准确性,并在将该移位寄存电路应用与显示面板中时,有利于提高显示面板的显示效果。另一方面,移位寄存电路中,各级移位寄存单元中的第一移位寄存单元和第二移位寄存单元的扫描控制端分别接收不同的扫描控制信号,使得在第一移位寄存单元的扫描控制端接收的第一扫描控制信号为使能电平时,第二移位寄存单元的扫描控制端接收的第二扫描控制信号可以保持为非使能电平,而在第二移位寄存单元的扫描控制端接收的第二扫描控制信号为使能电平时,第一移位寄存单元的扫描控制端接收的第一扫描控制信号可以保持为非使能电平,以在各级移位寄存单元所接收的扫描控制信号包括使能电平和非使能电平的前提下,确保各级移位寄存单元能够正常工作,从而能够进一步提高移位寄存电路中各移位寄存单元输出的扫描信号的准确性,进而有利于提高显示面板的显示均一性。
以上是本发明的核心思想,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下,所获得的所有其他实施例,都属于本发明保护的范围。
图1是本发明实施例提供的一种移位寄存电路的结构示意图,图2是本发明实施例提供的一种移位寄存单元的结构示意图,结合参考图1和图2,移位寄存电路100包括级联设置的多个移位寄存单元10;同一移位寄存单元10包括第一节点控制模块11、复位模块12、输出模块13、扫描控制端U2D、信号输入端IN、复位时钟端RST、复位信号端REF和扫描输出端GOUT;在同一移位寄存单元10中,第一节点控制模块11与输出模块13耦接于第一节点N1,复位模块12与输出模块13耦接于第二节点N2;第一节点控制模块11还分别与信号输入端IN和扫描控制端U2D电连接,复位模块12还分别与复位信号端REF和复位时钟端RST电连接;第一节点控制模块11用于根据扫描控制端U2D的扫描控制信号U2d和信号输入端IN的输入信号Gouti-1,控制第一节点N1的电位;复位模块12用于根据复位信号端REF的复位信号Ref和复位时钟端RST的复位时钟信号Ck,控制第二节点N2的电位;输出模块13用于根据第一节点N1的电位和第二节点N2的电位,控制扫描输出端GOUT输出扫描信号Gouti(i为正整数);其中,第一节点控制模块11包括至少一个第一晶体管M1;第一晶体管M1的栅极和第一极分别与信号输入端IN和扫描控制端U2D电连接,第一晶体管M1的第二极耦接于第一节点N1。
示例性的,以移位寄存电路100包括六个级联设置的移位寄存单元10为例,第一级移位寄存单元ASG1的信号输入端IN接收启动信号Stv,第二级移位寄存单元ASG2的信号输入端与第一级移位寄存单元ASG1的扫描输出端GOUT电连接,第三级移位寄存单元ASG3的信号输入端与第二级移位寄存单元ASG2的扫描输出端GOUT电连接,第四级移位寄存单元ASG4的信号输入端与第三级移位寄存单元ASG3的扫描输出端GOUT电连接,第五级移位寄存单元ASG5的信号输入端与第四级移位寄存单元ASG4的扫描输出端GOUT电连接,第六级移位寄存单元ASG6的信号输入端与第五级移位寄存单元ASG5的扫描输出端GOUT电连接;如此级联设置,使得前一级移位寄存单元(ASG1)的扫描输出端GOUT输出的扫描信号(GOUT1)能够作为后一级移位寄存单元(ASG2)的信号输入端IN的输入信号(GOUT1),从而使得前一级移位寄存单元(ASG1)能够对后一级移位寄存单元(ASG2)起到一定的控制作用,进而在一个扫描周期内,各级移位寄存单元10能够在其各自的信号输入端IN的输入信号、扫描控制端U2D的扫描控制信号(U2d1或U2d2)、复位信号端REF的复位信号Ref、以及复位时钟端RST的复位时钟信号Ck(Ck1、Ck2或Ck3)的控制下,依次输出扫描信号(Gout1、Gout2、Gout3、Gout4、Gout5、Gout6)的使能电平。
其中,移位寄存电路100中各移位寄存单元10的复位时钟端RST的复位时钟信号Ck并不一定相同,在确保各移位寄存单元10的扫描输出端GOUT输出的扫描信号准确的前提下,可使得依次级联的三级移位寄存单元的复位时钟端RST的复位时钟信号Ck的使能电平依次移位,示例性的,在第一级移位寄存单元ASG1的复位时钟端RST为复位时钟信号CK1的使能电平时,第二级移位寄存单元ASG2中复位时钟端RST的复位时钟信号CK2和第三级移位寄存单元ASG3中复位时钟端RST的复位时钟信号CK3均为非使能电平;在第二级移位寄存单元ASG2的复位时钟端RST为复位时钟信号CK2的使能电平时,第一级移位寄存单元ASG1中复位时钟端RST的复位时钟信号CK1和第三级移位寄存单元ASG3中复位时钟端RST的复位时钟信号CK3均为非使能电平;在第三级移位寄存单元ASG3的复位时钟端RST为复位时钟信号CK3的使能电平时,第一级移位寄存单元ASG1中复位时钟端RST的复位时钟信号CK1和第二级移位寄存单元ASG2中复位时钟端RST的复位时钟信号CK2均为非使能电平;如此,第一级移位寄存单元ASG1可与第四级移位寄存单元ASG4共用复位时钟信号Ck1,第二级移位寄存单元ASG2可与第五级移位寄存单元ASG5共用复位时钟信号Ck2,第三级移位寄存单元ASG3可与第六级移位寄存单元ASG6共用复位时钟信号Ck3,以此类推,各级移位寄存单元10的复位时钟端RST的复位时钟信号Ck呈周期性变化。
可以理解的是,扫描信号的使能电平为能够控制移位寄存单元的扫描输出端所电连接的晶体管导通的信号,即当移位寄存单元的扫描输出端电连接的晶体管为N型晶体管时,扫描信号的使能电平为高电平信号,而扫描信号的非能电平为低电平信号,而在移位寄存单元的扫描输出端电连接的晶体管为P型晶体管时,扫描信号使能电平为低电平,而扫描信号的非使能电平的高电平,本发明实施例对此不做具体限定。相应的,本发明实施例提及的各信号的使能电平均可以为能够控制与该信号电连接的模块或晶体管导通的信号,而各信号的非使能电平为控制与该信号电连接的模块或晶体管导通关闭的信号,以下不再一一赘述。
为便于描述,在没有特殊说明的情况下,本发明所提及的晶体管均为N型晶体管,以对本发明实施例的技术方案进行示例性的说明,当晶体管变为P型晶体管时,可以认为其栅极接收到的使能电平的信号由N型晶体管所接收到的高电平信号翻转为低电平信号即可,其技术原理与本发明实施例所提及的N型晶体管的技术原理类似,以下不再一一赘述。
其中,高电平为相较于低电平具有较大幅值的信号,其并不代表其各自的极性,即高电平和低电平都有可能为大于0V的信号,或者在其它情况下,高电平和低电平也都可能为小于或等于0V的信号,本发明实施例对此不做具体限定。
继续结合参考图1和图2,移位寄存单元10中,第一节点控制模块11包括第一晶体管M1,且该第一晶体管M1的栅极和第一极分别与信号输入端IN和扫描控制端U2D电连接,第一晶体管M1的第二极耦接于第一节点N1,使得在信号输入端IN接收到上一移位寄存单元的扫描输出端输出的扫描信号的使能电平时,该第一晶体管M1能够处于导通状态,使得该第一晶体管M1将扫描控制端U2D的扫描控制信号U2d写入至第一节点N1,以改变第一节点N1的电位;而在上一移位寄存单元的扫描输出端扫描信号的非使能电平时,该第一晶体管M1处于关闭状态,不再向第一节点N1提供扫描控制端U2D的扫描控制信号U2d。
其中,第一晶体管M1耦接于第一节点N1即为第一晶体管M1可以直接电连接于第一节点N1,也可以通过其它器件结构与第一节点N1电连接,本发明实施例对此不做具体限定。同时,在本发明实施例中所提及的耦接均可表示直接电连接,或通过其它器件结构进行电连接,以下不再一一赘述。
示例性的,一个扫描周期中,若扫描控制端U2D的扫描控制信号U2d保持为使能电平,则第一晶体管M1的第一极持续保持为使能电平,而只有在上一级移位寄存单元的扫描输出端输出的扫描信号为使能电平,第一晶体管M1的栅极的电位才会为使能电平,且只有在第一节点N1的电位为使能电平时,第一晶体管M1的第二极的电位才会为使能电平;但是,在一个扫描周期内,上一级移位寄存单元的扫描输出端仅输出一次扫描信号的使能电平,且该使能电平的时间在整个扫描周期中具有较小的占比,而上一级移位寄存单元的扫描输出端输出扫描信号的非使能电平的时间在整个扫描周期中具有较大占比,同样的,第一节点N1为使能电平的时间在整个扫描周期中具有较小的占比,而第一节点N1为非使能电平的时间在整个扫描周期中具有较大的占比,这使得第一晶体管M1的第一极的电位长期大于其栅极和/或第二极的电位,即第一晶体管M1长期处于负偏压的状态,且长期处于负偏压状态可能会对第一晶体管M1的性能造成影响,使得第一晶体管M1的阈值发生漂移,而在下一扫描周期中将无法在准确的时间段控制第一晶体管M1满足Vgs>Vth的导通条件,致使下一扫描周期中第一节点控制模块10导通异常,甚至无法导通。
在本发明实施例中,如图1所示,级联设置的多个移位寄存单元10中包括至少一个第一移位寄存单元101和至少一个第二移位寄存单元102;第一移位寄存单元101的扫描控制端U2D的扫描控制信号U2d为第一扫描控制信号U2d1;第二移位寄存单元10的扫描控制端U2D的扫描控制信号U2d为第二扫描控制信号U2d2;在一个扫描周期中,扫描控制信号U2d包括使能电平和非使能电平;第一扫描控制信号U2d1的非使能电平的时间与第二扫描控制信号U2d2的使能电平的时间交叠,以及第二扫描控制信号U2d2的非使能电平的时间与第一扫描控制信号U2d1的使能电平的时间交叠。
示例性的,图3是本发明实施例提供的一种扫描控制信号的时序图,结合参考图1、图2和图3,在t1阶段,第一移位寄存单元101的扫描控制端U2D接收的第一扫描控制信号U2d1为高电平,即第一扫描控制信号U2d1为使能电平,第一移位寄存单元101中的第一晶体管M1能够正常导通,并将高电平的第一扫描控制信号U2d1传输至其第一节点N1,使得其输出模块13能够根据第一节点N1的电位准确输出相应的扫描信号;并且,在此期间,第二移位寄存单元102的扫描控制端U2D接收的第二扫描控制信号U2d2为低电平,即第二扫描控制信号U2d2为非使能电平,使得其第一晶体管M1的第一极接收到低电平的第二扫描控制信号U2d2,且该第一晶体管M1的栅极接收到的上一级移位寄存单元输出的扫描信号以及与其第二极耦接的第一节点N1的电位也保持为低电平,从而使得第二移位寄存单元102中第一晶体管M1的第一极与其栅极和第一极的信号能够保持一致,即第二移位寄存单元102中第一晶体管M1的第一极与其栅极和第一极之间具有较小的压差,第二移位寄存单元102中第一晶体管M1处于非偏压或具有较小偏压的状态,直至第二扫描控制信号U2d2为使能电平时,该第一晶体管M1的第一极的电压才会变为高电平,从而能够避免因第一晶体管M1长期处于负偏压状态,而带来的不良影响,进而在下一扫描周期时,能够准确控制该第一晶体管M1导通,使得第二移位寄存单元102准确输出相应的扫描信号。
相应的,在t2阶段,第二移位寄存单元102的扫描控制端U2D接收的第二扫描控制信号U2d2为高电平,即第二扫描控制信号U2d2为使能电平,第二移位寄存单元102中的第一晶体管M1能够正常导通,并将高电平的第二扫描控制信号U2d2传输至其第一节点N1,使得其输出模块13能够根据第一节点N1的电位准确输出相应的扫描信号;并且,在此期间,第一移位寄存单元101的扫描控制端U2D接收的第一扫描控制信号U2d1为低电平,即第一扫描控制信号U2d1为非使能电平,使得其第一晶体管M1的第一极接收到低电平的第一扫描控制信号U2d1,且该第一晶体管M1的栅极接收到的上一级移位寄存单元输出的扫描信号和与其第二极耦接的第一节点N1也保持为低电平,从而使得第一移位寄存单元101中第一晶体管M1的第一极与其栅极的信号能够保持一致,即第一移位寄存单元101中第一晶体管M1的第一极与其栅极和第一极之间具有较小的压差,第一移位寄存单元101中第一晶体管M1处于非偏压或较小的偏压状态,直至第一扫描控制信号U2d1再次为使能电平时,该第一晶体管M1的第一极的电压才会变为高电平,从而能够避免因第一晶体管M1长期负偏压状态,而带来的不良影响,进而在下一扫描周期时,能够准确控制该第一晶体管M1导通,使得第一移位寄存单元101准确输出相应的扫描信号。
如此,通过在一个扫描周期内,将移位寄存电路中各移位寄存单元的第一晶体管的第一极接收的扫描控制信号设置为包括使能电平和非使能电平,使得该第一晶体管的第一极接收到的扫描控制信号包括使能电平和非使能电平,以在一个扫描周期中的至少部分时间段,第一晶体管的第一极与其栅极和/或第二极之间的电位能够保持一致,以防止因第一晶体管的第一极与其栅极和/或第二极之间长时间保持较大的电位差,使得位于各移位寄存单元的第一晶体管的处于长时间的偏压状态,从而有利于提高移位寄存电路输出的扫描信号的准确性,进而有利于提高采用该移位寄存电路的显示面板的显示效果。
同时,移位寄存电路中,各级移位寄存单元中的第一移位寄存单元和第二移位寄存单元的扫描控制端分别接收不同的扫描控制信号,使得在第一移位寄存单元的扫描控制端接收的第一扫描控制信号为使能电平时,第二移位寄存单元的扫描控制端接收的第二扫描控制信号可以保持为非使能电平,而在第二移位寄存单元的扫描控制端接收的第二扫描控制信号为使能电平时,第一移位寄存单元的扫描控制端接收的第一扫描控制信号可以保持为非使能电平,以在各级移位寄存单元所接收的扫描控制信号包括使能电平和非使能电平的前提下,确保各级移位寄存单元能够正常工作,进一步提高移位寄存电路中各移位寄存单元输出的扫描信号的准确性,从而有利于提高显示均一性。
需要说明的是,图1中仅示例性地示出了移位寄存电路包括6个移位寄存单元,而在本发明实施例中移位寄存电路中移位寄存单元的数量可以为大于或等于2的任意整数,可以根据实际需要进行设计,本发明实施例对此不做具体限定。为便于描述,以下均以移位寄存电路包括6个移位寄存单元为例对本发明实施例的技术方案进行示例性的说明。
可以理解的是,图2仅为本发明实施例示例性的附图,图2中仅示例性地示出了,第一节点控制模块11包括第一晶体管,而在此基础上,第一节点控制模块还可以包括其它有源和/或无源器件,相应的,移位寄存单元中的其它模块,例如复位模块和输出模块也可以由有源和/或无源器件组成,本发明实施例对此不做具体限定。其中,有源器件包括但不限于晶体管,无源器件包括但不限于电容、电阻、电感等器件。以下就移位寄存单元的典型示例,对本发明实施例的移位寄存电路的移位寄存单元的结构进行示例性的说明。
示例性的,图4是本发明实施例提供的又一种移位寄存单元的结构示意图,如图4所示,在移位寄存单元10中,复位模块12可以包括复位晶体管M2,该复位晶体管M2的栅极可与复位信号端REF电连接,该复位晶体管M2的第一极可与复位时钟端RST电连接,复位晶体管M2的第二极可耦接于第二节点N2;如此,在复位信号端REF控制复位晶体管M2导通时,复位晶体管M2可以将复位时钟端RST的复位时钟信号Ck传输至第二节点N2,以使得输出模块13能够结合第一节点N1和第二节点N2的信号,控制扫描输出端GOUT输出的扫描信号。
可选的,继续参考图4,在移位寄存单元10中,输出模块13可以包括第三晶体管M3、第四晶体管M4、第一电容C1和第二电容C2;此时,移位寄存单元10还应包括输出时钟端OUT和第一电平端VGL;此时,同一移位寄存单元10中,第三晶体管M3的栅极和第一电容C1的第一端均与第一节点N1电连接,第三晶体管M3的第一极与输出时钟端OUT电连接;第四晶体管M4的栅极和第二电容C2的第一端均与第二节点N2电连接,第四晶体管M4的第一极和第二电容C2的第二端均与第一电平端VGL电连接;第一电容C2的第二端、第三晶体管M3的第二极以及第四晶体管M4的第二极均与扫描输出端GOUT电连接。
如此,第三晶体管M3可在第一节点N1的电位的控制下导通或关闭,并在其导通时,能够将输出时钟端OUT的输出时钟信号传输至扫描输出端GOUT,使得扫描输出端GOUT输出的扫描信号与输出时钟端OUT的输出时钟信号保持一致;第四晶体管M4可在第二节点N2的电位的控制下导通或关闭,并在其导通时,能够将第一电平端VGL的第一电平信号Vgl传输至扫描输出端GOUT,使得扫描输出端GOUT输出的扫描信号与第一电平端VGL的第一电平信号Vgl保持一致。其中,第一电容C1可以存储第一节点N1的电位,同时在扫描输出端GOUT输出扫描信号的使能电平时,能够实现自举,从而使得第一节点N1的电位进一步升高,增大流经第三晶体管M3的电流,确保扫描输出端GOUT输出的扫描信号的使能电平能够快速提供至与其电连接的其它器件结构处;第二电容C2能够存储第二节点N2的电位,使得第四晶体管M4能够在移位寄存单元输出扫描信号的非使能电平的阶段处于持续导通状态,从而确保扫描输出端GOUT输出的扫描信号的准确性。
在本发明实施例中,输出时钟端OUT的输出时钟信号包括呈周期性变化的使能电平和非使能电平,即在第三晶体管M3导通时,若输出时钟端OUT的输出时钟信号为使能电平,则扫描输出端GOUT会输出扫描信号的使能电平,若输出时钟端OUT的输出时钟信号为非使能电平,则扫描输出端GOUT会输出扫描信号的非使能电平;而第一电平端VGL的第一电平信号Vgl通常为固定的非使能电平,即当第四晶体管M4导通时,扫描输出端GOUT会保持输出扫描信号的非使能电平。
在一可选的实施例中,移位寄存电路中各移位寄存单元的输出时钟端的输出时钟信号并非保持一致的,而是可以与复位时钟端的复位时钟信号具有类似的变化情况,此时,当前级移位寄存单元的输出时钟端的输出时钟信号可以复用上一级移位寄存单元的复位时钟端的复位时钟信号。
示例性的,图5是本发明实施例提供的又一种移位寄存电路的结构示意图,图6是本发明实施例提供的一种移位寄存电路的驱动时序图,结合参考图4、图5和图6,第一级移位寄存单元ASG1的输出时钟端OUT和复位时钟端RST分别接收时钟信号Ck1和Ck2,第二级移位寄存单元ASG2的输出时钟端OUT和复位时钟端RST分别接收时钟信号Ck2和Ck3,第三级移位寄存单元ASG3的输出时钟端OUT和复位时钟端RST分别接收时钟信号Ck3和Ck1,第四级移位寄存单元ASG4的输出时钟端OUT和复位时钟端RST分别接收时钟信号Ck1和Ck2,第五级移位寄存单元ASG5的输出时钟端OUT和复位时钟端RST分别接收时钟信号Ck2和Ck3,第六级移位寄存单元ASG3的输出时钟端OUT和复位时钟端RST分别接收时钟信号Ck3和Ck1,以此类推,后一级移位寄存单元的输出时钟端接收的输出时钟信号与前一级移位寄存单元的复位时钟端接收的复位时钟信号相同。
相应的,以第一级移位寄存单元ASG1、第二级移位寄存单元ASG2和第三级移位寄存单元ASG3均为第一移位寄存单元101,第四级移位寄存单元ASG4、第五级移位寄存单元ASG5和第六级移位寄存单元ASG6均为第二移位寄存单元102为例,在一个扫描周期中,当启动信号Stv为使能电平时,第一级移位寄存单元ASG1的第一晶体管M1导通,使得第一扫描控制信号U2d1通过第一晶体管M1对第一级移位寄存单元ASG1的第一节点N1进行充电,使得第一节点N1的电位能够控制其输出模块13中第三晶体管M3导通,因复位时钟端RST为低电平的复位时钟信号Ck2,此时,即使复位信号REF为固定的高电平信号,第二节点N2的电位也不会发生变化,使得第四晶体管M4保持关闭状态,第一级移位寄存单元ASG1的扫描输出端GOUT处的扫描信号Gout1与其输出时钟端OUT的输出时钟信号Ck1相同,即当其输出时钟端OUT的输出时钟信号Ck1为高电平信号时,第一级移位寄存单元ASG1输出扫描信号Gout1的使能电平;在第一级移位寄存单元ASG1的输出时钟端OUT的输出时钟信号Ck1由使能电平跳变为非使能电平时,其复位时钟端RST的复位时钟信号Ck2从非使能电平跳变为使能电平,该高电平的复位时钟信号Ck2对第二节点N2进行充电,使得第一级移位寄存单元ASG1的第四晶体管M4导通,第一电平端VGL处低电平的第一电平信号Vgl传输至扫描输出端GOUT,第一级移位寄存单元ASG1输出扫描信号Gout1的非使能电平。
在第一级移位寄存单元ASG1的扫描输出GOUT输出的扫描信号Gout1为使能电平时,第二级移位寄存单元ASG2的第一晶体管M1导通,以对第二级移位寄存单元ASG2的第一节点N1进行充电,使得第二级移位寄存单元ASG2中输出模块13的第三晶体管M3导通,第二级移位寄存单元ASG2的扫描输出端GOUT输出的扫描信号Gout2与其输出时钟端OUT接收的输出时钟信号Ck2相同,即当其输出时钟端OUT的输出时钟信号Ck2为高电平信号时,第二级移位寄存单元ASG2输出扫描信号Gout2的使能电平;在第二级移位寄存单元ASG2的输出时钟端OUT的输出时钟信号Ck2由使能电平跳变为非使能电平时,其复位时钟端RST的复位时钟信号Ck3从非使能电平跳变为使能电平,该高电平的复位时钟信号Ck3对第二节点N2进行充电,使得第二级移位寄存单元ASG2的第四晶体管M4导通,第一电平端VGL处低电平的第一电平信号Vgl传输至扫描输出端GOUT,第二级移位寄存单元ASG2输出扫描信号Gout2的非使能电平。
在第二级移位寄存单元ASG2的扫描输出GOUT输出的扫描信号Gout2为使能电平时,第三级移位寄存单元ASG3的第一晶体管M1导通,以对第三级移位寄存单元ASG3的第一节点N1进行充电,使得第三级移位寄存单元ASG3中输出模块13的第三晶体管M3导通,第三级移位寄存单元ASG3的扫描输出端GOUT输出的扫描信号Gout3与其输出时钟端OUT接收的输出时钟信号Ck3相同,即当其输出时钟端OUT的输出时钟信号Ck3为高电平信号时,第三级移位寄存单元ASG3输出扫描信号Gout3的使能电平;在第三级移位寄存单元ASG3的输出时钟端OUT的输出时钟信号Ck3由使能电平跳变为非使能电平时,其复位时钟端RST的复位时钟信号Ck1从非使能电平跳变为使能电平,该高电平的复位时钟信号Ck1对第二节点N2进行充电,使得第三级移位寄存单元ASG3的第四晶体管M4导通,第一电平端VGL处低电平的第一电平信号Vgl传输至扫描输出端GOUT,第三级移位寄存单元ASG3输出扫描信号Gout3的非使能电平。
同时,在第三级移位寄存单元ASG3的扫描输出端Gout输出扫描信号Gout3的使能电平之前,各第一移位寄存单元101(ASG1、ASG2和ASG3)的扫描控制端U2D接收的第一扫描控制信号U2d1为使能电平,而各第二移位寄存单元102(ASG4、ASG5和ASG6)接收的第二扫描控制信号U2d2保持为非使能电平,这使得各第二移位寄存单元102(ASG4、ASG5和ASG6)中第一晶体管M1的第一极和其栅极和/或第二极得电位均为非使能电平,使得该第一晶体管M1的第一极和其栅极和/或第一极之间具有较小的电位差,即各第二移位寄存单元102(ASG4、ASG5和ASG6)中的第一晶体管M1处于非偏压或较小偏压的状态。
在第三级移位寄存单元ASG3输出扫描信号Gout3的使能电平时,第二扫描控制信号U2d由非使能电平变为使能电平,以使得第三级移位寄存单元ASG3输出扫描信号Gout3的使能电平控制第四级移位寄存单元ASG4的第一晶体管M1导通时,第二扫描控制信号U2d的使能电平能够准确传输至其第一节点N1,以对第一节点N1进行充电,使得第四级移位寄存单元ASG4能够准确输出相应的扫描信号Gout4;其中,第四级移位寄存单元ASG4输出的扫描信号Gout4、第五级移位寄存单元ASG5输出的扫描信号Gout5和第六级移位寄存单元ASG6输出的扫描信号Gout6的情况与上述第一级移位寄存单元ASG1输出的扫描信号Gout1、第二级移位寄存单元ASG2输出的扫描信号Gout2和第三级移位寄存单元ASG3输出的扫描信号Gout3的情况类似,在此不再赘述。
同样的,在第二扫描控制信号U2d由非使能电平变为使能电平,第一扫描控制信号U2d1由使能电平变为非使能电平,使得各第一移位寄存单元101(ASG1、ASG2和ASG3)中第一晶体管M1的第一极和其栅极和/或第二极的电位均为非使能电平,该第一晶体管M1的第一极和其栅极和/或第二极之间具有较小的电位差,即各第一移位寄存单元101(ASG1、ASG2和ASG3)中的第一晶体管M1处于非偏压或较小偏压的状态。
可选的,继续结合参考图4、图5和图6,同一移位寄存单元10中,扫描控制端U2D的扫描控制信号U2d的使能电平的时间与信号输入端IN的输入信号的使能电平的时间交叠。
示例性的,以第二级移位寄存单元ASG2为例,第一级移位寄存单元ASG1输出的扫描信号Gout1即为第二移位寄存单元ASG2的信号输入端IN的输入信号。在该第二级移位寄存单元ASG2接收到第一级移位寄存单元ASG1输出的扫描信号Gout1的使能电平时,第二级移位寄存单元ASG2的信号输入端IN的输入信号Gout1为使能电平,第二级移位寄存单元ASG2的第一晶体管M1导通,第一晶体管M1开始传输第一扫描控制信号U2d1,通过使第一晶体管M1所传输的第一扫描控制信号U2d1与其信号输入端IN的输入信号Gout1的使能电平交叠,以在第二级移位寄存单元ASG2的第一晶体管M1导通时,能够准确地将第一扫描控制信号U2d1的使能电平传输至第一节点N1,确保输出模块13根据第一节点N1的电位准确控制扫描输出端输出扫描信号Gout2。
可选的,图7是本发明实施例提供的又一种移位寄存电路的驱动时序图,结合参考图4、图5和图7,同一移位寄存单元10中,扫描控制端U2D的扫描控制信号U2d的使能电平的起始时刻位于信号输入端IN的输入信号的使能电平的起始时刻之前,以及扫描控制端U2D的扫描控制信号U2d的使能电平的终止时刻位于信号输入端IN的输入信号的使能电平的终止时刻之后。
示例性的,分别以第三级移位寄存单元和第六级移位寄存单元为例。第三级移位寄存单元ASG3的信号输入端IN的输入信号即为第二级移位寄存单元ASG2的扫描输出端GOUT的扫描信号Gout2,当第二级移位寄存单元ASG2的扫描输出端GOUT输出扫描信号Gout2的使能电平时,第三级移位寄存单元ASG3的第一晶体管M1导通,以将其扫描控制端U2D的第二扫描控制信号U2d2传输至其第一节点N1,对该第一节点N1进行充电,通过将第三移位寄存单元ASG3的扫描控制端U2D的第一扫描控制信号U2d1的使能电平的起始时刻设置为位于第二级移位寄存电路ASG2的扫描输出端GOUT的扫描信号Gout2的使能电平的起始时刻之前,能够在第三级移位寄存单元ASG3的第一晶体管M1导通前,就使第一扫描控制信号U2d1跳变为使能电平,从而能够提高第一晶体管M1传输至第一节点N1的信号的准确性,使得第一节点N1的电位足以对输出模块13起到相应的控制作用,进而能够使得第三级移位寄存单元ASG3准确输出相应的扫描信号Gout3;而在第三级移位寄存单元ASG3的信号输入端IN的输入信号未跳变为非使能电平,即第二级移位寄存单元ASG2输出的扫描信号Gout2未跳变为非使能电平之前,第一扫描控制信号U2d1会持续保持为使能电平。
同样的,第六级移位寄存单元ASG6的信号输入端IN的输入信号为第五级移位寄存单元ASG5的扫描输出端GOUT的扫描信号Gout5,此时,第二扫描控制信号U2d2的使能电平的起始时刻而位于第五级移位寄存单元ASG5的扫描输出端GOUT输出扫描信号Gout5的使能电平的起始时刻之前,且在第五级移位寄存单元ASG5的扫描输出端GOUT的扫描信号Gout5由使能电平跳变为非使能电平之前,第二扫描控制信号U2d2会持续保持为使能电平,以使得第一晶体管M1所传输至第一节点N1处的信号为持续的使能电平,确保第一节点N1的电位的准确性,提高第六级移位寄存单元ASG6的第一晶体管M1传输至第一节点N1处的电位的准确性,以确保第六级移位寄存单元ASG6输出的扫描信号的准确性。
可以理解的是,对于其它第一移位寄存单元101(ASG1和ASG2)输入信号端IN的输入信号与其扫描控制端U2D的第一扫描控制信号U2d1的变化情况均与第三级移位寄存单元ASG3类似,对于其它第二移位寄存单元102(ASG4和ASG5)输入信号端IN的输入信号与其扫描控制端U2D的第二扫描控制信号U2d2的变化情况均与第六级移位寄存单元ASG6类似,本发明实施例对此不再赘述。
可选的,图8是本发明实施例提供的又一种移位寄存电路的驱动时序图,结合参考图4、图5和图8,同一移位寄存单元10中,扫描控制端U2D的扫描控制信号U2d的使能电平的终止时刻位于扫描输出端GOUT的扫描信号Gout的使能电平的终止时刻之后。如此,在移位寄存单元10的扫描输出端GOUT的扫描信号Gout由使能电平跳变为非使能电平前,使得其扫描控制端U2D的扫描控制信号U2d能够持续保持为使能电平,能够提高第一节点N1处的电位准确性,使得输出模块13根据第一节点N1处的电位准确控制其扫描输出端GOUT输出的扫描信号的准确性,从而能够防止因第一晶体管的漏电特性,而影响第一节点N1的电位。
可选的,结合参考图4、图5和图8,第一扫描控制信号U2d1的使能电平的时间段(t1+t12)还与第二扫描控制信号U2d2的使能电平的时间段(t2+t12)交叠。如此,在t12时间段内,第一扫描控制信号U2d1和第二扫描控制信号U2d2均保持为使能电平,这使得在前一级移位寄存单元(ASG3)和后一级移位寄存单元(ASG4)分别为第一移位寄存单元101和第二移位寄存单元102时,能够确保该两级移位寄存单在各自的第一晶体管M1的导通时间内均能够接收到稳定的扫描控制信号U2d,从而有利于提高各移位寄存单元10输出的扫描信号的准确性。
其中,在第一扫描控制信号U2d1的使能电平的时间段(t1+t12)还与第二扫描控制信号U2d2的使能电平的时间段(t2+t12)交叠时,第一扫描控制信号U2d1和第二扫描控制信号U2d1的交叠方式,本发明实施例不做限定,例如可以为,第一扫描控制信号U2d1的非使能电平的时间段位于第二扫描控制信号U2d2的使能电平的时间段内;或者,第二扫描控制信号U2d2的非使能电平的时间段位于第一扫描控制信号U2d1的使能电平的时间段内。
可选的,图9是本发明实施例提供的又一种移位寄存电路的驱动时序图,结合参考图4、图5和图9,级联且相邻的第一移位寄存单元101(ASG3)和第二移位寄存单元102(ASG4)中,前一级移位寄存单元(ASG3)的扫描控制端U2D的扫描控制信号U2d(U2d1)从使能电平跳变为非使能电平的时刻t08位于后一级移位寄存单元(ASG4)的扫描控制端U2D的扫描控制信号U2d(U2d2)从非使能电平跳变为使能电平的时刻t07之后。
如此,在级联且相邻的第一移位寄存单元101(ASG3)和第二移位寄存单元102(ASG4)中,后一级移位寄存单元(ASG4)的扫描控制端U2D的扫描控制信号U2d(U2d2)跳变为使能电平并且稳定后,再使前一级移位寄存单元(ASG3)的扫描控制端U2D的扫描控制信号U2d(U2d1)跳变为非使能电平,以确保级联且相邻的第一移位寄存单元101(ASG3)和第二移位寄存单元102(ASG4)能够准确输出相应的扫描信号;同时,通过使前一级移位寄存单元(ASG3)的扫描控制端U2D的扫描控制信号U2d(U2d1)从使能电平跳变为非使能电平的时刻t08位于后一级移位寄存单元(ASG4)的扫描控制端U2D的扫描控制信号U2d(U2d2)从非使能电平跳变为使能电平的时刻t07之后,能够使第一扫描控制信号U2d1和第二扫描控制信号U2d2的使能电平的时间和非使能电平的时间均匀分布,确保第一移位寄存单元101和第二移位寄存单元102中第一晶体管M1的特性保持一致,从而能够提高移位寄存电路中各移位寄存单元所输出的扫描信号的准确性。
需要说明的是,上述均以各移位寄存单元的复位信号端的复位信号为固定电压信号为例对本发明实施例的技术方案进行了示例性的说明,而在本发明实施例中复位信号端的复位信号也可以包括使能电平和非使能电平,以在一个扫描周期内,缩短与复位信号端电连接的复位模块中的晶体管处于偏压状态的时间,确保复位模块中晶体管能够准确导通,从而进一步提高移位寄存电路中各移位寄存单元输出的扫描信号的准确性。在一可选的实施例中,同一移位寄存单元中,复位信号端的复位信号可以复用其扫描控制端的扫描控制信号,即将扫描控制端复用为复位信号端,以减少移位寄存单元中信号端的数量,减小向移位寄存单元所提供的信号的数量,从而减少用于传输信号的信号线的数量,在简化移位寄存电路的结构的前提下,降低移位寄存电路的成本,且在将该移位寄存电路应用于显示面板中时,有利于显示面板的窄边框。
在本发明实施例另一实施例中,可选的,同一移位寄存单元中,复位信号端的复位信号使能电平的时间与扫描控制端的扫描控制信号非使能电平的时间交叠,以及复位信号端的复位信号非使能电平的时间与扫描控制端的扫描控制信号使能电平的时间交叠。
示例性的,图10是本发明实施例提供的又一种移位寄存电路的结构示意图,图11是本发明实施例提供的又一种移位寄存电路的驱动时序图,结合参考图4、图10和图11,各第一移位寄存单元101的复位信号端REF接收复位信号Ref1,各第二移位寄存寄存单元102的复位信号端REF接收复位信号Ref2。在t4阶段,第一移位寄存单元101的复位信号端REF的复位信号Ref1为使能电平,而第一移位寄存单元101的扫描控制端U2D的第一扫描控制信号U2d1包括非使能电平,在t3阶段,第一移位寄存单元101的复位信号端REF的复位信号Ref1为非使能电平,而第一移位寄存单元101的扫描控制端U2D的第一扫描控制信号U2d1包括使能电平;相应的,在t3阶段,第二移位寄存寄存单元102的复位信号端REF的复位信号Ref2为使能电平,而第二移位寄存寄存单元102的扫描控制端U2D的第二扫描控制信号U2d2包括非使能电平,在t4阶段,第二移位寄存寄存单元102的复位信号端REF的复位信号Ref2为非使能电平,而第一移位寄存单元101的扫描控制端U2D的第二扫描控制信号U2d2包括使能电平。此时,在t3阶段内,第二移位寄存寄存单元102的复位信号端REF的复位信号Ref2能够控制其复位模块12将复位时钟端RST的复位时钟信号传输至其第二节点N2,以准确控制其第二节点N2的电位;而在t4阶段内,第一移位寄存单元101的复位信号端REF的复位信号Ref1能够控制其复位模块12将复位时钟端RST的复位时钟信号传输至其第二节点N2,以准确控制其第二节点N2的电位。
同时,由于复位信号Ref(Ref1或Ref2)均包括使能电平和非使能电平,这使得在复位模块12包括复位晶体管M2时,能够在该复位晶体管M2的栅极接收的复位信号Ref(Ref1或Ref2)与其第一极接收到的复位时钟信号Ck(Ck2、Ck3或Ck1)和/或第二极的电位均为非使能电平或均为使能电平时,使得该复位晶体管M2的栅极和其第一极和/或第二极具有较小的压差,以改善复位晶体管M2的偏压状态,从而能够准确控制复位晶体管M2的导通和关闭,确保第二节点N2的电位准确性,进而能够提高各移位寄存单元10输出的扫描信号的准确性。
需要说明的是,图4仅为本发明实施例示例性的附图,图4中仅示例性的示出了移位寄存单元的结构,本发明实施例的移位寄存单元的结构可在图4的基础上增加相应的器件,以使的移位寄存单元能够具有更优的性能。
可选的,图12是本发明实施例提供的又一种移位寄存单元的结构示意图,如图12所示,移位寄存单元还可以包括节点互控模块14;同一移位寄存单元10中,节点互控模块14分别与第一晶体管M1的第二极和第二节点N2电连接;节点互控模块14用于根据第一节点N1的电位控制第二节点N2的电位,以及根据第二节点N2的电位控制第一节点N1的电位。如此,在第一节点N1为使能电平时,节点互控模块14可根据第一节点N1的电位控制第二节点N2为非使能电平,而在第二节点N2为使能电平时,节点互控模块14可根据第二节点N2的电位控制第一节点N1为非使能电平,从而使得第一节点N1和第二节点N2的电位相互钳制,确保扫描输出端GOUT能够输出准确的扫描信号。
示例性的,如图12所示,节点互控模块14可以包括第五晶体管M5和第六晶体管M6,其中,第五晶体管M5的栅极电连接于第二节点N2,第五晶体管M5的第一极与第一电平端VGL电连接,第五晶体管M5的第二极电连接于第一节点N1;第六晶体管M6的栅极与第一晶体管M1的第二极电连接,第六晶体管M6的第一极与第一电平端VGL电连接,第六晶体管M6的第二极电连接于第二节点。其中,在第一晶体管M1将扫描控制信号U2d的使能电平传输至其第二极时,第六晶体管M6导通,以使得第一电平端VGL的低电平信号传输至第二节点N2,使得第二节点N2的电位控制第四晶体管M4保持关闭状态;同时,当复位晶体管M2控制高电平的信号写入至第二节点N2时,第二节点N2的电位能够控制第五晶体管M5处于导通状态,从而使得第一电平端VGL的低电平信号传输至第一节点N1,以使的第一节点N1的电位能够足以控制第三晶体管M3处于关闭状态。如此,第一节点N1和第二节点N2的电位相互钳制,以使的输出模块13中的两个晶体管(第三晶体管M3和第四晶体管M4)不会同时导通。
可选的,继续参考图12,移位寄存单元中还可以包括传输晶体管M7,该传输晶体管M7电连接于复位模块12与第二节点N2之间,当复位模块12包括复位晶体管M2时,该复位晶体管M2的第二极与传输晶体管M7的栅极电连接,传输晶体管M7的第一极与第二电平端VGH电连接,传输晶体管M7的第二极电连接于第二节点N2。如此,当复位晶体管M2将高电平的复位时钟信号传输至传输晶体管M7的栅极时,传输晶体管M7导通,使得该传输晶体管M7能够将第二电平端VGH的高电平信号传输至第二节点N2,以使的第二节点N2的电位足以控制第四晶体管M4导通,扫描输出端GOUT输出扫描信号的非使能电平,从而实现对移位寄存单元10的复位。
在上述实施例的基础上,可选的,图13是本发明实施例提供的又一种移位寄存单元的结构示意图,如图13所示,移位寄存单元10还包括重置晶体管M8、第一节点控制晶体管M9和第二节点控制晶体管M10,重置晶体管M8的栅极与重置信号端SET电连接,重置晶体管M8的第一极与第一晶体管M1的第二极电连接于节点N1’,重置晶体管M8的第二极电连接于第一节点N1;第一节点控制晶体管M9的栅极和传输晶体管M7的栅极均与复位晶体管M2的第二极电连接,第一节点控制晶体管M9的第一极与第一晶体管M1的第二极电连接于节点N1’,第一节点控制晶体管M9的第二极电连接于第一节点N1;第二节点控制晶体管M10的栅极电连接于第一节点N1,第二节点控制晶体管M10的第一极与第一电平端VGL电连接,第二节点控制晶体管M10的第二极电连接于第二节点N2。如此,重置晶体管M8可在重置信号端SET的重置信号Set的控制下导通或关闭,并在重置晶体管M8导通时,能够将第一晶体管M1传输至节点N1’的扫描控制信号U2d传输至第一节点N1;第一节点控制晶体管M9可在复位晶体管M2传输的复位时钟信号Rst(Ck1、Ck2或Ck3)的控制下导通或关闭,且在第一节点控制晶体管M9导通时,节点N1’和第一节点N1之间形成通路;第二节点控制晶体管M10在第一节点N1的电位的控制下导通或关闭,并在第二节点控制晶体管M10导通时,第一电平端VGL的低电平信号Vgl传输至第二节点N2,以使的第二节点N2的电位能够保持输出模块13的晶体管M4处于关闭状态,以进一步防止输出模块13中的第四晶体管M4和第三晶体管M3同时导通,而影响扫描输出端GOUT输出的扫描信号的准确性。
可以理解的是,图13所示的移位寄存单元可以与图12所示的工作过程类似,在此不再赘述。为便于描述,在没有特殊说明的前提下,本发明实施例均以图12所示的移位寄存电路为例,对本发明实施例的技术方案进行示例性的说明。
可选的,图14是本发明实施例提供的又一种移位寄存电路的结构示意图,图15是本发明实施例提供的又一种移位寄存单元的结构示意图,结合参考图14和图15,复位模块12包括第一复位模块121和第二复位模块122;复位信号端REF包括第一复位信号端REF1和第二复位信号端REF2;同一移位寄存单元10中,第一复位模块121分别与第一复位信号端REF1和复位时钟端RST电连接,且第一复位模块121还耦接于第二节点N2;第二复位模块122分别与第二复位信号端REF2和复位时钟端RST电连接,且第二复位模块122还耦接于第二节点N2;第一复位模块121用于根据第一复位信号端REF1的第一复位信号REF11(或REF21)和复位时钟端RST的复位时钟信号Ck(Ck1、Ck2或Ck3)控制第二节点N2的电位;第二复位模块122用于根据第二复位信号端REF2的第二复位信号REF12(或REF22)和复位时钟端RST的复位时钟信号Ck(Ck1、Ck2或Ck3)控制第二节点N2的电位;其中,第一复位信号REF11(或REF21)的使能电平的时间与第二复位信号REF12(或REF22)的非使能电平的时间交叠,以及第二复位信号REF12(或REF22)的使能电平的时间与第一复位信号REF11(或REF21)的非使能电平的时间交叠。
如此,在第一复位信号REF11(或REF21)和第二复位信号REF12(或REF22)均包括使能电平和非使能电平的前提下,当第一复位信号REF11(或REF21)和复位时钟端RST的复位时钟信号Ck(Ck1、Ck2或Ck3)同时为使能电平时,第二节点N2的电位为能够控制输出模块13将第一电平端VGL的低电平信号Vgl传输至扫描输出端GOUT的使能电平,使得移位寄存单元10能够输出扫描信号的非使能电平;同时,在第二复位信号REF12(或REF22)和复位时钟端RST的复位时钟信号Ck(Ck1、Ck2或Ck3)同时为使能电平时,第二节点N2的电位同样为能够控制输出模块13将第一电平端VGL的低电平信号Vgl传输至扫描输出端GOUT的使能电平,以使得移位寄存单元10能够输出扫描信号的非使能电平,从而在一个扫描周期中,能够确保移位寄存单元10持续输出扫描信号的非使能电平。
可选的,当复位模块12包括第一复位模块121和第二复位模块122时,第一复位模块121可以包括第一复位晶体管M21,第二复位模块122可以包括第二复位晶体管M22,第一复位晶体管M21的栅极与第一复位信号端REF1电连接,第二复位晶体管M22的栅极与第二复位信号端REF2电连接,第一复位晶体管M21的第一极和第二复位晶体管M22的第一极均与复位时钟端RST电连接,第一复位晶体管M21的第二极和第二复位晶体管M22的第二极均耦接于第二节点N2;如此,第一复位晶体管M21可在第一复位信号端REF1的第一复位信号REF11(或REF21)和复位时钟端RST的复位时钟信号Ck(Ck1、Ck2或Ck3)控制下,控制第二节点N2的电位,第二复位晶体管M22可在第二复位信号端REF2的第二复位信号REF12(或REF22)和复位时钟端RST的复位时钟信号Ck(Ck1、Ck2或Ck3)控制下,控制第二节点N2的电位。
可以理解的是,第一复位晶体管M21和第二复位晶体管M22可以为相同类型的晶体管,也可以为不同类型的晶体管,可依据实际需要进行设计,本发明实施例对此不做具体限定。为便于描述,本发明实施例以第一复位晶体管M21和第二复位晶体管M22均为N型晶体管为例,对本发明实施例的技术方案进行示例性的说明。
示例性的,图16是本发明实施例提供的又一种移位寄存电路的驱动时序图,结合参考图14、图15和图16,各第一移位寄存单元101的第一复位信号端REF1接收第一复位信号Ref11,各第一移位寄存单元101的第二复位信号端REF2接收第二复位信号Ref21,各第二移位寄存单元102的第一复位信号端REF1接收第一复位信号Ref12,各第二移位寄存单元102的第二复位信号端REF2接收第二复位信号Ref22。
在t10阶段,各第一移位寄存单元101接收的第一复位信号Ref11为使能电平,第二复位信号Ref21为非使能电平,第一扫描控制信号U2d1为使能电平,各第一移位寄存单元101的第一复位晶体管M21处于导通状态,各第一移位寄存单元101的第二复位晶体管M22处于关闭状态,各第一移位寄存单元101的第一复位晶体管M21能够传输复位时钟端RST的复位时钟信号Ck(Ck1、Ck2或Ck3)至传输晶体管M7,以控制传输晶体管M7的导通或关闭,从而实现对第二节点N2的电位的控制;而各第二移位寄存单元102接收的第一复位信号Ref12为非使能电平,第二复位信号Ref22为使能电平,第二扫描控制信号U2d2为非使能电平,各第二移位寄存单元102的第一复位晶体管M21处于关闭状态,各第二移位寄存单元102的第二复位晶体管M22处于导通状态,各第二移位寄存单元102的第二复位晶体管M22能够传输复位时钟端RST的复位时钟信号Ck(Ck1、Ck2或Ck3)至传输晶体管M7,以控制传输晶体管M7的导通或关闭,从而实现对第二节点N2的电位的控制。
在t11阶段,各第一移位寄存单元101接收的第一复位信号Ref11为非使能电平,第二复位信号Ref21为使能电平,第一扫描控制信号U2d1为非使能电平,各第一移位寄存单元101的第一复位晶体管M21处于关闭状态,各第一移位寄存单元101的第二复位晶体管M22处于导通状态,各第一移位寄存单元101的第二复位晶体管M22能够传输复位时钟端RST的复位时钟信号Ck(Ck1、Ck2或Ck3)至传输晶体管M7,以控制传输晶体管M7的导通或关闭,从而实现对第二节点N2的电位的控制;而各第二移位寄存单元102接收的第一复位信号Ref12为使能电平,第二复位信号Ref22为非使能电平,第二扫描控制信号U2d2为使能电平,各第二移位寄存单元102的第一复位晶体管M21处于导通状态,各第二移位寄存单元102的第二复位晶体管M22处于关闭状态,各第二移位寄存单元102的第一复位晶体管M21能够传输复位时钟端RST的复位时钟信号Ck(Ck1、Ck2或Ck3)至传输晶体管M7,以控制传输晶体管M7的导通或关闭,从而实现对第二节点N2的电位的控制。
在t12阶段,各第一移位寄存单元101接收的第一复位信号Ref11再次为使能电平,第二复位信号Ref21再次为非使能电平,第一扫描控制信号U2d1再次为使能电平,各第一移位寄存单元101的第一复位晶体管M21处于导通状态,各第一移位寄存单元101的第二复位晶体管M22处于关闭状态,各第一移位寄存单元101的第一复位晶体管M21能够传输复位时钟端RST的复位时钟信号Ck(Ck1、Ck2或Ck3)至传输晶体管M7,以控制传输晶体管M7的导通或关闭,从而实现对第二节点N2的电位的控制;而各第二移位寄存单元102接收的第一复位信号Ref12再次为非使能电平,第二复位信号Ref22再次为使能电平,第二扫描控制信号U2d2再次为非使能电平,各第二移位寄存单元102的第一复位晶体管M21处于关闭状态,各第二移位寄存单元102的第二复位晶体管M22处于导通状态,各第二移位寄存单元102的第二复位晶体管M22能够传输复位时钟端RST的复位时钟信号Ck(Ck1、Ck2或Ck3)至传输晶体管M7,以控制传输晶体管M7的导通或关闭,从而实现对第二节点N2的电位的控制。
如此,通过使同一移位寄存单元10的第一复位信号端REF1和第二复位信号端REF2分别接收不同的复位信号,以在不同的阶段分别采用第一复位模块121和第二复位模块122控制第二节点N2的电位,确保第二节点N2的电位的准确性,从而能够提高各移位寄存单元10输出的扫描信号的准确性。
可选的,如图17所示,由于第一移位寄存单元101的第一复位信号端REF1的第一复位信号Ref11的使能电平与第二移位寄存单元102的第二复位信号端REF2的第二复位信号Ref22的使能电平交叠,第一移位寄存单元101的第二复位信号端REF2的第二复位信号Ref21的使能电平与第二移位寄存单元102的第一复位信号端REF1的第一复位信号Ref12的使能电平交叠,因此,第一移位寄存单元101的第一复位信号端REF1接收的第一复位信号Ref11可以复用为第二移位寄存单元102的第二复位信号端REF2接收的第二复位信号Ref22,第一移位寄存单元101的第二复位信号端REF2接收的第二复位信号Ref21可以复用为第二移位寄存单元102的第一复位信号端REF1接收的第一复位信号Ref12,如此,能够减少向各移位寄存电路100所提供的信号的数量,减少用于传输信号的信号线的数量,有利于减小移位寄存电路100的占用面积,降低移位寄存电路100的成本,当将该移位寄存电路100应用于显示面板中时,有利于显示面板的窄边框,以及有利于降低显示面板的成本。
可选的,由于同一移位寄存单元10中,第一复位信号端REF1的第一复位信号REF11(或REF12)的使能电平的时间与其扫描控制端U2D的扫描控制信号U2d(U2d1或U2d2)的使能电平的时间具有交叠,以及第一复位信号端REF1的第一复位信号REF11(或REF12)的非使能电平的时间与其扫描控制端U2D的扫描控制信号U2d(U2d1或U2d2)的非使能电平的时间具有交叠,因此,同一移位寄存单元10中,可将第一复位信号端REF1复用为其扫描控制端U2D,以减少移位寄存单元10中信号端的数量,从而在减少向移位寄存单元10提供的信号的数量的前提下,还能够减小移位寄存单元10的尺寸,进而有利于减小移位寄存电路100的尺寸。
可选的,由于第一移位寄存单元101的第二复位信号端REF2的第二复位信号Ref21的使能电平的时间与第二扫描控制信号U2d2的使能电平的时间交叠,以及第一移位寄存单元101的第二复位信号端REF2的第二复位信号Ref21的非使能电平的时间与第二扫描控制信号U2d2的非使能电平的时间交叠,因此,可将第二扫描控制信号U2d2复用为第一移位寄存单元101中第二复位信号端REF2的第二复位信号Ref21;同样的,由于第二移位寄存单元102的第二复位信号端REF2的第二复位信号Ref22的使能电平的时间与第一扫描控制信号U2d1的使能电平的时间交叠,以及第二移位寄存单元102的第二复位信号端REF2的第二复位信号Ref22的非使能电平的时间与第一扫描控制信号U2d1的非使能电平的时间交叠,因此,可将第一扫描控制信号U2d1复用为第二移位寄存102中第二复位信号端REF2的第二复位信号Ref22,以减少向移位寄存单元10提供的信号的数量,从而有利于减小移位寄存电路100的尺寸。
示例性的,图18是本发明实施例提供的又一种移位寄存电路的结构示意图,如图18所示,第一移位寄存单元101(ASG1、ASG2、ASG3)的扫描控制端U2D复用为其第一复位信号端REF1,使得第一移位寄存单元101(ASG1、ASG2、ASG3)的扫描控制端U2D和第一复位信号端REF1均接收第一扫描控制信号U2d1,第一移位寄存单元101(ASG1、ASG2、ASG3)的第二复位信号端REF2接收第二扫描控制信号U2d2;第二移位寄存单元102(ASG4、ASG5、ASG6)的扫描控制端U2D复用为其第一复位信号端REF1,使得第二移位寄存单元102(ASG4、ASG5、ASG6)的扫描控制端U2D和第一复位信号端REF1均接收第二扫描控制信号U2d2,第二移位寄存单元102(ASG4、ASG5、ASG6)的第二复位信号端REF2接收第一扫描控制信号U2d1,如此,在确保各移位寄存单元10输出的扫描信号的准确性的前提下,能够减少各移位寄存单元中信号端的数量,以及减少向各移位寄存单元提供的信号的数量,从而有利于减小移位寄存电路100的尺寸。
需要说明的是,以上均以移位寄存电路仅能够进行正向扫描为例,对本发明实施例的技术方案进行了示例性的说明,而在本发明实施例中,移位寄存电路即可以进行正向扫描,又可以进行反向扫描。其中,正向扫描为第一级移位寄存单元至最后一级移位寄存单元依次输出扫描信号的使能电平,而反向扫描为最后一级移位寄存单元至第一级移位寄存单元依次输出扫描信号的使能电平。
可选的,图19是本发明实施例提供的又一种移位寄存电路的结构示意图,图20是本发明实施例提供的又一种移位寄存单元的结构示意图,结合参考图19和图20,扫描控制端包括正向扫描控制端U2D和反向扫描控制端D2U;此时,扫描控制信号包括正向扫描控制信号U2d和反向扫描控制信号D2u;同一移位寄存单元10中,正向扫描控制端U2D的正向扫描控制信号U2d的极性与反向扫描控制端D2U的反向扫描控制信号D2u的极性相反;第一复位信号端REF1包括第一正向复位信号端REF1F和第一反向扫复位信号端REF1B;第一复位信号Ref11(或Ref12)包括第一正向复位信号Ref11F(或Ref12F)和第一反向复位信号Ref11B(或Ref12B);同一移位寄存单元10中,第一正向复位信号端REF1F的第一正向复位信号Ref11F(或Ref12F)的极性与第一反向复位信号端REF1B的第一反向复位信号Ref11B(或Ref12B)的极性相反;第二复位信号端REF2包括第二正向复位信号端REF2F和第二反向扫复位信号端REF2B;第二复位信号Ref21(或Ref22)包括第二正向复位信号Ref21F(或Ref22F)和第二反向复位信号Ref21B(或Ref22B);同一移位寄存单元10中,第二正向复位信号端REF2F的第二正向复位信号Ref21F(或Ref22F)的极性与第二反向复位信号端REFB的第二反向复位信号Ref21B(或Ref22B)的极性相反;复位时钟端包括正向复位时钟端RSTF和反向扫复位时钟端RSTB;复位时钟信号Rst包正向复位时钟信号Ck(Ck2、Ck3或Ck1)和反向复位时钟信号Ck(Ck3、Ck1或Ck2);在一个时钟周期内,同一移位寄存单元10中,正向复位时钟端RSTF的正向复位时钟信号Ck(Ck2、Ck3或Ck1)的使能电平与反向复位时钟端RSTB的反向复位时钟信号Ck(Ck2、Ck3或Ck1)的使能电平依次移位;在正向扫描的扫描周期内,从第一级移位寄存单元ASG1到最后一级移位寄存单元ASG6的各级移位寄存单元10输出的扫描信号的使能电平依次移位;在反向扫描的扫描周期内,从最后一级移位寄存单元ASG6到第一级移位寄存单元ASG1的各级移位寄存单元10输出的扫描信号的使能电平依次移位。
此外,信号输入端可以包括正向信号输入端INF和反向信号输入端INB,此时,第一级移位寄存单元ASG1的正向信号输入端INF接收正向扫描启动信号StvF,最后一级移位寄存单元ASG6的反向信号输入端INB接收反向扫描启动信号StvB,第一级移位寄存单元ASG1的反向信号输入端INB与第二级移位寄存单元ASG2的扫描输出端GOUT电连接,第二级移位寄存单元ASG2的正向信号输入端INF与第一级移位寄存单元ASG1的扫描输出端GOUT电连接,第二级移位寄存单元ASG2的反向信号输入端INB与第三级移位寄存单元ASG3的扫描输出端GOUT电连接,以此类推,前一级移位寄存单元的反向信号输入端INB与后一级移位寄存单元的扫描输出端GOUT电连接,后一级移位寄存单元的正向信号输入端INF与前一级移位寄存单元的扫描输出端GOUT电连接。
示例性的,以第一级移位寄存单元ASG1、第二级移位寄存单元ASG2和第三级移位寄存单元ASG3均为第一移位寄存单元101,第四级移位寄存单元ASG4、第五级移位寄存单元ASG5和第六级移位寄存单元ASG6均为第二移位寄存单元102为例。在正向扫描的一个扫描周期中,各移位寄存单元10的正向扫描控制端U2D接收的正向扫描控制信号U2d(U2d1或U2d2)包括使能电平和非使能电平,各移位寄存单元10的反向扫描控制端D2U接收的反向扫描控制信号D2u(D2u1或D2u2)保持为持续的非使能电平。在反向扫描的一个扫描周期中,各移位寄存单元10的反向扫描控制端D2U接收的反向扫描控制信号D2u(D2u1或D2u2)包括使能电平和非使能电平,各移位寄存单元10的正向扫描控制端U2D接收的正向扫描控制信号U2d(U2d1或U2d 2)保持为持续的非使能电平。
正向扫描的一个扫描周期中,在第一级移位寄存单元ASG1的正向信号输入端INF接收正向扫描启动信号StvF的使能电平时,正向扫描控制信号U2d1为使能电平,而正向扫描控制信号U2d2为非使能电平,这使得第一级移位寄存单元ASG1的第一晶体管M1将正向扫描控制信号U2d1传输至其第一节点N1,以对其第一节点N1进行充电,直至第三级移位寄存单元ASG3的第一节点N1充电完成时,正向扫描控制信号U2d1可以跳变为非使能电平,且为确保第三级移位寄存单元ASG3的第一节点N1的电位与其正向扫描控制端U2D的电位的一致性,可在第三级移位寄存单元ASG3的第一节点N1变为非使能电平,即第三级移位寄存单元ASG3输出扫描信号的非使能电平时,控制正向扫描控制信号U2d1跳变为非使能电平,以在第三级移位寄存单元ASG3的第一节点N1为使能电平时,正向扫描控制信号U2d1也保持为使能电平,即第三级移位寄存单元ASG3中的第一晶体管M1的第一极和其第二极的电位保持一致,以防止因第一晶体管M1的第一极与其栅极和/或第二极之间长时间保持较大的电位差,使得位于第三级移位寄存单元ASG3的第一晶体管M1的处于长时间的偏压状态,而致使其阈值电压的漂移的情况产生,确保下一扫描周期中,第三级移位寄存单元ASG3的第一晶体管M1能够准确地导通或关闭,对于第一级移位寄存单元ASG1和第二级移位寄存单元ASG2中的第一晶体管M1具有同样的效果;同时,因各第二移位寄存单元102(第四级移位寄存单元ASG4、第五级移位寄存单元ASG5和第六级移位寄存单元ASG6)的正向扫描控制端U2D的正向扫描控制信号U2d2均包括非使能电平,且其第一节点N1保持为非使能电平,在正向扫描控制信号U2d2为非使能电平时,能够使得各第二移位寄存单元102的第一晶体管M1的第一极与第二极的电位保持一致,以防止因各第二移位寄存单元102中第一晶体管M1的第一极与其栅极和/或第二极之间长时间保持较大的电位差,使得各第二移位寄存单元102第一晶体管M1的第一晶体管M1的处于长时间的偏压状态,而致使其阈值电压的漂移的情况产生,确保下一扫描周期中,各第二移位寄存单元102第一晶体管M1能够准确地导通或关闭。在此期间,第一级移位寄存单元ASG1、第二级移位寄存单元ASG2和第三级移位寄存单元ASG3依次输出扫描信号(Gout1、Gout2和Gout3)的使能电平。
在第三移位寄存单元ASG3的扫描输出端GOUT输出扫描信号Gout3的使能电平时,正向扫描控制信号U2d2应为使能电平,这使得第四级移位寄存单元ASG4的第一晶体管M1将正向扫描控制信号U2d2传输至其第一节点N1,以对其第一节点N1进行充电,直至第六级移位寄存单元ASG6的第一节点N1充电完成时,正向扫描控制信号U2d2可以跳变为非使能电平,同样的,为确保第六级移位寄存单元ASG6的第一节点N1的电位与其正向扫描控制端U2D的电位的一致性,可在第六级移位寄存单元ASG6的第一节点N1为非使能电平,即第六级移位寄存单元ASG6输出扫描信号的非使能电平时,控制正向扫描控制信号U2d2跳变为非使能电平,以在第六级移位寄存单元ASG6的第一节点N1为使能电平时,正向扫描控制信号U2d2也保持为使能电平,即第六级移位寄存单元ASG6中的第一晶体管M1的第一极和其第二极的电位保持一致,以防止因第六级移位寄存单元ASG6的第一晶体管M1的第一极与其栅极和/或第二极之间长时间保持较大的电位差,使得第六级移位寄存单元ASG6的第一晶体管M1的处于长时间的偏压状态,而致使其阈值电压的漂移的情况产生,确保下一扫描周期中,第六级移位寄存单元ASG6的第一晶体管M1能够准确地导通或关闭,对于第四级移位寄存单元ASG4和第五级移位寄存单元ASG5中的第一晶体管M1具有同样的效果;同时,因各第一移位寄存单元101(第一级移位寄存单元ASG1、第二级移位寄存单元ASG2和第三级移位寄存单元ASG3)的正向扫描控制端U2D的正向扫描控制信号U2d1均包括非使能电平,且其第一节点N1页为非使能电平,在正向扫描控制信号U2d1为非使能电平时,能够使得各第一移位寄存单元101的第一晶体管M1的第一极与第二极的电位保持一致,以防止因各第一移位寄存单元101中第一晶体管M1的第一极与其栅极和/或第二极之间长时间保持较大的电位差,使得各第一移位寄存单元101的第一晶体管M1的处于长时间的偏压状态,而致使其阈值电压的漂移的情况产生,确保各第一移位寄存单元101第一晶体管M1能够准确地导通或关闭。在此期间,第四级移位寄存单元ASG4、第五级移位寄存单元ASG5和第六级移位寄存单元ASG6依次输出扫描信号(Gout4、Gout5和Gout6)的使能电平。
此外,在正向扫描的一个扫描周期中,各移位寄存单元10的第一复位模块121根据第一正向复位信号端REF1F的第一正向复位信号Ref11F(Ref12F)和正向复位时钟端RSTF的正向复位时钟信号Ck(Ck2、Ck3或Ck1)控制其第二节点N2的电位,以及第二复位模块122根据第二正向复位信号端REF2F的第二正向复位信号Ref21F(Ref22F)和正向复位时钟端RSTF的正向复位时钟信号Ck(Ck2、Ck3或Ck1)控制其第二节点N2的电位,以使得各移位寄存单元10的输出模块13能够根据其第二节点N2的电位控制其扫描输出端GOUT输出扫描信号Gout1的非使能电平的时间。
相反,反向扫描的一个扫描周期中,在最后一级移位寄存单元ASG6的反向信号输入端INB接收反向扫描启动信号StvB的使能电平时,正向扫描控制信号U2d2为使能电平,正向扫描控制信号U2d1可以包括非使能电平,直至第四级移位寄存单元ASG4输出扫描信号Gout4的使能电平时,正向扫描控制信号U2d2可以跳变为非使能电平,以及正向扫描控制信号U2d1为使能电平,以使的从最后一级移位寄存单元ASG6到第一级移位寄存单元ASG1依次输出扫描信号(Gout6、Gout5、Gout4、Gout3、Gout2、Gout1)的使能电平;同时,各移位寄存单元10中的第一复位模块121和第二复位模块122能够控制器各自的第二节点N2的电位,以控制各移位寄存单元10输出扫描信号的非使能电平的时间。移位寄存电路100的反向扫描过程的具体原理与正向扫描过程类似,在此不再赘述。
可以理解的是,同一移位寄存单元10中,可将第一正向复位信号端REF1F复用为其正向扫描控制端U2D,第一反向复位信号端REF1B复用为其反向扫描控制端D2U;第二正向扫描控制信号U2d2复用为第一移位寄存单元101中第二正向复位信号端REF2F的第二正向复位信号Ref21F,第二反向扫描控制信号D2u2复用为第一移位寄存单元101中第二反向复位信号端REF2B的第二反向复位信号Ref21B,以及,第一正向扫描控制信号U2d1复用为第二移位寄存102中第二正向复位信号端REF2F的第二正向复位信号Ref22F,第一反向扫描控制信号D2u1复用为第二移位寄存102中第二反向复位信号端REF2B的第二反向复位信号Ref22B。
可选的,如图20所示,第一复位模块121包括第一甲复位晶体管M211和第一乙复位晶体管M212;第二复位模块122包括第二甲复位晶体管M221和第二乙复位晶体管M222;同一移位寄存单元10中,第一甲复位晶体管M211的栅极与第一正向复位信号端REF1F电连接,第一甲复位晶体管M211的第一极与正向复位时钟端RSTF电连接;第一乙复位晶体管M212的栅极与第一反向复位信号端REF1B电连接,第一乙复位晶体管M212的第一极与反向复位时钟端RSTB电连接;第一甲复位晶体管M211的第二极和第一乙复位晶体管M212的第二极均耦接于第二节点N2;第二甲复位晶体管M221的栅极与第二正向复位信号端REF2F电连接,第二甲复位晶体管M221的第一极与正向复位时钟端RSTF电连接;第二乙复位晶体管M222的栅极与第二反向复位信号端REF2B电连接,第二乙复位晶体管M222的第一极与反向复位时钟端RSTB电连接;第二甲复位晶体管M221的第二极和第二乙复位晶体管M222的第二极均耦接于第二节点N2。
如此,第一正向复位信号端REF1F的第一正向复位信号Ref11F(Ref12F)能够控制第一甲复位晶体管M211导通或关闭,第一反向复位信号端REF1B的第一反向复位信号Ref11B(Ref12B)能够控制第一乙复位晶体管M212导通或关闭;第二正向复位信号端REF2F的第二正向复位信号Ref21F(Ref22F)能够控制第二甲复位晶体管M221导通或关闭,第二反向复位信号端REF2B的第二反向复位信号Ref21B(Ref22B)能够控制第二乙复位晶体管M222导通或关闭。
可选的,继续参考图20,当信号输入端包括正向信号输入端INF和反向信号输入端INB时,相邻两级移位寄存单元10中,后一级移位寄存单元的正向信号输入端INF与前一级移位寄存单元的扫描输出端GOUT电连接,前一级移位寄存单元的反向信号输入端INB与后一级移位寄存单元的扫描输出端GOUT电连接,此时,第一节点控制模块11包括两个第一晶体管M1;两个第一晶体管M1分别为第一甲晶体管M11和第一乙晶体管M12;同一移位寄存单元10中,第一甲晶体管M11的栅极与正向信号输入端INF电连接,第一甲晶体管M11的第一极与正向扫描控制端U2D电连接;第一乙晶体管M12的栅极与反向信号输入端INB电连接,第一乙晶体管M12的第一极与述反向扫描控制端D2U电连接;第一甲晶体管M11的第二极和第一乙晶体管M12的第二极均耦接于第一节点N1。
如此,在正向扫描的过程中,前一级移位寄存单元的扫描输出端GOUT输出的扫描信号能够控制后一级移位寄存单元中第一甲晶体管M11的导通或关闭,而在反向扫描过程中,后一级移位寄存单元的扫描输出端GOUT输出的扫描信号能够控制前一级移位寄存单元中第一乙晶体管M12的导通或关闭。
示例性的,当移位寄存单元中的所有晶体管均为N型晶体管时,以第三级移位寄存单元ASG3的正向扫描驱动过程为例,图21是本发明实施例提供的又一种移位寄存电路的驱动时序图,结合参考图20和图21所示,正向扫描过程中,在t13阶段,由于第三级移位寄存单元ASG3的正向信号输入端INF未接收到上一级移位寄存单元(第二级移位寄存单元ASG2)的扫描输出端GOUT输出的扫描信号Gout2的使能电平,因此第三级移位寄存单元ASG3中的第一甲晶体管M11处于关闭状态,第一正向复位信号端REF1F的第一正向复位信号Ref11F为控制第一甲复位晶体管M211处于导通状态的使能电平,使得第一甲复位晶体管M211将正向复位时钟端RSTF的正向复位时钟信号Ck1传输至其传输晶体管M7的栅极,使得传输晶体管M7在正向复位时钟信号Ck1的控制下导通或关闭;其中,在t131阶段,正向复位时钟信号Ck1为能够控制传输晶体管M7导通的使能电平,使得第二电平端VGH的第二电平信号Vgh传输至第二节点N2,使得第二节点N2的电位控制输出模块13中第四晶体管M4的导通,第一电平端VGL的第一电平信号Vgl通过第四晶体管M4传输至扫描输出端GOUT,使得扫描输出端GOUT输出扫描信号Gout3的非使能电平,同时,第二节点N2的电位控制节点控制模块14中第五晶体管M5导通,使得第一电平端VGL的第一电平信号Vgl传输至第一节点N1,使得第一节点N1的电位控制输出模块13中第三晶体管M3处于关闭状态;在此期间,位于第三级移位寄存单元ASG3之后的其它级移位寄存单元(ASG4、ASG5和ASG6)中的第二节点N2维持使能电平,第一节点N1维持非使能电平,且由于位于第三级移位寄存单元ASG3之后的其它级移位寄存单元(ASG4、ASG5和ASG6)的正向扫描控制端U2D的正向扫描控制信号U2d2为非使能电平,这使得位于第三级移位寄存单元ASG3之后的其它级移位寄存单元(ASG4、ASG5和ASG6)的第一甲晶体管M11的栅极、第一极以及第二极的电位均保持一致,以防止因第一甲晶体管M11的第一极与其栅极和/或第二极之间长时间保持较大的电位差,使得位于第三级移位寄存单元ASG3之后的其它级移位寄存单元(ASG4、ASG5和ASG6)的第一甲晶体管M11的处于长时间的偏压状态,而致使其阈值电压的漂移的情况产生,以在下一扫描周期中,能够准确控制三级移位寄存单元ASG3之后的其它级移位寄存单元(ASG4、ASG5和ASG6)的第一甲晶体管M11导通或关闭。
在t14阶段,第二级移位寄存单元ASG2的扫描输出端GOUT输出的扫描信号Gout2的使能电平,使得第三级移位寄存单元ASG3中的第一甲晶体管M11导通,正向扫描控制端U2D的正向扫描控制信号U2d1通过其第一甲晶体管M11传输至其第一节点N1,以对其第一节点N1进行充电,在第一节点N1的电位足以控制输出模块13中第三晶体管M3导通时,输出时钟端OUT的输出时钟信号Ck3通过第三晶体管M3传输至扫描输出端GOUT,使得扫描输出端GOUT输出的扫描信号Gout3与输出时钟端OUT的输出时钟信号Ck3保持一致,同时,第一节点N1的电位还会控制节点互控模块14中的第六晶体管M6导通,使得第六晶体管M6将第一电平端VGL的第一电平信号Vgl传输至第二节点N2,使得第二节点N2保持为非使能的电位,输出模块13的第四晶体管M4保持关闭状态,以防第三晶体管M3和第四晶体管M4同时导通,而影响扫描输出端GOUT输出的扫描信号Gout3的准确性;并且,在此期间,正向复位时钟端RSTF的正向复位时钟信号Ck1保持为非使能电平,传输晶体管M7处于关闭状态,第二节点N2的电位仅受控于第六晶体管M6所传输的第一电平信号Vgl。
在t15阶段,输出时钟端OUT的输出时钟信号Ck3为使能电平,即扫描输出端GOUT输出扫描信号Gout3的使能电平,该扫描输出端Gout3能够控制下一级移位寄存单元(第四级移位寄存单元ASG4)中的第一甲晶体管M11导通,正向扫描控制信号U2d2变为使能电平,以使的正向扫描控制信号U2d2能够对第四级移位寄存单元ASG4的第一节点N1进行充电。并且,在此期间,正向复位时钟端RSTF的正向复位时钟信号Ck1仍保持为非使能电平,传输晶体管M7仍处于关闭状态。
在t16阶段,正向扫描控制信号U2d1保持为使能电平,且正向复位时钟端RSTF的正向复位时钟信号Ck1变为使能电平,第一甲复位晶体管M11将正向复位时钟信号Ck1的使能电平传输至传输晶体管M7的栅极,使得传输晶体管M7导通,以将第二电平端VGH的第二电平信号Vgh传输至第二节点N2,对第二节点N2进行充电,使得第二节点N2的电位足以控制输出模块13中的第四晶体管M4导通,第四晶体管M4将第一电平端VGL的第一电平信号Vgl传输至扫描输出端GOUT,使得扫描输出端Gout输出扫描信号Gout3的非使能电平。同时,节点控制模块14中的第五晶体管M5在第二节点N2的电位的控制下导通,使得第五晶体管M5将第一电平端VGL的第一电平信号Vgl传输至第一节点N1,使得第三晶体管M3关闭。
在t16阶段之后,正向扫描控制信号U2d1变为非使能电平,且第三级移位寄存单元ASG3的第一节点N1和正向信号输入端INF均为非使能电平,使得第三级移位寄存单元ASG3的第一甲晶体管M11的栅极、第一极和第二极的电位保持一致,以防止因第一甲晶体管M11的第一极与其栅极和/或第二极之间长时间保持较大的电位差,使得位于第三级移位寄存单元ASG3的第一甲晶体管M11的处于长时间的偏压状态,而致使其阈值电压的漂移的情况产生,以在下一扫描周期中,能够准确控制第三级移位寄存单元ASG3的第一甲晶体管M11导通或关闭。同时,为确保后续的扫描过程中,第三级移位寄存单元ASG3的扫描输出端GOUT持续输出扫描信号Gout3的非使能电平,通过第二正向复位信号端REF2F的第二正向复位信号Ref21F控制第二甲晶体管M221处于导通状态,使得正向时钟信号端RSTF的正向时钟信号Ck1通过第二甲晶体管M221传输至传输晶体管M7的栅极,并在正向时钟信号端RSTF的正向时钟信号Ck1为使能电平时,传输晶体管M7导通,以为第二节点N2补充电量。
可以理解的是,对于其它移位寄存单元(ASG1、ASG2、ASG4、ASG5和ASG6)的正向扫描驱动过程与第三级移位寄存单元ASG3的正向扫描驱动过程类似,相同之处可参考上述对第三级移位寄存单元ASG3的正向扫描驱动过程,在此不再赘述;同时,对于反向扫描的驱动过程,由反向输入端INB和反向扫描控制端D2U的信号控制第一乙晶体管M12导通或关闭,第一反向复位信号端REF1B和反向时钟信号端RSTB的信号控制第一乙复位晶体管M212导通或关闭,以及第二反向复位信号端REF1B和反向时钟信号端RSTB的信号控制第二乙复位晶体管M222导通或关闭,实现反向扫描,其技术原理与正向扫描过程类似,在此不再赘述。
在上述实施例的基础上,如图22所示,移位寄存单元10还可以包括稳压晶体管M101,此时,第一节点N1包括第一甲节点N11和第一乙节点N12。同一移位寄存单元10中,稳压晶体管M101的栅极与第二电平端VGH电连接,稳压晶体管M101的第一极与输入模块11耦接于第一甲节点N11,稳压晶体管M101的第二极与输出模块13电连接于第一乙节点N12,稳压晶体管M101能够稳定第一甲节点N11和第一乙节点N12的电位。
此外,移位寄存单元10还可以包括第一清零晶体管M102和第二清零晶体管M103;同一移位寄存单元10中,第一清零晶体管M102的栅极和第二清零晶体管M103的栅极均与清零控制端GAS电连接,第一清零晶体管M102的第一极和第二清零晶体管M103的第一极均与第一电平端VGL电连接,第一清零晶体管M102的第二极电连接于第一节点N1,第二清零晶体管M103的第二极与扫描输出端GOUT电连接。在一个扫描周期的开始时刻,可通过清零控制端GAS的清零控制信号Gas控制第一清零晶体管M102和第二清零晶体管M103导通,以分别清除第一节点N1和扫描输出端GOUT的电位,对第一节点N1和扫描输出端GOUT进行初始化。
在一可选的实施例中,依次级联的M个第一移位寄存单元构成第一移位寄存单元组,以及依次级联的N个第二移位寄存单元构成第二移位寄存单元组;其中,M和N均为正整数;第一移位寄存单元组与第二移位寄存单元组交替设置。
示例性的,如图19所示,M和N均可以等于3,即依次级联的3个第一移位寄存单元101(即第一级移位寄存单元ASG1、第二级移位寄存单元ASG2和第三级移位寄存单元ASG3)构成第一移位寄存单元组,依次级联的3个第二移位寄存单元102(即第四级移位寄存单元ASG4、第五级移位寄存单元ASG5和第六级移位寄存单元ASG6)构成第二移位寄存单元组。
需要说明的是,上述移位寄存电路均以依次级联的三个第一移位寄存单元101构成一个第一移位寄存单元组,以及依次级联的是三个第二移位寄存单元构成一个第二移位寄存单元组为例,对本发明实施例的技术方案进行了示例性的说明,而在本发明实施例中,第一移位寄存单元和第二移位寄存单元的排列方式不限于此。
示例性的,图23是本发明实施例提供的又一种移位寄存电路的结构示意图,如图23所示,M和N均可以等于2,此时,第一级移位寄存单元ASG1和第二级移位寄存单元ASG2构成一个第一移位寄存单元组,第三级移位寄存单元ASG3和第四级移位寄存单元ASG4构成一个第二移位寄存单元组,第五级移位寄存单元ASG5和第六级移位寄存单元ASG6构成一个第一移位寄存单元组,以使得第一移位寄存单元组和第二移位寄存单元组交替设置。
可以理解的是,上述以M=N为例对本发明实施例的技术方案进行了示例性的说明,而在本发明实施例中M也可以不等于N,可根据实际需要进行设计,本发明实施例对此不做具体限定。
基于同一发明构思,本发明实施例还提供一种显示面板,该显示面板包括本发明实施例提供的移位寄存电路。
示例性的,图24是本发明实施例提供的一种显示面板的结构示意图,如图24所示,显示面板200包括显示区201和非显示区202,显示区210包括多条扫描信号线21和阵列排布的多个显示单元22,位于同一行的至少部分显示单元22共用扫描信号线;非显示区202设置有本发明实施例提供的移位寄存电路100和驱动芯片23,移位寄存电路中各移位寄存单元10的扫描输出端与各条扫描信号线21一一对应电连接,以一一对应地向各条扫描信号线21提供扫描信号;移位寄存电路100中移位寄存单元10各信号端接收的信号均由驱动芯片23提供,使得在一个扫描周期中,该驱动芯片23能够控制移位寄存电路100中各级移位寄存单元依次输出扫描信号的使能电平,以对与各移位寄存单元10对应的各条扫描信号线21电连接的显示单元进行逐行扫描,使得各显示单元22进行显示发光,显示面板呈现相应的画面。
需要说明的是,图24仅为本发明实施例示例性的附图,图24中仅示例性地示出了显示面板的非显示区中设置有一个移位寄存电路,而在本发明实施例中显示面板的非显示区中也可以设置两个移位寄存电路。
示例性的,如图25所示,两个移位寄存电路100可位于显示面板200显示区201的相对两侧,且其中一个移位寄存电路100中各移位寄存单元的扫描输出端GOUT与第奇数条扫描信号线21电连接,而另一个移位寄存电路100中各移位寄存单元的扫描输出端GOUT与第偶数条扫描信号线21电连接,以在确保显示面板200正常显示的前提下,能够使显示面板200中显示区201相对两侧的非显示区202保持一致,提高显示面板200的美观性和实用性。其中,两个移位寄存电路可以均为本发明实施例提供的移位寄存电路,即同一移位寄存电路中包括第一移位寄存单元和第二移位寄存单元,或者两个移位寄存电路中的其中一个移位寄存电路包括第一移位寄存单元,另一个移位寄存电路包括第二移位寄存单元;或者,两个移位寄存电路中的其中一个为本发明实施例提供的移位寄存单元,另一个移位寄存电路可以为其它任何移位寄存单元,本发明实施例对此不做具体限定。
基于同一发明构思,本发明实施例还提供一种显示装置,该显示包括本发明实施例提供的显示面板,因此本发明实施例提供的显示装置具备本发明实施例提供的显示面板的技术特征,能够达到本发明实施例提供的显示面板的有益效果,相同之处可参考上述对本发明实施例提供的显示面板的描述,在此不再赘述。
示例性的,图26是本发明实施例提供的一种显示装置的结构示意图,如图26所述,显示装置300包括显示面板200,该显示装置300可以为手机、平板电脑、智能可穿戴设备(例如,智能手表)以及本领域技术人员可知的其他显示装置,本发明实施例对此不作限定。
上述具体实施方式,并不构成对本发明保护范围的限制。本领域技术人员应该明白的是,根据设计要求和其他因素,可以进行各种修改、组合、子组合和替代。任何在本发明的精神和原则之内所作的修改、等同替换和改进等,均应包含在本发明保护范围之内。
Claims (17)
1.一种移位寄存电路,其特征在于,包括:级联设置的多个移位寄存单元;
所述移位寄存单元包括第一节点控制模块、复位模块、输出模块、扫描控制端、信号输入端、复位时钟端、复位信号端和扫描输出端;
同一所述移位寄存单元中,所述第一节点控制模块与所述输出模块耦接于第一节点,所述复位模块与所述输出模块耦接于第二节点;所述第一节点控制模块还分别与所述信号输入端和所述扫描控制端电连接,所述复位模块还分别与所述复位信号端和所述复位时钟端电连接;所述第一节点控制模块用于根据所述扫描控制端的扫描控制信号和所述信号输入端的输入信号,控制所述第一节点的电位;所述复位模块用于根据所述复位信号端的复位信号和所述复位时钟端的复位时钟信号,控制所述第二节点的电位;所述输出模块用于根据所述第一节点的电位和所述第二节点的电位,控制所述扫描输出端输出扫描信号;其中,所述第一节点控制模块包括至少一个第一晶体管;所述第一晶体管的栅极和第一极分别与所述信号输入端和所述扫描控制端电连接,所述第一晶体管的第二极耦接于所述第一节点;
级联设置的多个移位寄存单元中包括至少一个第一移位寄存单元和至少一个第二移位寄存单元;所述第一移位寄存单元的扫描控制端的扫描控制信号为第一扫描控制信号;所述第二移位寄存单元的扫描控制端的扫描控制信号为第二扫描控制信号;
在一个扫描周期中,所述扫描控制信号包括使能电平和非使能电平;所述第一扫描控制信号的非使能电平的时间与所述第二扫描控制信号的使能电平的时间交叠,以及所述第二扫描控制信号的非使能电平的时间与所述第一扫描控制信号的使能电平的时间交叠。
2.根据权利要求1所述的移位寄存电路,其特征在于,所述第一扫描控制信号的使能电平的时间段还与所述第二扫描控制信号的使能电平的时间段交叠。
3.根据权利要求2所述的移位寄存电路,其特征在于,级联且相邻的第一移位寄存单元和第二移位寄存单元中,前一级所述移位寄存单元的扫描控制端的扫描控制信号从使能电平跳变为非使能电平的时刻位于后一级所述移位寄存单元的扫描控制端的扫描控制信号从非使能电平跳变为使能电平的时刻之后。
4.根据权利要求1所述的移位寄存电路,其特征在于,同一所述移位寄存单元中,所述扫描控制端的扫描控制信号的使能电平的时间与所述信号输入端的输入信号的使能电平的时间交叠。
5.根据权利要求4所述的移位寄存电路,其特征在于,同一所述移位寄存单元中,所述扫描控制端的扫描控制信号的使能电平的起始时刻位于所述信号输入端的输入信号的使能电平的起始时刻之前,以及所述扫描控制端的扫描控制信号的使能电平的终止时刻位于所述信号输入端的输入信号的使能电平的终止时刻之后。
6.根据权利要求5所述的移位寄存电路,其特征在于,同一所述移位寄存单元中,所述扫描控制端的扫描控制信号的使能电平的终止时刻位于所述扫描输出端的扫描信号的使能电平的终止时刻之后。
7.根据权利要求1所述的移位寄存电路,其特征在于,同一所述移位寄存单元中,所述复位信号端的复位信号的使能电平的时间与所述扫描控制端的扫描控制信号非使能电平的时间交叠,以及所述复位信号端的复位信号非使能电平的时间与所述扫描控制端的扫描控制信号使能电平的时间交叠。
8.根据权利要求1所述的移位寄存电路,其特征在于,所述复位模块包括第一复位模块和第二复位模块;所述复位信号端包括第一复位信号端和第二复位信号端;
同一所述移位寄存单元中,所述第一复位模块分别与所述第一复位信号端和所述复位时钟端电连接,且所述第一复位模块还耦接于所述第二节点;所述第二复位模块分别与所述第二复位信号端和所述复位时钟端电连接,且所述第二复位模块还耦接于所述第二节点;所述第一复位模块用于根据所述第一复位信号端的第一复位信号和所述复位时钟端的复位时钟信号控制所述第二节点的电位;所述第二复位模块用于根据所述第二复位信号端的第二复位信号和所述复位时钟端的复位时钟信号控制所述第二节点的电位;
其中,所述第一复位信号的使能电平的时间与所述第二复位信号的非使能电平的时间交叠,以及所述第二复位信号的使能电平的时间与所述第一复位信号的非使能电平的时间交叠。
9.根据权利要求8所述的移位寄存电路,其特征在于,同一所述移位寄存单元中,所述第一复位信号端复用所述扫描控制端;和/或,
所述第二扫描控制信号复用为所述第一移位寄存单元中所述第二复位信号端的第二复位信号;所述第一扫描控制信号复用为所述第二移位寄存单元中所述第二复位信号端的第二复位信号。
10.根据权利要求8所述的移位寄存电路,其特征在于,
所述扫描控制端包括正向扫描控制端和反向扫描控制端;所述扫描控制信号包括正向扫描控制信号和反向扫描控制信号;同一所述移位寄存单元中,所述正向扫描控制端的正向扫描控制信号的极性与所述反向扫描控制端的反向扫描控制信号的极性相反;
所述第一复位信号端包括第一正向复位信号端和第一反向复位信号端;所述第一复位信号包括第一正向复位信号和第一反向复位信号;同一所述移位寄存单元中,所述第一正向复位信号端的第一正向复位信号的极性与所述第一反向复位信号端的第一反向复位信号的极性相反;
所述第二复位信号端包括第二正向复位信号端和第二反向复位信号端;所述第二复位信号包括第二正向复位信号和第二反向复位信号;同一所述移位寄存单元中,所述第二正向复位信号端的第二正向复位信号的极性与所述第二反向复位信号端的第二反向复位信号的极性相反;
所述复位时钟端包括正向复位时钟端和反向扫复位时钟端;所述复位时钟信号包正向复位时钟信号和反向复位时钟信号;在一个时钟周期内,同一所述移位寄存单元中,所述正向复位时钟端的正向复位时钟信号的使能电平与所述反向复位时钟端的反向复位时钟信号的使能电平依次移位;
在正向扫描的扫描周期内,从第一级所述移位寄存单元到最后一级所述移位寄存单元的各级所述移位寄存单元输出的扫描信号的使能电平依次移位;
在反向扫描的扫描周期内,从最后一级所述移位寄存单元到第一级所述移位寄存单元的各级所述移位寄存单元输出的扫描信号的使能电平依次移位。
11.根据权利要求10所述的移位寄存电路,其特征在于,所述第一复位模块包括第一甲复位晶体管和第一乙复位晶体管;所述第二复位模块包括第二甲复位晶体管和第二乙复位晶体管;
同一所述移位寄存单元中,所述第一甲复位晶体管的栅极与所述第一正向复位信号端电连接,所述第一甲复位晶体管的第一极与所述正向复位时钟端电连接;所述第一乙复位晶体管的栅极与所述第一反向复位信号端电连接,所述第一乙复位晶体管的第一极与所述反向复位时钟端电连接;所述第一甲复位晶体管的第二极和所述第一乙复位晶体管的第二极均耦接于所述第二节点;所述第二甲复位晶体管的栅极与所述第二正向复位信号端电连接,所述第二甲复位晶体管的第一极与所述正向复位时钟端电连接;所述第二乙复位晶体管的栅极与所述第二反向复位信号端电连接,所述第二乙复位晶体管的第一极与所述反向复位时钟端电连接;所述第二甲复位晶体管的第二极和所述第二乙复位晶体管的第二极均耦接于所述第二节点。
12.根据权利要求10所述的移位寄存电路,其特征在于,所述信号输入端包括正向信号输入端和反向信号输入端;
所述第一节点控制模块包括两个所述第一晶体管;两个所述第一晶体管分别为第一甲晶体管和第一乙晶体管;
同一所述移位寄存单元中,所述第一甲晶体管的栅极与所述正向信号输入端电连接,所述第一甲晶体管的第一极与所述正向扫描控制端电连接;所述第一乙晶体管的栅极与所述反向信号输入端电连接,所述第一乙晶体管的第一极与所述反向扫描控制端电连接;所述第一甲晶体管的第二极和所述第一乙晶体管的第二极均耦接于所述第一节点;
相邻两级移位寄存单元中,后一级所述移位寄存单元的正向信号输入端与前一级所述移位寄存单元的扫描输出端电连接,前一级所述移位寄存单元的反向信号输入端与后一级所述移位寄存单元的扫描输出端电连接。
13.根据权利要求1所述的移位寄存电路,其特征在于,所述移位寄存单元还包括节点互控模块;
同一所述移位寄存单元中,所述节点互控模块分别与所述第一晶体管的第二极和所述第二节点电连接;所述节点互控模块用于根据所述第一节点的电位控制所述第二节点的电位,以及根据所述第二节点的电位控制所述第一节点的电位。
14.根据权利要求1所述的移位寄存电路,其特征在于,所述输出模块包括第三晶体管、第四晶体管、第一电容和第二电容;所述移位寄存单元还包括输出时钟端和第一电平端;
同一所述移位寄存单元中,所述第三晶体管的栅极和所述第一电容的第一端均与所述第一节点电连接,所述第三晶体管的第一极与所述输出时钟端电连接;所述第四晶体管的栅极和所述第二电容的第一端均与所述第二节点电连接,所述第四晶体管的第一极和所述第二电容的第二端均与第一电平端电连接;所述第一电容的第二端、所述第三晶体管的第二极以及所述第四晶体管的第二极均与所述扫描输出端电连接。
15.根据权利要求1所述的移位寄存电路,其特征在于,依次级联的M个所述第一移位寄存单元构成第一移位寄存单元组,以及依次级联的N个所述第二移位寄存单元构成第二移位寄存单元组;其中,M和N均为正整数;
所述第一移位寄存单元组与所述第二移位寄存单元组交替设置。
16.一种显示面板,其特征在于,包括:权利要求1~15任一项所述的移位寄存电路。
17.一种显示装置,其特征在于,包括:权利要求16所述的显示面板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210137284.3A CN114255687B (zh) | 2022-02-15 | 2022-02-15 | 移位寄存电路、显示面板和显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210137284.3A CN114255687B (zh) | 2022-02-15 | 2022-02-15 | 移位寄存电路、显示面板和显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114255687A CN114255687A (zh) | 2022-03-29 |
CN114255687B true CN114255687B (zh) | 2024-03-19 |
Family
ID=80799956
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210137284.3A Active CN114255687B (zh) | 2022-02-15 | 2022-02-15 | 移位寄存电路、显示面板和显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114255687B (zh) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108231034A (zh) * | 2018-03-30 | 2018-06-29 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路、显示面板及显示装置 |
WO2019141003A1 (zh) * | 2018-01-19 | 2019-07-25 | 京东方科技集团股份有限公司 | 移位寄存器单元电路及其驱动方法、扫描驱动电路、显示装置 |
WO2020107435A1 (zh) * | 2018-11-30 | 2020-06-04 | 京东方科技集团股份有限公司 | 扫描电路、驱动电路、触控显示面板、接收切换电路及驱动方法 |
CN113920913A (zh) * | 2021-09-30 | 2022-01-11 | 武汉天马微电子有限公司 | 显示面板及其驱动方法、显示装置 |
CN114038383A (zh) * | 2021-11-30 | 2022-02-11 | 武汉天马微电子有限公司 | 显示面板及其驱动方法、显示装置 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102138865B1 (ko) * | 2013-12-17 | 2020-07-29 | 삼성디스플레이 주식회사 | 표시 장치 |
-
2022
- 2022-02-15 CN CN202210137284.3A patent/CN114255687B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2019141003A1 (zh) * | 2018-01-19 | 2019-07-25 | 京东方科技集团股份有限公司 | 移位寄存器单元电路及其驱动方法、扫描驱动电路、显示装置 |
CN108231034A (zh) * | 2018-03-30 | 2018-06-29 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路、显示面板及显示装置 |
WO2020107435A1 (zh) * | 2018-11-30 | 2020-06-04 | 京东方科技集团股份有限公司 | 扫描电路、驱动电路、触控显示面板、接收切换电路及驱动方法 |
CN113920913A (zh) * | 2021-09-30 | 2022-01-11 | 武汉天马微电子有限公司 | 显示面板及其驱动方法、显示装置 |
CN114038383A (zh) * | 2021-11-30 | 2022-02-11 | 武汉天马微电子有限公司 | 显示面板及其驱动方法、显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN114255687A (zh) | 2022-03-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108346405B (zh) | 移位寄存器单元、栅极驱动电路、显示面板及显示装置 | |
US10770162B2 (en) | Shift register, driving circuit and display device | |
US20200184872A1 (en) | Shift register circuit, gate driving circuit and method for driving the same, and display apparatus | |
CN109935200B (zh) | 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法 | |
US11094239B2 (en) | Shift register and driving method thereof, gate driving circuit and display device | |
US11081031B2 (en) | Gate control unit, driving method thereof, gate driver on array and display apparatus | |
CN113920913B (zh) | 显示面板及其驱动方法、显示装置 | |
US20200388201A1 (en) | Shift register unit, gate driving circuit, driving method and display apparatus | |
US20230282145A1 (en) | Display panel and display device | |
CN107248390B (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置 | |
CN110503913B (zh) | 一种扫描电路、显示面板和显示面板的驱动方法 | |
US11341923B2 (en) | Shift register unit, driving method thereof, gate driving circuit and display panel | |
CN113053447A (zh) | 移位寄存器单元、驱动方法、栅极驱动电路及显示装置 | |
CN108766381B (zh) | 一种移位寄存器电路、阵列基板和显示装置 | |
CN110689839B (zh) | 移位寄存器单元、驱动方法、栅极驱动电路和显示装置 | |
US11423823B2 (en) | Shift register and driving method thereof, gate driving circuit and display device capabling reset the output terminal | |
US11004526B2 (en) | Shift register, gate drive circuit and display panel | |
CN112017613A (zh) | 电荷共享电路、方法、显示驱动模组和显示装置 | |
CN114170943B (zh) | 移位寄存电路、显示面板和显示装置 | |
CN113763859B (zh) | 移位寄存器及其驱动方法、栅极驱动电路、面板及装置 | |
CN112927645B (zh) | 驱动电路、驱动方法和显示装置 | |
CN114255687B (zh) | 移位寄存电路、显示面板和显示装置 | |
CN111613170A (zh) | 移位寄存单元及其驱动方法、栅极驱动电路、显示装置 | |
CN111243482B (zh) | 移位寄存单元、移位寄存器、显示面板和显示装置 | |
US11328785B2 (en) | Shift register, gate driving circuit and gate driving method |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |