CN114220405B - 电平转换电路、电源集成电路、显示装置和电平转换方法 - Google Patents
电平转换电路、电源集成电路、显示装置和电平转换方法 Download PDFInfo
- Publication number
- CN114220405B CN114220405B CN202111537994.7A CN202111537994A CN114220405B CN 114220405 B CN114220405 B CN 114220405B CN 202111537994 A CN202111537994 A CN 202111537994A CN 114220405 B CN114220405 B CN 114220405B
- Authority
- CN
- China
- Prior art keywords
- control signal
- circuit
- timer
- level
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
- H03K19/0185—Coupling arrangements; Interface arrangements using field effect transistors only
- H03K19/018507—Interface arrangements
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本申请提供了一种电平转换电路、电源集成电路、显示装置和电平转换方法,其中,一种电平转换电路应用于显示装置,显示装置包括控制芯片,电平转换电路包括:信号接收端口用于接收控制芯片发送的第一控制信号和第二控制信号;计时器的一端与信号接收端口连接,以接收第二控制信号,当接收到第二控制信号时,计时器开始获取第一控制信号的翻转次数,当翻转次数满足预设次数时,计时器输出延时后的第二控制信号;转换子电路与计时器的另一端连接,转换子电路接收延时后的第二控制信号,并将延时后的第二控制信号转换成第三控制信号,第二控制信号的电压和第三控制信号的电压相反。本申请实施例中电平转换电路的结构更加简单。
Description
技术领域
本申请涉及显示技术领域,尤其涉及一种电平转换电路、电源集成电路、显示装置和电平转换方法。
背景技术
LC由电平转换电路输出的用于LCD面板的GOA信号,主要用于GOA电路转换,解决电路散热问题。LC一般为简单的PWM波,每100帧电平会翻转一次。
但是,现有的电平转换电路需要设置针对触发LC翻转的端口,使电平转换电路的结构变得复杂。
发明内容
本申请实施例提供一种电平转换电路、电源集成电路、显示装置和电平转换方法,解决了现有的电平转换电路存在结构复杂的问题。
本申请实施例提供一种电平转换电路,应用于显示装置,所述显示装置包括控制芯片,所述电平转换电路包括:
信号接收端口,所述信号接收端口用于接收所述控制芯片发送的第一控制信号和第二控制信号;
计时器,所述计时器的一端与所述信号接收端口连接,以分别接收所述第一控制信号和所述第二控制信号,当接收到所述第二控制信号时,所述计时器开始获取所述第一控制信号的翻转次数,当所述翻转次数满足预设次数时,所述计时器输出延时后的所述第二控制信号;
转换子电路,所述转换子电路与所述计时器的另一端连接,所述转换子电路接收延时后的所述第二控制信号,并将延时后的所述第二控制信号转换成第三控制信号,所述第二控制信号的电压和所述第三控制信号的电压相反。
可选的,当所述翻转次数满足预设次数时,所述计时器还用于将所述第二控制信号延时预设时间后输出至所述转换子电路。
可选的,所述转换子电路包括第一支路、第二支路和输出端,所述第一支路包括第一MOS管,所述第一MOS管的栅极与所述计时器的第一端连接,所述第一MOS管的源极与高压电平连接,所述第一MOS管的漏极与所述输出端连接,所述计时器的第二端与所述输出端连接;
所述第二支路包括第二MOS管,所述第二MOS管的栅极与所述计时器的第三端连接,所述第二MOS管的源极与低压电平连接,所述第二MOS管的漏极与所述输出端连接,所述计时器的第二端与所述输出端连接。
可选的,当所述第二控制信号的电压处于低电平,且所述翻转次数满足预设次数条件时,所述第一MOS管导通,所述第二MOS管断开,所述输出端输出处于高电平的所述第三控制信号;
当所述第二控制信号的电压处于高电平,且所述翻转次数满足预设次数条件时,所述第二MOS管导通,所述第一MOS管断开,所述输出端输出处于低电平的所述第三控制信号。
可选的,所述电平转换电路还包括寄存器,所述寄存器与所述计时器电连接,用于配置所述计时器的所述预设次数。
可选的,所述第一控制信号为STV信号、RESET信号和GOA信号中的一种,所述第三控制信号为第一LC信号或第二LC信号。
本申请实施例还提供一种电源集成电路,所述电源集成电路还包括:
电平转换电路,如上述任一项所述电平转换电路,所述电平转换电路用于输出GOA信号;
P-Gamma芯片,所述P-Gamma芯片用于输出伽马信号;
电源管理电路,所述电源管理电路与所述电平转换电路电连接,用于输出逻辑电平和参考电平至所述电平转换电路;所述电源管理电路与所述P-Gamma芯片电连接,用于为所述P-Gamma芯片提供电源。
本申请实施例还提供一种显示装置,所述显示装置包括:
显示面板;
电源集成电路,如上述所述的电源集成电路,所述电源集成电路与所述显示面板电连接。
本申请实施例还提供一种电平转换方法,应用于显示装置,所述显示装置包括电连接的信号接收端口、计时器和转换子电路,所述电平转换方法包括:
控制所述信号接收端口接收所述控制芯片发送的第一控制信号和第二控制信号;
当所述计时器分别接收到所述第一控制信号和所述第二控制信号时,控制所述计时器开始获取所述第一控制信号的翻转次数,当所述翻转次数满足预设次数时,控制所述计时器输出延时后的所述第二控制信号;
控制所述转换子电路接收延时后的所述第二控制信号,并将延时后的所述第二控制信号转换成第三控制信号,所述第三控制信号的电压和所述第二控制信号的电压相反。
可选的,所述电平转换方法还包括:
当所述翻转次数满足预设次数时,控制所述计时器将所述第二控制信号延时预设时间后输出至所述转换子电路。
本申请的有益效果在于:本申请实施例提供的电平转换电路通过信号接收端口接收控制芯片发出的第一控制信号和第二控制信号,并运用计时器获取第一控制信号的翻转次数,当翻转次数满足预设次数时,则将延时后的第二控制信号发送至转换子电路,转换子电路将延时后的第二控制信号转换成第三控制信号。本申请实施例中转换子电路通过寄存器中第一控制信号触发,将延时后的第二控制信号转换成第三控制信号,相对于现有技术,不需要额外的增加针对触发LC输入的端口,使得电平转换电路的结构更加简单。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单的介绍。显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对本领域技术人员来说,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
为了更完整地理解本申请及其有益效果,下面将结合附图来进行说明。其中,在下面的描述中相同的附图标号表示相同部分。
图1为本实施例提供的电平转换电路的结构示意图;
图2为图1所示的电平转换电路中第一LC信号和第二LC信号的波形示意图;
图3为本实施例提供的显示装置的结构示意图;
图4为本实施例提供的电平转换方法的流程示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
在本申请的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时针”、“逆时针”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
LC主要是用于GOA电路转换,解决电路散热问题,一般为简单的PWM波,每100帧电平会翻转一次。由于LC主要用于GOA的电路切换,所以和其他的GOA Timming没有对应的时序关系,只是电平翻转要求在Blanking区间进行。现有的电平转换电路需要设置针对触发LC输入的端口,会存在端口浪费的现象,且使得电平转换电路结构复杂。
因此,为了解决上述问题,本申请提出了一种电平转换电路、电源集成电路、显示装置和电平转换方法。下面结合附图和实施方式对本申请作进一步说明。
请参阅图1至图3,图1为本实施例提供的电平转换电路的结构示意图,图2为图1所示的电平转换电路中第一LC信号和第二LC信号的波形示意图,图3为本实施例提供的显示装置的结构示意图。本申请实施例提供一种电平转换电路100,应用于显示装置1,显示装置1包括控制芯片3000和显示面板2000,电平转换电路100包括信号接收端口10、计时器20和转换子电路30,计时器20的一端与信号接收端口10连接,计时器20的另一端与转换子电路30连接。
其中,信号接收端口10用于接收控制芯片3000发送的第一控制信号和第二控制信号。当信号接收端口10接收第二控制信号后发送至计时器20的一端,当计时器20接收到第二控制信号时,计时器20开始获取第一控制信号的翻转次数,当翻转次数满足预设次数时,计时器20输出延时后的第二控制信号,转换子电路30接收延时后的第二控制信号,并将延时后的第二控制信号转换成第三控制信号,第二控制信号的电压和第三控制信号的电压相反。本申请实施例中转换子电路30通过第一控制信号触发,生成第三控制信号,相对于现有技术,不需要额外的增加针对触发LC输入的端口,使得电平转换电路100的结构更加简单。
可以理解的是,第一控制信号包括STV信号、CK信号、RESET信号和GOA信号,其中,STV信号为起始信号,CK信号为传输信号。
第二控制信号是第一LC信号或第二LC信号,且第一LC信号的电压和第二LC信号的电压相反。
第三控制信号是第一LC信号或第二LC信号,且第二控制信号的电压和第三控制信号的电压相反。
本申请实施例通过计时器20记录第一控制信号的翻转次数,对第二控制信号进行延时,并通过计时器20将延时后的第二控制信号发送给转换子电路30,转换子电路30将第二控制信号转换成第三控制信号输出,本申请实施例不需要设置额外的LC输入端来触发第一LC信号和第二LC信号的翻转,只需要通过计时器20对第一控制信号进行计时,就可以自动实现翻转,简化了电平转换电路100的结构,减小了成本。
需要说明的是,在一些实施例中,有些显示面板2000对翻转时间点有限制,故,为了兼容各种显示面板2000,因此,在翻转次数满足预设次数后,计时器20会继续延时预设时间后输出第二控制信号。
示例性的,在一些实施例中,计时器20延时的预设时间为结束信号下降沿后Blanking_time/2的时间点。在其他一些实施例中,计时器20延时的预设时间为结束信号上升沿后Blanking_time/2的时间点。可以理解的是,预设时间根据实际情况设计,在此不作具体的限制。
转换子电路30包括第一支路311和输出端330,第一支路311包括第一MOS管311,第一MOS管311的栅极与计时器20的第一端连接,第一MOS管311的源极与高压电平VGH连接,第一MOS管311的漏极与输出端330连接,计时器20的第二端与输出端330连接。当控制芯片3000发送第二控制信号至信号接收端口10时,计时器20开始获取第一控制信号的翻转次数,当翻转次数满足预设次数时后,计时器20输出延时后的控制信号,并导通转换子电路30中第一MOS管311的栅极与信号接收端口10,以使第二控制信号转换成第三控制信号输出,第三控制信号的电压和第二控制信号的电压相反。
转换子电路30还包括第二支路320,第二支路320包括第二MOS管321,第二MOS管321的栅极与计时器20的第三端连接,第二MOS管321的源极与低压电平VGL连接,第二MOS管321的漏极与输出端330连接,计时器20的第二端与输出端330连接;当第一MOS管311断开,第二MOS管321导通,将第二控制信号的电压转换至低压电平VGL后输出第三控制信号。实现了LS_OUT的功能复用,节省了LS_OUT端口,兼容了IPS屏或者其他高刷新率屏。
在一些实施例中,当翻转次数满足预设次数时后,计时器20继续延时预设时间后,再输出延时后的第二控制信号,并导通转换子电路30中第一MOS管311的栅极与信号接收端口10,以使第二控制信号转换成第一LC信号或第二LC信号输出。通过再次延时预设时间,可以使得此电平转换电路100兼容更多的显示面板2000。
当第一LC信号和第二LC信号输出后,当第一控制信号的翻转次数满足预设次数时后,第一LC信号和第二LC信号会再次进行翻转。
示例性的,当第一LC信号的电压处于低电平,且第一控制信号的翻转次数满足预设次数条件时,第一MOS管导通,第二MOS管断开,输出端输出处于高电平的第一LC信号。当第一LC信号的电压处于高电平,且翻转次数满足预设次数条件时,第二MOS管导通,第一MOS管断开,输出端输出处于低电平的第一LC信号。
当第二LC信号的电压处于高电平,且翻转次数满足预设次数条件时,第二MOS管导通,第一MOS管断开,输出端输出处于低电平的第二LC信号。当第二LC信号的电压处于低电平,且翻转次数满足预设次数条件时,第二MOS管导通,第一MOS管断开,输出端输出处于高电平的第二LC信号。
转换子电路30还包括寄存器50,寄存器50与计时器20电连接,用于设置计时器20的预设时间。即不同的显示面板2000会设置不同的预设时间,一般以按照不同刷新率面板来分档设置。本申请实施例通过寄存器50存储对应的预设时间后,当对应不同的显示面板2000时,则计时器20输出不同的预设时间至计时器20,以此对第一控制信号进行翻转次数的记录以及进行预设时间的延时,再通过第一MOS管311与信号接收端口10接通后输出第三控制信号。本申请实施例通过寄存器50更改不同的预设时间,相对于现有技术,寄存器50更改预设时间的设计使得操作更加灵活方便,且使得对应的硬件更加简单,成本降低。
请继续参阅图3,本申请实施例还提供一种电源集成电路1000,该电源集成电路1000包括电平转换电路100、P-Gamma芯片300和电源管理电路200。其中,电平转换电路100为上述任一项所述的电平转换电路100,具体情况见上述,在此不再赘叙。
电平转换电路100用于输出GOA信号,P-Gamma芯片300用于输出伽马信号。电源管理电路200与电平转换电路100电连接,用于输出逻辑电平和参考电平至电平转换电路100。电源管理电路200与P-Gamma芯片300电连接,用于为P-Gamma芯片300提供电源。
本申请实施例通过电源集成电路1000上集成电平转换电路100、P-Gamma芯片300和电源管理电路200,可以实现多个功能,且使得电源集成电路1000更加简单、轻便化。
请继续参阅图3,本申请实施例还提供一种显示装置1,显示装置1包括显示面板2000、电源集成电路1000和控制芯片3000。其中,控制芯片3000与电平转换电路100电连接,为电平转换电路100输入控制信号。电源集成电路1000与所述显示面板2000电连接,且电源集成电路1000为上述任一项所述的电源集成电路1000,具体情况见上述,在此不再赘叙。
请继续参阅图4,图4为本实施例提供的电平转换方法的流程示意图。本申请实施例还提供一种电平转换方法,该方法应用于显示装置1,显示装置1包括依次电连接的显示面板2000、控制芯片3000和电平转换电路100,其中,电平转换电路100包括信号接收端口10、计时器20和转换子电路30,显示装置1的具体情况见上述,在此不再赘叙。电平转换方法的具体流程如下:
101、控制信号接收端口接收控制芯片发送的第一控制信号和第二控制信号。
信号接收端口10接收控制芯片3000发送的第一控制信号和第二控制信号,其中,第一控制信号可以是STV信号、CK信号、RESET信号和GOA信号,其中,STV信号为起始信号,CK信号为传输信号。
可以理解的是,第二控制信号可以为电源管理电路上电后,固定输出的第一LC信号和第二LC信号,第一LC信号和第二LC信号固定输出电平为镜像对称的波形。
102、当计时器分别接收到所述第一控制信号和第二控制信号时,控制计时器开始获取第一控制信号的翻转次数,当翻转次数满足预设次数时,控制计时器输出延时后的第二控制信号。
当计时器20分别接收到所述第一控制信号和第二控制信号时,控制计时器20开始获取第一控制信号的翻转次数,当第一控制信号的翻转次数满足预设次数时,控制计时器20输出延时后的第二控制信号。在一些实施例中,第一控制信号的预设次数为100次,即当翻转次数满足预设次数时,控制计时器20输出的第二控制信号为延时100帧后的第二控制信号。
103、控制转换子电路接收延时后的第二控制信号,并将延时后的第二控制信号转换成第三控制信号,第三控制信号的电压和第二控制信号的电压相反。
控制转换子电路30接收延时后的第二控制信号,并导通计时器20和转换子电路30,以使转换子电路30将接收的延时后的第二控制信号转换成第三控制信号后并输出。其中,第一控制信号的电压和第二控制信号的电压相反。
可以理解的是,第二控制信号为第一LC信号或第二LC信号,其中,第一LC信号的电压和第二LC信号的电压相反。
在一些实施例中,为了更好地兼容多种显示面板2000,即在翻转次数满足预设次数后,计时器20会继续延时预设时间后输出第二控制信号。具体情况见上述,在此不再赘述。
以上对本申请实施例提供的一种电平转换电路、电源集成电路、显示装置和电平转换方法进行了详细介绍。本文中应用了具体条例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请。同时,对于本领域的技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上,本说明书内容不应理解为对本申请的限制。
Claims (9)
1.一种电平转换电路,应用于显示装置,所述显示装置包括控制芯片,其特征在于,所述电平转换电路包括:
信号接收端口,所述信号接收端口用于接收所述控制芯片发送的第一控制信号和第二控制信号;
计时器,所述计时器的一端与所述信号接收端口连接,以分别接收所述第一控制信号和所述第二控制信号,当接收到所述第二控制信号时,所述计时器开始获取所述第一控制信号的翻转次数,当所述翻转次数满足预设次数时,所述计时器输出延时后的所述第二控制信号;
转换子电路,所述转换子电路包括第一支路、第二支路和输出端,所述第一支路包括第一MOS管,所述第二支路包括第二MOS管,所述第一MOS管和所述第二MOS管连接,且所述第一MOS管和所述第二MOS管均连接所述计时器,所述计时器与所述输出端连接;所述转换子电路接收延时后的所述第二控制信号,并将延时后的所述第二控制信号转换成第三控制信号,所述第二控制信号的电压和所述第三控制信号的电压相反;
当所述第二控制信号的电压处于低电平,且所述翻转次数满足预设次数条件时,所述第一MOS管导通,所述第二MOS管断开,所述输出端输出处于高电平的所述第三控制信号;
当所述第二控制信号的电压处于高电平,且所述翻转次数满足预设次数条件时,所述第二MOS管导通,所述第一MOS管断开,所述输出端输出处于低电平的所述第三控制信号。
2.根据权利要求1所述的电平转换电路,其特征在于,当所述翻转次数满足预设次数时,所述计时器还用于将所述第二控制信号延时预设时间后输出至所述转换子电路。
3.根据权利要求1所述的电平转换电路,其特征在于,所述第一MOS管的栅极与所述计时器的第一端连接,所述第一MOS管的源极与高压电平连接,所述第一MOS管的漏极与所述输出端连接,所述计时器的第二端与所述输出端连接;
所述第二MOS管的栅极与所述计时器的第三端连接,所述第二MOS管的源极与低压电平连接,所述第二MOS管的漏极与所述输出端连接,所述计时器的第二端与所述输出端连接。
4.根据权利要求3所述的电平转换电路,其特征在于,所述电平转换电路还包括寄存器,所述寄存器与所述计时器电连接,用于配置所述计时器的所述预设次数。
5.根据权利要求1所述的电平转换电路,其特征在于,所述第一控制信号为STV信号、RESET信号和GOA信号中的一种,所述第三控制信号为第一LC信号或第二LC信号。
6.一种电源集成电路,其特征在于,所述电源集成电路还包括:
电平转换电路,如权利要求1-5任一项所述电平转换电路,所述电平转换电路用于输出第三控制信号;
P-Gamma芯片,所述P-Gamma芯片用于输出伽马信号;
电源管理电路,所述电源管理电路与所述电平转换电路电连接,用于输出逻辑电平和参考电平至所述电平转换电路;所述电源管理电路与所述P-Gamma芯片电连接,用于为所述P-Gamma芯片提供电源。
7.一种显示装置,其特征在于,所述显示装置包括:
显示面板;
电源集成电路,如权利要求6所述的电源集成电路,所述电源集成电路与所述显示面板电连接。
8.一种电平转换方法,应用于显示装置,所述显示装置包括电连接的信号接收端口、计时器和转换子电路,其特征在于,所述转换子电路包括第一支路、第二支路和输出端,所述第一支路包括第一MOS管,所述第二支路包括第二MOS管,所述第一MOS管和所述第二MOS管连接,且所述第一MOS管和所述第二MOS管均连接所述计时器,所述计时器与所述输出端连接;所述电平转换方法包括:
控制所述信号接收端口接收控制芯片发送的第一控制信号和第二控制信号;
当所述计时器分别接收到所述第一控制信号和所述第二控制信号时,控制所述计时器开始获取所述第一控制信号的翻转次数,当所述翻转次数满足预设次数时,控制所述计时器输出延时后的所述第二控制信号;
控制所述转换子电路接收延时后的所述第二控制信号,并将延时后的所述第二控制信号转换成第三控制信号,所述第三控制信号的电压和所述第二控制信号的电压相反;
当所述第二控制信号的电压处于低电平,且所述翻转次数满足预设次数条件时,所述第一MOS管导通,所述第二MOS管断开,所述输出端输出处于高电平的所述第三控制信号;
当所述第二控制信号的电压处于高电平,且所述翻转次数满足预设次数条件时,所述第二MOS管导通,所述第一MOS管断开,所述输出端输出处于低电平的所述第三控制信号。
9.根据权利要求8所述的电平转换方法,其特征在于,所述电平转换方法还包括:
当所述翻转次数满足预设次数时,控制所述计时器将所述第二控制信号延时预设时间后输出至所述转换子电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111537994.7A CN114220405B (zh) | 2021-12-15 | 2021-12-15 | 电平转换电路、电源集成电路、显示装置和电平转换方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111537994.7A CN114220405B (zh) | 2021-12-15 | 2021-12-15 | 电平转换电路、电源集成电路、显示装置和电平转换方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114220405A CN114220405A (zh) | 2022-03-22 |
CN114220405B true CN114220405B (zh) | 2023-01-20 |
Family
ID=80702663
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111537994.7A Active CN114220405B (zh) | 2021-12-15 | 2021-12-15 | 电平转换电路、电源集成电路、显示装置和电平转换方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114220405B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114842787A (zh) * | 2022-04-26 | 2022-08-02 | 深圳市华星光电半导体显示技术有限公司 | 显示面板 |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1694358A (zh) * | 2004-04-29 | 2005-11-09 | 三星Sdi株式会社 | 电平转换器及采用该转换器的平板显示器 |
JP2006173889A (ja) * | 2004-12-14 | 2006-06-29 | Denso Corp | レベルシフト回路 |
CN101043215A (zh) * | 2007-03-12 | 2007-09-26 | 启攀微电子(上海)有限公司 | 一种高性能时间数字转换器电路架构 |
CN103929169A (zh) * | 2013-01-16 | 2014-07-16 | 深圳市大族激光科技股份有限公司 | 传感器输出电平隔离转换电路、电平隔离转换电路及设备 |
CN105099435A (zh) * | 2015-08-27 | 2015-11-25 | 深圳市华星光电技术有限公司 | 电平转换电路及其电平转换方法 |
CN107094012A (zh) * | 2017-03-22 | 2017-08-25 | 尚睿微电子(上海)有限公司 | 一种电平转换电路及方法 |
CN107633798A (zh) * | 2017-10-11 | 2018-01-26 | 深圳市华星光电半导体显示技术有限公司 | 电位转换电路及显示面板 |
CN111724751A (zh) * | 2020-06-28 | 2020-09-29 | 惠州高盛达光电技术有限公司 | 应用于显示器上的t-con驱动板 |
CN111986603A (zh) * | 2020-08-10 | 2020-11-24 | 深圳市华星光电半导体显示技术有限公司 | 显示装置以及电子设备 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN2041434U (zh) * | 1988-08-16 | 1989-07-19 | 杨培新 | 全集成自动时间控制装置 |
US7285981B2 (en) * | 2002-07-08 | 2007-10-23 | Viciciv Technology | Configuration circuit for programmable logic devices |
TW200509026A (en) * | 2003-08-25 | 2005-03-01 | Ind Tech Res Inst | Scan driver, scan driving system with low input voltage and their level shift voltage circuit |
TWI257108B (en) * | 2004-03-03 | 2006-06-21 | Novatek Microelectronics Corp | Source drive circuit, latch-able voltage level shifter and high-voltage flip-flop |
JP5143599B2 (ja) * | 2008-03-13 | 2013-02-13 | オンセミコンダクター・トレーディング・リミテッド | 液晶駆動装置 |
WO2011142148A1 (ja) * | 2010-05-14 | 2011-11-17 | シャープ株式会社 | レベルシフト回路およびそれを備えた表示装置 |
WO2015120131A1 (en) * | 2014-02-05 | 2015-08-13 | The Regents Of The University Of Michigan | Self-oscillating switched-capacitor dc-dc converter |
US10116297B1 (en) * | 2017-06-19 | 2018-10-30 | Psemi Corporation | DC-coupled high-voltage level shifter |
CN107705763B (zh) * | 2017-10-12 | 2020-04-28 | 深圳市华星光电技术有限公司 | 电平转换电路与液晶显示装置 |
CN111312183B (zh) * | 2019-11-13 | 2021-09-03 | Tcl华星光电技术有限公司 | 显示装置及其驱动方法 |
-
2021
- 2021-12-15 CN CN202111537994.7A patent/CN114220405B/zh active Active
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1694358A (zh) * | 2004-04-29 | 2005-11-09 | 三星Sdi株式会社 | 电平转换器及采用该转换器的平板显示器 |
JP2006173889A (ja) * | 2004-12-14 | 2006-06-29 | Denso Corp | レベルシフト回路 |
CN101043215A (zh) * | 2007-03-12 | 2007-09-26 | 启攀微电子(上海)有限公司 | 一种高性能时间数字转换器电路架构 |
CN103929169A (zh) * | 2013-01-16 | 2014-07-16 | 深圳市大族激光科技股份有限公司 | 传感器输出电平隔离转换电路、电平隔离转换电路及设备 |
CN105099435A (zh) * | 2015-08-27 | 2015-11-25 | 深圳市华星光电技术有限公司 | 电平转换电路及其电平转换方法 |
CN107094012A (zh) * | 2017-03-22 | 2017-08-25 | 尚睿微电子(上海)有限公司 | 一种电平转换电路及方法 |
CN107633798A (zh) * | 2017-10-11 | 2018-01-26 | 深圳市华星光电半导体显示技术有限公司 | 电位转换电路及显示面板 |
CN111724751A (zh) * | 2020-06-28 | 2020-09-29 | 惠州高盛达光电技术有限公司 | 应用于显示器上的t-con驱动板 |
CN111986603A (zh) * | 2020-08-10 | 2020-11-24 | 深圳市华星光电半导体显示技术有限公司 | 显示装置以及电子设备 |
Also Published As
Publication number | Publication date |
---|---|
CN114220405A (zh) | 2022-03-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9881576B2 (en) | Shift register, gate driving circuit, and display panel | |
TWI520493B (zh) | 移位暫存電路以及削角波形產生方法 | |
US10121436B2 (en) | Shift register, a gate driving circuit, a display panel and a display apparatus | |
CN104537970B (zh) | 栅极驱动单元、栅极驱动电路及驱动方法、显示装置 | |
US9257198B2 (en) | Shift register unit, shift register, gate drive circuit and display apparatus | |
EP3709287B1 (en) | Gate drive circuit and drive method therefor, and display device | |
US20160133337A1 (en) | Shift register unit, shift register, gate drive circuit and display device | |
US9563396B2 (en) | Gate driving circuit and display device | |
EP3217387A1 (en) | Shift register unit, gate driving circuit and display device | |
US20150318052A1 (en) | Shift register unit, gate drive circuit and display device | |
US20100079443A1 (en) | Apparatus, shift register unit, liquid crystal display device and method for eliminating afterimage | |
JP2013140665A (ja) | ゲート駆動回路及びシフトレジスタ | |
US9105347B2 (en) | Shift register and driving method thereof | |
US9030397B2 (en) | Gate driver, driving circuit, and LCD | |
CN104134430A (zh) | 一种移位寄存器、栅极驱动电路及显示装置 | |
US10580375B2 (en) | Gate drive circuit | |
CN106782663B (zh) | 一种移位寄存器及栅极驱动电路 | |
US9519372B2 (en) | Gate driving circuit for time division driving, method thereof and display apparatus having the same | |
US20210233483A1 (en) | Shift register, driving method thereof, gate driver circuit and display device | |
WO2018192326A1 (zh) | 栅极驱动单元及其驱动方法、栅极驱动电路和显示装置 | |
CN113192453B (zh) | 显示面板及显示装置 | |
US9703416B2 (en) | Touch circuit, touch panel and display apparatus | |
CN105047120A (zh) | 一种栅极驱动电路及其驱动方法、显示装置 | |
US10872546B2 (en) | Shift register unit and method for driving the same, gate driving circuit and display apparatus | |
CN107591139B (zh) | 扫描触发单元、栅极驱动电路及其驱动方法和显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |