CN114158282B - 显示基板及其制造方法以及显示面板 - Google Patents
显示基板及其制造方法以及显示面板 Download PDFInfo
- Publication number
- CN114158282B CN114158282B CN202080001193.6A CN202080001193A CN114158282B CN 114158282 B CN114158282 B CN 114158282B CN 202080001193 A CN202080001193 A CN 202080001193A CN 114158282 B CN114158282 B CN 114158282B
- Authority
- CN
- China
- Prior art keywords
- signal line
- sub
- line
- array test
- test pins
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 163
- 238000004519 manufacturing process Methods 0.000 title description 9
- 238000012360 testing method Methods 0.000 claims abstract description 398
- 230000002093 peripheral effect Effects 0.000 claims abstract description 64
- 239000010410 layer Substances 0.000 claims description 136
- 239000003990 capacitor Substances 0.000 claims description 30
- 239000011229 interlayer Substances 0.000 claims description 23
- 239000010409 thin film Substances 0.000 claims description 13
- 238000003860 storage Methods 0.000 claims description 10
- 239000010408 film Substances 0.000 claims description 4
- 102000005591 NIMA-Interacting Peptidylprolyl Isomerase Human genes 0.000 description 69
- 108010059419 NIMA-Interacting Peptidylprolyl Isomerase Proteins 0.000 description 69
- 238000010586 diagram Methods 0.000 description 31
- 102000007315 Telomeric Repeat Binding Protein 1 Human genes 0.000 description 29
- 108010033711 Telomeric Repeat Binding Protein 1 Proteins 0.000 description 29
- 101100069049 Caenorhabditis elegans goa-1 gene Proteins 0.000 description 6
- 238000002161 passivation Methods 0.000 description 6
- 230000004888 barrier function Effects 0.000 description 4
- 238000001514 detection method Methods 0.000 description 4
- 101100163833 Arabidopsis thaliana ARP6 gene Proteins 0.000 description 3
- 230000000903 blocking effect Effects 0.000 description 3
- 238000005538 encapsulation Methods 0.000 description 3
- 238000007789 sealing Methods 0.000 description 3
- 101100041125 Arabidopsis thaliana RST1 gene Proteins 0.000 description 2
- 101100443250 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) DIG1 gene Proteins 0.000 description 2
- 101100443251 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) DIG2 gene Proteins 0.000 description 2
- 101100041128 Schizosaccharomyces pombe (strain 972 / ATCC 24843) rst2 gene Proteins 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 239000011241 protective layer Substances 0.000 description 2
- 102100031785 Endothelial transcription factor GATA-2 Human genes 0.000 description 1
- 102100031690 Erythroid transcription factor Human genes 0.000 description 1
- 101001066265 Homo sapiens Endothelial transcription factor GATA-2 Proteins 0.000 description 1
- 101001066268 Homo sapiens Erythroid transcription factor Proteins 0.000 description 1
- 230000005856 abnormality Effects 0.000 description 1
- 230000004075 alteration Effects 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 238000009826 distribution Methods 0.000 description 1
- WABPQHHGFIMREM-UHFFFAOYSA-N lead(0) Chemical compound [Pb] WABPQHHGFIMREM-UHFFFAOYSA-N 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2074—Display of intermediate tones using sub-pixels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/006—Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0267—Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0272—Details of drivers for data electrodes, the drivers communicating data to the pixels by means of a current
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0297—Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/028—Generation of voltages supplied to electrode drivers in a matrix display other than LCD
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/12—Test circuits or failure detection circuits included in a display system, as permanent part thereof
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Liquid Crystal (AREA)
- Electroluminescent Light Sources (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本公开的实施例提供了一种显示基板和显示面板。所述显示基板包括衬底基板,所述衬底基板包括显示区域和围绕所述显示区域的周边区域;多个子像素、多条数据线和多条栅极线,位于显示区域中;栅极驱动电路、第一启动电压信号线、第一时钟信号线、第二时钟信号线、多个第一引脚和多个第二引脚,位于周边区域;多个第一阵列测试引脚,位于所述多个第一引脚和所述多个第二引脚之间,所述多个第一阵列测试引脚分别电连接至多条阵列测试信号线;多个第二阵列测试引脚,位于所述多个第一引脚和所述多个第二引脚之间且沿显示区域边界方向延伸,所述多个第一阵列测试引脚在沿显示区域边界的延伸方向上位于所述多个第二阵列测试引脚的至少一侧。
Description
技术领域
本公开涉及显示技术领域,具体涉及一种显示基板、显示基板的制造方法以及显示面板。
背景技术
通常,在显示面板在制造过程中或者在制造完成后会进行各种测试,例如对显示面板的阵列基板进行阵列测试(AT,Array Test),以确保产品质量。
发明内容
本公开的实施例提供了一种显示基板,包括:
衬底基板,包括显示区域和围绕所述显示区域的周边区域;
多个子像素,位于所述显示区域中;
多条数据线,位于所述显示区域中且沿第一方向延伸,所述多条数据线电连接至所述多个子像素;
多条栅极线,位于所述显示区域中且沿第二方向延伸,所述第一方向和所述第二方向交叉,所述多条栅极线电连接至所述多个子像素;
栅极驱动电路,位于所述周边区域,所述栅极驱动电路与所述多条栅极线电连接;
第一启动电压信号线、第一时钟信号线和第二时钟信号线与所述栅极驱动电路电连接;
多个第一引脚,位于所述周边区域;
多个第二引脚,位于所述周边区域,且位于所述显示区域和所述多个第一引脚之间;
多个第一阵列测试引脚,位于所述多个第一引脚和所述多个第二引脚之间,所述多个第一阵列测试引脚分别电连接至多条阵列测试信号线,所述多条阵列测试信号线包括所述第一启动电压信号线、所述第一时钟信号线或所述第二时钟信号线中的至少一条;以及
多个第二阵列测试引脚,位于所述多个第一引脚和所述多个第二引脚之间且沿所述显示区域边界方向延伸,所述多个第一阵列测试引脚在沿所述显示区域边界的延伸方向上位于所述多个第二阵列测试引脚的至少一侧,所述多个第二阵列测试引脚电连接至所述多条数据线,所述多个第二阵列测试引脚被配置为通过所述多条数据线从所述多个子像素接收阵列测试数据信号。
例如,所述多条阵列测试信号线包括所述第一启动电压信号线、所述第一时钟信号线和所述第二时钟信号线。
例如,所述显示区域包括依次连接的第一边界、第二边界、第三边界和第四边界,所述多个第一阵列测试引脚和所述多个第二阵列测试引脚位于靠近所述第一边界的所述周边区域;
所述栅极驱动电路包括第一子电路和第二子电路,所述第一子电路和所述第二子电路分别位于靠近所述第二边界和所述第四边界的所述周边区域;
所述第一启动电压信号线包括第一启动电压信号线第一子线和第一启动电压信号线第二子线,所述第一时钟信号线包括第一时钟信号线第一子线和第一时钟信号线第二子线,所述第二时钟信号线包括第二时钟信号线第一子线和第二时钟信号线第二子线,所述第一启动电压信号线第一子线、所述第一时钟信号线第一子线和所述第二时钟信号线第一子线位于靠近所述第二边界的所述周边区域,且电连接所述第一子电路,所述第一启动电压信号线第二子线、所述第一时钟信号线第二子线和所述第二时钟信号线第二子线位于靠近所述第四边界的所述周边区域,且电连接所述第二子电路;
所述多个第一阵列测试引脚包括第一组第一阵列测试引脚和第二组第一阵列测试引脚,所述第一组第一阵列测试引脚和所述第二组第一阵列测试引脚在沿所述第一边界的延伸方向上分别位于所述多个第二阵列测试引脚的两侧;
其中,所述第一启动电压信号线第一子线、所述第一时钟信号线第一子线和所述第二时钟信号线第一子线电连接所述第一组第一阵列测试引脚,所述第一启动电压信号线第二子线、所述第一时钟信号线第二子线和所述第二时钟信号线第二子线电连接所述第二组第一阵列测试引脚。
例如,所述显示基板还包括:
多条发光控制线,位于所述显示区域且沿所述第二方向延伸,所述多条发光控制线电连接至所述多个子像素;
发光控制驱动电路,位于所述周边区域且位于所述栅极驱动电路远离所述显示区域的一侧;
第二启动电压信号线、第三时钟信号线和第四时钟信号线,所述发光控制驱动电路电连接所述第二启动电压信号线、所述第三时钟信号线、所述第四时钟信号线,所述多条阵列测试信号线还包括所述第二启动电压信号线、第三时钟信号线或第四时钟信号线中的至少一条。
例如,所述多条阵列测试信号线还包括所述第二启动电压信号线、所述第三时钟信号线和所述第四时钟信号线。
例如,所述显示区域包括依次连接的第一边界、第二边界、第三边界和第四边界,所述多个第一阵列测试引脚和所述多个第二阵列测试引脚位于靠近所述第一边界的所述周边区域;
所述发光控制驱动电路包括第三子电路和第四子电路,多所述第三子电路和所述第四子电路分别位于靠近所述第二边界和所述第四边界的所述周边区域;
所述第二启动电压信号线包括第二启动电压信号线第一子线和第二启动电压信号线第二子线,所述第三时钟信号线包括第三时钟信号线第一子线和第三时钟信号线第二子线,所述第四时钟信号线第四时钟信号线第一子线和第四时钟信号线第二子线;
所述第二启动电压信号线第一子线、所述第三时钟信号线第一子线和所述第四时钟信号线第一子线位于靠近所述第二边界的所述周边区域,且电连接所述第三子电路,所述第二启动电压信号线第二子线、所述第三时钟信号线第二子线和所述第四时钟信号线第二子线位于靠近所述第四边界的所述周边区域,且电连接所述第四子电路;
所述多个第一阵列测试引脚包括第一组第一阵列测试引脚和第二组第一阵列测试引脚,所述第一组第一阵列测试引脚和所述第二组第一阵列测试引脚分别位于所述多个第二阵列测试引脚的两侧;
其中,所述第二启动电压信号线第一子线、所述第三时钟信号线第一子线和所述第四时钟信号线第一子线电连接所述第一组第一阵列测试引脚,所述第二启动电压信号线第二子线、所述第三时钟信号线第二子线和所述第四时钟信号线第二子线电连接所述第二组第一阵列测试引脚。
例如,所述显示基板还包括:
第一选择信号线和第二选择信号线;以及
多路复用电路,位于所述多个第二引脚与所述显示区域之间,所述多路复用电路包括多个复用开关,所述多个复用开关中的至少一个复用开关包括第一晶体管和第二晶体管,所述第一晶体管的栅极电连接至所述第一选择信号线,所述第二晶体管的栅极电连接至所述第二选择信号线;
其中,所述多条阵列测试信号线还包括所述第一选择信号线和所述第二选择信号线。
例如,所述第一选择信号线包括第一选择信号线第一子线和第一选择信号线第二子线,所述第二选择信号线包括第二选择信号线第一子线和第二选择信号线第二子线;
所述多个第一阵列测试引脚包括第一组第一阵列测试引脚和第二组第一阵列测试引脚,所述第一组第一阵列测试引脚和所述第二组第一阵列测试引脚分别位于所述多个第二阵列测试引脚的两侧;
其中,所述第一选择信号线第一子线和所述第二选择信号线第一子线电连接所述第一组第一阵列测试引脚,所述第一选择信号线第二子线和所述第二选择信号线第二子线电连接所述第二组第一阵列测试引脚。
例如,所述显示基板还包括位于显示区域的多条初始电压信号线和位于所述周边区域的初始电压信号总线,所述初始电压信号总线位于所述栅极驱动电路和所述显示区域之间,所述多条阵列测试信号线还包括所述初始电压信号总线。
例如,所述初始电压信号总线包括初始电压信号总线第一子线和初始电压信号总线第二子线,所述初始电压信号总线第一子线和所述初始电压信号总线第二子线分别位于靠近所述第二边界和所述第四边界的所述周边区域;
所述多个第一阵列测试引脚包括第一组第一阵列测试引脚和第二组第一阵列测试引脚,所述第一组第一阵列测试引脚和所述第二组第一阵列测试引脚分别位于所述多个第二阵列测试引脚的两侧;
其中,所述初始电压信号总线第一子线电连接至所述第一组第一阵列测试引脚,所述初始电压信号总线第二子线电连接至所述第二组第一阵列测试引脚。
例如,所述显示基板还包括位于显示区域的多条第一电源线和位于靠近所述第一边界的所述周边区域的第一电源总线,所述多条第一电源线和所述第一电源总线电连接,所述多条阵列测试信号线还包括所述第一电源总线。
例如,所述第一电源总线包括第一电源总线第一子线和第一电源总线第二子线,所述第一电源总线第一子线和所述第一电源总线第二子线分别位于靠近所述第一边界的所述周边区域;
所述多个第一阵列测试引脚包括第一组第一阵列测试引脚和第二组第一阵列测试引脚,所述第一组第一阵列测试引脚和所述第二组第一阵列测试引脚分别位于所述多个第二阵列测试引脚的两侧;
其中,所述第一电源总线第一子线电连接至所述第一组第一阵列测试引脚,所述第一电源总线第二子线电连接至所述第二组第一阵列测试引脚。
例如,所述显示基板还包括:
第一开关信号线、第二开关信号线、第三开关信号线和第四开关信号线;
第一单元测试电路,位于所述多个第二引脚和所述显示区域之间,所述第一单元测试电路包括多个第一测试子电路,所述多个第一测试子电路中的至少一个包括第三晶体管、第四晶体管和第五晶体管,所述第三晶体管的栅极电连接至所述第一开关信号线,所述第四晶体管的栅极电连接至所述第二开关信号线,所述第五晶体管的栅极电连接至所述第三开关信号线;
第二单元测试电路,位于所述多个第二引脚和所述第一单元测试电路之间,所述第二单元测试电路包括多个第二测试子电路,所述多个第二测试子电路中的至少一个包括第六晶体管,所述第六晶体管的栅极电连接至所述第四开关信号线;
其中,所述多条阵列测试信号线还包括所述第一开关信号线、所述第二开关信号线、所述第三开关信号线或所述第四开关信号线中的至少一条。
例如,所述多条阵列测试信号线还包括所述第一开关信号线、所述第二开关信号线、所述第三开关信号线和所述第四开关信号线。
例如,所述第一开关信号线包括第一开关信号线第一子线和第一开关信号线第二子线,所述第二开关信号线包括第二开关信号线第一子线和第二开关信号线第二子线,所述第三开关信号线包括第三开关信号线第一子线和第三开关信号线第二子线,所述第四开关信号线包括第四开关信号线第一子线和第四开关信号线第二子线;
所述多个第一阵列测试引脚包括第一组第一阵列测试引脚和第二组第一阵列测试引脚,所述第一组第一阵列测试引脚和所述第二组第一阵列测试引脚分别位于所述多个第二阵列测试引脚的两侧;
所述第一开关信号线第一子线、所述第二开关信号线第一子线、所述第三开关信号线第一子线和所述第四开关信号线第一子线电连接至所述第一组第一阵列测试引脚,所述第一开关信号线第二子线、所述第二开关信号线第二子线、所述第三开关信号线第二子线和所述第四开关信号线第二子线电连接至所述第二组第一阵列测试引脚。
例如,所述多条阵列测试信号线中的至少一部分阵列测试信号线与所述多个第二引脚中的一部分第二引脚一一对应地连接,所述一部分第二引脚通过多条第一连接线与所述多个第一阵列测试引脚中的至少一部分第一阵列测试引脚一一对应地连接。
例如,所述至少一部分阵列测试信号线包括所述第一启动电压信号线、所述第一时钟信号线、所述第二时钟信号线、第二启动电压信号线、第三时钟信号线、第四时钟信号线、第一选择信号线、第二选择信号线和初始电压信号总线。
例如,所述多条阵列测试信号线中的另一部分阵列测试信号线通过多条第二连接线与所述多个第一阵列测试引脚中的另一部分第一阵列测试引脚一一对应地连接。
例如,所述另一部分阵列测试信号线包括第一开关信号线、第二开关信号线、第三开关信号线、第四开关信号线和第一电源总线。
例如,所述显示基板还包括静电放电电路,所述静电放电电路包括多个静电放电单元,所述多个静电放电单元位于所述多个第一阵列测试引脚与所述多个第二引脚之间并且与所述多个第一阵列测试引脚一一对应地连接,其中,每个静电放电单元包括第七晶体管和第八晶体管,所述第七晶体管的栅极和第一极连接至高电压信号线,所述第八晶体管的第二极连接至低电压信号线,所述第七晶体管的第二极以及所述第八晶体管的栅极和第一极电连接至第一阵列测试引脚。
例如,所述多个第一阵列测试引脚和所述多个第二阵列测试引脚在沿所述显示区域边界的延伸方向上排列成一行或多行。
例如,所述多个子像素中的至少一个包含驱动薄膜晶体管和存储电容;
所述驱动薄膜晶体管包含位于所述衬底基板上的驱动有源层,位于所述驱动有源层远离所述衬底基板一侧的驱动栅极,位于所述驱动栅极远离所述衬底基板一侧的栅绝缘层,位于所述栅绝缘层远离所述衬底基板一侧的层间介质层,以及位于所述层间介质层远离所述衬底基板一侧的驱动源极和驱动漏极;
所述存储电容包括第一电容电极和第二电容电极,所述第一电容电极与所述驱动栅极位于同一层,所述第二电容电极位于所述栅绝缘层和所述层间介质层之间;
所述多个第一阵列测试引脚和所述多个第二阵列测试引脚中的至少一层与所述显示区域中的所述多个子像素的驱动源极和驱动漏极位于同一层。
例如,所述多条第一连接线与所述显示区域中的所述多个子像素的驱动源极和驱动漏极位于同一层。
例如,所述多条第二连接线中的每一条第二连接线部分与所述显示区域中的所述多个子像素的驱动源极和驱动漏极位于同一层,并且部分与所述显示区域中的所述多个子像素的驱动栅极位于同一层。
例如,所述显示基板还包括:各向异性导电膜,所述各向异性导电膜覆盖所述多个第一阵列测试引脚和所述多个第二阵列测试引脚。
本公开的实施例还提供了一种显示面板,包括上述显示基板。
附图说明
图1示出了根据本公开实施例的显示基板的示意图。
图2A至图2D示出了根据本公开实施例的显示基板的多个示例的示意图。
图3A示出了根据本公开实施例的显示基板的局部结构的示意图,其中示出了驱动电路的结构。
图3B示出了根据本公开实施例的显示基板的局部结构的示意图,其中示出了驱动电路的结构和显示区域的结构。
图4A示出了根据本公开一实施例的显示基板的结构图。
图4B示出了图4A的局部放大图。
图5A示出了根据本公开另一实施例的显示基板的结构图。
图5B示出了根据本公开实施例的显示基板中的多路复用电路的电路图。
图5C示出了图5A的局部放大图。
图6A示出了根据本公开另一实施例的显示基板的结构图。
图6B示出了根据本公开实施例的显示基板中的单元测试电路和多路复用电路的电路图。
图6C示出了图6A的局部放大图。
图7A示出了根据本公开另一实施例的显示基板的结构图。
图7B示出了根据本公开实施例的显示基板中的第一电源总线与第一电源线的示意图。
图7C示出了图7A的局部放大图。
图8A示出了根据本公开另一实施例的显示基板的结构图。
图8B示出了根据本公开实施例的显示基板中的初始电压信号总线与初始电压信号线的示意图。
图8C示出了图8A的局部放大图。
图9A示出了根据本公开实施例的显示基板中的静电放电电路的示意图。
图9B示出了根据本公开实施例的静电防护电路的静电放电单元的电路图。
图10A示出了根据本公开实施例的多路复用电路的布局图。
图10B示出了根据本公开实施例的多路复用电路的结构图。
图11A示出了根据本公开实施例的第一阵列测试电路的布局图。
图11B示出了根据本公开实施例的第二阵列测试电路的布局图。
图12示出了根据本公开实施例的静电放电电路的布局图。
图13示出了根据本公开实施例的像素结构的示意图。
图14示出了根据本公开实施例的显示基板的制造方法的流程图。
具体实施方式
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例中的附图,对本公开实施例中的技术方案进行清楚、完整的描述。显然,所描述的实施例是本公开的一部分实施例,而不是全部。基于所描述的本公开实施例,本领域普通技术人员在无需创造性劳动的前提下获得的所有其他实施例都属于本公开保护的范围。应注意,贯穿附图,相同的元素由相同或相近的附图标记来表示。在以下描述中,一些具体实施例仅用于描述目的,而不应该理解为对本公开有任何限制,而只是本公开实施例的示例。在可能导致对本公开的理解造成混淆时,将省略常规结构或配置。应注意,图中各部件的形状和尺寸不反映真实大小和比例,而仅示意本公开实施例的内容。
除非另外定义,本公开实施例使用的技术术语或科学术语应当是本领域技术人员所理解的通常意义。本公开实施例中使用的“第一”、“第二”以及类似词语并不表示任何顺序、数量或重要性,而只是用于区分不同的组成部分。
此外,在本公开实施例的描述中,术语“相连”或“连接至”可以是指两个组件直接连接,也可以是指两个组件之间经由一个或多个其他组件相连。此外,这两个组件可以通过有线或无线方式相连或相耦合。
显示面板的制造过程中,在形成其显示基板的电路结构之后,在显示基板上形成发光层之前,可以对显示基板上的电路结构进行阵列测试(AT,Array Test),以确定显示基板的内部电路是否存在缺陷。相关技术中,在显示面板外部设有与显示面板连接的多个阵列测试引脚。通过这些阵列测试引脚,可以对显示面板内部的像素电路进行阵列测试。在阵列测试完成后,将阵列测试引脚从显示面板上去除,以便于在显示基板上形成显示层并安装驱动电路。但是这给显示面板的制造和测试带来不便。
本公开的实施例通过将用于阵列测试的阵列测试引脚设置在显示基板内部,一方面使阵列测试引脚的设计不必受限于显示基板中用于与阵列测试引脚连接的引脚的布局,另一方面无需额外的步骤来去除阵列测试引脚,简化了制造流程,避免了去除测试引脚导致的电路短路或漏电。
图1示出了根据本公开实施例的显示基板的示意图。
如图1所示,显示基板100包括衬底基板,衬底基板包括显示区域10和围绕所述显示区域10的周边区域11。
显示区域10中设有多个子像素,所述多个子像素可以排列成阵列。
设有多个第一引脚的第一引脚区域20和设有多个第二引脚的第二引脚区域30位于周边区域11中,其中第二引脚区域30位于显示区域10和第一引脚区域20之间。
在第一引脚区域20与第二引脚区域30之间的区域(图1中由40表示)中设置有多个第一阵列测试引脚和多个第二阵列测试引脚。所述多个第一阵列测试引脚用于提供阵列测试信号,显示区域10的多个子像素响应于所述阵列测试信号可以产生阵列测试数据信号。所述多个第二阵列测试引脚用于从显示区域10的多个子像素接收阵列测试数据信号。利用阵列测试信号和阵列测试数据信号,可以实现对显示区域10中的多个子像素的阵列测试,从而确定显示基板的显示区域10中的像素电路是否存在异常,下文将对此进一步详细说明。
第一阵列测试引脚和第二阵列测试引脚可以以各种方式布置在多个第一引脚20与多个第二引脚30之间,下面将参考图2A至图2D对此进行示例说明。
图2A至图2D示出了根据本公开实施例的显示基板的多个示例的示意图。
如图2A所示,显示基板200A包括显示区域10和周边区域11。第一引脚区域20、第二引脚区域30以及设置在第一引脚区域20与第二引脚区域30之间的多个第一阵列测试引脚PIN1和多个第二阵列测试引脚PIN2位于周边区域11中。
多个第二阵列测试引脚PIN2被设置在第一区域41中。多个第一阵列测试引脚PIN1中的一部分第一阵列测试引脚(例如图2A中为左侧3个第一阵列测试引脚PIN1)被设置在第二区域42中,多个第一阵列测试引脚PIN1中的另一部分第一阵列测试引脚(图2A中为右侧三个第一阵列测试引脚PIN1)被设置在第三区域43中。第一区域41、第二区域42和第三区域43均位于第一引脚区域20与第二引脚区域30之间。第一引脚区域20和第二引脚区域30在显示区域10的一侧沿第一方向(在图2A中为y方向)排列,第一区域41、第二区域42和第三区域43沿垂直于第一方向的第二方向(图2A中为x方向)排列。第二区域42和第三区域43分别位于第一区域41的两侧,在图2A中第二区域42位于第一区域41左侧,第三区域43位于第一区域41右侧。在图2A中,多个第一阵列测试引脚PIN1和多个第二阵列测试引脚PIN2沿x方向排列成一行。通过将第二区域42和第三区域43设置在第一区域41两侧,可以使第一阵列测试引脚PIN1和第二阵列测试引脚PIN2的分布具有更高的对称性。在一些实施例中,可以使第二区域42中的引脚数量等于第三区域43中的引脚数量,从而进一步提高对称性。
然而本公开的实施例不限于此,第一阵列测试引脚PIN1和第二阵列测试引脚PIN2可以以其他方式布置在第一引脚区域20与第二引脚区域30之间。
在一些实施例中,如图2B所示,第一阵列测试引脚PIN1和第二阵列测试引脚PIN2可以分别设置在两个区域中。在图2B中,第二阵列测试引脚PIN2被设置在第一区域41中,第一阵列测试引脚PIN1被设置在第二区域42中。第一区域41和第二区域42均位于第一引脚区域20与第二引脚区域30之间。在图2B中,第一区域41和第二区域42沿x方向排列,使得第一阵列测试引脚PIN1和第二阵列测试引脚PIN2沿x方向排列成一行。第一区域41和第二区域42也可以以其他方式排列,例如沿y方向排列或者任意排列。在一些实施例中,第一阵列测试引脚PIN1和第二阵列测试引脚PIN2可以分布在四个或更多个区域中。
在一些实施例中,如图2C所示,第一阵列测试引脚PIN1和第二阵列测试引脚PIN2可以排列成多行。在图2C中,多个第二阵列测试引脚PIN2被设置在第一区域41中。多个第一阵列测试引脚PIN1中的一部分第一阵列测试引脚(例如图2C中为左侧6个第一阵列测试引脚PIN1)被设置在第二区域42中,多个第一阵列测试引脚PINl中的另一部分第一阵列测试引脚(图2C中为右侧6个第一阵列测试引脚PIN1)被设置在第三区域43中。第一区域41、第二区域42和第三区域43以类似于图2A所示的方式设置在第一引脚区域20与第二引脚区域30之间。第一区域41中的第二阵列测试引脚PIN2以及第二区域42和第三区域43中的第一阵列测试引脚PIN2均沿着x方向排列成两行,使得第一阵列测试引脚PIN1和第二阵列测试引脚PIN2整体上也沿着x方向排列成两行。然而本公开的实施例不限于此,第一阵列测试引脚PIN1和第二阵列测试引脚PIN2也可以排列成3行或更多行。通过这种方式,可以减小第一阵列测试引脚和第二阵列测试引脚(下文统称为阵列测试引脚)在第x方向上占用的空间尺寸,或者在显示基板在x方向上的空间尺寸有限的情况下可以布置更多的阵列测试引脚。
在一些实施例中,如图2D所示,第一阵列测试引脚PINl和第二阵列测试引脚PIN2可以部分排列成一行,而部分排列成多行。在图2D中,多个第二阵列测试引脚PIN2被设置在第一区域41中,多个第一阵列测试引脚PIN1中的一部分第一阵列测试引脚(例如图2D中为左侧3个第一阵列测试引脚PIN1)被设置在第二区域42中,多个第一阵列测试引脚PIN1中的另一部分第一阵列测试引脚(图2D中为右侧三个第一阵列测试引脚PIN1)被设置在第三区域43中。第一区域41中的多个第二阵列测试引脚PIN2沿x方向排列成两行,在图2D中排列成2×6阵列。第二区域42中的第一阵列测试引脚PIN1和第三区域43中的第一阵列测试引脚PINl均排列成一行,在图2D中排列成1×3阵列。
虽然以上通过特定的示例描述了本公开实施例的第一阵列检测引脚和第二阵列检测引脚的布局,然而本公开的实施例不限于此。第一阵列检测引脚和第二阵列检测引脚可以根据需要以任何其他方式设置在第二引脚阵列20与第一引脚阵列30之间。
下面将参考图3A和图3B来说明本公开实施例的显示基板的驱动电路。图3A示出了根据本公开实施例的显示基板300的局部结构的示意图,其中示出了驱动电路和结构。图3B示出了根据本公开实施例的显示基板300的局部结构的示意图,其中示出了驱动电路的结构和显示区域的结构。
如图3A和图3B所示,在显示基板300的显示区域10中设有多个子像素P,多个子像素P可以布置成阵列,例如排列成多行的形式,包括第一行子像素P1,第二行子像素P2,……,第n行子像素Pn。
多条数据线DATAl,DATA2,…,DATAk位于所述显示区域中且沿第一方向(y方向)延伸,所述多条数据线DATA1,DATA2,…,DATAk电连接至所述多个子像素P。例如在图3B中,数据线DATA1连接至第一列子像素P,数据线DATA2连接至第2列子像素P,以此类推,数据线DATAk连接至第k列子像素。
多条栅极线GATE1,GATE2,…,GATEn位于显示区域10中且沿第二方向(x方向)延伸。第一方向(y方向)和第二方向(x方向)交叉。多条栅极线GATE1,GATE2,…,GATEn电连接至所述多个子像素P。例如栅极线GATEI连接至第一行子像素P1,栅极线GATE2连接至第二行子像素P2,以此类推,栅极线GATEn连接至第n行子像素Pn。
栅极驱动电路50位于周边区域11,栅极驱动电路50与多条栅极线GATE1,GATE2,…,GATEn。例如,在图3B中,栅极驱动电路50包括多级级联的多个移位寄存器GOA0,GOA1,…,GOAn,即,第i级第一移位寄存器GOAi的输出端连接至第i+1级第一移位寄存器GOA(i+1)的复位端。第一级第一移位寄存器GOA1连接至栅极线GATA1以向第一行子像素P1提供栅极驱动信号,第二级第一移位寄存器GOA2连接至栅极线GATA2以向第二行子像素P2提供栅极驱动信号,以此类推。在图3B中,第i级移位寄存器GOAi产生的针对第i行子像素Pi的栅极驱动信号也被用作针对第i+1行子像素P(i+1)的复位信号RST(i+1)。例如,第0级第一移位寄存器GOA0产生的针对第0行子像素P0的栅极驱动信号也被用作针对第1行子像素P1的复位信号RST1,第1级第一移位寄存器GOA1产生的针对第1行子像素P1的栅极驱动信号也被用作针对第2行子像素P2的复位信号RST2,以此类推。
如图3A所示,栅极驱动电路50还与第一启动电压信号线GSTV、第一时钟信号线GCK和第二时钟信号线GCB电连接,以便在其控制下产生栅极驱动信号。例如,栅极驱动电路50中的第0级第一移位寄存器GOA0与第一启动电压信号线GSTV、第一时钟信号线GCK和第二时钟信号线GCB电连接,以便在第一启动电压信号线GSTV、第一时钟信号线GCK和第二时钟信号线GCB的控制下产生针对第0行子像素的栅极驱动信号,其在图3B中也被用作复位信号RST1。类似地,栅极驱动电路50中的第1级第一移位寄存器GOA0与第一时钟信号线GCK和第二时钟信号线GCB电连接,以便在第一时钟信号线GCK和第二时钟信号线GCB的控制下产生针对第1行子像素的栅极驱动信号GATE1,其在图3B中也被用作复位信号RST2。
如图3A和图3B所示,显示基板还可以包括多条发光控制线EM1,EM2,…,EMn和发光控制驱动电路60。多条发光控制线EM1,EM2,…,EMn穿过显示区域10且沿第二方向(x方向)延伸。多条发光控制线EM1,EM2,…,EMn电连接至多个子像素P。例如在图3B中,发光控制线EM1电连接至第一行子像素P1,发光控制线EM2电连接至第二行子像素P2,以此类推。
发光控制驱动电路60位于所述周边区域11且位于栅极驱动电路50远离显示区域10的一侧。在图3A和图3B中,发光控制驱动电路60包括多级级联的第二移位寄存器EOA0,EOA1,…,EOAm,其中第0级第二移位寄存器EOA0连接至发光控制线EM1和EM2,以分别向第一行子像素P1和第二行子像素P2提供发光控制信号,第1级第二移位寄存器EOA1连接至发光控制线EM3和EM4,以分别向第三行子像素P3和第四行子像素P4提供发光控制信号。在图3A和图3B的示例中,由于每个第二移位寄存器向两行子像素提供发光控制信号,因此第二移位寄存器的数量可以是第一移位寄存器的数量的二分之一。当然本公开的实施例不限于此,第一移位寄存器和第二移位寄存器的数量和级联方式可以根据需要来设置。
周边区域11中还可以布置第二启动电压信号线ESTV、第三时钟信号线ECK和第四时钟信号线ECB。发光控制驱动电路60还与第二启动电压信号线ESTV、第三时钟信号线ECK和第四时钟信号线ECB电连接,以便在其控制下产生发光控制信号。例如,发光控制驱动电路60中的第0级第二移位寄存器EOA0与第二启动电压信号线ESTV、第三时钟信号线ECK和第四时钟信号线ECB电连接,以便在第二启动电压信号线ESTV、第三时钟信号线ECK和第四时钟信号线ECB的控制下产生针对第1行子像素P1和第2行子像素P2的发光控制信号。类似地,发光控制驱动电路60中的第1级第二移位寄存器EOAl与第三时钟信号线ECK和第四时钟信号线ECB电连接,以便在第三时钟信号线ECK和第四时钟信号线ECB的控制下产生针对第2行子像素P2和第3行子像素P3的发光控制信号。
图4A示出了根据本公开一实施例的显示基板的结构图。图4B示出了图4A中由虚线框AA表示的区域的放大图。
如图4A所示,显示基板400包括衬底基板1,衬底基板1包括显示区域10和围绕显示区域10的周边区域11。
显示区域10中可以如以上参考图3A和3B所描述的方式布置有多个子像素、多条数据线和多条栅极线。
周边区域11中可以设置有栅极驱动电路和多条栅极线,例如以上参考图3A和图3B描述的栅极驱动电路50和多条栅极线GATE1,GATE2,…,GATEn,其中栅极驱动电路50包括多级级联的多个第一移位寄存器GOA0,GOA1,…,GOAn。周边区域11中还可以如以上参考图3A和图3B所描述的方式布置有与栅极驱动电路连接的第一启动电压信号线GSTV、第一时钟信号线GCK和第二时钟信号线GCB。
周边区域11中可以设有多个第一引脚和多个第二引脚,所述多个第二引脚位于显示区域10和所述多个第一引脚之间。例如所述多个第一引脚可以如以上参考图2A至图2D描述的方式设置于第一引脚区域20中,所述多个第二引脚可以如以上参考图2A至图2D描述的方式设置于第二引脚区域30中。
周边区域11中还可以设有多个第一阵列测试引脚PIN1和多个第二阵列测试引脚PIN2。所述多个第一阵列测试引脚PIN1和所述多个第二阵列测试引脚PIN2位于所述多个第一引脚所在的区域20和所述多个第二引脚所在的区域30之间。所述多个第二阵列测试引脚PIN2沿显示区域10边界方向延伸,所述多个第一阵列测试引脚PINl在沿显示区域10边界的延伸方向上位于所述多个第二阵列测试引脚PIN2的至少一侧。
所述多个第一阵列测试引脚PIN1分别电连接至多条阵列测试信号线,所述多条阵列测试信号线包括第一启动电压信号线GSTV、第一时钟信号线GCK和第二时钟信号线GCB中的至少一条。例如在图4A中,所述多条阵列测试信号线可以包括第一启动电压信号线GSTV、第一时钟信号线GCK和第二时钟信号线GCB,它们分别与所述多个第一阵列测试引脚PIN1电连接。
所述多个第二阵列测试引脚PIN2分别电连接至多条数据线DATA1,DATA2,…,DATAk,所述多个第二阵列测试引脚PIN2可以通过所述多条数据线DATAl,DATA2,…,DATAk从显示区域10中的多个子像素接收阵列测试数据信号。
显示区域10包括依次连接的第一边界101、第二边界102、第三边界103和第四边界104(例如下侧边界、上侧边界、左侧边界和右侧边界),所述多个第一阵列测试引脚PIN1和所述多个第二阵列测试引脚PIN2位于靠近所述第一边界(下侧边界)的所述周边区域11中。
在图4A中,栅极驱动电路可以包括第一子电路和第二子电路,所述第一子电路和所述第二子电路分别位于靠近所述第二边界(左侧边界)和所述第四边界(右侧边界)的周边区域11。例如在图4A中,第一子电路包括位于显示区域10左侧的一组第一移位寄存器GOA0,GOA1,…,GOAn,第二子电路包括位于显示区域10右侧的另一组第一移位寄存器GOA0,GOA1,…,GOAn。
第一启动电压信号线GSTV、第一时钟信号线GCK和第二时钟信号线GCB中的每一个也可以分为两部分,分别设置在显示区域10两侧。例如,如图4A所示,第一启动电压信号线GSTV包括分别位于显示区域10左右两侧的第一启动电压信号线第一子线和第一启动电压信号线第二子线,第一时钟信号线GCK包括分别位于显示区域10左右两侧的第一时钟信号线第一子线和第一时钟信号线第二子线,第二时钟信号线GCB包括分别位于显示区域10左右两侧第二时钟信号线第一子线和第二时钟信号线第二子线。位于显示区域10左侧的第一启动电压信号线第一子线、所述第一时钟信号线第一子线和所述第二时钟信号线第一子线电连接第一子电路,位于显示区域10右侧的第一启动电压信号线第二子线、第一时钟信号线第二子线和第二时钟信号线第二子线电连接所述第二子电路。
所述多个第一阵列测试引脚PIN1可以包括第一组第一阵列测试引脚和第二组第一阵列测试引脚,所述第一组第一阵列测试引脚和所述第二组第一阵列测试引脚在沿所述第一边界的延伸方向上分别位于所述多个第二阵列测试引脚PIN2的两侧。例如在图4A中,所述多个第一阵列测试引脚PIN1和多个第二阵列测试引脚PIN2按照以上参考图2A描述的方式设置,其中所述多个第二阵列测试引脚PIN2设置于第一区域41中,所述多个第一阵列测试引脚PIN1设置于分别位于所述第一区域41两侧的第二区域42和第三区域43中。
如图4A和图4B所示,位于显示区域10左侧的第一启动电压信号线第一子线(图4B中由GSTV表示)、第一时钟信号线第一子线(图4B中由GCK表示)和第二时钟信号线第一子线(图4B中由GCB表示)电连接第二区域42中的第一组第一阵列测试引脚PIN1。以类似的方式,位于显示区域10右侧的第一启动电压信号线第二子线、第一时钟信号线第二子线和第二时钟信号线第二子线电连接第三区域43中的第二组第一阵列测试引脚PIN1,这里不在赘述。
在一些实施例中,显示基板400的周边区域11中还可以设置有发光控制驱动电路和多条发光控制线,例如以上参考图3A和图3B描述的发光控制电路60和发光控制线EM1,EM2,…,EMn。发光控制电路60包括多级级联的多个第二移位寄存器EOA0,EOA1,…,EOAm。周边区域11中还可以如以上参考图3A和图3B所描述的方式布置有与发光控制驱动电路连接的第二启动电压信号线ESTV、第三时钟信号线ECK和第四时钟信号线ECB。发光控制驱动电路可以按照以上参考图3A和图3B描述的方式电连接第二启动电压信号线ESTV、第三时钟信号线ECK、第四时钟信号线ECB。所述多条阵列测试信号线除了包括上述第一启动电压信号线GSTV、第一时钟信号线CK和第二时钟信号线CB中的至少一条之外,还可以包括第二启动电压信号线ESTV、第三时钟信号线ECK和第四时钟信号线ECB中的至少一条。在图4B中,第一启动电压信号线GSTV、第一时钟信号线GCK、第二时钟信号线GCB、第二启动电压信号线ESTV、第三时钟信号线ECK和第四时钟信号线ECB分别与六个第一阵列测试引脚PIN一一对应地电连接。
类似于栅极驱动电路,发光控制驱动电路也可以包括分别位于显示区域10两侧的第三子电路和第四子电路,例如所述第三子电路和所述第四子电路可以分别位于靠近显示区域10的第二边界(左侧边界)和第四边界(右侧边界)的周边区域11。在图4A中,发光控制驱动电路的第一子电路包括位于显示区域10左侧的一组第二移位寄存器EOA0,EOA1,…,EOAm,第二子电路包括位于显示区域10右侧的另一组第二移位寄存器EOA0,EOA1,…,EOAm。
第二启动电压信号线ESTV、第三时钟信号线ECK和第四时钟信号线ECB中的每一个也可以分为两部分,分别设置在显示区域10两侧。例如,如图4A所示,第二启动电压信号线ESTV包括分别位于显示区域10左右两侧的第二启动电压信号线ESTV第一子线和第二启动电压信号线第二子线,第三时钟信号线ECK包括分别位于显示区域10左右两侧的第三时钟信号线第一子线和第三时钟信号线第二子线,第四时钟信号线ECB包括分别位于显示区域10左右两侧第四时钟信号线第一子线和第四时钟信号线第二子线。位于显示区域10左侧的第二启动电压信号线第一子线、第三时钟信号线第一子线和第四时钟信号线第一子线电连接发光控制驱动电路的第一子电路,位于显示区域10右侧的第二启动电压信号线第二子线、第三时钟信号线第二子线和第四时钟信号线第二子线电连接发光控制驱动电路的第二子电路。
如图4A和图4B所示,位于显示区域10左侧的第二启动电压信号线第一子线(图4B中由ESTV表示)、第三时钟信号线第一子线(图4B中由ECK表示)和第四时钟信号线第一子线(图4B中由ECB表示)电连接第二区域42中的第一组第一阵列测试引脚PIN1。以类似的方式,位于显示区域10右侧的第二启动电压信号线第二子线、第三时钟信号线第二子线和第四时钟信号线第二子线电连接第三区域43中的第二组第一阵列测试引脚PIN1,这里不在赘述。
在一些实施例中,多条阵列测试信号线中的至少一部分阵列测试信号线可以与所述多个第二引脚中的一部分第二引脚一一对应地连接,所述一部分第二引脚通过多条第一连接线与所述多个第一阵列测试引脚中的至少一部分第一阵列测试引脚一一对应地连接。如图4B所示,多条阵列测试信号线包括第一启动电压信号线GSTV、第一时钟信号线GCK、第二时钟信号线GCB、第二启动电压信号线ESTV、第三时钟信号线ECK和第四时钟信号线ECB,分别与与六个第二引脚OUT一一对应地连接。这六个第二引脚OUT分别通过六条第一连接线W1与六个第一阵列测试引脚PIN一一对应地连接。
在一些实施例中,显示基板400的周边区域11中还可以设有多个连接引脚(图4B中表示为FOP),位于第一引脚区域20中的多个第一引脚可以与所述多个连接引脚FOP电连接,以便连接到柔性电路板。
图5A示出了根据本公开另一实施例的显示基板的结构图。图5B示出了根据本公开实施例的显示基板中的多路复用电路的电路图。图5C示出了图5A中由虚线框BB表示的区域的放大图。图5A至图5C的显示基板500与图4A至图4B的显示基板400类似,区别至少在于显示基板500还包括多路复用电路MUX,为了简明起见,下面主要对区别部分进行详细描述。
如图5A至图5C所示,显示基板500的周边区域11中还设置有多路复用电路MUX以及第一选择信号线MUX1和第二选择信号线MUX2。
多路复用电路MUX位于多个第二引脚(第二引脚区域30)与显示区域11之间。如图5B所示,多路复用电路MUX包括多个复用开关M1,M2,…,所述多个复用开关M1,M2,…中的至少一个复用开关包括第一晶体管T1和第二晶体管T2。第一晶体管T1的栅极电连接至第一选择信号线MUX1,第二晶体管T2的栅极电连接至第二选择信号线MUX2。第一晶体管T1和第二晶体管T2的第一极连接至一个第二引脚,第一晶体管T1的第二极和第二晶体管T2的第二极分别连接至两条数据信号线。
在显示基板500中,相比于显示基板400,所述多条阵列测试信号线还可以包括第一选择信号线MUX1和第二选择信号线MUX2。如图5B所示,第一阵列测试引脚PIN1中除了分别与第一启动电压信号线GSTV、第一时钟信号线GCK、第二时钟信号线GCB、第二启动电压信号线ESTV、第三时钟信号线ECK和第四时钟信号线ECB电连接的多个第一阵列测试引脚PIN1以外,还有多个第一阵列测试引脚PIN1与第一选择信号线MUX1和第二选择信号线MUX2电连接。在图5C中,第一选择信号线MUX1和第二选择信号线MUX2分别与与两个第二引脚OUT一一对应地连接,两个第二引脚OUT分别通过两条第一连接线W1与两个第一阵列测试引脚PIN1一一对应地连接。
在图5A中,第一选择信号线MUX1和第二选择信号线MUX2中的每一个可以包括两部分,分别位于显示区域10的两侧。例如第一选择信号线MUX1包括位于显示区域10左侧的第一选择信号线第一子线和位于显示区域10右侧的第一选择信号线第二子线,第二选择信号线MUX2包括位于显示区域10左侧的第二选择信号线第一子线和位于显示区域10右侧的第二选择信号线第二子线。如图5A和图5C所示,位于第二区域42中的第一组第一阵列测试引脚PIN1与第一选择信号线第一子线(图5C中由MUX1表示)和所述第二选择信号线第一子线(图5C中由MUX2表示)电连接。以类似的方式,位于第三区域43中的第二组第一阵列测试引脚与第一选择信号线第二子线和所述第二选择信号线第二子线电连接,这里不在赘述。
图6A示出了根据本公开另一实施例的显示基板的结构图。图6B示出了根据本公开实施例的显示基板中的单元测试电路和多路复用电路的电路图。图6C示出了图6A中由虚线框CC表示的区域的局部放大图。图6A至图6C的显示基板600与图5A至图5C的显示基板500类似,区别至少在于显示基板600还包括单元测试电路CT,为了简明起见,下面主要对区别部分进行详细描述。
如图6A至图6C所示,显示基板500的周边区域11中还设置有单元测试电路CT以及第一开关信号线SWR、第二开关信号线SWG、第三开关信号线SWB和第四开关信号线SWD。单元测试电路CT可以包括第一单元测试电路CT1和第二单元测试电路CT2。第一单元测试电路CT1位于多个第二引脚(第二引脚区域30)和显示区域10之间,第二单元测试电路CT2位于多个第二引脚(第二引脚区域30)和第一单元测试电路CT1之间。
如图6B所示,第一单元测试电路CT1包括多个第一测试子电路,所述多个第一测试子电路中的至少一个包括第三晶体管T3、第四晶体管T4和第五晶体管T5,其中第三晶体管T3的栅极电连接至第一开关信号线SWR,第四晶体管T4的栅极电连接至所述第二开关信号线SWG,第五晶体管T5的栅极电连接至第三开关信号线SWB。第三晶体管T4的第一极电连接至第一单元测试信号线DR,第四晶体管T4的第一极电连接至第二单元测试信号线DG,第五晶体管T5的第一极电连接至第三单元测试信号线DB。第三晶体管T3的第二极、第四晶体管T4的第二极和第五晶体管T5的第二极分别电连接至三条数据信号线DATA1、DATA2和DATA3。
如图6B所示,第二单元测试电路CT2包括多个第二测试子电路,所述多个第二测试子电路中的至少一个包括第六晶体管T6,第六晶体管T6的栅极电连接至第四开关信号线SWD。第六晶体管的第一极连接至第四单元测试信号线。例如在图6B中,左侧第一个第二阵列测试子电路中的第六晶体管T6的第一极电连接至第四单元测试信号线D1,第二个阵列测试子电路中的第六晶体管的第一极电连接至第四单元测试信号线D2,以此类推。各个第二测试子电路中的第六晶体管T6的第二极分别电连接至多条数据信号线DATA1,DATA2,…。
如图6C所示,相比于显示基板500,显示基板600的多条阵列测试信号线还包括第一开关信号线SWR、第二开关信号线SWG、第三开关信号线SWB和第四开关信号线SWD中的至少一条。在图6C中,第一阵列测试引脚PIN1中除了分别与第一启动电压信号线GSTV、第一时钟信号线GCK、第二时钟信号线GCB、第二启动电压信号线ESTV、第三时钟信号线ECK、第四时钟信号线ECB、第一选择信号线MUX1和第二选择信号线MUX2电连接的多个第一阵列测试引脚PIN1之外,还有多个第一阵列测试引脚PIN1分别与第一开关信号线SWR、第二开关信号线SWG、第三开关信号线SWB和第四开关信号线SWD电连接。在一些实施例中,所述多条阵列测试信号线中的另一部分阵列测试信号线通过多条第二连接线W2与所述多个第一阵列测试引脚PIN1中的另一部分第一阵列测试引脚PIN1一一对应地连接。例如在图6C中,第一开关信号线SWR、第二开关信号线SWG、第三开关信号线SWB和第四开关信号线SWD分别通过四条第二连接线W2与四个第一阵列测试引脚PIN1一一对应的电连接。
第一开关信号线SWR、第二开关信号线SWG、第三开关信号线SWB和第四开关信号线SWD中的每一个包括两部分,分别位于显示区域10的两侧。例如,
第一开关信号线SWR包括分别位于显示区域10左右两侧的第一开关信号线第一子线和第一开关信号线第二子线,第二开关信号线SWG包括分别位于显示区域10左右两侧的第二开关信号线第一子线和第二开关信号线第二子线,第三开关信号线SWB包括分别位于显示区域10左右两侧的第三开关信号线第一子线和第三开关信号线第二子线,第四开关信号线SWD包括分别位于显示区域10左右两侧的第四开关信号线第一子线和第四开关信号线第二子线。
如图6C所示,位于显示区域10左侧的第一开关信号线第一子线(在图6C中由SWR表示)、第二开关信号线第一子线(在图6C中由SWG表示)、第三开关信号线第一子线(在图6C中由SWB表示)和第四开关信号线第一子线(在图6C中由SWD表示)电连接至位于第二区域42中的第一组第一阵列测试引脚PINl中的四个第一阵列测试引脚PIN。以类似的方式,位于显示区域10右侧的第一开关信号线第二子线、第二开关信号线第二子线、第三开关信号线第二子线和第四开关信号线第二子线电连接至第三区域43中的第二组第一阵列测试引脚PIN1中的四个第一阵列测试引脚PINl。
图7A示出了根据本公开另一实施例的显示基板的结构图。图7B示出了根据本公开实施例的显示基板中的第一电源总线与第一电源线的示意图。图7C示出了图7A中由虚线DD表示的区域的局部放大图。图7A至图7C的显示基板700与图6A至图6C的显示基板500类似,区别至少在于显示基板700还包括第一电源总线VDD,为了简明起见,下面主要对区别部分进行详细描述。
如图7A和图7B所示,显示基板700还包括位于显示区域10中的多条第一电源线VD和位于靠近显示区域10的第一边界(下侧边界)的周边区域11的第一电源总线VDD,所述多条第一电源线VD和第一电源总线VDD电连接。例如在图7B中,在显示区域10中,每一列子像素P电连接一条第一电源线VD,与多列子像素P分别电连接的多条第一电源线VD从显示区域10引出,从而连接到位于周边区域11中的第一电源总线VDD。
如图7C所示,在显示基板700中,相比于显示基板600,所述多条阵列测试信号线还包括第一电源总线VDD,除了分别与第一启动电压信号线GSTV、第一时钟信号线GCK、第二时钟信号线GCB、第二启动电压信号线ESTV、第三时钟信号线ECK、第四时钟信号线ECB、第一选择信号线MUX1、第二选择信号线MUX2、第一开关信号线SWR、第二开关信号线SWG、第三开关信号线SWB和第四开关信号线SWD电连接的多条第一阵列测试引脚PIN1之外,还有至少一个第一阵列测试引脚PIN1与第一电源总线VDD连接。在图7C中,第一开关信号线SWR、第二开关信号线SWG、第三开关信号线SWB、第四开关信号线SWD和第一电源总线VDD分别通过五条第二连接线W2与五个第一阵列测试引脚PIN1一一对应的电连接。
在一些实施例中,第一电源总线VDD可以包括第一电源总线第一子线和第一电源总线第二子线。例如在图7A和图7B中,第一电源总线VDD可以包括沿水平方向延伸的第一部分以及沿垂直方向延伸的两个第二部分,所述两个第二部分分别位于显示基板700的左右两侧。可以将位于左侧的第二部分作为第一电源总线第一子线,将位于右侧的第二部分作为第一电源总线第二子线。
如图7C所示,位于左侧的第一电源总线第一子线(在图7C中由VDD表示)电连接至位于第二区域42中的第一组第一阵列测试引脚PIN1。以类似的方式,位于右侧的第一电源总线第二子线电连接位于第三区域43中的第二组第一阵列测试引脚PIN1,这里不在赘述。
图8A示出了根据本公开另一实施例的显示基板的结构图。图8B示出了根据本公开实施例的显示基板中的初始电压信号总线与初始电压信号线的示意图。图8C示出了图8A中由虚线框EE表示的区域的局部放大图。图8A至图8C的显示基板800与图7A至图7C的显示基板700类似,区别至少在于显示基板800还包括初始电压信号总线Vinit,为了简明起见,下面主要对区别部分进行详细描述。
如图8A和图8B所示,显示基板800还包括位于显示区域10的多条初始电压信号线VI和位于周边区域11的初始电压信号总线Vinit。初始电压信号总线Vinit位于栅极驱动电路(GOA0,GOAl,…,GOAn)和显示区域10之间。例如在图8B中,在显示区域10中,每一行子像素P电连接一条初始电压信号线VI,与多行子像素P分别电连接的多条初始电压信号线VI从显示区域10引出,从而连接到位于周边区域11中的初始电压信号总线Vinit。
在显示装置800中,相比于显示装置700,所述多条阵列测试信号线还包括初始电压信号总线Vinit。如图8C所示,除了分别与第一启动电压信号线GSTV、第一时钟信号线GCK、第二时钟信号线GCB、第二启动电压信号线ESTV、第三时钟信号线ECK、第四时钟信号线ECB、第一选择信号线MUX1、第二选择信号线MUX2、第一开关信号线SWR、第二开关信号线SWG、第三开关信号线SWB、第四开关信号线SWD和第一电源总线VDD电连接的多个第一阵列测试引脚PIN1之外,还有至少一个第一阵列测试引脚PIN1与初始电压信号总线Vinit电连接。在图8C中,初始电压信号总线Vinit与一个第二引脚OUT电连接,该第二引脚OUT通过一条第一连接线W1与一个第一阵列测试引脚PIN1电连接。
在一些实施例中,如图8A和图8B所示,初始电压信号总线Vinit可以包括初始电压信号总线第一子线和初始电压信号总线第二子线,所述初始电压信号总线第一子线和所述初始电压信号总线第二子线分别位于靠近显示区域10第二边界(左侧边界)和显示区域10第四边界(右侧边界)的周边区域11。在图8C中,位于显示区域10左侧的初始电压信号总线第一子线(在图8C中由Vinit表示)电连接至位于第二区域42中的第一组第一阵列测试引脚PIN1。以类似的方式,初始电压信号总线第二子线电连接至位于第三区域43中的第二组第一阵列测试引脚PIN1,这里不在赘述。
图9A示出了根据本公开实施例的显示基板中的静电放电电路的示意图。图9B示出了根据本公开实施例的静电防护电路的静电放电单元的电路图。图9A和图9B的静电放电电路可以应用于上述任意实施例的显示基板。
如图9A和图9B所示,显示基板还包括静电放电电路,所述静电放电电路包括多个静电放电单元ESD1,ESD2,…,ESDh。多个静电放电单元ESD1,ESD2,…,ESDh位于所述多个第一阵列测试引脚PIN1与第二引脚区域30中的多个第二引脚之间并且与所述多个第一阵列测试引脚PIN1一一对应地连接。如图9B所示,静电放电单元ESD1,ESD2,…,ESDh中的每一个包括第七晶体管T7和第八晶体管T8,所述第七晶体管的栅极和第一极连接至高电压信号线VGH,所述第八晶体管的栅极和第二极连接至低电压信号线VGL,所述第七晶体管T7的第二极以及所述第八晶体管T8的栅极和第一极电连接至第一阵列测试引脚PIN1。当第一阵列测试引脚PIN1上的信号高电平高于预设高电平值时,第七晶体管T7导通以将第一阵列测试引脚PIN1控制在高电压信号线VGH的电位,从而使过高电平通过第七晶体管T7释放。当第一阵列测试引脚PIN1上的信号低电平低于预设低电平值时,第八晶体管T8导通以将第一阵列测试引脚PIN1控制在低电压信号线VGL的电位,从而使过低电平通过第八晶体管T8释放。
图10A示出了根据本公开实施例的多路复用电路中一个多路复用开关的布局图。如图10A所示,一个多路复用开关包括第一晶体管T1和第二晶体管T2(如虚线框所示),其中第一晶体管T1和第二晶体管T2共用晶体管的第一极。如图10A所示,210表示用于形成第一晶体管T1和第二晶体管T2的有源区的有源层,K1表示电连接在一起的第一晶体管T1的第一极和第二晶体管T2的第一极,K2表示第一晶体管T1的栅极,K3表示第二晶体管T2的栅极,K4表示第一晶体管T1的第二极,K5表示第二晶体管T2的第二极。在图10A中,第一控制线MUX1沿水平方向延伸并且与K2电连接,第二控制线MUX2沿水平方向设置并且与K3电连接。引线220与K1电连接,用于将第一晶体管T1的第一极和第二晶体管T2的第一极电连接至用于输出数据信号的芯片的引脚(例如第二引脚)。引线230与K4电连接,用于将第一晶体管T1接收到的数据信号发送至显示区域中的数据线。引线240与K5电连接,用于将第二晶体管T2接收到的数据信号发送至显示区域中的数据线。
图10B示出了图10A中沿HH′线截取的截面图。如图2C所示,在衬底基板1上依次叠置有缓冲层211、第一栅绝缘层212、第二栅绝缘层213、层间绝缘层214、钝化层215和第一平坦化层216。有源层210位于缓冲层211与第一栅绝缘层212之间。第一晶体管T1的栅极K2和第二晶体管T2的栅极K3位于第一栅绝缘层212与第二栅绝缘层213之间。第一晶体管T1和第二晶体管T1共用的第一极K1、第一晶体管T1的第二极K4和第二晶体管T2的第二极K5位于层间绝缘层214与钝化层215之间。第一晶体管T1的第二极K4和第二晶体管T2的第二极K5分别通过过孔与有源层210连接,所述过孔依次穿过第一栅绝缘层212、第二栅绝缘层213和层间绝缘层214。
用于形成第一晶体管T1和第二晶体管T2的有源区的有源层210与上述显示区域10中的多个子像素P中的至少一个子像素P所包含的驱动薄膜晶体管的驱动有源层位于相同的层。第一晶体管T1的栅极K2和第二晶体管T2的栅极K3与上述显示区域10中的多个子像素P中的至少一个子像素P所包含的驱动薄膜晶体管的驱动栅极位于相同的层。第一晶体管T1和第二晶体管T1共用的第一极K1、第一晶体管T1的第二极K4和第二晶体管T2的第二极K5与显示区域10中的多个子像素P中的至少一个子像素P所包含的驱动薄膜晶体管的驱动源极和驱动漏极位于相同的层。
图11A示出了根据本公开实施例的第一阵列测试电路的布局图。如图11A所示,第一单元测试电路CT1包括多个第一测试子电路,每个第一测试子电路包括第三晶体管T3、第四晶体管T4和第五晶体管T5,其中第三晶体管T3的栅极电连接至第一开关信号线SWR,第四晶体管T4的栅极电连接至所述第二开关信号线SWG,第五晶体管T5的栅极电连接至第三开关信号线SWB。第三晶体管T4的第一极电连接至第一单元测试信号线DR,第四晶体管T4的第一极电连接至第二单元测试信号线DG,第五晶体管T5的第一极电连接至第三单元测试信号线DB。第三晶体管T3的第二极和第四晶体管T4的第二极电连接一条数据线DATA1,第五晶体管T5的第二极电连接另一条数据线DATA2。这里DATA1和DATA2仅用于表示两条不同的数据线,而并不旨在限制数据线的排列顺序。
图11B示出了根据本公开实施例的第二阵列测试电路的布局图。如图11B所示,第二单元测试电路CT2包括多个第二测试子电路,每个第二测试子电路包括第六晶体管T6,第六晶体管T6的栅极电连接至第四开关信号线SWD。在图11B中,左侧第一个第二阵列测试子电路中的第六晶体管T6的第一极电连接至第四单元测试信号线D1,第二个阵列测试子电路中的第六晶体管的第一极电连接至第四单元测试信号线D2,以此类推。各个第二测试子电路中的第六晶体管T6的第二极分别电连接至多条数据信号线DATA1,DATA2,…。
图12示出了根据本公开实施例的静电放电电路的布局图。如图12所示,静电放电电路包括多个静电放电单元ESD,在图12中用虚线框标注了其中一个静电放电单元。静电放电单元ESD与多个第一阵列测试引脚PIN1电连接。在图12中,多个第一阵列测试引脚PIN1从左至右依次为用于与VDD、Vinit、ESTV、ECB、ECK、GSTV、GCB电连接的第一阵列测试引脚PIN1,其中与VDD和Vinit电连接的两个第一阵列测试引脚未连接静电放电单元。上述实施例中虽然以特定的顺序来说明各信号线VDD、Vinit、ESTV、ECB、ECK、GSTV、GCB的位置关系,然而本公开的实施例不限于此,这些信号线可以根据需要以其他顺序来布置。
在图12中还示出了多个冗余阵列测试引脚Dummy,冗余阵列测试引脚Dummy不与显示基板中的其他电路结构电连接,以使第一区域41、第二区域42和第三区域43各自的引脚数量和排列方式可以根据需要来设置。这一方面使阵列基板上的阵列检测引脚的布局更易于与检测设备的引脚布局匹配,从而实现良好的连接;另一方面可以使第二区域42与第三区域43中的引脚数量相等,从而提高引脚布局的对称性。另外,设置冗余阵列测试引脚Dummy还有利于提高工艺均匀性。在图12中,至少部分冗余阵列测试引脚Dummy也各自连接有静电放电单元。
如图12所示,静电放电单元ESD包括四个串联的晶体管,即,除了包括上述的第七晶体管T7和第八晶体管T8,还可以包括另外两个晶体管T7’和T8’。晶体管T7’的栅极和第一极连接至高电压信号线VGH,晶体管T7’的第二极连接至第七晶体管T7的栅极和第一极;晶体管T8’的第二极连接至低电压信号线VGL,晶体管T8’的栅极和第一极连接至第八晶体管T8的第二极;第七晶体管T7的第二极以及所述第八晶体管T8的栅极和第一极电连接至第一阵列测试引脚PIN1或者冗余阵列测试引脚Dummy。
图13示出了根据本公开实施例的像素结构的示意图。如图13所示,显示基板中多个子像素中的至少一个包含驱动薄膜晶体管和存储电容。
驱动薄膜晶体管可以包含位于衬底基板上的驱动有源层P-Si,位于所述驱动有源层P-Si远离衬底基板一侧的驱动栅极GATE,位于驱动栅极GATE远离衬底基板一侧的栅绝缘层GI2(第二栅绝缘层),位于栅绝缘层GI2远离衬底基板一侧的层间介质层ILD,以及位于层间介质层ILD远离所述衬底基板一侧的驱动源极和驱动漏极SD1。
存储电容可以包括第一电容电极ED1和第二电容电极ED2,第一电容电极ED1与驱动栅极GATE位于同一层,第二电容电极ED2位于所述栅绝缘层GI2和所述层间介质层ILD之间。
此外,子像素还可以包括第一栅绝缘层GI1、阻挡层BUF、钝化层PVX、平坦层PLN1、像素界定层PDL、阻光层PS、阳极1301、发光层1302、阴极1303、第一无机封装层1304、有机封装层1305和第二无机封装层1306。阻挡层BUF位于衬底基板1与驱动有源层P-Si之间。第一栅绝缘层GI1位于阻挡层BUF远离衬底基板1的一侧,使得驱动有源层P-Si位于第一栅绝缘层GI1与阻挡层BUF之间。钝化层PVX位于层间介质层ILD远离衬底基板1的一侧。平坦层PLN1位于钝化层PVX远离衬底基板1的一侧。阳极1301位于平坦层PLN1远离衬底基板的一侧并且穿过平坦层PLN1和钝化层PVX与驱动源极或驱动漏极SD1电连接。像素界定层PDL位于平坦层PNL1远离衬底基板1的一侧并且部分地覆盖阳极1301。阻光层PS位于像素界定层PDL远离衬底基板1的一侧并且部分地覆盖像素界定层PDL。发光层1302部分地覆盖阳极1301、像素界定层PDL和阻光层PS。阴极1303位于发光层1302远离衬底基板1的一侧。在阴极1303远离衬底基板1的一侧依次设置于第一无机封装层1304、有机封装层1305和第二无机封装层1306。
上述实施例中的所述多个第一阵列测试引脚PIN1和所述多个第二阵列测试引脚PIN2中的至少一层可以与显示区域中的多个子像素的驱动源极和驱动漏极SD1位于同一层。上述实施例中的所述多条第一连接线W1可以与显示区域中的多个子像素的驱动源极和驱动漏极SD1位于同一层。
上述实施例中的所述多条第二连接线W2中的每一条第二连接线W2部分与显示区域中的所述多个子像素的驱动源极和驱动漏极SD1位于同一层,并且部分与显示区域中的所述多个子像素的驱动栅极GATE位于同一层。
本公开实施例的显示基板还可以包括各向异性导电膜ACF,所述各向异性导电膜ACF覆盖所述多个第一阵列测试引脚和所述多个第二阵列测试引脚。
本公开的实施例还提供了一种显示面板,包括上述任意实施例的显示基板。
图14示出了根据本公开实施例的显示基板的制造方法的流程图。
在步骤S101,在衬底基板上形成显示区域和围绕所述显示区域的周边区域。显示区域和周边区域可以采用上述任意实施例的方式设置。例如显示区域中可以按照上述实施例中的方式设有多个子像素、多条数据线和多条栅极线,周边区域中可以按照上述实施例中的方式设置有第一扫描栅极驱动电路、第一启动电压信号线、第一时钟信号线、第二时钟信号线、多个第一引脚、多个第二引脚、多个第一阵列测试引脚以及多个第二阵列测试引脚。
在步骤S102,形成覆盖所述多个第一阵列测试引脚和所述多个第二阵列测试引脚的保护层,所述保护层包括但不限于各向异性导电膜。
应当注意的是,在以上的描述中,仅以示例的方式,示出了本公开实施例的技术方案,但并不意味着本公开实施例局限于上述步骤和结构。在可能的情形下,可以根据需要对步骤和结构进行调整和取舍。因此,某些步骤和单元并非实施本公开实施例的总体发明思想所必需的元素。
至此已经结合优选实施例对本公开进行了描述。应该理解,本领域技术人员在不脱离本公开实施例的精神和范围的情况下,可以进行各种其它的改变、替换和添加。因此,本公开实施例的范围不局限于上述特定实施例,而应由所附权利要求所限定。
Claims (28)
1.一种显示基板,包括:
衬底基板,包括显示区域和围绕所述显示区域的周边区域;
多个子像素,位于所述显示区域中;
多条数据线,位于所述显示区域中且沿第一方向延伸,所述多条数据线电连接至所述多个子像素;
多条栅极线,位于所述显示区域中且沿第二方向延伸,所述第一方向和所述第二方向交叉,所述多条栅极线电连接至所述多个子像素;
栅极驱动电路,位于所述周边区域,所述栅极驱动电路与所述多条栅极线电连接;
第一启动电压信号线、第一时钟信号线和第二时钟信号线与所述栅极驱动电路电连接;
多个第一引脚,位于所述周边区域;
多个第二引脚,位于所述周边区域,且位于所述显示区域和所述多个第一引脚之间;
多个第一阵列测试引脚,位于所述多个第一引脚和所述多个第二引脚之间,所述多个第一阵列测试引脚分别电连接至多条阵列测试信号线,所述多条阵列测试信号线包括所述第一启动电压信号线、所述第一时钟信号线或所述第二时钟信号线中的至少一条;以及
多个第二阵列测试引脚,位于所述多个第一引脚和所述多个第二引脚之间且沿所述显示区域边界方向延伸,所述多个第一阵列测试引脚在沿所述显示区域边界的延伸方向上位于所述多个第二阵列测试引脚的至少一侧,所述多个第二阵列测试引脚电连接至所述多条数据线,所述多个第二阵列测试引脚被配置为通过所述多条数据线从所述多个子像素接收阵列测试数据信号。
2.根据权利要求1所述的显示基板,其中,所述多条阵列测试信号线包括所述第一启动电压信号线、所述第一时钟信号线和所述第二时钟信号线。
3.根据权利要求1或2所述的显示基板,其中,所述显示区域包括依次连接的第一边界、第二边界、第三边界和第四边界,所述多个第一阵列测试引脚和所述多个第二阵列测试引脚位于靠近所述第一边界的所述周边区域;
所述栅极驱动电路包括第一子电路和第二子电路,所述第一子电路和所述第二子电路分别位于靠近所述第二边界和所述第四边界的所述周边区域;
所述第一启动电压信号线包括第一启动电压信号线第一子线和第一启动电压信号线第二子线,所述第一时钟信号线包括第一时钟信号线第一子线和第一时钟信号线第二子线,所述第二时钟信号线包括第二时钟信号线第一子线和第二时钟信号线第二子线,所述第一启动电压信号线第一子线、所述第一时钟信号线第一子线和所述第二时钟信号线第一子线位于靠近所述第二边界的所述周边区域,且电连接所述第一子电路,所述第一启动电压信号线第二子线、所述第一时钟信号线第二子线和所述第二时钟信号线第二子线位于靠近所述第四边界的所述周边区域,且电连接所述第二子电路;
所述多个第一阵列测试引脚包括第一组第一阵列测试引脚和第二组第一阵列测试引脚,所述第一组第一阵列测试引脚和所述第二组第一阵列测试引脚在沿所述第一边界的延伸方向上分别位于所述多个第二阵列测试引脚的两侧;
其中,所述第一启动电压信号线第一子线、所述第一时钟信号线第一子线和所述第二时钟信号线第一子线电连接所述第一组第一阵列测试引脚,所述第一启动电压信号线第二子线、所述第一时钟信号线第二子线和所述第二时钟信号线第二子线电连接所述第二组第一阵列测试引脚。
4.根据权利要求1或2所述的显示基板,还包括:
多条发光控制线,位于所述显示区域且沿所述第二方向延伸,所述多条发光控制线电连接至所述多个子像素;
发光控制驱动电路,位于所述周边区域且位于所述栅极驱动电路远离所述显示区域的一侧;
第二启动电压信号线、第三时钟信号线和第四时钟信号线,所述发光控制驱动电路电连接所述第二启动电压信号线、所述第三时钟信号线、所述第四时钟信号线,所述多条阵列测试信号线还包括所述第二启动电压信号线、第三时钟信号线或第四时钟信号线中的至少一条。
5.根据权利要求4所述的显示基板,其中,所述多条阵列测试信号线还包括所述第二启动电压信号线、所述第三时钟信号线和所述第四时钟信号线。
6.根据权利要求5所述的显示基板,其中,所述显示区域包括依次连接的第一边界、第二边界、第三边界和第四边界,所述多个第一阵列测试引脚和所述多个第二阵列测试引脚位于靠近所述第一边界的所述周边区域;
所述发光控制驱动电路包括第三子电路和第四子电路,多所述第三子电路和所述第四子电路分别位于靠近所述第二边界和所述第四边界的所述周边区域;
所述第二启动电压信号线包括第二启动电压信号线第一子线和第二启动电压信号线第二子线,所述第三时钟信号线包括第三时钟信号线第一子线和第三时钟信号线第二子线,所述第四时钟信号线包括第四时钟信号线第一子线和第四时钟信号线第二子线;
所述第二启动电压信号线第一子线、所述第三时钟信号线第一子线和所述第四时钟信号线第一子线位于靠近所述第二边界的所述周边区域,且电连接所述第三子电路,所述第二启动电压信号线第二子线、所述第三时钟信号线第二子线和所述第四时钟信号线第二子线位于靠近所述第四边界的所述周边区域,且电连接所述第四子电路;
所述多个第一阵列测试引脚包括第一组第一阵列测试引脚和第二组第一阵列测试引脚,所述第一组第一阵列测试引脚和所述第二组第一阵列测试引脚分别位于所述多个第二阵列测试引脚的两侧;
其中,所述第二启动电压信号线第一子线、所述第三时钟信号线第一子线和所述第四时钟信号线第一子线电连接所述第一组第一阵列测试引脚,所述第二启动电压信号线第二子线、所述第三时钟信号线第二子线和所述第四时钟信号线第二子线电连接所述第二组第一阵列测试引脚。
7.根据权利要求6所述的显示基板,还包括:
第一选择信号线和第二选择信号线;以及
多路复用电路,位于所述多个第二引脚与所述显示区域之间,所述多路复用电路包括多个复用开关,所述多个复用开关中的至少一个复用开关包括第一晶体管和第二晶体管,所述第一晶体管的栅极电连接至所述第一选择信号线,所述第二晶体管的栅极电连接至所述第二选择信号线;
其中,所述多条阵列测试信号线还包括所述第一选择信号线和所述第二选择信号线。
8.根据权利要求7所述的显示基板,其中,所述第一选择信号线包括第一选择信号线第一子线和第一选择信号线第二子线,所述第二选择信号线包括第二选择信号线第一子线和第二选择信号线第二子线;
所述多个第一阵列测试引脚包括第一组第一阵列测试引脚和第二组第一阵列测试引脚,所述第一组第一阵列测试引脚和所述第二组第一阵列测试引脚分别位于所述多个第二阵列测试引脚的两侧;
其中,所述第一选择信号线第一子线和所述第二选择信号线第一子线电连接所述第一组第一阵列测试引脚,所述第一选择信号线第二子线和所述第二选择信号线第二子线电连接所述第二组第一阵列测试引脚。
9.根据权利要求6所述的显示基板,还包括位于显示区域的多条初始电压信号线和位于所述周边区域的初始电压信号总线,所述初始电压信号总线位于所述栅极驱动电路和所述显示区域之间,所述多条阵列测试信号线还包括所述初始电压信号总线。
10.根据权利要求9所述的显示基板,其中,所述初始电压信号总线包括初始电压信号总线第一子线和初始电压信号总线第二子线,所述初始电压信号总线第一子线和所述初始电压信号总线第二子线分别位于靠近所述第二边界和所述第四边界的所述周边区域;
所述多个第一阵列测试引脚包括第一组第一阵列测试引脚和第二组第一阵列测试引脚,所述第一组第一阵列测试引脚和所述第二组第一阵列测试引脚分别位于所述多个第二阵列测试引脚的两侧;
其中,所述初始电压信号总线第一子线电连接至所述第一组第一阵列测试引脚,所述初始电压信号总线第二子线电连接至所述第二组第一阵列测试引脚。
11.根据权利要求10所述的显示基板,还包括位于显示区域的多条第一电源线和位于靠近所述第一边界的所述周边区域的第一电源总线,所述多条第一电源线和所述第一电源总线电连接,所述多条阵列测试信号线还包括所述第一电源总线。
12.根据权利要求11所述的显示基板,其中,所述第一电源总线包括第一电源总线第一子线和第一电源总线第二子线,所述第一电源总线第一子线和所述第一电源总线第二子线分别位于靠近所述第一边界的所述周边区域;
所述多个第一阵列测试引脚包括第一组第一阵列测试引脚和第二组第一阵列测试引脚,所述第一组第一阵列测试引脚和所述第二组第一阵列测试引脚分别位于所述多个第二阵列测试引脚的两侧;
其中,所述第一电源总线第一子线电连接至所述第一组第一阵列测试引脚,所述第一电源总线第二子线电连接至所述第二组第一阵列测试引脚。
13.根据权利要求12所述的显示基板,还包括:
第一开关信号线、第二开关信号线、第三开关信号线和第四开关信号线;
第一单元测试电路,位于所述多个第二引脚和所述显示区域之间,所述第一单元测试电路包括多个第一测试子电路,所述多个第一测试子电路中的至少一个包括第三晶体管、第四晶体管和第五晶体管,所述第三晶体管的栅极电连接至所述第一开关信号线,所述第四晶体管的栅极电连接至所述第二开关信号线,所述第五晶体管的栅极电连接至所述第三开关信号线;
第二单元测试电路,位于所述多个第二引脚和所述第一单元测试电路之间,所述第二单元测试电路包括多个第二测试子电路,所述多个第二测试子电路中的至少一个包括第六晶体管,所述第六晶体管的栅极电连接至所述第四开关信号线;
其中,所述多条阵列测试信号线还包括所述第一开关信号线、所述第二开关信号线、所述第三开关信号线或所述第四开关信号线中的至少一条。
14.根据权利要求13所述的显示基板,其中,所述多条阵列测试信号线还包括所述第一开关信号线、所述第二开关信号线、所述第三开关信号线和所述第四开关信号线。
15.根据权利要求14所述的显示基板,其中,所述第一开关信号线包括第一开关信号线第一子线和第一开关信号线第二子线,所述第二开关信号线包括第二开关信号线第一子线和第二开关信号线第二子线,所述第三开关信号线包括第三开关信号线第一子线和第三开关信号线第二子线,所述第四开关信号线包括第四开关信号线第一子线和第四开关信号线第二子线;
所述多个第一阵列测试引脚包括第一组第一阵列测试引脚和第二组第一阵列测试引脚,所述第一组第一阵列测试引脚和所述第二组第一阵列测试引脚分别位于所述多个第二阵列测试引脚的两侧;
所述第一开关信号线第一子线、所述第二开关信号线第一子线、所述第三开关信号线第一子线和所述第四开关信号线第一子线电连接至所述第一组第一阵列测试引脚,所述第一开关信号线第二子线、所述第二开关信号线第二子线、所述第三开关信号线第二子线和所述第四开关信号线第二子线电连接至所述第二组第一阵列测试引脚。
16.根据权利要求15所述的显示基板,其中,所述多条阵列测试信号线中的至少一部分阵列测试信号线与所述多个第二引脚中的一部分第二引脚一一对应地连接,所述一部分第二引脚通过多条第一连接线与所述多个第一阵列测试引脚中的至少一部分第一阵列测试引脚一一对应地连接。
17.根据权利要求16所述的显示基板,其中,所述至少一部分阵列测试信号线包括所述第一启动电压信号线、所述第一时钟信号线、所述第二时钟信号线、第二启动电压信号线、第三时钟信号线、第四时钟信号线、第一选择信号线、第二选择信号线和初始电压信号总线。
18.根据权利要求16所述的显示基板,其中,所述多条阵列测试信号线中的另一部分阵列测试信号线通过多条第二连接线与所述多个第一阵列测试引脚中的另一部分第一阵列测试引脚一一对应地连接。
19.根据权利要求18所述的显示基板,其中,所述另一部分阵列测试信号线包括第一开关信号线、第二开关信号线、第三开关信号线、第四开关信号线和第一电源总线。
20.根据权利要求19所述的显示基板,还包括静电放电电路,所述静电放电电路包括多个静电放电单元,所述多个静电放电单元位于所述多个第一阵列测试引脚与所述多个第二引脚之间并且与所述多个第一阵列测试引脚一一对应地连接,其中,每个静电放电单元包括第七晶体管和第八晶体管,所述第七晶体管的栅极和第一极连接至高电压信号线,所述第八晶体管的第二极连接至低电压信号线,所述第七晶体管的第二极以及所述第八晶体管的栅极和第一极电连接至第一阵列测试引脚。
21.根据权利要求10所述的显示基板,其中,所述多个第一阵列测试引脚和所述多个第二阵列测试引脚在沿所述显示区域边界的延伸方向上排列成一行或多行。
22.根据权利要求21所述的显示基板,其中,所述多个子像素中的至少一个包含驱动薄膜晶体管和存储电容;
所述驱动薄膜晶体管包含位于所述衬底基板上的驱动有源层,位于所述驱动有源层远离所述衬底基板一侧的驱动栅极,位于所述驱动栅极远离所述衬底基板一侧的栅绝缘层,位于所述栅绝缘层远离所述衬底基板一侧的层间介质层,以及位于所述层间介质层远离所述衬底基板一侧的驱动源极和驱动漏极;
所述存储电容包括第一电容电极和第二电容电极,所述第一电容电极与所述驱动栅极位于同一层,所述第二电容电极位于所述栅绝缘层和所述层间介质层之间;
所述多个第一阵列测试引脚和所述多个第二阵列测试引脚中的至少一层与所述显示区域中的所述多个子像素的驱动源极和驱动漏极位于同一层。
23.根据权利要求16所述的显示基板,其中,所述多个子像素中的至少一个包含驱动薄膜晶体管和存储电容;
所述驱动薄膜晶体管包含位于所述衬底基板上的驱动有源层,位于所述驱动有源层远离所述衬底基板一侧的驱动栅极,位于所述驱动栅极远离所述衬底基板一侧的栅绝缘层,位于所述栅绝缘层远离所述衬底基板一侧的层间介质层,以及位于所述层间介质层远离所述衬底基板一侧的驱动源极和驱动漏极;
所述存储电容包括第一电容电极和第二电容电极,所述第一电容电极与所述驱动栅极位于同一层,所述第二电容电极位于所述栅绝缘层和所述层间介质层之间;
所述多个第一阵列测试引脚和所述多个第二阵列测试引脚中的至少一层与所述显示区域中的所述多个子像素的驱动源极和驱动漏极位于同一层。
24.根据权利要求18所述的显示基板,其中,所述多个子像素中的至少一个包含驱动薄膜晶体管和存储电容;
所述驱动薄膜晶体管包含位于所述衬底基板上的驱动有源层,位于所述驱动有源层远离所述衬底基板一侧的驱动栅极,位于所述驱动栅极远离所述衬底基板一侧的栅绝缘层,位于所述栅绝缘层远离所述衬底基板一侧的层间介质层,以及位于所述层间介质层远离所述衬底基板一侧的驱动源极和驱动漏极;
所述存储电容包括第一电容电极和第二电容电极,所述第一电容电极与所述驱动栅极位于同一层,所述第二电容电极位于所述栅绝缘层和所述层间介质层之间;
所述多个第一阵列测试引脚和所述多个第二阵列测试引脚中的至少一层与所述显示区域中的所述多个子像素的驱动源极和驱动漏极位于同一层。
25.根据权利要求23所述的显示基板,其中,所述多条第一连接线与所述显示区域中的所述多个子像素的驱动源极和驱动漏极位于同一层。
26.根据权利要求24所述的显示基板,其中,所述多条第二连接线中的每一条第二连接线部分与所述显示区域中的所述多个子像素的驱动源极和驱动漏极位于同一层,并且部分与所述显示区域中的所述多个子像素的驱动栅极位于同一层。
27.根据权利要求26所述的显示基板,还包括:各向异性导电膜,所述各向异性导电膜覆盖所述多个第一阵列测试引脚和所述多个第二阵列测试引脚。
28.一种显示面板,包括根据权利要求1至27中任一项所述的显示基板。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/CN2020/100798 WO2022006769A1 (zh) | 2020-07-08 | 2020-07-08 | 显示基板及其制造方法以及显示面板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114158282A CN114158282A (zh) | 2022-03-08 |
CN114158282B true CN114158282B (zh) | 2023-10-20 |
Family
ID=79553619
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202080001193.6A Active CN114158282B (zh) | 2020-07-08 | 2020-07-08 | 显示基板及其制造方法以及显示面板 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11657750B2 (zh) |
CN (1) | CN114158282B (zh) |
WO (1) | WO2022006769A1 (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20230148233A1 (en) * | 2020-08-07 | 2023-05-11 | Chengdu Boe Optoelectronics Technology Co., Ltd. | Display substrate and display device |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104217671A (zh) * | 2013-06-03 | 2014-12-17 | 三星显示有限公司 | 有机发光显示面板 |
CN104217672A (zh) * | 2013-05-31 | 2014-12-17 | 三星显示有限公司 | 有机发光显示面板 |
CN106057109A (zh) * | 2016-08-03 | 2016-10-26 | 武汉华星光电技术有限公司 | 一种显示装置及其显示面板 |
CN206040646U (zh) * | 2016-04-26 | 2017-03-22 | 京东方科技集团股份有限公司 | 静电防护与测试复合单元、阵列基板以及显示装置 |
CN108400101A (zh) * | 2018-03-12 | 2018-08-14 | 武汉华星光电半导体显示技术有限公司 | 一种阵列基板及oled显示面板 |
CN109830199A (zh) * | 2019-04-10 | 2019-05-31 | 京东方科技集团股份有限公司 | 显示面板周边电路、显示面板及检测方法 |
CN110286536A (zh) * | 2019-06-28 | 2019-09-27 | 京东方科技集团股份有限公司 | 屏幕检测电路、阵列基板及显示面板 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8536892B2 (en) * | 2008-02-29 | 2013-09-17 | Palo Alto Research Center Incorporated | System for testing transistor arrays in production |
CN107103869A (zh) * | 2017-06-26 | 2017-08-29 | 上海天马微电子有限公司 | 一种显示用测试系统及其测试方法 |
CN111128063B (zh) * | 2020-01-20 | 2021-03-23 | 云谷(固安)科技有限公司 | 显示面板的测试电路、方法及显示面板 |
-
2020
- 2020-07-08 WO PCT/CN2020/100798 patent/WO2022006769A1/zh active Application Filing
- 2020-07-08 CN CN202080001193.6A patent/CN114158282B/zh active Active
- 2020-07-08 US US17/289,705 patent/US11657750B2/en active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104217672A (zh) * | 2013-05-31 | 2014-12-17 | 三星显示有限公司 | 有机发光显示面板 |
CN104217671A (zh) * | 2013-06-03 | 2014-12-17 | 三星显示有限公司 | 有机发光显示面板 |
CN206040646U (zh) * | 2016-04-26 | 2017-03-22 | 京东方科技集团股份有限公司 | 静电防护与测试复合单元、阵列基板以及显示装置 |
CN106057109A (zh) * | 2016-08-03 | 2016-10-26 | 武汉华星光电技术有限公司 | 一种显示装置及其显示面板 |
CN108400101A (zh) * | 2018-03-12 | 2018-08-14 | 武汉华星光电半导体显示技术有限公司 | 一种阵列基板及oled显示面板 |
CN109830199A (zh) * | 2019-04-10 | 2019-05-31 | 京东方科技集团股份有限公司 | 显示面板周边电路、显示面板及检测方法 |
CN110286536A (zh) * | 2019-06-28 | 2019-09-27 | 京东方科技集团股份有限公司 | 屏幕检测电路、阵列基板及显示面板 |
Also Published As
Publication number | Publication date |
---|---|
WO2022006769A1 (zh) | 2022-01-13 |
US11657750B2 (en) | 2023-05-23 |
CN114158282A (zh) | 2022-03-08 |
US20220189377A1 (en) | 2022-06-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111524928B (zh) | 一种显示面板及显示装置 | |
US9935131B2 (en) | Display substrate and manufacturing method thereof, display device | |
CN108874194B (zh) | 内嵌式触控显示装置及其测试方法和制作方法 | |
US8154674B2 (en) | Liquid crystal display, array substrate and mother glass thereof | |
KR102381850B1 (ko) | 표시장치 | |
US9418582B2 (en) | Test cell structure of display panel and related display panel | |
US20090231255A1 (en) | Display panel and display device having the panel | |
CN111554693B (zh) | 显示面板及其制备方法、显示装置 | |
EP2206173A1 (en) | High aperture ratio pixel layout for display device | |
KR20140108027A (ko) | 유기 발광 표시 패널 | |
CN107170793B (zh) | 阵列基板及其驱动方法、显示面板及显示装置 | |
CN110827728B (zh) | 显示面板和显示装置 | |
KR20140019042A (ko) | 구동회로, 그를 구비하는 평판표시장치 및 구동회로의 리페어 방법 | |
CN111540756B (zh) | 一种显示面板和显示装置 | |
CN114158282B (zh) | 显示基板及其制造方法以及显示面板 | |
US20240185793A1 (en) | Shift register, gate driving circuit and display substrate | |
KR20170132399A (ko) | 표시 장치 | |
CN109147633B (zh) | 显示面板检测电路及检测方法、阵列基板 | |
KR101296907B1 (ko) | 표시장치 | |
US20130307760A1 (en) | Organic light emitting display | |
US20230095298A1 (en) | Display panel, splicing display panel and preparation method thereof | |
CN111402826A (zh) | 源极驱动电路及驱动方法、显示装置 | |
US20230417817A1 (en) | Detection device configured to detect abnormality of light-emitting panel and detection method thereof | |
US20230127776A1 (en) | Display substrate and display device | |
US11581228B2 (en) | Display panel |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |