CN114096862A - 检测电路布置中电气或电子部件的错误或故障的方法 - Google Patents

检测电路布置中电气或电子部件的错误或故障的方法 Download PDF

Info

Publication number
CN114096862A
CN114096862A CN202080051237.6A CN202080051237A CN114096862A CN 114096862 A CN114096862 A CN 114096862A CN 202080051237 A CN202080051237 A CN 202080051237A CN 114096862 A CN114096862 A CN 114096862A
Authority
CN
China
Prior art keywords
electrical
circuit board
test
circuit
components
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202080051237.6A
Other languages
English (en)
Inventor
克里斯蒂安·施特里马特
西蒙·格尔维希
米夏埃尔·德奇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Endress and Hauser SE and Co KG
Original Assignee
Endress and Hauser SE and Co KG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Endress and Hauser SE and Co KG filed Critical Endress and Hauser SE and Co KG
Publication of CN114096862A publication Critical patent/CN114096862A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2801Testing of printed circuits, backplanes, motherboards, hybrid circuits or carriers for multichip packages [MCP]
    • G01R31/281Specific types of tests or tests for a specific type of fault, e.g. thermal mapping, shorts testing
    • G01R31/2813Checking the presence, location, orientation or value, e.g. resistance, of components or conductors
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2801Testing of printed circuits, backplanes, motherboards, hybrid circuits or carriers for multichip packages [MCP]
    • G01R31/2818Testing of printed circuits, backplanes, motherboards, hybrid circuits or carriers for multichip packages [MCP] using test structures on, or modifications of, the card under test, made for the purpose of testing, e.g. additional components or connectors
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/282Testing of electronic circuits specially adapted for particular applications not provided for elsewhere
    • G01R31/2829Testing of circuits in sensor or actuator systems
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/50Testing of electric apparatus, lines, cables or components for short-circuits, continuity, leakage current or incorrect line connections
    • G01R31/66Testing of connections, e.g. of plugs or non-disconnectable joints
    • G01R31/70Testing of connections between components and printed circuit boards
    • G01R31/71Testing of solder joints
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K13/00Apparatus or processes specially adapted for manufacturing or adjusting assemblages of electric components
    • H05K13/08Monitoring manufacture of assemblages
    • H05K13/081Integration of optical monitoring devices in assembly lines; Processes using optical monitoring devices specially adapted for controlling devices or machines in assembly lines
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K13/00Apparatus or processes specially adapted for manufacturing or adjusting assemblages of electric components
    • H05K13/08Monitoring manufacture of assemblages
    • H05K13/082Integration of non-optical monitoring devices, i.e. using non-optical inspection means, e.g. electrical means, mechanical means or X-rays

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Operations Research (AREA)
  • Manufacturing & Machinery (AREA)
  • Electromagnetism (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Supply And Installment Of Electrical Components (AREA)

Abstract

本发明涉及一种用于检测相同构造的电路布置(1)的电气或电子部件(3)中的错误或故障的方法,其中所述电路布置(1)中的每个位于电路板上并且其中在电路板面板(4)上彼此毗邻地提供多个电路板(3),每个电路板具有相同组成的电路布置(1),其中所述方法包括如下方法步骤:用对应于所述电路布置(1)的电气或电子部件(2)装配所述电路板面板(4)的所述电路板(3)中的每个;对于用于所述电路布置(1)的所述构造的模拟的、电气或电子部件(2)中的每个,将对应的测试部件(5)放置在所述电路板面板(4)的边缘区域(6)中;为放置在所述电路板面板(4)的所述边缘区域(6)中的模拟的、电气或电子测试部件(5)设置测试点(7);检查设置有测试点(7)并位于所述电路板面板(4)的所述边缘区域(6)中的模拟的、电气或电子测试部件(5)的正确功能值和/或正确极性。

Description

检测电路布置中电气或电子部件的错误或故障的方法
技术领域
本发明涉及一种用于检测电路布置的电气或电子部件的错误和/或故障的方法。优选地,将该方法与电路布置的生产结合使用,该电路布置应用到自动化技术的现场设备中。
背景技术
在过程自动化以及制造自动化中,现场设备通常用于记录和/或影响物理、化学或生物过程变量。用于记录过程变量的是测量设备。例如,此种用于压力和温度测量、电导率测量、流量测量、pH测量、充填液位测量等,并记录对应的过程变量、压力、温度、电导率、pH值、充填液位、流量等。用于影响变量的是致动器系统。致动器的示例是泵或阀门,它们可以影响管子或管道中液体的流动或容器中的充填液位。除上面提及的测量设备和致动器外,所谓的现场设备还包括远程I/O、无线电适配器以及一般布置在现场级的设备。一般来说,所谓的现场设备是应用于过程或工厂附近并且递送或处理过程或工厂相关信息的设备。
为了能够将自动化技术的现场设备也应用于易爆危险区域(气体和/或灰尘),现场设备的电路布置的电气或电子部件必须被设计为满足适当的防爆点火保护类型。对于用于模拟信号调节的部件来说尤其是如此。它需要保证能源供应总是有界限的,以使得也在故障的情况下有效地防止任何火花形成。这是通过使用电压限制部件和电流限制部件来保证的。为了获得所需的许可,也要对存在于连接端子上的电容进行指定和限制。
为了保证为限制措施而提供的电气或电子部件是有效的,这些部件通常是冗余地提供的。此外,为了获得所需的许可,还必须通过件测试证明所利用的部件实际上具有许可文件中指定的值。为此,在制造期间发生PPVS测试(存在,极性、值、焊料)。因此,按如下方式对其进行检查:是否存在正确的部件?部件的极性是否正确?部件是否有正确的值?部件是否被正确地焊接?
通常经由AOI(自动光学检验)来满足这种测试要求,所述AOI保证存在正确的部件以及其正确的焊接。如果焊点对于AOI不可见,则将AXI(自动X射线检验)与AOI一起使用。额外测试要求是电气功能测试(例如,电路内测试–ICT),经由该测试可以保证每个部件的正确极性(如果存在)和正确值(电压、电流、电阻)。为了进行电气功能测试,在部件中的每个上都提供了测试点。
这些测试点的缺点是电路板上电路部件的空间损失:由于测试点的空间要求,可用于部件的布置和导电迹线以及可能需要的间隔区域的面积是有限的。因此,可能发生仅因为所需的测试点而无法以期望的形状因数实现电路布置。
发明内容
本发明的目标是提供一种用于检测电路布置的电气或电子部件中的错误或故障的简单且可靠地执行的方法。
该目标通过一种用于检测相同组成的电路布置的电气或电子部件中的错误或故障的方法来达成,其中电路布置中的每个位于电路板上并且其中在电路板面板上彼此毗邻地提供多个电路板,多个电路板中的每个电路板具有相同组成的电路布置,其中该方法包括如下方法步骤:
用对应于电路布置的电气或电子部件装配电路板面板的电路板中的每个;
对于用于电路布置的构造的模拟的、电气或电子部件中的每个,将对应的测试部件放置在电路板面板的边缘区域中;
为放置在电路板面板的边缘区域中的模拟的、电气或电子测试部件设置测试点;
检查设置有测试点并位于电路板面板的边缘区域中的模拟的、电气或电子测试部件的正确功能值和/或正确极性。
优选地,电路布置被体现为尤其可用作传感器电子设备或致动器电子设备或用作自动化现场设备的发射器电子设备。
在本发明的方法的有利实施例中,保证放置在电路板面板的边缘区域中的不同电气或电子测试部件在每种情况下来自同一批次或来自同一部件卷,作为在电路布置的电路板上使用的对应电气或电子部件。因此规定,在电路板已经完全装配有电路布置的电气或电子部件之后,在电路板面板的边缘区域中放置电气或电子测试部件。以这种方式,尤其是在电路板面板的生产期间可以排除拼接故障。例如,当具有第二部件的部件卷错误地连接到具有第一部件的部件卷时,可能会发生拼接故障,其中第二部件不同于第一部件。
本发明的方法的有利的、额外的改进方案规定,合适的测试——例如,电路内测试——被用作用于检查不同测试部件的电气测试。在电气测试中,检查面板边缘上的电气或电子部件中的每个是否具有指定值以及部件是否正确极化。
除了检查电气或电子部件的正确值和在给定情况下的正确极化之外,根据本发明的方法的另一改进方案,还发生对布置在电路板面板上的电气或电子部件以及对应测试部件的光学检验。应用的是例如自动光学检验(AOI)或其他已知方法。在此种情况下,尤其要检查所需的电气或电子部件以及对应的测试部件是否存在,以及是否已正确执行它们的焊接。优选地,在测试中,因此,执行两种不同的测试。一方面,执行电气测试方法,以便检查电气或电子部件的正确运作。另一方面,执行光学测试方法,诸如MOI、AOI和X射线。借助于这种方法,判断并检查处理品质。
结合本发明,对电路板面板执行光学检验;相反,仅对布置在面板边缘上的测试部件执行电气测试就足够了。这些测试部件尤其是与满足自动化技术中现场设备的防爆安全要求相关的部件。例如,它们可以是电阻、Z二极管、电容器等。因此,优选地选择作为测试部件并放置在面板边缘上的是电气或电子部件,它们确保在易爆危险区域中的安全使用。仅在这些合格的易爆危险区域上对位于电路板面板的边缘区域中的电气或电子测试部件执行电气测试。电气测试检查该值,并且在给定情况下,检查测试部件的极性。因为测试部件与其他部件电气地分离,所以检查的执行更简单、更好/更安全。先前需要的借助于ICT测试仪进行的检查不存在。这自然意味着可观的成本和时间节省。
因此,总的来说,本发明具有若干优点:
a)降低的空间要求,尤其是在防爆组合件/部件的情况下,同时测试要求不变。因此,利用本发明的解决方案以及其实施例,可以避免电路板上的大量测试点。现在只有电气地进行测试并位于面板边缘上的部件才有测试点。这些优选地是模拟部件,其用于保证防爆。因为在电路板上获得了空间,所以可以减小电路板大小,这转而降低生产成本并有助于电路板的小型化。替代地,可以在不变的区域上放置更多数目的部件。
b)降低的测试工作量。因此,关于电路板面板上每个单独部件的存在和正确焊接的测试例如经由AOI发生。这种测试通常在装配电路板之后经由光学方法发生。正确值以及在给定情况下面板边缘上部件的正确极化是经由部件测量间接确定的。根据本发明,要测量的部件的数目因此显著降低,因为仅对面板边缘上的测试部件进行测试。在此种情况下,对应于测试部件的部件类型大量存在于电路板面板上自然也是有利的,然而,每个电路板面板仅需被测试一次。
c)减少的生产成本。测试时间——通常是复杂且因此昂贵的方法步骤——显著减少。
为了该方法可靠地起作用,需要保证要在面板边缘上测试的部件与电路板面板上的电路布置的对应部件一样来自同一材料卷。因此,当部件已经装配在对应的电路板面板上时,测试部件被应用在边缘区域中。
附图说明
现在将基于附图更详细地解释本发明,在附图中:
图1是具有多个电路板并说明了现有技术中已知的解决方案的电路板面板的示意图;以及
图2是具有多个电路板并说明本发明的方法的电路板面板的示意图。
具体实施方式
图1示出了具有多个电路板3并说明了现有技术中已知的解决方案的电路板面板4的示意图。在电路板面板4的电路板3中的每个上实现相同的电路布置1。电路布置1中的每个例如是用于自动化现场设备的模拟信号调节的电路。电路布置1优选地设计成其满足在易爆危险区域中使用的要求。
从用于说明现有技术与本发明的解决方案之间的差异的电路布置1中示出了仅三个模拟部件2。这些通常是应用于易爆危险区域的任何电路布置1的部件:电阻器R、电容器C和二极管D。
为了在终止电路板面板4的装配之后能够确保部件2具有正确的值并且电容器C和二极管D具有正确的极化,实行电气功能测试。该电气功能测试可以用万用表或专为电路布置1生产的测试仪发生。为了执行测试,电路板3的部件2中的每个必须具有两个测试点7。如上面已经描述的,测试点7需要电路板3上的空间。上面已经描述了各缺点。
图2示出了如图1中所述的具有多个电路板3但被修改以说明本发明的方法的电路板面板4的示意图。布置在电路板面板4的电路板3上的电路布置1的构造对应于图1中示出的构造。此外,在定位电路布置1的部件2之后,它们通常被直接焊接到电路板3的表面。
布置在电路板3上的部件2在图2中没有测试点7。为此目的,测试部件5被提供在电路板面板4的边缘区域6中的一个中。优选地在电路板面板4的电路板3上部件2的装配之后,因此在电路板面板4的装配结束时,放置部件。以这种方式,保证测试部件与对应电路板面板4上的部件2一样来自同一部件卷。如果在电路板面板4的装配期间,对新的部件卷进行拼接,然后在电路板面板的装配之后将测试部件放置在面板边缘,保证拼接的部件卷包含正确的部件。在前述电路板面板的情况下,已经对空材料卷进行了测试。在本发明的解决方案的情况下,仅在测试部件5上(自动地、半自动地或手动地)执行电气测试。如果测试部件5中的每个记录了正确值并且在给定情况下记录正确极化,则电路板面板4上的对应部件2中的每个也具有正确的值,并且在给定情况下具有正确的极化。
根据本发明,因此,可能够借助于降低的数目的测试部件5来执行电路板面板4的部件2的测试,以使得满足在易爆危险区域中使用电路布置1的规定的安全要求。
除了上述测试之外,具有电路布置1的电路板面板4通常还另外经受光学检验。在此种情况下,检查应当存在的所有部件2和测试部件5是否实际存在,以及它们在电路板3上的焊接或紧固是否正确。
附图标记列表
1 电路布置
2 电气/电子部件
3 电路板
4 电路板面板
5 测试部件
6 边缘区域
7 测试点

Claims (7)

1.一种用于检测相同组成的电路布置(1)的电气或电子部件(3)中的错误或故障的方法,其中所述电路布置(1)中的每个位于电路板上并且其中在电路板面板(4)上彼此毗邻地提供多个电路板(3),所述多个电路板(3)中的每个电路板具有相同组成的电路布置(1),其中所述方法包括如下方法步骤:
用对应于所述电路布置(1)的电气或电子部件(2)装配所述电路板面板(4)的所述电路板(3)中的每个;
对于用于所述电路布置(1)的构造的模拟的、电气或电子部件(2)中的每个,将对应的测试部件(5)放置在所述电路板面板(4)的边缘区域(6)中;
为放置在所述电路板面板(4)的所述边缘区域(6)中的所述模拟的、电气或电子测试部件(5)设置测试点(7);
检查设置有测试点(7)并位于所述电路板面板(4)的所述边缘区域(6)中的所述模拟的、电气或电子测试部件(5)的正确功能值和/或正确极性。
2.根据权利要求1所述的方法,
其中,保证所述电路板面板(4)的所述边缘区域(6)中的所述不同电气或电子测试部件(5)在每种情况下来自同一批次或来自同一部件卷,作为在所述电路布置(1)的所述电路板(3)上使用的对应电气或电子部件(2)。
3.根据前述权利要求中一项或多项所述的方法,
其中,在所述电路板(3)已经完全装配有所述电路布置(1)的所述电气或电子部件(2)之后,所述电气或电子测试部件(5)被放置在所述电路板面板(4)的所述边缘区域(6)中。
4.根据权利要求1、2或3所述的方法,
其中,合适的测试——例如,电路内测试——被用作用于检查所述不同测试部件(5)的电气测试。
5.根据前述权利要求中一项或多项所述的方法,
其中,布置在所述电路板面板(4)上的所述电气或电子部件(2)以及对应的测试部件的光学检验借助于自动光学检验(AOI)发生,其中尤其检查所需的电气或电子部件(2)以及对应的测试部件(2)是否存在,以及是否已正确执行它们的焊接。
6.根据前述权利要求中一项或多项所述的方法,
其中,被优选地选择作为测试部件(5)的是被设计用于易爆危险区域的电气或电子部件(2),并且
其中,所述电气测试在用于所述易爆危险区域并且位于所述电路板面板(4)的所述边缘区域(6)中的所述电气或电子测试部件(5)上执行。
7.根据前述权利要求中一项或多项所述的方法,
其中,所述电路布置(1)被体现为尤其能够用作自动化现场设备的传感器电子设备或致动器电子设备或用作发射器电子设备。
CN202080051237.6A 2019-07-24 2020-06-18 检测电路布置中电气或电子部件的错误或故障的方法 Pending CN114096862A (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
DE102019120059.8A DE102019120059A1 (de) 2019-07-24 2019-07-24 Verfahren zur Erkennung von Fehlern oder Fehlfunktionen an elektrischen oder elektronischen Bauteilen einer Schaltungsanordnung
DE102019120059.8 2019-07-24
PCT/EP2020/066990 WO2021013445A1 (de) 2019-07-24 2020-06-18 Verfahren zur erkennung von fehlern oder fehlfunktionen an elektrischen oder elektronischen bauteilen einer schaltungsanordnung

Publications (1)

Publication Number Publication Date
CN114096862A true CN114096862A (zh) 2022-02-25

Family

ID=71111432

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202080051237.6A Pending CN114096862A (zh) 2019-07-24 2020-06-18 检测电路布置中电气或电子部件的错误或故障的方法

Country Status (5)

Country Link
US (1) US11747391B2 (zh)
EP (1) EP4005359B1 (zh)
CN (1) CN114096862A (zh)
DE (1) DE102019120059A1 (zh)
WO (1) WO2021013445A1 (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1449499A (zh) * 2000-09-05 2003-10-15 Atg测试体系两合公司 利用并行测试器测试印刷电路板的方法和设备
EP2830400A1 (de) * 2013-07-24 2015-01-28 Automotive Lighting Reutlingen GmbH Nutzen mit mehreren Leiterplatten und Verfahren zu seiner Herstellung
DE102017222597A1 (de) * 2017-12-13 2019-06-13 Robert Bosch Gmbh Leiterplatten-Panel, Verfahren zum Testen von elektrischen Bauteilen

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6614253B2 (en) * 2001-08-03 2003-09-02 Northrop Grumman Corporation On-circuit board continuity tester
JP3681692B2 (ja) * 2002-02-20 2005-08-10 東北パイオニア株式会社 電子機器
DE102016114146A1 (de) * 2016-08-01 2018-02-01 Endress+Hauser Flowtec Ag Testsystem zur Überprüfung von elektronischen Verbindungen
US11221360B1 (en) * 2020-06-12 2022-01-11 Lat Enterprises, Inc. Multiple circuit board tester

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1449499A (zh) * 2000-09-05 2003-10-15 Atg测试体系两合公司 利用并行测试器测试印刷电路板的方法和设备
EP2830400A1 (de) * 2013-07-24 2015-01-28 Automotive Lighting Reutlingen GmbH Nutzen mit mehreren Leiterplatten und Verfahren zu seiner Herstellung
DE102017222597A1 (de) * 2017-12-13 2019-06-13 Robert Bosch Gmbh Leiterplatten-Panel, Verfahren zum Testen von elektrischen Bauteilen

Also Published As

Publication number Publication date
DE102019120059A1 (de) 2021-01-28
EP4005359A1 (de) 2022-06-01
US11747391B2 (en) 2023-09-05
US20220317175A1 (en) 2022-10-06
WO2021013445A1 (de) 2021-01-28
EP4005359B1 (de) 2024-07-31

Similar Documents

Publication Publication Date Title
US7683630B2 (en) Self test, monitoring, and diagnostics in grouped circuitry modules
KR102015974B1 (ko) 인쇄회로기판의 내전압 검사용 지그
JP2007198750A (ja) 半導体装置の検査装置
KR20100136461A (ko) 전기 테스터의 설정 및 교정 장치
US4290015A (en) Electrical validator for a printed circuit board test fixture and a method of validation thereof
CN114096862A (zh) 检测电路布置中电气或电子部件的错误或故障的方法
US5929627A (en) Surface mount polarized electrical components on a printed circuit board and method thereof
KR101619721B1 (ko) Pcb 검사 장치
JP3194040B2 (ja) Icモジュール
US20080088318A1 (en) Method to test transparent-to-test capacitors
US20020060563A1 (en) Electronic device and manufacturing method thereof
KR100795691B1 (ko) Fpcb 검사용 프로브 시트 및 이를 이용한 검사방법
US9648727B2 (en) Fault detection optimized electronic circuit and method
KR20140009027A (ko) 기판 검사 장치 및 기판 검사 방법
CN111025130B (zh) 一种用于多层互联fpc的smt检测方法
KR102719929B1 (ko) 연성인쇄회로기판 검사장치
JPH0275087A (ja) 磁気ラインセンサ
US20230366921A1 (en) Electronic unit and method for testing at least one state of an electronic unit
EP2629324B1 (en) Method and apparatus for attachment of a package to a substrate
KR0179093B1 (ko) 테스트 어댑터 보드 체크기
CN211554224U (zh) Ict测试探针针型使用错误自动检查装置
JPH04315068A (ja) プリント回路板の検査装置
Seah et al. Combining ATE and flying probe in-circuit test strategies for load board verification and test
KR20030092211A (ko) 아이알 인서키트 테스트시스템
KR101363608B1 (ko) 번인보드 테스트용 지그

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination