CN114064550A - 一种基于fpga和emac/gmac控制器的多cpu通信系统与方法 - Google Patents

一种基于fpga和emac/gmac控制器的多cpu通信系统与方法 Download PDF

Info

Publication number
CN114064550A
CN114064550A CN202111447629.7A CN202111447629A CN114064550A CN 114064550 A CN114064550 A CN 114064550A CN 202111447629 A CN202111447629 A CN 202111447629A CN 114064550 A CN114064550 A CN 114064550A
Authority
CN
China
Prior art keywords
data
cpu
emac
gmac
fpga
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111447629.7A
Other languages
English (en)
Inventor
黄磊
滕兆宏
李冰
刘政
赵长荣
李华东
张桢震
王广松
刘义
徐涛
甄叶勇
李谦
赵学军
胡华南
王国华
张刚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Integrated Electronic Systems Lab Co Ltd
Original Assignee
Integrated Electronic Systems Lab Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Integrated Electronic Systems Lab Co Ltd filed Critical Integrated Electronic Systems Lab Co Ltd
Priority to CN202111447629.7A priority Critical patent/CN114064550A/zh
Publication of CN114064550A publication Critical patent/CN114064550A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/163Interprocessor communication

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Software Systems (AREA)
  • Multi Processors (AREA)

Abstract

本发明提供了一种基于FPGA和EMAC/GMAC控制器的多CPU通信系统与方法,所述系统包括一个作为主设备的FPGA以及多个作为从设备的集成EMAC/GMAC接口的CPU芯片;所述FPGA中包括EMAC/GMAC接口收发控制模块、数据缓存区读写模块以及缓存区数据交互模块。本发明所述方案速度快、实时性高,基本不消耗CPU的资源,CPU集成的EMAC/GMAC控制器与内存通信大都采用DMA方式,基本无需CPU的干预,提高了CPU的运行效率,可同时实现任意两个或多个CPU之间的通信,可扩展性强。

Description

一种基于FPGA和EMAC/GMAC控制器的多CPU通信系统与方法
技术领域
本发明涉及CPU间通信技术领域,特别是一种基于FPGA和EMAC/GMAC控制器的多CPU通信系统与方法。
背景技术
自CPU芯片诞生以来,发展及其迅速,其应用已经涉及消费电子、航空航天、工业控制、电力系统等各个领域。虽然单个CPU的功能已日益强大,但仍有许多场合需要多个CPU协同工作来实现特定功能,尤其对于实时性要求较高的场合,多CPU之间稳定高效的通信就显得尤为重要。
目前比较广泛的多CPU间的通信方式,是串行方式中的串口通信和并行方式中的双口RAM通信,这两种方法一般都会占用CPU较多的时间资源,传输速度较慢,实时性较差,影响CPU的效率。
EMAC/GMAC控制器,一般集成在CPU的内部,作为CPU对外通信的百兆或千兆的网络接口,控制器数据的接收与发送多采用DMA模式与CPU的内存进行交互,无需CPU干预。在现实应用中控制器多与百兆/千兆PHY芯片连接,来实现对外网络通信,但是多CPU之间的串口通信、双口RAM通信会占用CPU资源,导致传输速度慢以及实时性差的问题。
发明内容
本发明的目的是提供一种基于FPGA和EMAC/GMAC控制器的多CPU通信系统与方法,旨在解决现有技术中多CPU之间的串口通信、双口RAM通信会占用CPU资源,导致传输速度慢以及实时性差的问题,实现提高多CPU间通信效率。
为达到上述技术目的,本发明提供了一种基于FPGA和EMAC/GMAC控制器的多CPU通信系统,所述系统包括:
一个作为主设备的FPGA以及多个作为从设备的集成EMAC/GMAC接口的CPU芯片;
所述FPGA中包括EMAC/GMAC接口收发控制模块、数据缓存区读写模块以及缓存区数据交互模块;
所述EMAC/GMAC接口收发控制模块用于控制数据收发的时序,构建与EMAC/GMAC控制器通信的接口时序控制,接收EMAC/GMAC控制器发送的数据存入FPGA中接收缓冲区以及发送FPGA中发送缓冲区的数据;
所述数据缓存区读写模块包含接两个接收缓冲区和两个发送缓冲区,不同类型的两个缓冲区可分别同时进行EMAC/GMAC读写操作以及缓存区数据交互;
所述缓存区数据交互模块用于定时接收除本EMAC/GMAC接口之外的其他EMAC/GMAC接口的缓冲区数据,并存储在本接口的发送缓冲区内供EMAC/GMAC接口收发控制模块进行数据发送。
优选地,所述FPGA与CPU的EMAC/GMAC接口有以下通信信号:
TXD[3:0]为数据发送总线,方向为CPU->FPGA;
TX_EN为发送使能引脚;
TX_CLK为数据发送的时钟信号,方向为CPU->FPGA;
RXD[3:0]为数据接收总线,方向为FPGA->CPU;
RX_DV为数据接收有效信号,方向为FPGA->CPU;
RX_CLK为数据接收的时钟信号,方向为FPGA->CPU;
GCLK_REF为EMAC/GMAC模块的参考时钟,方向为FPGA->CPU。
优选地,所述EMAC/GMAC控制器与CPU内存采用DMA通信方式。
优选地,所述CPU的扩展数量取决于所选FPGA的IO引脚数量、开辟数据缓存区所需RAM资源以及实现模块功能所需的逻辑资源。
本发明还提供了一种利用所述系统实现的基于FPGA和EMAC/GMAC控制器的多CPU通信方法,所述方法包括以下操作:
FPGA内的待发送数据的CPU所对应的EMAC/GMAC接口收发控制模块实时接收对应CPU内EMAC/GMAC控制器所发送的数据,并将数据存储在各自的接收缓存区内,并将缓存区的数据有效标志置起;
当FPGA内的缓存区数据交互模块监测到有效标志置起时,待接收数据的CPU对应的缓存区数据交互模块依次轮询其他CPU对应的接收缓存区的数据有效标志,将含有有效标志的接收缓存区进行汇总;
将汇总后的数据放置在待接收CPU对应的发送缓冲区,并将发送缓冲区的有效标志置起;
当EMAC/GMAC接口收发控制模块监测到发送缓冲区有效标志置起后,将发送缓冲区数据发送至对应的待接收CPU中,完成本次通信。
优选地,所述方法包括以下通信的实现:
CPU2、CPU3到CPUn的数据发送到CPU1;CPU1、CPU3到CPUn的数据发送到CPU2;CPU1、CPU2、CPU4到CPUn的数据发送到CPU3;...,CPU1、CPU2到CPUn-1的数据发送到CPUn。
发明内容中提供的效果仅仅是实施例的效果,而不是发明所有的全部效果,上述技术方案中的一个技术方案具有如下优点或有益效果:
与现有技术相比,本发明所述方案速度快、实时性高,由于速度主要受限于所选FPGA的最高工作频率和集成在CPU内EMAC/GMAC控制器的工作最高频率,使用GMAC速度可达1000Mb/s,使用EMAC可达100Mb/s,若未来CPU内集成万兆MAC控制器,且FPGA最高工作频率也可达到相应要求,理论上此种方式的通信速率可达万兆;本发明基本不消耗CPU的资源,CPU集成的EMAC/GMAC控制器与内存通信大都采用DMA方式,基本无需CPU的干预,提高了CPU的运行效率;可同时实现任意两个或多个CPU之间的通信,可扩展性强,其扩展的数量主要取决于所选用FPGA的IO引脚数量、开辟数据缓存区所需的RAM资源以及实现模块功能所需的其他资源;本发明为全双工通信,数据的接收和发送可同时进行,大大加快了CPU间的通信效率,且应用范围广,市场上大多数的CPU芯片集成EMAC/GMAC控制器。
附图说明
图1为本发明实施例中所提供的一种基于FPGA和EMAC/GMAC控制器的多CPU通信系统结构示意图;
图2为本发明实施例中所提供的一种基于FPGA和EMAC/GMAC控制器的多CPU通信流程图。
具体实施方式
为了能清楚说明本方案的技术特点,下面通过具体实施方式,并结合其附图,对本发明进行详细阐述。下文的公开提供了许多不同的实施例或例子用来实现本发明的不同结构。为了简化本发明的公开,下文中对特定例子的部件和设置进行描述。此外,本发明可以在不同例子中重复参考数字和/或字母。这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施例和/或设置之间的关系。应当注意,在附图中所图示的部件不一定按比例绘制。本发明省略了对公知组件和处理技术及工艺的描述以避免不必要地限制本发明。
下面结合附图对本发明实施例所提供的一种基于FPGA和EMAC/GMAC控制器的多CPU通信系统与方法进行详细说明。
如图1所示,本发明实施例公开了一种基于FPGA和EMAC/GMAC控制器的多CPU通信系统,所述系统包括:
一个作为主设备的FPGA以及多个作为从设备的集成EMAC/GMAC接口的至少两个CPU芯片;
所述FPGA中包括EMAC/GMAC接口收发控制模块、数据缓存区读写模块以及缓存区数据交互模块;
所述EMAC/GMAC接口收发控制模块用于控制数据收发的时序,构建与EMAC/GMAC控制器通信的接口时序控制,接收EMAC/GMAC控制器发送的数据存入FPGA中接收缓冲区以及发送FPGA中发送缓冲区的数据;
所述数据缓存区读写模块包含接两个接收缓冲区和两个发送缓冲区,不同类型的两个缓冲区可分别同时进行EMAC/GMAC读写操作以及缓存区数据交互;
所述缓存区数据交互模块用于定时接收除本EMAC/GMAC接口之外的其他EMAC/GMAC接口的缓冲区数据,并存储在本接口的发送缓冲区内供EMAC/GMAC接口收发控制模块进行数据发送。
本发明实施例通过使用FPGA构建多个EMAC/GMAC通信接口,来实现FPGA与多个CPU之间的通信,使用FPGA作为数据交换的中转功能,并依靠FPGA并行、快速的处理特性,中转过程用时短,基本等同于任意两个CPU或多CPU之间的直接通信。
将FPGA作为主设备,将集成EMAC/GMAC接口的至少2个CPU芯片,在FPGA中分别设置每个CPU对应的EMAC/GMAC接口收发控制模块、数据缓存区读写模块以及缓存区数据交互模块。
所述EMAC/GMAC接口收发控制模块实现CPU与FPGA之间的通信,采用全双工模式,收发可同时进行。通过控制数据收发的时序部分,并构建与EMAC/GMAC控制器通信的接口时序控制,接收和发送分别置于独立模块中,触发条件相互独立,互不干涉。在接收时,实时准备接收CPU的EMAC/GMAC控制器发送来的数据,并将接收的数据放入接收缓存区内,接收完成后,置数据接收完成标志;在发送时,则在发送缓存区的有效标志有效前提下,将FPGA发送数据缓存区内的数据发送出去。
所述数据缓存区读写模块包含至少4个数据缓存区,其中两个是接收数据缓存区,用于存储通过EMAC/GMAC接口接收的对应的CPU内存数据,另外两个是发送数据缓存区,用于存储通过EMAC/GMAC接口发送给CPU的有效数据。设置接收和发送缓存区的目的是为了提高通信效率,在一个缓存区处于EMAC/GMAC读写控制使用时,另一个缓存区可同时用于缓存区数据交互,两个缓存区交替使用,从而达到高效率的全双工通信。在本发明实施例中,对于数据缓存区读写还可设置定时器,产生轮询EMAC/GMAC接收缓存区是否有效的读写标志,定时器的时间设置可根据通信的每帧数据包的大小、通信的速率以及通信的CPU个数进行设置,合理设置最优的定时时间。
所述缓存区数据交互模块可定时的将除本EMAC/GMAC接口之外的其他EMAC/GMAC接口接收数据缓冲区的数据进行汇总和处理,并按照规定好的帧格式存储在本接口的发送数据缓冲区中,完成后将该发送缓冲区数据有效标志置起,供EMAC/GMAC接口收发控制进行发送操作。
在EMAC/GMAC接口中,TXD[3:0]为数据发送总线,方向为CPU->FPGA,FPGA会在发送时钟的双沿采样;TX_EN为发送使能引脚,FPGA在TX_CLK的上升沿和下降沿,判断该信号电平,若电平为高则FPGA将发送总线数据进行采样锁存;TX_CLK为数据发送的时钟信号,方向为CPU->FPGA,一般最大为125MHz,与GCLK_REF频率相同,可调整,作为发送数据的脉搏;RXD[3:0]为数据接收总线,方向为FPGA->CPU,CPU的EMAC/GMAC控制器会在接收时钟的双沿采样;RX_DV为数据接收有效信号,方向为FPGA->CPU,一般CPU内部集成的EMAC/GMAC控制器会在RX_CLK上升沿和下降沿,判断此信号电平,若为高电平则EMAC/GMAC控制器会将接收总线数据进行采样锁存;RX_CLK为数据接收的时钟信号,方向为FPGA->CPU,一般最大设置为125Mhz,可调整,作为接收数据的脉搏;GCLK_REF为EMAC/GMAC模块的参考时钟,方向为FPGA->CPU,此时钟频率决定了EMAC/GMAC控制器的TX_CLK和内部模块的工作频率。
本发明所述方案速度快、实时性高,由于速度主要受限于所选FPGA的最高工作频率和集成在CPU内EMAC/GMAC控制器的工作最高频率,使用GMAC速度可达1000Mb/s,使用EMAC可达100Mb/s,若未来CPU内集成万兆MAC控制器,且FPGA最高工作频率也可达到相应要求,理论上此种方式的通信速率可达万兆;本发明基本不消耗CPU的资源,CPU集成的EMAC/GMAC控制器与内存通信大都采用DMA方式,基本无需CPU的干预,提高了CPU的运行效率;可同时实现任意两个或多个CPU之间的通信,可扩展性强,其扩展的数量主要取决于所选用FPGA的IO引脚数量、开辟数据缓存区所需的RAM资源以及实现模块功能所需的其他资源;本发明为全双工通信,数据的接收和发送可同时进行,大大加快了CPU间的通信效率,且应用范围广,市场上大多数的CPU芯片集成EMAC/GMAC控制器。
如图2所示,本发明实施例还公开了一种利用所述系统实现的基于FPGA和EMAC/GMAC控制器的多CPU通信方法,所述方法包括以下操作:
FPGA内的待发送数据的CPU所对应的EMAC/GMAC接口收发控制模块实时接收对应CPU内EMAC/GMAC控制器所发送的数据,并将数据存储在各自的接收缓存区内,并将缓存区的数据有效标志置起;
当FPGA内的缓存区数据交互模块监测到有效标志置起时,待接收数据的CPU对应的缓存区数据交互模块依次轮询其他CPU对应的接收缓存区的数据有效标志,将含有有效标志的接收缓存区进行汇总;
将汇总后的数据放置在待接收CPU对应的发送缓冲区,并将发送缓冲区的有效标志置起;
当EMAC/GMAC接口收发控制模块监测到发送缓冲区有效标志置起后,将发送缓冲区数据发送至对应的待接收CPU中,完成本次通信。
以图1中将CPU2至CPUn的数据发送至CPU1为例,在FPGA中为需要通信的CPU1至CPUn分别设置各自的EMAC/GMAC接口收发控制模块、数据缓存区读写模块以及缓存区数据交互模块,其中数据缓存区读写模块包含至少两个数据发送缓冲区和两个数据接收缓存区。
FPGA内的CPU2至CPUn对应的的EMAC/GMAC接口收发控制模块分别实时接收各自对应的CPU内EMAC/GMAC控制器所发送来的数据,并将接收的数据存储在各自的接收缓冲区内,接收数据完成后,将缓存区的数据有效标志置起。CPU之间可异步,并非所有CPU的EMAC/GMAC控制器都同时发送数据。
当缓存区数据交互模块监测到读写标志为1时,则CPU1对应的缓存区数据交互模块依次轮询CPU2至CPUn对应的各接收缓冲区的数据有效标志,并将含有效标志的接收缓存区数据进行汇总和处理,若缓存区无有效标志被置起,则无需进行任何处理,等待下一个定时标志到来再进行轮询。
将上述汇总和处理后的数据存储在CPU1对应的发送缓冲区内,存储完成后,将发送缓冲区的有效标志置起。
当EMAC/GMAC接口收发控制模块监测到发送缓冲区的有效标志后进行数据的发送操作,将FPGA中的数据发送至CPU1中,本次通信完成。
同理可完成以下操作:
CPU1、CPU3到CPUn的数据发送到CPU2;CPU1、CPU2、CPU4到CPUn的数据发送到CPU3;...,CPU1、CPU2到CPUn-1的数据发送到CPUn。
上述通信为收发双向并行,且相互独立,按照此方式完成任意两个和任意多个的CPU之间的通信。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。

Claims (6)

1.一种基于FPGA和EMAC/GMAC控制器的多CPU通信系统,其特征在于,所述系统包括:
一个作为主设备的FPGA以及多个作为从设备的集成EMAC/GMAC接口的CPU芯片;
所述FPGA中包括EMAC/GMAC接口收发控制模块、数据缓存区读写模块以及缓存区数据交互模块;
所述EMAC/GMAC接口收发控制模块用于控制数据收发的时序,构建与EMAC/GMAC控制器通信的接口时序控制,接收EMAC/GMAC控制器发送的数据存入FPGA中接收缓冲区以及发送FPGA中发送缓冲区的数据;
所述数据缓存区读写模块包含接两个接收缓冲区和两个发送缓冲区,不同类型的两个缓冲区可分别同时进行EMAC/GMAC读写操作以及缓存区数据交互;
所述缓存区数据交互模块用于定时接收除本EMAC/GMAC接口之外的其他EMAC/GMAC接口的缓冲区数据,并存储在本接口的发送缓冲区内供EMAC/GMAC接口收发控制模块进行数据发送。
2.根据权利要求1所述的一种基于FPGA和EMAC/GMAC控制器的多CPU通信系统,其特征在于,所述FPGA与CPU的EMAC/GMAC接口有以下通信信号:
TXD[3:0]为数据发送总线,方向为CPU->FPGA;
TX_EN为发送使能引脚;
TX_CLK为数据发送的时钟信号,方向为CPU->FPGA;
RXD[3:0]为数据接收总线,方向为FPGA->CPU;
RX_DV为数据接收有效信号,方向为FPGA->CPU;
RX_CLK为数据接收的时钟信号,方向为FPGA->CPU;
GCLK_REF为EMAC/GMAC模块的参考时钟,方向为FPGA->CPU。
3.根据权利要求1所述的一种基于FPGA和EMAC/GMAC控制器的多CPU通信系统,其特征在于,所述EMAC/GMAC控制器与CPU内存采用DMA通信方式。
4.根据权利要求1所述的一种基于FPGA和EMAC/GMAC控制器的多CPU通信系统,其特征在于,所述CPU的扩展数量取决于所选FPGA的IO引脚数量、开辟数据缓存区所需RAM资源以及实现模块功能所需的逻辑资源。
5.一种利用权利要求1-4任意一项所述系统实现的基于FPGA和EMAC/GMAC控制器的多CPU通信方法,其特征在于,所述方法包括以下操作:
FPGA内的待发送数据的CPU所对应的EMAC/GMAC接口收发控制模块实时接收对应CPU内EMAC/GMAC控制器所发送的数据,并将数据存储在各自的接收缓存区内,并将缓存区的数据有效标志置起;
当FPGA内的缓存区数据交互模块监测到有效标志置起时,待接收数据的CPU对应的缓存区数据交互模块依次轮询其他CPU对应的接收缓存区的数据有效标志,将含有有效标志的接收缓存区进行汇总;
将汇总后的数据放置在待接收CPU对应的发送缓冲区,并将发送缓冲区的有效标志置起;
当EMAC/GMAC接口收发控制模块监测到发送缓冲区有效标志置起后,将发送缓冲区数据发送至对应的待接收CPU中,完成本次通信。
6.根据权利要求5所述的基于FPGA和EMAC/GMAC控制器的多CPU通信方法,其特征在于,所述方法包括以下通信的实现:
CPU2、CPU3到CPUn的数据发送到CPU1;CPU1、CPU3到CPUn的数据发送到CPU2;CPU1、CPU2、CPU4到CPUn的数据发送到CPU3;...,CPU1、CPU2到CPUn-1的数据发送到CPUn。
CN202111447629.7A 2021-11-27 2021-11-27 一种基于fpga和emac/gmac控制器的多cpu通信系统与方法 Pending CN114064550A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111447629.7A CN114064550A (zh) 2021-11-27 2021-11-27 一种基于fpga和emac/gmac控制器的多cpu通信系统与方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111447629.7A CN114064550A (zh) 2021-11-27 2021-11-27 一种基于fpga和emac/gmac控制器的多cpu通信系统与方法

Publications (1)

Publication Number Publication Date
CN114064550A true CN114064550A (zh) 2022-02-18

Family

ID=80228388

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111447629.7A Pending CN114064550A (zh) 2021-11-27 2021-11-27 一种基于fpga和emac/gmac控制器的多cpu通信系统与方法

Country Status (1)

Country Link
CN (1) CN114064550A (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106776458A (zh) * 2016-12-13 2017-05-31 积成电子股份有限公司 基于fpga和hpi的dsp间的通信装置及通信方法
CN107370578A (zh) * 2017-06-15 2017-11-21 西安微电子技术研究所 一种基于硬件快速自主切换的多冗余以太网控制器
CN109634881A (zh) * 2018-11-16 2019-04-16 中国航空工业集团公司洛阳电光设备研究所 一种基于fpga的千兆以太网dma数据传输设计装置
CN109857685A (zh) * 2018-12-06 2019-06-07 积成电子股份有限公司 一种mpu与fpga扩展多串口的实现方法
CN110083461A (zh) * 2019-03-29 2019-08-02 郑州信大捷安信息技术股份有限公司 一种基于fpga的多任务处理系统及方法
DE102020123047A1 (de) * 2020-04-14 2021-10-14 Ningbo Techmation Co., Ltd. In eine ethercat-master-slave-station integrierter bridge-controller und steuerverfahren dafür
CN113625617A (zh) * 2021-07-16 2021-11-09 思源电气股份有限公司 一种基于国产mcu芯片的gmac通道复用系统

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106776458A (zh) * 2016-12-13 2017-05-31 积成电子股份有限公司 基于fpga和hpi的dsp间的通信装置及通信方法
CN107370578A (zh) * 2017-06-15 2017-11-21 西安微电子技术研究所 一种基于硬件快速自主切换的多冗余以太网控制器
CN109634881A (zh) * 2018-11-16 2019-04-16 中国航空工业集团公司洛阳电光设备研究所 一种基于fpga的千兆以太网dma数据传输设计装置
CN109857685A (zh) * 2018-12-06 2019-06-07 积成电子股份有限公司 一种mpu与fpga扩展多串口的实现方法
CN110083461A (zh) * 2019-03-29 2019-08-02 郑州信大捷安信息技术股份有限公司 一种基于fpga的多任务处理系统及方法
DE102020123047A1 (de) * 2020-04-14 2021-10-14 Ningbo Techmation Co., Ltd. In eine ethercat-master-slave-station integrierter bridge-controller und steuerverfahren dafür
CN113625617A (zh) * 2021-07-16 2021-11-09 思源电气股份有限公司 一种基于国产mcu芯片的gmac通道复用系统

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
谢建群: "大规模类脑模拟仿真计算机体系结构的研究", 中国优秀硕士学位论文全文数据库医药卫生科技辑, no. 12, 15 December 2018 (2018-12-15), pages 29 *

Similar Documents

Publication Publication Date Title
Uchida Hardware-based TCP processor for gigabit ethernet
CN110837486B (zh) 一种基于FPGA的FlexRay-CPCIe通信系统
CN110471872A (zh) 一种基于zynq芯片实现m-lvds总线数据交互系统和方法
CN108132897B (zh) 一种基于zynq平台软核的srio控制器
JP2002204253A (ja) 非同期転送モードにおけるホスト・プロセッサおよびディジタル信号プロセッサ間転送用インターフェース・ユニット、およびこれを用いたデータ処理システム
CN109165178B (zh) 一种基于RapidIO的弹上系统SoC芯片间高速通信方法
US20040151200A1 (en) Method and system for optimizing UTOPIA CLAV polling arbitration
CN110635985A (zh) 一种FlexRay-CPCIe通信模块
CN204392269U (zh) 一种全可编程sdn高速网卡
CN113297112A (zh) PCIe总线的数据传输方法、系统及电子设备
CN114257245A (zh) 一种基于dsp-fpga的多通道ad采集系统
CN108462620B (zh) 一种吉比特级SpaceWire总线系统
CN114153775A (zh) 一种基于AXI总线的FlexRay控制器
CN103107862B (zh) 逻辑器件及其mdio数据发送方法
CN214586880U (zh) 一种信息处理设备
CN108667706B (zh) 串口数量动态可调的以太网串口服务器及其数据传输方法
CN212647461U (zh) 一种基于pci总线的同步或异步串行通讯控制电路
CN114185830A (zh) 基于mailbox的多处理器通信方法、设备、系统和存储介质
CN114064550A (zh) 一种基于fpga和emac/gmac控制器的多cpu通信系统与方法
CN103617145A (zh) 一种自定义总线及其实现方法
CN102004713A (zh) 一种 TigerSHARC DSP LINK 口转串行 RapidIO总线的实现方法
CN113676253A (zh) 一种基于FPGA的FlexRay总线光纤通信模块
CN203658995U (zh) 一种串行数据传输系统
CN202906949U (zh) 一种rs485双主机通讯透传模块
CN219916336U (zh) Lpc接口至axi总线协议桥接器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination