CN113990259A - 像素驱动电路及显示面板 - Google Patents
像素驱动电路及显示面板 Download PDFInfo
- Publication number
- CN113990259A CN113990259A CN202111300152.XA CN202111300152A CN113990259A CN 113990259 A CN113990259 A CN 113990259A CN 202111300152 A CN202111300152 A CN 202111300152A CN 113990259 A CN113990259 A CN 113990259A
- Authority
- CN
- China
- Prior art keywords
- circuit
- transistor
- sub
- node
- control
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3258—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明提供一种像素驱动电路及显示面板,像素驱动电路包括:第一复位子电路、阈值补偿子电路、驱动子电路、数据写入子电路、存储子电路及充电保护子电路;驱动子电路的控制端和存储子电路的第二端、第一复位子电路、阈值补偿子电路的第二端之间的连接节点为第一节点;数据写入子电路和驱动子电路之间的连接节点为第二节点;驱动子电路和阈值补偿电路之间的连接节点为第三节点;第一复位子电路包括第一晶体管,第一晶体管的控制极连接第一复位信号线,第一极连接第一初始化信号线,第二极连接第一节点;充电保护子电路被配置为响应于第二扫描信号,控制驱动子电路的输出端与第一节点之间断开。
Description
技术领域
本发明属于显示技术领域,具体涉及一种像素驱动电路及显示面板。
背景技术
有源矩阵有机电极发光二极管显示面板(Active Matrix Organic LightEmitting Diode,简称:AMOLED)的应用越来越广泛。AMOLED的像素显示器件为有机发光二极管(Organic Light-Emitting Diode,简称OLED),AMOLED能够发光是通过驱动薄膜晶体管在饱和状态下产生驱动电流,该驱动电流驱动发光器件发光。
发明内容
本发明至少部分解决现有的像素驱动电路中相邻两行像素显示亮度存在差异的问题,提供一种显示亮度差异较小的像素驱动电路。
解决本发明技术问题所采用的技术方案是一种像素驱动电路,所述像素驱动电路包括:第一复位子电路、阈值补偿子电路、驱动子电路、数据写入子电路、存储子电路及充电保护子电路;所述驱动子电路的控制端和所述存储子电路的第二端、所述第一复位子电路、所述阈值补偿电路的第二端之间的连接节点为第一节点;数据写入子电路和驱动子电路之间的连接节点为第二节点;驱动子电路和阈值补偿电路之间的连接节点为第三节点;
所述第一复位子电路,包括第一晶体管,所述第一晶体管的控制极连接第一复位信号线,第一极连接第一初始化信号线,第二极连接所述第一节点;
所述数据写入子电路,被配置为响应于第一扫描信号,将数据电压信号传输至所述第二节点,并通过所述存储子电路进行存储;
所述驱动子电路被配置为根据所述第一节点和所述第三节点的电位为待驱动的发光器件提供驱动电流;
所述存储子电路,被配置为对数据电压进行存储;
所述阈值补偿子电路,被配置为响应于第一补偿信号,对阈值补偿电压写入所述第一节点;
所述充电保护子电路,被配置为响应于第二扫描信号,控制所述驱动子电路的输出端与所述第一节点之间断开。
在一些实施例中,所述充电保护子电路包括第八晶体管,所述第八晶体管的第一极与所述驱动子电路连接,第二极连接所述第三节点,控制极连接第二扫描线;所述第八晶体管被配置为响应于第二扫描信号,控制所述驱动子电路与所述第三节点之间连接或者断开。
在一些实施例中,所述充电保护子电路包括第八晶体管,所述第八晶体管的第一极与所述第三节点连接,第二极连接所述阈值补偿子电路,控制极连接第二扫描线;所述第八晶体管被配置为响应于第二扫描信号,控制所述阈值补偿子电路与所述第三节点之间连接或者断开。
在一些实施例中,所述充电保护子电路包括第八晶体管,所述第八晶体管的第一极与所述阈值补偿子电路连接,第二极连接所述第一节点,控制极连接第二扫描线;所述第八晶体管被配置为响应于第二扫描信号,控制所述阈值子电路与所述第一节点之间连接或者断开。
在一些实施例中,所述驱动子电路包括第三晶体管,所述第三晶体管的第一极连接第一电源电压线,第二极连接所述第八晶体管的第一极,控制极连接所述第一节点。
在一些实施例中,所述阈值补偿子电路,包括第二晶体管,所述第二晶体管的第一极连接所述第一节点,第二极连接所述第三节点,控制极连接第一补偿线。
在一些实施例中,所述数据写入子电路包括第四晶体管;
所述第四晶体管的第一极连接数据线,第二极连接所述第二节点,控制极连接第一扫描线。
在一些实施例中,所述第四晶体管与所述第八晶体管的极性相反。
在一些实施例中,所述像素驱动电路还包括:第一发光控制子电路和第二发光控制子电路;
所述第一发光控制子电路,被配置为在第一发光控制信号的控制下,将所述参考电压传输至所述第二节点;
所述第二发光控制子电路,被配置为在第二发光控制信号的控制下,将所述驱动子电路生成的驱动电流传输给所述待驱动的发光器件。
在一些实施例中,所述第一发光控制子电路包括第五晶体管;所述第二发光控制子电路包括第六晶体管;
所述第五晶体管的第一极连接参考电压线,第二极连接所述第二节点,控制极连接第一发光控制线;
所述第六晶体管的第一极连接所述第三节点,第二极连接所述待驱动的发光器件,控制极连接第二发光控制线。
在一些实施例中,所述第五晶体管和所述第六晶体管的开关特性相同,且均与所述第一晶体管的开关特性相反。
在一些实施例中,所述像素驱动电路还包括:第二复位子电路;
所述第二复位子电路,被配置为在第二复位信号的控制线,通过第二初始化信号对所述待驱动的发光器件进行初始化。
在一些实施例中,所述第二复位子电路包括第七晶体管;
所述第七晶体管的第一极连接所述待驱动的发光器件的第一极,第二极连接第二初始化信号线,控制极连接第二复位信号线。
在一些实施例中,所述存储子电路包括存储电容,所述存储电容的第一端连接所述第二电源电压线,第二端连接所述第一节点。
解决本发明技术问题所采用的另一技术方案是一种显示面板,其包括上述任意一种像素驱动电路。
在一些实施例中,所述显示面板包括:呈阵列排布的多个像素单元,每个所述像素单元中均包括所述像素驱动电路;
沿第一方向上的相邻两行所述像素单元中,一行所述像素单元的驱动电路中的所述第一补偿线的第一补偿信号与下一行所述像素单元的驱动电路中的所述第一补偿线的第一补偿信号相同。
在一些实施例中,所述数据写入子电路的控制信号与所述充电保护子电路的控制信号的极性相反;
沿第一方向上的相邻两行所述像素单元中,一行所述像素单元的所述第二扫描线的扫描信号与下一行所述像素单元的驱动电路中的所述第一扫描线的扫描信号相同。
附图说明
附图是用来提供对本发明的进一步理解,并且构成说明书的一部分,与下面的具体实施方式一起用于解释本发明,但并不构成对本发明的限制。在附图中:
图1为一种示例性的显示基板结构示意图;
图2为本发明的实施例的一种像素驱动电路的示意图;
图3为图2所示的像素驱动电路的一种工作时序图;
图4为本发明的实施例的另一种像素驱动电路的示意图;
图5为本发明的实施例的另一种像素驱动电路的示意图。
具体实施方式
为使本领域技术人员更好地理解本发明的技术方案,下面结合附图和具体实施方式对本发明作进一步详细描述。
在本发明中,两结构“同层设置”是指二者是由同一个材料层形成的,故它们在层叠关系上处于相同层中,但并不代表它们与基底间的距离相等,也不代表它们与基底间的其它层结构完全相同。
在本发明中,“构图工艺”是指形成具有特定的图形的结构的步骤,其可为光刻工艺,光刻工艺包括形成材料层、涂布光刻胶、曝光、显影、刻蚀、光刻胶剥离等步骤中的一步或多步;当然,“构图工艺”也可为压印工艺、喷墨打印工艺等其它工艺。
以下将参照附图更详细地描述本发明。在各个附图中,相同的元件采用类似的附图标记来表示。为了清楚起见,附图中的各个部分没有按比例绘制。此外,在图中可能未示出某些公知的部分。
在下文中描述了本发明的许多特定的细节,例如部件的结构、材料、尺寸、处理工艺和技术,以便更清楚地理解本发明。但正如本领域的技术人员能够理解的那样,可以不按照这些特定的细节来实现本发明。
除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。同样,“一个”、“一”或者“该”等类似词语也不表示数量限制,而是表示存在至少一个。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
图1为一种示例性的显示基板结构示意图;图2为一种示例性的像素驱动电路的示意图;如图1至图5所示,该显示基板包括呈阵列排布的多个像素单元100,每个像素单元100中均包括像素驱动电路和发光器件D。各像素单元100中的像素驱动电路可以包括:第一复位子电路11、阈值补偿子电路12、驱动子电路13、数据写入子电路14、存储子电路15及充电保护子电路18;驱动子电路13的控制端和存储子电路15的第二端、第一复位子电路11、阈值补偿子电路12的第二端之间的连接节点为第一节点N1;数据写入子电路14和驱动子电路13之间的连接节点为第二节点N2;驱动子电路13和阈值补偿子电路12之间的连接节点为第三节点N3;在本公开实施例中,第一复位子电路11,被配置为在所述第一复位信号的控制下,通过第一初始化信号Vinit1对第一节点N1的电位进行初始化(也即复位)。数据写入子电路14被配置为响应于第一扫描信号P-GATE,将数据电压信号Vdata传输至第二节点N2,并通过存储子电路15进行存储;阈值补偿子电路12被配置为响应于阈值补偿信号,将阈值电压写入第一节点N1。驱动子电路13被配置为根据第一节点N1和第三节点N3的电位为待驱动的发光器件D提供驱动电流。存储子电路15被配置为数据电压进行存储。充电保护子电路18被配置为响应于第二扫描信号,控制所述驱动子电路13的输出端与所述第一节点N1之间断开。
其中,在一些实施例中,参照图1,第一复位子电路11可以包括第一晶体管T11,第一晶体管T11的控制极连接第一复位信号线,第一极连接第一初始化信号线,第二极连接第一节点N1;数据写入子电路14,被配置为响应于第一扫描信号,将数据电压信号传输至第二节点N2,并通过存储子电路15进行存储;阈值补偿子电路12,包括第二晶体管T12,第二晶体管T12的第一极连接第一节点N1,第二极连接第三节点N3,控制极连接第一补偿线;充电保护子电路18,包括第八晶体管T8,第八晶体管T8的第一极与驱动子电路13连接,第二极连接第三节点N3,控制极连接第二扫描线;第八晶体管T8被配置为响应于第二扫描信号,控制驱动子电路13与第三节点N3之间连接或者断开;驱动子电路13被配置为根据第一节点N1和第三节点N3的电位为待驱动的发光器件提供驱动电流;存储子电路15,被配置为对数据电压Vdata进行存储;第一晶体管T11和/或第二晶体管T12包括氧化薄膜晶体管。
具体的,在初始化阶段,第一复位信号线Reset写入高电平信号,第一晶体管T11打开,通过第一初始化信号线Vinit1上所写入的第一初始化信号对第一节点N1的电位进行初始化。数据电压写入及阈值补偿阶段,第一扫描信号为工作电平信号,数据写入子电路14工作,数据电压信号经由数据写入子电路14写入第二节点N2,也即第二节点N2的电位为Vdata;与此同时,阈值补偿信号线被写入高电平信号,第二晶体管T12开启,阈值电压Vth经由第二晶体管T12写入第一节点N1,此时第一节点N1的电位第一电源电压VDD和阈值电压Vth之和,也即第一节点N1的电位为VDD+Vth。在发光阶段,第二节点N2的电位由Vdata跳变为参考电压Vref,在存储子电路15的作用下,将第二节点N2的跳变电压写入第一节点N1,此时第一节点N1的电位为VDD+Vth+Vref-Vdata。此时,驱动子电路13根据第一节点N1和第三节点N3的产生的驱动电流,驱动发光器件D发光。
其中,在像素驱动电路中,第一晶体管T11和第二晶体管T12可为N型晶体管。参照图3所示,在每相邻两行像素单元中,第一行像素单元的第二晶体管T12的控制极可与下一行像素单元的第二晶体管T12的控制极连接同一信号线(传输Ngate信号),也即Ngate信号为1拖2,而扫描信号线(传输Pgate信号线)为1拖1时,也即第一行像素单元的第四晶体管T14的控制极与下一行像素单元的第四晶体管T14的控制极分别连接不同的第一扫描信号。由于相邻两行Pgate信号开启时刻相对于Ngate信号波形存在充电差异,会导致相邻两行的像素电路的亮度存在差异。
基于上述技术问题,本公开实施例提供的技术方案中,通过设置充电保护子电路18,在数据写入子电路14完成数据写入之后,利用对充电保护子电路18的控制,关断驱动子电路13与阈值补偿子电路12之间的通路,从而避免因阈值补偿子电路12导通所导致的相邻两行像素电路之间的亮度差异。
具体的,在另一些实施例中,充电保护子电路18包括第八晶体管T18,第八晶体管T18的第一极与第三节点连接,第二极连接阈值补偿子电路,控制极连接第二扫描线;第八晶体管T18被配置为响应于第二扫描信号,控制阈值补偿子电路与第三节点之间连接或者断开。
在另一些实施例中,充电保护子电路18包括第八晶体管T18,第八晶体管T18的第一极与阈值补偿子电路连接,第二极连接第一节点,控制极连接第二扫描线;第八晶体管T18被配置为响应于第二扫描信号,控制阈值子电路与第一节点之间连接或者断开。
具体的,在初始化阶段,第一复位信号线Reset写入高电平信号,第一晶体管T11打开,通过第一初始化信号线Vinit1上所写入的第一初始化信号对第一节点N1的电位进行初始化。数据电压写入及阈值补偿阶段,第一扫描信号为工作电平信号,数据写入子电路14工作,数据电压信号经由数据写入子电路14写入第二节点N2,也即第二节点N2的电位为Vdata;与此同时,阈值补偿信号线被写入高电平信号,第二晶体管T12开启,阈值电压Vth经由第二晶体管T12写入第一节点N1,此时第一节点N1的电位第一电源电压VDD和阈值电压Vth之和,也即第一节点N1的电位为VDD+Vth。在数据写入完成之后,第二扫描线写入关断电平,第八晶体管T8关断,将驱动子电路13与补偿子电路隔开。在发光阶段,第二节点N2的电位由Vdata跳变为参考电压Vref,在存储子电路15的作用下,将第二节点N2的跳变电压写入第一节点N1,此时第一节点N1的电位为VDD+Vth+Vref-Vdata。第二扫描线写工作电平,第八晶体管T8导通,将驱动子电路13与第三节点N3导通。此时,驱动子电路13根据第一节点N1和第三节点N3产生的驱动电流,驱动发光器件D发光。
在此需要说明的是,按照晶体管的特性,晶体管可以分为N型晶体管和P型晶体管,为了清楚起见,图2中的像素驱动电路以晶体管为P型晶体管(例如,P型MOS晶体管)为例详细阐述了本公开的技术方案,也就是说,在本公开的描述中,驱动晶体管T13、数据写入晶体管T14、阈值补偿晶体管T12、第一发光控制晶体管T15、第二发光控制晶体管T16、第一晶体管T11和第二复位晶体管T17等均可以为P型晶体管。然而本公开的实施例的晶体管不限于P型晶体管,本领域技术人员还可以根据实际需要利用N型晶体管(例如,N型MOS晶体管)实现本公开的实施例中的一个或多个晶体管的功能。
另外,本公开的实施例中采用的晶体管可以为薄膜晶体管或场效应晶体管或其他特性相同的开关器件,薄膜晶体管可以包括氧化物半导体薄膜晶体管、非晶硅薄膜晶体管或多晶硅薄膜晶体管等。对于每个晶体管其均包括第一极、第二极和控制极;其中,控制极作为晶体管的栅极,第一极和第二极中的一者作为晶体管的源极,另一者作为晶体管的漏极;而晶体管的源极、漏极在结构上可以是对称的,所以其源极、漏极在物理结构上可以是没有区别的。在本公开的实施例中,为了区分晶体管,除作为控制极的栅极,直接描述了其中第一极为源极,第二极为漏极,所以本公开的实施例中全部或部分晶体管的源极和漏极根据需要是可以互换的。
可选的,在一些实施例中,第八晶体管T8包括N型晶体管。N型晶体管的漏电流小,对第一节点N1的稳压效果相对较好。
可选的,在一些实施例中,驱动子电路13包括第三晶体管T3,第三晶体管T3的第一极连接第一电源电压线,第二极连接第八晶体管T8的第一极,控制极连接第一节点N1。例如:在发光阶段,该第三晶体管T3则可以根据其栅极(第一节点N1)和源极(VDD)的电位产生相应的驱动电流,以驱动发光器件D发光。在一些示例中,第三晶体管T3的开关特性与第一开关晶体管的开关特性相反,也即第三晶体管T3采用P型晶体管。
可选的,在一些实施例中,数据写入子电路14包括第四晶体管T4;第四晶体管T4的第一极连接数据线,第二极连接第二节点N2,控制极连接第一扫描线。该第四晶体管T14的源极连接数据线,第四晶体管T14的漏极连接第二节点N2,第四晶体管T14的栅极连接第一扫描线Ga1。
例如:第四晶体管T14的开关特性与第一复位子电路11中的第一晶体管T11的开关特性相反,也即第四晶体管T14采用P型晶体管。具体的,在数据写入及阈值补偿阶段,第一扫描线Ga1写入低电平信号,第四晶体管T14打开,数据线上写入的数据电压信号Vdata通过第四晶体管T14被写入第二节点N2,并通过存储子电路15进行存储。当然,第四晶体管T14也可以与第一复位子电路11中的第一晶体管T11的开关特性相同,也即第四晶体管T14也可以采用N型晶体管,此时第四晶体管T14则在第一扫描线Ga1写入高电平信号时工作。另外,本公开实施例中的第四晶体管T14可以为氧化物薄膜晶体管也可以低温多晶体硅薄膜晶体管,或者其他类型的薄膜晶体管,本公开实施例中以第四晶体管T14采用低温多晶硅薄膜晶体管为例。
在一些实施例中,像素驱动电路还包括:第一发光控制子电路15和第二发光控制子电路16;第一发光控制子电路15,被配置为在第二发光控制信号的控制下,将参考电压传输至第二节点N2第二发光控制子电路16,被配置为在第一发光控制信号的控制下,将驱动子电路13生成的驱动电流传输给待驱动的发光器件。
在一些实施例中,第一发光控制子电路15包括第五晶体管T5;第二发光控制子电路16包括第六晶体管T6;第五晶体管T5的第一极连接参考电压线,第二极连接第二节点N2,控制极连接第二发光控制线;第六晶体管T6的第一极连接第三节点N3,第二极连接待驱动的发光器件,控制极连接第一发光控制线。
第五晶体管T5和第六晶体管T6的开关特性相同,且均与第一晶体管T11的开关特性相反。
在一些实施例中,像素驱动电路还包括:第二复位子电路17;第二复位子电路17,被配置为在第二复位信号的控制线,通过第二初始化信号对待驱动的发光器件进行初始化。该第二复位子电路17被配置为在第三复位信号的控制线,通过第二初始化信号对发光器件D的阳极的电位进行复位。在本公开实施例中,对第一节点N1采用第一复位子电路11进行复位,对发光器件D的阳极采用第二复位子电路17进行复位;也即,对第一节点N1的复位电路和对发光器件D的阳极的复位电路是两个不同复位电路。在该种情况下,相较于现有产品对于发光器件D的阳极的复位可以单独控制,此时,对于发光器件D在显示不同灰阶时,可以采用不同的初始化电压进行复位,而且不仅可以在刷新每一帧画面时的初始化阶段通过第二复位子电路17对发光器件D的阳极进行初始化,而且还可以在保持帧时通过第二复位子电路17进行初始化。其中,保持帧是指刷新两帧画面之间的时段。这样一来,可以有效的改善刷新帧和保持帧的亮度差异,降低显示面板出现闪烁(Flicker)的概率。
例如:第二复位子电路17可以包括第七晶体管T7,该第七晶体管T7的源极连接待驱动的发光器件D阳极,第七晶体管T7的漏极连接第二初始化信号线IniT122,第七晶体管T7的栅极连接第三复位信号线RsT123。
在一些示例中,第七晶体管T7的开关特性可以与第一晶体管T11的开关特性相同,也即第一发光控制电路中的第六晶体管T16的开关特性相反。此时,发光控制线EM可以复用为第二复位信号线。例如:采用PWM调制信号作为发光控制信号,以一个周期(刷新一帧的时间+保持帧的时间)发光控制线EM插入四个脉冲信号为例。在初始化阶段,给发光控制线EM写入的发光控制信号为高电平信号,第七晶体管T7打开,通过第二初始化线所写入的第二初始化信号对发光器件D的阳极进行复位。在发光阶段,给发光控制线EM写入的发光控制信号为低电平信号,第六晶体管T16打开,驱动子电路13产生的驱动电流经由第六晶体管T16传输给发光器件D,以驱动发光器件D发光。当发光控制线EM和第三复位信号线RsT123复用时,可以有效的减少控制信号线条数,有助于提高应用该像素驱动电路的显示基板的像素开口率。当然,采用单独的第二复位信号线对第七晶体管T7进行控制也是可行的,此时第七晶体管T7也可以不与第一晶体管T11的开关特性相同,可以采用与第六晶体管T16的开关特性相同的薄膜晶体管。
进一步的,当本公开实施例中的第二复位子电路17中的第七晶体管T7采用与第一复位子电路11中的第一晶体管T11开关特性相同的薄膜晶体管时,第七晶体管T7优选的采用氧化物薄膜晶体管,这样一来,在形成第一晶体管T11的同时可以形成第七晶体管T7,不会增加工艺步骤和成本。当然,第七晶体管T7采用其他类型的薄膜晶体管也是可行的,例如采用低温多晶硅薄膜晶体管。在一些示例中,在本公开实施例中,无论上述任一像素驱动电路,其中的驱动子电路13包括第三晶体管T3,该第三晶体管T3的源极连接第一电源电压线VDD,第三晶体管T3的漏极连接第三节点N3,第三晶体管T3的栅极连接第一节点N1。
例如:在发光阶段,该第三晶体管T3则可以根据其栅极(第一节点N1)和源极(VDD)的电位产生相应的驱动电流,以驱动发光器件D发光。在一些示例中,第三晶体管T3的开关特性与第一开关晶体管的开关特性相反,也即第三晶体管T3采用P型晶体管。
在一些实施例中,存储子电路15包括存储电容,存储电容的第一端连接第二电源电压线,第二端连接第一节点N1。
数据写入晶体管T14漏极的与驱动晶体管T13的源极电连接,数据写入晶体管T14的源极被配置为与数据线Data11电连接以接收数据信号,数据写入晶体管T14的栅极被配置为与第一扫描信号线电连接以接收扫描信号;存储电容Cst11的第二极板与第一电源电压线电连接,存储电容Cst11的第一极板与驱动晶体管T13的栅极电连接;阈值补偿晶体管T12的源极与驱动晶体管T13的栅极电连接,阈值补偿晶体管T12的漏极与驱动晶体管T13的漏极电连接,阈值补偿晶体管T12的栅极被配置为与补偿信号线电连接以接收补偿控制信号;第一晶体管T11的源极被配置为与第一初始化信号线Vinint1电连接以接收第一复位信号,第一晶体管T11的漏极与驱动晶体管T13的栅极电连接,第一晶体管T11的栅极被配置为与第一复位控制信号线Rst11电连接以接收第一复位控制信号;第二复位晶体管T17的漏极被配置为与第一初始化信号线Vinit1电连接以接收第一复位信号,第二复位晶体管T17的源极与发光器件D的第一电极电连接,第二复位晶体管T17的栅极被配置为与第二复位控制信号线电连接以接收第二复位控制信号;第一发光控制晶体管T15的源极与第一电源电压线VDD电连接,第一发光控制晶体管T15的漏极与驱动晶体管T13的源极电连接,第一发光控制晶体管T15的栅极被配置为与第一发光控制信号线EM电连接以接收第一发光控制信号;第二发光控制晶体管T16的源极与驱动晶体管T13的漏极电连接,第二发光控制晶体管T16的漏极与发光器件D的第一极电连接,第二发光控制晶体管T16的栅极被配置为与第二发光控制信号线EM电连接以接收第二发光控制信号;发光器件D的第二电极与第二电源端VSS电连接。
例如,第一电源电压线VDD和第二电源端VSS之一为高压端,另一个为低压端。例如,如图2所示,第一电源电压线VDD为电压源以输出恒定的第一电压,第一电压为正电压;而第二电源端VSS可以为电压源以输出恒定的第二电压,第二电压为负电压等。例如,在一些示例中,第二电源端VSS可以接地。
数据写入晶体管T14的栅极和阈值补偿晶体管T12的栅极可以电连接到同一条信号线,例如第一扫描信号线,以接收相同的信号(例如,扫描信号),此时,显示基板可以不设置第二扫描信号线,减少信号线的数量。又例如,数据写入晶体管T14的栅极和阈值补偿晶体管T12的栅极也可以分别电连接至不同的信号线,即数据写入晶体管T14的栅极电连接到第一扫描信号线Ga11,阈值补偿晶体管T12的栅极电连接到第二扫描信号线Ga12,而第一扫描信号线Ga11和第二扫描信号线Ga12传输的信号相同。
需要说明的是,扫描信号和补偿控制信号也可以不相同,从而使得数据写入晶体管T14的栅极和阈值补偿晶体管T12可以被分开单独控制,增加控制像素电路的灵活性。
继续参照图2,第一发光控制信号和第二发光控制信号可以相同,即,第一发光控制晶体管T15的栅极和第二发光控制晶体管T16的栅极可以电连接到同一条信号线,例如第一发光控制信号线EM,以接收相同的信号(例如,第一发光控制信号),此时,显示基板可以不设置第二发光控制信号线EM,减少信号线的数量。又例如,第一发光控制晶体管T15的栅极和第二发光控制晶体管T16的栅极也可以分别电连接至不同的信号线,即,第一发光控制晶体管T15的栅极电连接到第一发光控制信号线EM,第二发光控制晶体管T16的栅极电连接到第二发光控制信号线EM,而第一发光控制信号线EM和第二发光控制信号线EM传输的信号相同。
需要说明的是,当第一发光控制晶体管T15和第二发光控制晶体管T16为不同类型的晶体管,例如,第一发光控制晶体管T15为P型晶体管,而第二发光控制晶体管T16为N型晶体管时,第一发光控制信号和第二发光控制信号也可以不相同,本公开的实施例对此不作限制。在本公开实施例中以第一发光控制晶体管T15和第二发光控制晶体管T16的栅极均连接发光控制线EM为例进行说明。
例如,第一复位控制信号和第二复位控制信号可以相同,即,第一晶体管T11的栅极和第二复位晶体管T17的栅极可以电连接到同一条信号线,例如第一复位信号线Rst11,以接收相同的信号(例如,第一子复位控制信号),此时,显示基板可以不设置第二复位信号线Rst12,减少信号线的数量。又例如,第一晶体管T11的栅极和第二复位晶体管T17的栅极也可以分别电连接至不同的信号线,即第一晶体管T11的栅极电连接到第一复位信号线Rst11,第二复位晶体管T17的栅极电连接到第二复位信号线Rst12,而第一复位控制信号线Rst11和第二复位信号线Rst12传输的信号相同。需要说明的是,第一复位信号和第二复位信号也可以不相同。在本公开实施例中以第一晶体管T11的栅极和第二复位晶体管T17的栅极均电连接到复位控制信号线Rst为例。
例如,在一些示例中,第二复位控制信号可以与扫描信号相同,即第二复位晶体管T17的栅极可以电连接到扫描信号线Ga(A)以接收扫描信号作为第二子复位控制信号。
例如,第一晶体管T11的源极和第二复位晶体管T17的漏极分别连接到第一初始化信号线Vinit1和第二初始化信号线Vinit2,第一初始化信号线Vinit1和第二初始化信号线Vinit2可以为直流参考电压端,以输出恒定的直流参考电压。第一初始化信号线Vinit1和第二初始化信号线Vinit2可以相同,例如第一晶体管T11的源极和第二复位晶体管T17的漏极连接到同一初始化信号线。第一初始化信号线Vinit1和第二初始化信号线Vinit2可以为高压信号线,也可以为低压信号线,只要其能够提供第一复位信号和第一复位信号以对驱动晶体管T13的栅极和发光元件的第一极进行复位即可,本公开对此不作限制。例如,第一晶体管T11的源极和第二复位晶体管T17的漏极可以均连接至复位电源信号线Init。
需要说明的是,在本公开实施例中,以第一晶体管T11的栅极和第二复位晶体管的T17的栅极均电连接Rst11;第一晶体管T11的源极和第二复位晶体管的T17的漏极均电连接复位电源信号线Init为例进行说明。另外,图2所示的像素电路中的第一复位子电路11、阈值补偿子电路12、驱动子电路13、数据写入子电路14、第一发光控制子电路15、第二发光控制子电路16、第二复位子电路17及存储子电路15仅为示意性的,第一复位子电路11、阈值补偿子电路12、驱动子电路13、数据写入子电路14、第一发光控制子电路15、第二发光控制子电路16、第二复位子电路17及存储子电路15等子电路的具体结构可以根据实际应用需求进行设定,本公开的实施例对此不作具体限定。
需要说明的是,在本公开实施例中,子像素的像素电路除了可以为图2所示的7T1C(即七个晶体管和一个电容)结构之外,还可以为包括其他数量的晶体管和电容的电路结构,如7T12C结构、6T1C结构、6T12C结构或者9T12C结构,本公开实施例对此不作限定。
在发明实施例中的发光器件D可以是有机电致发光二极管(Organic LightEmitting Diode,OLED)。当然,发光器件D还可以是微型无机发光二极管,进一步地,可以为电流型发光二极管,如微型发光二极管(Micro Light Emitting Diode,Micro LED)或者迷你发光二极管(Mini Light Emitting Diode,Mini LED)。发光器件D的第一电极和第二极中的一者为阳极,另一者为阴极。
为了更清楚理解本公开实施例中的像素驱动电路,以下结合该像素驱动电路驱动方法进行说明。其中,图3为图2所示的像素驱动电路的一种工作时序图。需要说明的是,由于第六晶体管T6的栅极和第五晶体管T5的栅极均连接发光控制线EM,此时发光控制线EM所写入的发光控制信号为PWM调制信号,以一个周期(刷新一帧的时间+保持帧的时间)发光控制线EM插入四个脉冲信号为例。
初始化阶段(T1):第一复位信号线Reset写入的第一复位信号为高电平信号,第二复位信号线写入的第二复位信号为低电平信号,发光控制线EM写入的发光控制信号为高电平信号,此时第一晶体管T11、第五晶体管T15和第七晶体管T17均打开,第一初始化信号线Vinit1上写入的第一初始化信号通过第一晶体管T11写入第一节点N1,也即第一节点N1的电位为Vint1;参考电压线上写入的参考电压通过第五晶体管T5写入第二节点N2,也即第二节点N2的电位为Vref;第二初始化信号线IniT122上写入的第二初始化信号通过第七晶体管T7写入待驱动的发光器件D的阳极,也即待驱动的发光器件D的阳极的电位为VinT122。需要说明的是,VinT121为第三晶体管T3的栅极的复位电压,一般取值在-1V~-5V之间,具体设定值可以结合补偿效果和黑画面下的亮度情况设定。VinT12可以对随待驱动的发光器件D的阴极电压VSS21进行设置,也可为脉冲信号,一般VinT12设置接近VSS21,或者恰好可以保证发光器件D不开启的电压(例如-2V~-6V之间)。
数据写入及阈值补偿阶段(T12):第一扫描信号线写入低电平信号,第二扫描信号写入高电平信号,此时第二晶体管T12和第四晶体管T14打开,数据线上写入的数据电压信号经由第四晶体管T14写入第二节点N2,也即第二节点N2的电位为Vdata;与此同时,由于第二晶体管T12开启,阈值电压Vth经由第二晶体管T12写入第一节点N1,此时第一节点N1的电位第一电源电压VDD和阈值电压Vth之和,也即第一节点N1的电位为VDD+Vth。
发光阶段(T3):发光控制线EM写入低电平信号,第五晶体管T5和第六晶体管T6同时打开,第二节点N2的电位由Vdata跳变为参考电压Vref,在存储电容CST的作用下,将第二节点N2的跳变电压写入第一节点N1,此时第一节点N1的电位为VDD+Vth+Vref-Vdata。此时,第三晶体管T3产生的驱动电流驱动发光器件D发光。
另外,在每一帧画面刷新完成之后进入帧保持阶段,此时,发光控制信号为高电平信号,第七晶体管T17打开,通过第二初始化信号线Vinit2上写入的第二初始化信号对发光器件D的阳极电压进行复位,以保证在显示基板中的各发光器件D阳极电压在下一帧画面刷新的起始时刻的电压一直,从而有效的提升发光器件D的响应时间的一致性,有利于改善低灰阶Mura和Flicker。
第二方面,本发明实施例还提供一种显示面板,其包括上述的任意一种像素驱动电路,因此,本实施例的显示面板的显示效果较佳。
其中,显示面板可以为液晶显示装置或者电致发光显示装置,例如:OLED面板、Micro LED面板,Mini LED面板,手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
应当说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括要素的过程、方法、物品或者设备中还存在另外的相同要素。
依照本发明的实施例如上文所述,这些实施例并没有详尽叙述所有的细节,也不限制该发明仅为所述的具体实施例。显然,根据以上描述,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本发明的原理和实际应用,从而使所属技术领域技术人员能很好地利用本发明以及在本发明基础上的修改使用。本发明仅受权利要求书及其全部范围和等效物的限制。
Claims (17)
1.一种像素驱动电路,其特征在于,所述像素驱动电路包括:第一复位子电路、阈值补偿子电路、驱动子电路、数据写入子电路、存储子电路及充电保护子电路;所述驱动子电路的控制端和所述存储子电路的第二端、所述第一复位子电路、所述阈值补偿子电路的第二端之间的连接节点为第一节点;数据写入子电路和驱动子电路之间的连接节点为第二节点;驱动子电路和阈值补偿电路之间的连接节点为第三节点;
所述第一复位子电路,包括第一晶体管,所述第一晶体管的控制极连接第一复位信号线,第一极连接第一初始化信号线,第二极连接所述第一节点;
所述数据写入子电路,被配置为响应于第一扫描信号,将数据电压信号传输至所述第二节点,并通过所述存储子电路进行存储;
所述驱动子电路被配置为根据所述第一节点和所述第三节点的电位为待驱动的发光器件提供驱动电流;
所述存储子电路,被配置为对数据电压进行存储;
所述阈值补偿子电路,被配置为响应于第一补偿信号,对阈值补偿电压写入所述第一节点;
所述充电保护子电路,被配置为响应于第二扫描信号,控制所述驱动子电路的输出端与所述第一节点之间断开。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述充电保护子电路包括第八晶体管,所述第八晶体管的第一极与所述驱动子电路连接,第二极连接所述第三节点,控制极连接第二扫描线;所述第八晶体管被配置为响应于第二扫描信号,控制所述驱动子电路与所述第三节点之间连接或者断开。
3.根据权利要求1所述的像素驱动电路,其特征在于,所述充电保护子电路包括第八晶体管,所述第八晶体管的第一极与所述第三节点连接,第二极连接所述阈值补偿子电路,控制极连接第二扫描线;所述第八晶体管被配置为响应于第二扫描信号,控制所述阈值补偿子电路与所述第三节点之间连接或者断开。
4.根据权利要求1所述的像素驱动电路,其特征在于,所述充电保护子电路包括第八晶体管,所述第八晶体管的第一极与所述阈值补偿子电路连接,第二极连接所述第一节点,控制极连接第二扫描线;所述第八晶体管被配置为响应于第二扫描信号,控制所述阈值子电路与所述第一节点之间连接或者断开。
5.根据权利要求1所述的像素驱动电路,其特征在于,所述驱动子电路包括第三晶体管,所述第三晶体管的第一极连接第一电源电压线,第二极连接所述第八晶体管的第一极,控制极连接所述第一节点。
6.根据权利要求1所述的像素驱动电路,其特征在于,所述阈值补偿子电路,包括第二晶体管,所述第二晶体管的第一极连接所述第一节点,第二极连接所述第三节点,控制极连接第一补偿线。
7.根据权利要求1所述的像素驱动电路,其特征在于,所述数据写入子电路包括第四晶体管;
所述第四晶体管的第一极连接数据线,第二极连接所述第二节点,控制极连接第一扫描线。
8.根据权利要求7所述的像素驱动电路,其特征在于,所述第四晶体管与所述第八晶体管的极性相反。
9.根据权利要求1所述的像素驱动电路,其特征在于,还包括:第一发光控制子电路和第二发光控制子电路;
所述第一发光控制子电路,被配置为在第一发光控制信号的控制下,将所述参考电压传输至所述第二节点;
所述第二发光控制子电路,被配置为在第二发光控制信号的控制下,将所述驱动子电路生成的驱动电流传输给所述待驱动的发光器件。
10.根据权利要求9所述像素驱动电路,其特征在于,所述第一发光控制子电路包括第五晶体管;所述第二发光控制子电路包括第六晶体管;
所述第五晶体管的第一极连接参考电压线,第二极连接所述第二节点,控制极连接第一发光控制线;
所述第六晶体管的第一极连接所述第三节点,第二极连接所述待驱动的发光器件,控制极连接第二发光控制线。
11.根据权利要求10所述的像素驱动电路,其特征在于,所述第五晶体管和所述第六晶体管的开关特性相同,且均与所述第一晶体管的开关特性相反。
12.根据权利要求1所述的像素驱动电路,其特征在于,还包括:第二复位子电路;
所述第二复位子电路,被配置为在第二复位信号的控制线,通过第二初始化信号对所述待驱动的发光器件进行初始化。
13.根据权利要求12所述的像素驱动电路,其特征在于,所述第二复位子电路包括第七晶体管;
所述第七晶体管的第一极连接所述待驱动的发光器件的第一极,第二极连接第二初始化信号线,控制极连接第二复位信号线。
14.根据权利要求1-13中任一项所述的像素驱动电路,其特征在于,所述存储子电路包括存储电容,所述存储电容的第一端连接所述第二电源电压线,第二端连接所述第一节点。
15.一种显示面板,其特征在于,包括权利要求1-14中任一项所述的像素驱动电路。
16.根据权利要求15所述的显示面板,其特征在于,包括:呈阵列排布的多个像素单元,每个所述像素单元中均包括所述像素驱动电路;
沿第一方向上的每相邻两行所述像素单元中,所述像素单元的驱动电路中的所述第一补偿线的第一补偿信号相同。
17.根据权利要求16所述的显示面板,其特征在于,所述数据写入子电路的控制信号与所述充电保护子电路的控制信号的极性相反;
沿第一方向上的相邻两行所述像素单元中,一行所述像素单元的所述第二扫描线的扫描信号与下一行所述像素单元的驱动电路中的所述第一扫描线的扫描信号相同。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111300152.XA CN113990259B (zh) | 2021-11-04 | 2021-11-04 | 像素驱动电路及显示面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111300152.XA CN113990259B (zh) | 2021-11-04 | 2021-11-04 | 像素驱动电路及显示面板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113990259A true CN113990259A (zh) | 2022-01-28 |
CN113990259B CN113990259B (zh) | 2023-10-20 |
Family
ID=79746430
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111300152.XA Active CN113990259B (zh) | 2021-11-04 | 2021-11-04 | 像素驱动电路及显示面板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113990259B (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114550653A (zh) * | 2022-02-17 | 2022-05-27 | 京东方科技集团股份有限公司 | 像素驱动电路以及显示装置 |
WO2023216175A1 (zh) * | 2022-05-12 | 2023-11-16 | 京东方科技集团股份有限公司 | 显示基板及其驱动方法、显示装置 |
WO2023245438A1 (zh) * | 2022-06-21 | 2023-12-28 | 京东方科技集团股份有限公司 | 显示基板和显示装置 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020097002A1 (en) * | 2001-01-19 | 2002-07-25 | Lai Wai-Yan Stephen | Driving system and method for electroluminescence display |
WO2017173780A1 (zh) * | 2016-04-07 | 2017-10-12 | 京东方科技集团股份有限公司 | 像素电路、应用于像素电路的驱动方法、以及阵列基板 |
CN111583860A (zh) * | 2020-05-12 | 2020-08-25 | 武汉华星光电半导体显示技术有限公司 | Oled显示面板 |
CN112309332A (zh) * | 2019-07-31 | 2021-02-02 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示基板和显示面板 |
CN112599099A (zh) * | 2020-12-21 | 2021-04-02 | 京东方科技集团股份有限公司 | 像素驱动电路及其像素驱动方法 |
CN112992061A (zh) * | 2017-07-17 | 2021-06-18 | 京东方科技集团股份有限公司 | 像素单元电路、像素电路、驱动方法和显示装置 |
-
2021
- 2021-11-04 CN CN202111300152.XA patent/CN113990259B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020097002A1 (en) * | 2001-01-19 | 2002-07-25 | Lai Wai-Yan Stephen | Driving system and method for electroluminescence display |
WO2017173780A1 (zh) * | 2016-04-07 | 2017-10-12 | 京东方科技集团股份有限公司 | 像素电路、应用于像素电路的驱动方法、以及阵列基板 |
CN112992061A (zh) * | 2017-07-17 | 2021-06-18 | 京东方科技集团股份有限公司 | 像素单元电路、像素电路、驱动方法和显示装置 |
CN112309332A (zh) * | 2019-07-31 | 2021-02-02 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示基板和显示面板 |
CN111583860A (zh) * | 2020-05-12 | 2020-08-25 | 武汉华星光电半导体显示技术有限公司 | Oled显示面板 |
CN112599099A (zh) * | 2020-12-21 | 2021-04-02 | 京东方科技集团股份有限公司 | 像素驱动电路及其像素驱动方法 |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114550653A (zh) * | 2022-02-17 | 2022-05-27 | 京东方科技集团股份有限公司 | 像素驱动电路以及显示装置 |
CN114550653B (zh) * | 2022-02-17 | 2024-04-09 | 京东方科技集团股份有限公司 | 像素驱动电路以及显示装置 |
WO2023216175A1 (zh) * | 2022-05-12 | 2023-11-16 | 京东方科技集团股份有限公司 | 显示基板及其驱动方法、显示装置 |
WO2023245438A1 (zh) * | 2022-06-21 | 2023-12-28 | 京东方科技集团股份有限公司 | 显示基板和显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN113990259B (zh) | 2023-10-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP7495031B2 (ja) | 画素回路、画素回路の駆動方法及び表示装置 | |
US10991303B2 (en) | Pixel circuit and driving method thereof, display device | |
CN110660360B (zh) | 像素电路及其驱动方法、显示面板 | |
CN113838421B (zh) | 像素电路及其驱动方法、显示面板 | |
CN110268465B (zh) | 像素电路、显示面板及像素电路的驱动方法 | |
US10978002B2 (en) | Pixel circuit and driving method thereof, and display panel | |
US20240144884A1 (en) | Pixel driving circuit and display panel | |
US11232749B2 (en) | Pixel circuit and driving method thereof, array substrate, and display device | |
US11657759B2 (en) | Pixel circuit and method of driving the same, display panel | |
WO2020052287A1 (zh) | 像素电路及其驱动方法、显示装置 | |
US20160005356A1 (en) | Oled Pixel Circuit, Driving Method of the Same, and Display Device | |
CN113990259B (zh) | 像素驱动电路及显示面板 | |
US11862085B2 (en) | Pixel circuit and driving method therefor, array substrate and display apparatus | |
CN114586091B (zh) | 像素驱动电路及显示面板 | |
CN110992891B (zh) | 一种像素驱动电路、驱动方法和显示基板 | |
CN114974111B (zh) | 像素电路、显示面板及显示装置 | |
US20230343286A1 (en) | Pixel structure, method for driving the same and display substrate | |
GB2620507A (en) | Pixel circuit and driving method therefor and display panel | |
CN112037714A (zh) | 一种像素电路、其驱动方法、显示面板及显示装置 | |
CN113724640A (zh) | 一种像素驱动电路、其驱动方法、显示面板及显示装置 | |
CN113994416B (zh) | 阵列基板、显示面板以及阵列基板的驱动方法 | |
CN113870793A (zh) | 像素电路及其驱动方法、显示基板和显示装置 | |
CN113823226A (zh) | 像素电路及其驱动方法、显示基板和显示装置 | |
CN115662354A (zh) | 一种像素电路、其驱动方法及显示装置 | |
CN116153245A (zh) | 像素驱动电路及其驱动方法和显示面板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |