CN113948029A - 一种像素电路、像素电路的驱动方法及显示屏、电子设备 - Google Patents

一种像素电路、像素电路的驱动方法及显示屏、电子设备 Download PDF

Info

Publication number
CN113948029A
CN113948029A CN202111331386.0A CN202111331386A CN113948029A CN 113948029 A CN113948029 A CN 113948029A CN 202111331386 A CN202111331386 A CN 202111331386A CN 113948029 A CN113948029 A CN 113948029A
Authority
CN
China
Prior art keywords
tube
voltage
driving
pixel circuit
switching tube
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111331386.0A
Other languages
English (en)
Inventor
谢青青
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wenxian Technology Suzhou Co ltd
Original Assignee
Wenxian Technology Suzhou Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wenxian Technology Suzhou Co ltd filed Critical Wenxian Technology Suzhou Co ltd
Priority to CN202111331386.0A priority Critical patent/CN113948029A/zh
Publication of CN113948029A publication Critical patent/CN113948029A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/088Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements using a non-linear two-terminal element
    • G09G2300/089Pixel comprising a non-linear two-terminal element in series with each display pixel element, the series comprising also other elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明揭示了一种像素电路、像素电路的驱动方法及显示屏、电子设备,像素电路包括驱动管、第一开关管、第一电容、分压电路、阈值电压获取电路和发光件,驱动管通过第一开关管与数据线相连;第一电容的一端连接于第一开关管和驱动管之间,相对端连接于驱动管和第一电源线之间,分压电路包括第二开关管和分压件,第二开关管连接于第二连接点和第一电源线之间,分压件的一端与第二连节点相连,相对端连接于第一电源线和第二开关管之间;阈值电压获取电路包括第三开关管和第四开关管,第三开关管连接于第二电源线和第一连接点之间,第四开关管连接于驱动管和接地线之间;发光件连接于第四开关管和驱动管之间。本发明能够实现阈值补偿和电源降补偿。

Description

一种像素电路、像素电路的驱动方法及显示屏、电子设备
技术领域
本发明涉及显示技术领域,尤其涉及一种像素电路、像素像素电路的驱动方法及具有该像素电路的显示屏和电子设备。
背景技术
随着社会的不断发展,人们日常生活中越来越离不开信息显示,而信息显示则需要通过显示屏进行显示。随着显示技术的不断发展,显示屏对的种类也多种多样,如OLED显示屏、Mini-LED显示屏等等。显示屏在显示信息时需要利用像素电路来驱动发光件发光,像素电路通常被布置在以行方向排列的用于提供控制信号的扫描线和以列方向排列的用于提供数据信号的数据线相互交叉之处,通过电流或者电压驱动每个像素内的发光器件发光。然而传统的2个开关管和1个电容所构成的像素电路无法确保显示均匀性,影响显示屏的最终的显示效果,
发明内容
本发明的目的在于提供一种能够实现阈值补偿的像素电路,能够确保显示均匀性,同时还提供一种该像素电路的驱动方法,及具有该像素电路的显示屏和电子设备。
为实现上述目的,本发明提出一种像素电路,其特征在于,所述像素电路包括:
驱动管,所述驱动管连接第一电源线;
第一开关管,所述第一开关管连接于数据线和驱动管之间;
第一电容,所述第一电容的一端连接于第一开关管和驱动管之间,形成第一连接点,相对端连接相对端连接于所述驱动管与分压电路之间,形成第二连接点;
分压电路,包括第二开关管和分压件,所述第二开关管连接于第一电源线和第二连接点之间,所述分压件的一端与第二连接点相连,相对端连接于第二开关管和第一电源线之间,用于分压处理;
阈值电压获取电路,包括第三开关管和第四开关管,所述第三开关管连接于第二电源线和第一连接点之间,所述第三开关管连接于接地线和所述驱动管之间,用于在初始化阶段获取驱动管的阈值电压并保存至所述第一电容中;
发光件,所述发光件连接于所述驱动管与第二开关管的中间节点,用于在发光阶段发光。
优选地,所述分压件为第二电容。
优选地,所述第三开关管和第四开关管同时导通或者同时关断。
优选地,所述第三开关管和第四开关管在初始化阶段导通,在数据写入阶段和发光阶段关断。
优选地,所述第二开关管在初始化阶段和数据写入阶段均关断,在发光阶段导通。
优选地,所述驱动管为PMOS管。
本发明还揭示了一种像素电路的驱动方法,其所述驱动方法包括:
S100,在初始化阶段,阈值电压获取电路获取驱动管的阈值电压,并将阈值电压存储至第一电容中;
S200,在数据写入阶段,所述第一开关管使数据电压通入第一连接点;
S300,在发光阶段,所述驱动管驱动所述发光件发光。
优选地,所述阈值电压获取电路通过如下步骤获取所述驱动管的阈值电压:
第一开关管和第二开关管关断,第三开关管和第四开关管闭合,所述第二连接点的电压值与第一连接点的电压差值为阈值电压。
本发明还揭示了一种显示屏,包含上述所述的像素电路。
本发明还揭示了一种电子设备,包括上述所述的显示屏。
本发明的有益效果是:
本发明能够实现阈值补偿和电源降补偿,并且还具有结构及时序控制简单的优点。
附图说明
图1是本发明一实施例中像素电路结构示意图;
图2是像素电路控制时序图;
图3是像素电路驱动方法流程图。
具体实施方式
下面将结合本发明的附图,对本发明实施例的技术方案进行清楚、完整的描述。
本发明所揭示的像素电路,能够实现阈值补偿,同时,还能够实现电源降补偿,提高显示效果。
如图1所示,为发明所揭示的一种像素电路,该像素电路在图像显示过程中经历三个阶段,分比为初始化阶段、数据写入阶段和发光阶段。像素电路包括驱动管P、第一开关管S1、第一电容C1、分压电路10、阈值电压获取电路20和发光件(图未示出)。其中,驱动管P连接于第一电源线和接地线之间,第一电源线用于提供电压VDD,驱动管P还通过第一开关管S1与数据线相连,数据线用于提供数据电压Vdata,驱动管P优选PMOS管;第一电容C1的一端连接于第一开关管S1和驱动管P之间,形成第一连接点A,相对端连接于驱动管P和第一电源线之间,形成第二连接点B;分压电路10用于分压处理,其包括第二开关管S2和分压件C2,第二开关管S2连接于第二连接点B和第一电源线之间,分压件C2的一端与第二连节点B相连,相对端连接于第一电源线和第二开关管S2之间;阈值电压获取电路20用于在初始化阶段获取驱动管P的阈值电压Vth并将该阈值电压Vth存储于第一电容C1中,其包括第三开关管S3和第四开关管S4,第三开关管S3连接于第二电源线和第一连接点A之间,第二电源线用于提供参考电压Vref,第四开关管S4连接于驱动管P和接地线之间;发光件用于发光,其连接于第四开关管S4和驱动管P之间。
本实施例中,分压件C2优选电容。以下以分压件C2为电容(记为第二电容),对像素电路进行详细地说明。
如图1所示,驱动管P具有第一电极端、第二电极端和栅极端,第一电极端通过第二开关管S2与第一电源线电连接,第二电极端通过第四开关管S4与接地线电连接;栅极端通过第一开关管S1与数据线电连接。
第一开关管S1具有栅极端,其栅极端与扫描信号线SCANn相连,扫描信号线用于控制第一开关管S1导通或者关断。实施时,在初始化阶段,扫描信号线控制第一开关管S1关断;在数据写入阶段,扫描信号线控制第一开关管S1导通,以将数据信号线上的数据电压输送至第一连接点A处;在发光阶段,扫描信号线控制第一开关管S1关断。
第二开关管S2同样具有栅极端,其栅极端与使能信号线EMn相连,使能信号线用于控制第二开关管S2的导通或者关断。实施时,在初始化阶段和数据写入阶段,使能信号线控制第二开关管S2关断;在发光阶段,使能信号线控制第二开关管S2导通。
第三开关管S3和第四开关管S4同样具有栅极端,其栅极端均与复位信号线RESETn相连,复位信号线用于控制第三开关管S3和第四开关管S4同时导通或者关断,以获取驱动管P的阈值电压。实施时,在初始化阶段,复位信号线控制第三开关管S3和第四开关管S4同时导通;在数据写入阶段和发光阶段,复位信号线控制第三开关管S3和第四开关管S4同时关断。
结合图2所示,所述像素电路的工作原理如下:
在初始化阶段,复位信号线为低电平信号,此时第三开关管S3和第四开关管S4导通,同时,扫描信号线和使能信号线均为高电平信号,此时第一开关管S1和第二开关管S2分别关断。在第三开关管S3导通时,第二电源线上的参考电压Vref被输送至第一连接点,此时第一连接点的电压为Vref。由于第四开关管S4导通,第一电源线的电压VDD不断下降,直至降低至Vref+Vth,其中,Vth为驱动管P的阈值电压。
在数据写入阶段,复位信号线为高电平信号,此时第三开关管S3和第四开关管S4关断,同时,使能信号线为高电平,此时第二开关管S2关断,扫描信号线为低电平信号,此时第一开关管S1导通,数据信号线上的数据电压被通入第一连接点,此时第一连接点处的电压为Vdata。由于电容的两端电压差保持不变,因而第二连接点处的电压为Vref+Vth-(Vref-Vdata)×C1/(C1+C2)。
在发光阶段,复位信号线为高电平,此时第三开关管S3和第四开关管S4关断,同时,扫描信号线为高电平信号,第一开关管S1关断,使能信号线为低电平,第二开关管S2导通,此时第二连接点处的电压为Vdd。由于电容保持两端电压差保持不变,因而第一连接点处的电压为Vdd-Vth-(Vref-Vdata)×C2/(C1+C2),驱动管P的栅源电压Vgs为(Vref-Vdata)×C2/(C1+C2)+Vth,导通电流Ids正比于(Vref-Vdata)x C2/(C1+C2)。由此实现像素电路的阈值补偿。另外,由上述公式可知,导通电流Ids与电压Vdd不存在关联性,因而,对于电压Vdd不同的像素电路,导通电流Ids可保持一致,因而可实现电源降补偿,这里的电源降指的是不同像素电路之间的电压Vdd存在差值。
如图3所示,本发明还揭示了一种像素电路的驱动方法,包括如下步骤:
S100,在初始化阶段,阈值电压获取电路20获取驱动管P的阈值电压,并将阈值电压存储至第一电容C1中;
S200,在数据写入阶段,所述第一开关管S1使数据电压通入第一连接点;
S300,在发光阶段,所述驱动管P驱动所述发光件发光。
具体地,在初始化阶段,阈值电压获取电路20中的第三开关管S3和第四开关管S4导通,而第一开关管S1和分压电路10中的第二开关管S2分别关断。在第三开关管S3导通时,第二电源线上的参考电压Vref被输送至第一连接点,此时第一连接点的电压为Vref。由于第四开关管S4导通,第一电源线的电压VDD不断下降,直至降低至Vref+Vth,其中,Vth为驱动管P的阈值电压,进而实现了阈值电压的获取并将其存储至第一电容C1中。
在数据写入阶段,阈值电压获取电路20中的第三开关管S3和第四开关管S4关断,同时,第二开关管S2关断,第一开关管S1导通,数据信号线上的数据电压被通入第一连接点,此时第一连接点处的电压为Vdata。由于电容的两端电压差保持不变,因而第二连接点处的电压为Vref+Vth-(Vref-Vdata)×C1/(C1+C2)。
在发光阶段,阈值电压获取电路20中的第三开关管S3和第四开关管S4关断,同时,第一开关管S1关断,第二开关管S2导通,此时第二连接点处的电压为Vdd。由于电容保持两端电压差保持不变,因而第一连接点处的电压为Vdd-Vth-(Vref-Vdata)×C2/(C1+C2),驱动管P的栅源电压Vgs为(Vref-Vdata)×C2/(C1+C2)+Vth,导通电流Ids正比于(Vref-Vdata)x C2/(C1+C2)。驱动管P进一步驱动发光件发光。
本发明还揭示了一种显示屏,包括上述所述的像素电路。同时,本发明还揭示了一种电子设备,包括上述显示屏,电子设备如手机、平板、电脑等等。
本发明能够实现阈值补偿和电源降补偿,并且还具有结构及时序控制简单的优点。
本发明的技术内容及技术特征已揭示如上,然而熟悉本领域的技术人员仍可能基于本发明的教示及揭示而作种种不背离本发明精神的替换及修饰,因此,本发明保护范围应不限于实施例所揭示的内容,而应包括各种不背离本发明的替换及修饰,并为本专利申请权利要求所涵盖。

Claims (10)

1.一种像素电路,其特征在于,所述像素电路包括:
驱动管,所述驱动管连接第一电源线;
第一开关管,所述第一开关管连接于数据线和驱动管之间;
第一电容,所述第一电容的一端连接于第一开关管和驱动管之间,形成第一连接点,相对端连接于所述驱动管与分压电路之间,形成第二连接点;
分压电路,包括第二开关管和分压件,所述第二开关管连接于第一电源线和第二连接点之间,所述分压件的一端与第二连接点相连,相对端连接于第二开关管和第一电源线之间,用于分压处理;
阈值电压获取电路,包括第三开关管和第四开关管,所述第三开关管连接于第二电源线和第一连接点之间,所述第三开关管连接于接地线和所述驱动管之间,用于在初始化阶段获取驱动管的阈值电压并保存至所述第一电容中;
发光件,所述发光件连接于所述驱动管与第二开关管的中间节点,用于在发光阶段发光。
2.根据权利要求1所述的像素电路,所述分压件为第二电容。
3.根据权利要求1所述的像素电路,所述第三开关管和第四开关管同时导通或者同时关断。
4.根据权利要求3所述的像素电路,所述第三开关管和第四开关管在初始化阶段导通,在数据写入阶段和发光阶段关断。
5.根据权利要求1所述的像素电路,所述第二开关管在初始化阶段和数据写入阶段均关断,在发光阶段导通。
6.根据权利要求1所述的像素电路,所述驱动管为PMOS管。
7.一种基于权利要求1~6任意一项所述的像素电路的驱动方法,其特征在于,所述驱动方法包括:
S100,在初始化阶段,阈值电压获取电路获取驱动管的阈值电压,并将阈值电压存储至第一电容中;
S200,在数据写入阶段,所述第一开关管使数据电压通入第一连接点;
S300,在发光阶段,所述驱动管驱动所述发光件发光。
8.根据权利要求5所述的驱动方法,所述阈值电压获取电路通过如下步骤获取所述驱动管的阈值电压:
第一开关管和第二开关管关断,第三开关管和第四开关管闭合,所述第二连接点的电压值与第一连接点的电压差值为阈值电压。
9.一种显示屏,其特征在于,包含权利要求1~6任意一项所述的像素电路。
10.一种电子设备,其特征在于,包括权利要求9所述的显示屏。
CN202111331386.0A 2021-11-11 2021-11-11 一种像素电路、像素电路的驱动方法及显示屏、电子设备 Pending CN113948029A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111331386.0A CN113948029A (zh) 2021-11-11 2021-11-11 一种像素电路、像素电路的驱动方法及显示屏、电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111331386.0A CN113948029A (zh) 2021-11-11 2021-11-11 一种像素电路、像素电路的驱动方法及显示屏、电子设备

Publications (1)

Publication Number Publication Date
CN113948029A true CN113948029A (zh) 2022-01-18

Family

ID=79337667

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111331386.0A Pending CN113948029A (zh) 2021-11-11 2021-11-11 一种像素电路、像素电路的驱动方法及显示屏、电子设备

Country Status (1)

Country Link
CN (1) CN113948029A (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102832229A (zh) * 2012-08-31 2012-12-19 京东方科技集团股份有限公司 发光器件的像素电路及驱动方法和显示装置
CN102956192A (zh) * 2011-08-17 2013-03-06 乐金显示有限公司 有机发光二极管显示装置
CN111223447A (zh) * 2020-03-12 2020-06-02 武汉华星光电半导体显示技术有限公司 一种像素电路和显示面板
CN111754922A (zh) * 2020-07-24 2020-10-09 武汉华星光电半导体显示技术有限公司 像素驱动电路及其驱动方法、显示面板
CN111933080A (zh) * 2020-08-20 2020-11-13 京东方科技集团股份有限公司 像素电路、像素驱动方法和显示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102956192A (zh) * 2011-08-17 2013-03-06 乐金显示有限公司 有机发光二极管显示装置
CN102832229A (zh) * 2012-08-31 2012-12-19 京东方科技集团股份有限公司 发光器件的像素电路及驱动方法和显示装置
CN111223447A (zh) * 2020-03-12 2020-06-02 武汉华星光电半导体显示技术有限公司 一种像素电路和显示面板
CN111754922A (zh) * 2020-07-24 2020-10-09 武汉华星光电半导体显示技术有限公司 像素驱动电路及其驱动方法、显示面板
CN111933080A (zh) * 2020-08-20 2020-11-13 京东方科技集团股份有限公司 像素电路、像素驱动方法和显示装置

Similar Documents

Publication Publication Date Title
CN110223636B (zh) 像素驱动电路及其驱动方法、显示装置
CN113838421B (zh) 像素电路及其驱动方法、显示面板
WO2020001635A1 (zh) 驱动电路及其驱动方法、显示装置
US9084331B2 (en) Active matrix organic light emitting diode circuit and operating method of the same
CN109285503B (zh) 像素电路、像素阵列、显示装置和驱动方法
CN109801592B (zh) 像素电路及其驱动方法、显示基板
US11670221B2 (en) Display panel and display device with bias adjustment
CN113571009B (zh) 发光器件驱动电路、背光模组以及显示面板
EP4053830A1 (en) Pixel driving circuit and driving method therefor, display panel, and display device
CN111754941B (zh) 像素电路及其驱动方法、显示基板和显示装置
CN110062943A (zh) 像素电路及其驱动方法、显示装置
CN111696473A (zh) 像素驱动电路、像素驱动电路的驱动方法和显示面板
CN106898304B (zh) 一种oled像素驱动电路及oled显示装置
CN105096837A (zh) 一种像素电路及其驱动方法、显示面板和显示装置
CN110648631A (zh) 像素电路、方法、显示面板及装置
CN112102784A (zh) 一种像素驱动电路及其制作方法、显示装置
CN114220389A (zh) 像素驱动电路及其驱动方法、显示面板及装置
CN112365842A (zh) 像素电路及其驱动方法和显示装置
CN112435624B (zh) 像素驱动电路、像素驱动电路的驱动方法和显示面板
CN114999401A (zh) 像素驱动电路及其驱动方法、显示面板
CN115410529A (zh) 像素补偿电路及显示面板
CN112530371B (zh) 像素驱动电路
CN113140182B (zh) 像素电路、显示基板、显示面板和像素驱动方法
CN113948029A (zh) 一种像素电路、像素电路的驱动方法及显示屏、电子设备
CN110689842A (zh) 像素电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination