CN113890673A - 译码方法、译码装置及存储介质 - Google Patents

译码方法、译码装置及存储介质 Download PDF

Info

Publication number
CN113890673A
CN113890673A CN202111018795.5A CN202111018795A CN113890673A CN 113890673 A CN113890673 A CN 113890673A CN 202111018795 A CN202111018795 A CN 202111018795A CN 113890673 A CN113890673 A CN 113890673A
Authority
CN
China
Prior art keywords
coding block
block
decoding
storage area
ddr
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202111018795.5A
Other languages
English (en)
Other versions
CN113890673B (zh
Inventor
熊晓竹
郭青云
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zeku Technology Beijing Corp Ltd
Original Assignee
Zeku Technology Beijing Corp Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zeku Technology Beijing Corp Ltd filed Critical Zeku Technology Beijing Corp Ltd
Priority to CN202111018795.5A priority Critical patent/CN113890673B/zh
Publication of CN113890673A publication Critical patent/CN113890673A/zh
Application granted granted Critical
Publication of CN113890673B publication Critical patent/CN113890673B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • H04L1/0052Realisations of complexity reduction techniques, e.g. pipelining or use of look-up tables
    • H04L1/0053Realisations of complexity reduction techniques, e.g. pipelining or use of look-up tables specially adapted for power saving
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0608Saving storage space on storage systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Error Detection And Correction (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)

Abstract

本申请实施例公开了一种译码方法、译码装置及存储介质,用于物理层的软比特和数据面的硬比特/解密数据共享DDR的同一存储区域,可以有效地节省DDR存储空间,减少成本和功耗。本申请实施例方法包括:在对第一编码块初译码错误后,将所述第一编码块对应的第一软比特存储于双倍数据速率DDR的第一存储区域;对所述第一编码块重译码;在对所述第一编码块重译码正确后,将所述第一编码块对应的第一解密数据或第一硬比特存储于所述第一存储区域。

Description

译码方法、译码装置及存储介质
技术领域
本申请涉及通信领域,尤其涉及一种译码方法、译码装置及存储介质。
背景技术
在一种技术方案中,预留独立的存储空间分别用来存储软比特和数据面分组数据汇聚协议(Packet Data Convergence Protocol,PDCP)解密数据。如果终端设备芯片规格比较高,支持的最大吞吐率很大时,需要的双倍数据速率(Double Data Rate,DDR)存储器也会比较大。比如终端设备在NR(New Radio,新无线)FR1(Frequency range 1,频段1)场景下支持的最高速率为7Gbps(即传输速度为每秒7000兆位),则需要的存储空间高达144MB,对DDR的存储空间要求随之提高。
发明内容
本申请实施例提供了一种译码方法、译码装置及存储介质,用于物理层的软比特和数据面的硬比特/解密数据共享DDR的同一存储区域,可以有效地节省DDR存储空间,减少成本和功耗。
本申请第一方面提供一种译码方法,可以包括:在对第一编码块初译码错误后,将所述第一编码块对应的第一软比特存储于双倍数据速率DDR的第一存储区域;对所述第一编码块重译码;在对所述第一编码块重译码正确后,将所述第一编码块对应的第一解密数据或第一硬比特存储于所述第一存储区域。
本申请第二方面提供一种译码装置,可以包括:
存储模块,用于在对第一编码块初译码错误后,将所述第一编码块对应的第一软比特存储于双倍数据速率DDR的第一存储区域;
译码模块,用于对所述第一编码块重译码;
所述存储模块,还用于在对所述第一编码块重译码正确后,将所述第一编码块对应的第一解密数据或第一硬比特存储于所述第一存储区域。
本申请第三方面提供一种译码装置,可以包括:
存储有可执行程序代码的存储器;
与所述存储器耦合的处理器;
所述处理器调用所述存储器中存储的所述可执行程序代码,以使本申请第一方面所述的方法被执行。
本申请实施例又一方面提供一种计算机可读存储介质,包括指令,当其在处理器上运行时,使得处理器执行本申请第一方面所述的方法。
本发明实施例又一方面公开一种计算机程序产品,当所述计算机程序产品在计算机上运行时,使得所述计算机执行本申请第一方面所述的方法。
本发明实施例又一方面公开一种应用发布平台,所述应用发布平台用于发布计算机程序产品,其中,当所述计算机程序产品在计算机上运行时,使得所述计算机执行本申请第一方面所述的方法。
从以上技术方案可以看出,本申请实施例具有以下优点:
在本申请实施例中,在对第一编码块初译码错误后,将所述第一编码块对应的第一软比特存储于双倍数据速率DDR的第一存储区域;对所述第一编码块重译码;在对所述第一编码块重译码正确后,将所述第一编码块对应的第一解密数据或第一硬比特存储于所述第一存储区域。即物理层的软比特和数据面的硬比特/解密数据共享DDR的同一存储区域,可以有效地节省DDR存储空间,减少成本和功耗。
附图说明
为了更清楚地说明本申请实施例技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,还可以根据这些附图获得其它的附图。
图1为本申请实施例中译码方法的一个实施例示意图;
图2A为本申请实施例中TB0初传场景下DDR读写时序的一个示意图;
图2B为本申请实施例中TB0初传场景下进行译码存储在DDR中的一个示意图;
图3A为本申请实施例中TB0重传场景下DDR读写时序的一个示意图;
图3B为本申请实施例中TB0重传场景下进行译码存储在DDR中的一个示意图;
图4为本申请实施例中译码方法的另一个实施例示意图;
图5A为本申请实施例中TB0再次重传场景下DDR读写时序的一个示意图;
图5B为本申请实施例中TB0再次重传场景下进行译码存储在DDR中的一个示意图;
图6A为本申请实施例中TB1初传场景下DDR读写时序的一个示意图;
图6B为本申请实施例中TB1初传场景下进行译码存储在DDR中的一个示意图;
图7为本申请实施例中某些场景的解密数据和软比特存储关系的一个示意图;
图8A为本申请实施例中译码装置的一个实施例示意图;
图8B为本申请实施例提出的译码装置中存储模块的一个示意图;
图9为本申请实施例中译码装置的另一个实施例示意图。
具体实施方式
本申请实施例提供了一种译码方法、译码装置及存储介质,用于物理层的软比特和数据面的硬比特/解密数据共享DDR的同一存储区域,可以有效地节省DDR存储空间,减少成本和功耗。
为了使本技术领域的人员更好地理解本申请方案,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行描述,显然,所描述的实施例仅仅是本申请一部分的实施例,而不是全部的实施例。基于本申请中的实施例,都应当属于本申请保护的范围。
下面先对本申请所涉及的一些术语做一个简要的说明,如下所示:
在一种技术方案中,当编码块译码错误时,需要把该编码块对应的软比特(softbit,SB)保存在DDR中做软合并使用。当编码块译码正确时,物理层把编码块的硬比特递交给数据面中的媒体接入控制(Medium Access Control,MAC)层,MAC层收到硬比特(HighBit,HD)后对包头部分进行解析,然后对有效载荷部分进行解密操作,把解密数据存储在DDR中。如果一个传输块中间某个编码块译码错误,那么错误编码块后面的译码正确的编码块的硬比特提交给MAC层后,MAC层不再对这些编码块进行解析操作,直接把硬比特存储在DDR中。
新无线(New Radio,NR)和长期演进(Long Term Evolution,LTE)终端设备调制解调芯片下行接收过程中,解调模块的输出数据需要送到译码模块进行译码,解调模块的输出为软比特,用对数似然比的形式表示,即正确判断为0的概率与正确判断为1的概率的比值的自然对数。软比特送到译码器中进行译码,译码器进行硬判决,硬判决的结果为硬比特即比特0或者比特1。
在NR和LTE终端设备调制解调器芯片中,物理层的混合自动重传请求(HybridAutomatic Repeat reQuest,HARQ)需要存储软比特进行HARQ合并,以提高终端设备解调性能。软比特可以存储在片上存储器也可以存储在双倍数据速率(Double Data Rate,DDR)中。在误块率(Block error rate,BLER)比较高的情况下,重传合并的软比特比较多,需要选择价格低廉的DDR进行存储,以减少成本。实现HARQ重传需要存储的软比特数跟网络设备配置的载波个数,分配的HARQ进程个数,传输块大小以及每个软比特的比特数有关。以NRFR1(Frequency range 1,频段1)为例,当配置的载波个数为3,每个载波的带宽为100MHz,子载波间隔为30KHz,16个HARQ进程个数,则最大的吞吐率为7Gbps(即传输速度为每秒7000兆位),如果每个软比特的比特个数为4,则HARQ存储器的大小为42MB。表1展示了不同的网络配置下,对应的最大吞吐率和需要的HARQ存储量的大小。
Figure BDA0003240981680000041
Figure BDA0003240981680000051
表1
除了物理层,数据面分组数据汇聚协议(Packet Data Convergence Protocol,PDCP)层解密后的数据也需要存储在DDR里面。存储在DDR里面的解密数据量跟PDCP层重排序的窗口大小有关。假设重排序的窗口大小为75毫秒,当吞吐率为7Gbps时,存储在DDR里面的解密数据量为98MB。表2展示了不同的网络配置下,对应的最大吞吐率和解密数据存储量的大小。
Figure BDA0003240981680000052
表2
在一种技术方案中,可以分别给PDCP解密数据和物理层的软比特分配独立的存储区来存储PDCP解密数据和软比特。按照最大吞吐量的配置预留42MB用来存储软比特,预留102MB用来存储解密数据(也可称为解密数据包)。一共需要预留144MB的存储空间来存储软比特和PDCP解密数据。
在该技术方案中,预留独立的存储空间分别用来存储软比特和PDCP解密数据。如果终端设备芯片规格比较高,支持的最大吞吐率很大时,需要的DDR存储器也会比较大。比如终端设备在NR FR1场景下支持的最高速率为7Gbps,则需要的存储空间高达144MB,而DDR总的存储空间有限,剩下给其它模块的存储空间就很有限了。
然而,上述方案没有考虑软比特和PDCP解密数据存储数据量的关系,对DDR存储空间的利用率较低。具体来说,当对编码块译码正确时,存储的数据形式是PDCP解密数据,当对编码块译码错误时,存储的数据形式是软比特。当译码正确的编码块较多时,译码错误的编码块则相应较少,在这种情况下PDCP解密数据会占用比较多的DDR存储空间,软比特只占用比较少的DDR存储空间。当译码正确的编码块较少时,译码错误的编码块则相应较多,在这种情况下PDCP解密数据只占用比较少的DDR存储空间,软比特却占用比较多的DDR存储空间。
本申请提出物理层的软比特和数据面的硬比特/解密数据(也就是上述PDCP解密数据)复用DDR的存储空间以节省DDR的存储成本。下面详细介绍初传和重传场景下软比特、硬比特以及解密数据对DDR的读写过程。
如图1所示,为本申请实施例中译码方法的一个实施例示意图,该方法实施例可以包括:
101、在对第一编码块初译码错误后,将所述第一编码块对应的第一软比特存储于双倍数据速率DDR的第一存储区域。
可选的,所述第一编码块为第一传输块中的任一编码块,所述第一传输块包括一个或多个编码块;所述第一存储区域为所述第一传输块对应的第一存储段中的任一存储区域,所述第一存储段包括一个或多个存储区域。
示例性的,如图2A所示,为本申请实施例中传输块0(Transport Block0,TB0)初传场景下DDR读写时序的一个示意图。假设,TB0中包括8个编码块(Code Block,CB),分别为CB0、CB1、CB2、CB3、CB4、CB5、CB6和CB7。译码装置对TB0中的编码块进行初译码。
其中,编码块CB0译码正确后,终端设备中的物理层把编码块CB0对应的硬比特递交给数据面,数据面对编码块CB0进行解密后,将CB0对应的解密数据写入DDR。编码块CB1译码错误,终端设备中的物理层把编码块CB1对应的软比特写入DDR,等待重传合并。编码块CB2和CB3译码正确,由于编码块CB2和CB3之前的编码块CB1译码错误,所以终端设备中的数据面不进行解密操作,把编码块CB2和CB3对应的硬比特写入DDR。编码块CB4、CB5、CB6和CB7译码错误,终端设备中的物理层把编码块CB4、CB5、CB6和CB7对应的软比特写入DDR,等待重传合并。
从上述图2A和图2B的示例中,可以看出译码正确的编码块要么以解密数据的形式存储在DDR中(如编码块CB0),要么以硬比特的形式存储在DDR中(如编码块CB2和CB3)。译码错误的编码块以软比特的形式存储在DDR中(如编码块CB1、CB4、CB5、CB6和CB7)。如图2B所示,为本申请实施例中TB0初传场景下进行译码存储在DDR中的一个示意图。在图2B中,一个存储块(block,BL)可以作为一个存储区域。假设DDR的存储块大小为2KB,软比特的大小为4KB,解密数据大小为1KB,则每个编码块的软比特占用2个存储块,解密数据占用一个存储块的一半空间。假设总的DDR存储空间大小为102MB。
102、对所述第一编码块重译码。
可选的,所述对所述第一编码块重译码,可以包括:接收再次传输的所述第一传输块;对所述再次传输的第一传输块中的第一编码块进行译码。
如上例中,由于编码CB1、CB4、CB5、CB6和CB7译码错误,因此需要对这些编码块重译码。在此情况下,终端设备将接收到再次传输的传输块TB0,终端设备进而可以对再次传输的传输块TB0中的CB1、CB4、CB5、CB6和CB7进行重译码。
103、在对所述第一编码块重译码正确后,将所述第一编码块对应的第一解密数据或第一硬比特存储于所述第一存储区域。
可选的,所述在对所述第一编码块重译码正确后,将所述第一编码块对应的第一解密数据或第一硬比特存储于所述第一存储区域,可以包括:若所述第一编码块之前的编码块译码正确,则将所述第一编码块对应的第一解密数据存储于所述第一存储区域;若所述第一编码块之前存在编码块译码错误,则将所述第一编码块对应的第一硬比特存储于所述第一存储区域。
可选的,第一存储区域的存储空间可以为102MB,具体本申请实施例不做限定。
可选的,所述在对所述第一编码块重译码正确后,还可以包括:从所述第一存储区域删除所述第一软比特。例如,在图2A和图2B所示的初译码中,编码块CB1译码错误,所以,在第一存储区域存储的是对应的软比特,在图3A和图3B所示的重译码中,编码块CB1译码正确,可以将CB1之前译码错误对应的软比特释放,释放的存储空间可以用来存储CB1译码正确后对应的解密数据,如图3B中的(1)→(2)所示。
可选的,所述在对所述第一编码块重译码正确后,将所述第一编码块对应的第一解密数据或第一硬比特存储于所述第一存储区域,可以包括:若所述第一编码块之前的编码块译码正确,则将所述第一编码块对应的第一解密数据存储于所述第一存储区域;若所述第一编码块之前存在编码块译码错误,则将所述第一编码块对应的第一硬比特存储于所述第一存储区域。例如,在图3A和图3B所示的重译码中,编码块CB4译码正确,因为在编码块CB4之前的编码块CB1在重译码中译码正确,编码块CB2和CB3在初译码中译码正确,所以,将编码块CB4对应的解密数据存储于第一存储区域,如图3B中的(4)→(5)所示;而编码块CB7在重译码中译码正确,但因为编码块CB5和CB6在编码块CB7之前,且编码块CB5和CB6译码错误,所以,将编码块CB7对应的硬比特存储于第一存储区域,如图3B中的(5)→(6)所示。
可选的,所述若所述第一编码块之前存在编码块译码错误,且所述第一编码块译码正确,则将所述第一编码块对应的第一硬比特存储于所述第一存储区域之后,还可以包括:对所述第一编码块之前存在译码错误的编码块进行重译码;在所述第一编码块之前的编码块重译码正确后,在所述第一存储区域存储所述第一编码块对应的第一解密数据。例如,因为在图3A和图3B所示的重译码中,编码块CB5和CB6重译码错误,所以,将编码块CB7对应的硬比特存储于第一存储区域,在图5A和图5B所示的再次重译码中,对编码块CB5和CB6再次重译码,再次重译码正确后,编码块CB7之前的编码块CB1-CB6都译码正确,所以可以将编码块CB7对应的解密数据存储在第一存储区域。
可选的,所述在所述第一编码块之前的编码块译码正确后,在所述第一存储区域存储所述第一编码块对应的第一解密数据之后,还可以包括:从所述第一存储区域删除所述第一编码块对应的第一硬比特。例如,在图5A和图5B所示的再次重译码中,编码块CB7之前的编码块CB1-CB6都译码正确,可以将CB7对应的解密数据存储于第一存储区域,还可以将编码块CB7之前存储的硬比特释放。
示例性的,结合图2A和图2B所示,如图3A所示,为本申请实施例中TB0重传场景下DDR读写时序的一个示意图。其中,编码块CB0、CB2和CB3因为在初传时译码正确,所以重传后不需要进行译码操作。
其中,终端设备将编码块CB1、CB4、CB5、CB6和CB7对应的软比特从DDR读到片上存储器进行软合并。编码块CB1和CB4译码正确后从物理层递交给数据面,数据面把CB2和CB3对应的硬比特从DDR读取出来,连同CB1和CB4进行解密操作,得到的解密数据存放在DDR里面。编码块CB5和CB6译码错误,物理层把编码块CB5和CB6对应的软比特写入DDR,等待重传合并。编码块CB7译码正确,由于之前的编码块译码错误,所以数据面不进行解密操作,把编码块CB7对应的硬比特写入DDR。
如图3B所示,为本申请实施例中TB0重传场景下进行译码存储在DDR中的一个示意图。重传开始时的DDR分布图如图3B中的(1)所示。编码块CB1译码正确后释放软比特对应的存储空间,这部分存储空间可以给编码块CB1对应的解密数据使用,如图3B中的(1)→(2)所示。存储在DDR的编码块CB2对应的硬比特读取出来,释放存储空间给编码块CB2对应的解密数据使用,如图3B中的(2)→(3)所示。存储在DDR的编码块CB3对应的硬比特读取出来,释放空间给编码块CB3对应的解密数据使用,如图3B中的(3)→(4)所示。编码块CB4译码正确后释放软比特对应的存储空间,这部分存储空间可以给编码块CB4对应的解密数据使用,如图3B中的(4)→(5)所示。编码块CB7译码正确后释放软比特对应的存储空间,这部分存储空间可以给编码块CB7对应的硬比特使用,如图3B中的(5)→(6)所示。
综上所述,初译码错误的软比特,在重译码正确后释放的存储空间可以给对应编码块的解密数据使用;硬比特释放的存储空间可以给对应编码块的解密数据使用;软比特译码正确后释放的存储空间可以给对应编码块的硬比特使用。
在本申请实施例中,在对第一编码块初译码错误后,将所述第一编码块对应的第一软比特存储于双倍数据速率DDR的第一存储区域;对所述第一编码块重译码;在对所述第一编码块重译码正确后,将所述第一编码块对应的第一解密数据或第一硬比特存储于所述第一存储区域。即物理层的软比特和数据面的硬比特/解密数据共享DDR的同一存储区域,可以有效地节省DDR存储空间,减少成本和功耗。
如图4所示,为本申请实施例中译码方法的一个实施例示意图,该方法实施例可以包括:
401、对第一编码块进行初译码。
可选的,所述第一编码块为第一传输块中的任一编码块,所述第一传输块包括一个或多个编码块;所述第一存储区域为所述第一传输块对应的第一存储段中的任一存储区域,所述第一存储段包括一个或多个存储区域。
402、在对所述第一编码块初译码正确后,将所述第一编码块对应的第一解密数据或第一硬比特存储于所述第一存储区域。
可选的,所述在对所述第一编码块初译码正确后,将所述第一编码块对应的第一解密数据或第一硬比特存储于所述第一存储区域,可以包括:若所述第一编码块之前的编码块译码正确,则将所述第一编码块对应的第一解密数据存储于所述第一存储区域;若所述第一编码块之前存在编码块译码错误,则将所述第一编码块对应的第一硬比特存储于所述第一存储区域。
可选的,第一存储区域的存储空间可以为102MB,具体本申请实施例不做限定。
403、在对所述第一编码块初译码错误后,将所述第一编码块对应的第一软比特存储于双倍数据速率DDR的第一存储区域。
可以理解的是,针对本申请实施例中步骤401-403的示例,可以参考上述图2A和图2B部分的说明,此处不再赘述。
404、对所述第一编码块重译码。
405、在对所述第一编码块重译码正确后,将所述第一编码块对应的第一解密数据或第一硬比特存储于所述第一存储区域。
可选的,在对所述第一编码块重译码错误后,将所述第一编码块对应的第一解密数据或第一硬比特存储于所述第一存储区域。
可以理解的是,针对本申请实施例中步骤404-405的示例说明,可以参考上述图3A和图3B部分的说明,此处不再赘述。
示例性的,因为在图3A和图3B所示过程中,编码块CB5和CB6译码错误,所以,需要对TB0再次重传。如图5A所示,为本申请实施例中TB0再次重传场景下DDR读写时序的一个示意图。
其中,终端设备将传输块TB0的编码块CB5和CB6对应的软比特从DDR读到片上存储器进行软合并,译码正确后从物理层递交给数据面,数据面对CB5和CB6进行解密操作,得到的解密数据存放在DDR里面。编码块CB7对应的硬比特从DDR里面读出来进行解密操作,得到的解密数据存放在DDR里面。通过包流量加速器(Package Traffic Accelerator,PTA)从DDR里面读取所有CB的解密数据递交给应用层。
如图5B所示,为本申请实施例中TB0再次重传场景下进行译码存储在DDR中的一个示意图。传输块TB0第二次重传开始时的DDR分布图如图5B中(1)所示。编码块CB5和CB6译码正确后释放软比特的存储空间,这部分存储空间可以给编码块CB5和CB 6对应的解密数据使用,编码块CB7对应的硬比特从DDR读取出来,释放空间给编码块CB7对应的解密数据使用,如图5B中(1)→(2)所示。
通过前面的分析得知,软比特和硬比特使用的DDR存储空间释放之后可以给解密数据使用。
406、在所述第一传输块中的每个编码块都译码成功的情况下,将所述第一传输块中每个编码块对应的解密数据向应用层发送。
可选的,所述将所述第一传输块中每个编码块对应的解密数据向应用层发送之后,所述方法还可以包括:释放所述第一存储段。例如:图5B中,当CB0至CB7中每个编码块对应的解密数据皆发送给应用层之后,便可以从BL0至BLn中删除CB0至CB7对应的解密数据。
示例性的,如图6A所示,为本申请实施例中TB1初传场景下DDR读写时序的一个示意图。在图6A所示中,传输块TB1的编码块CB0、CB1、CB2、CB3、CB4和CB5译码错误,将对应的软比特存放到DDR中,编码块CB6和CB7译码正确,将对应的硬比特存放在DDR中。
如图6B所示,为本申请实施例中TB1初传场景下进行译码存储在DDR中的一个示意图。通过PTA读取存储在DDR中传输块TB0的解密数据,释放的存储空间给传输块TB1的编码块CB0、CB1、CB2、CB3、CB4和CB5的软比特以及编码块CB6和CB7的硬比特使用,如图6B中(1)→(2)所示。
综上所述,一个传输块中的解密数据释放的存储空间可以给其它传输块的软比特、硬比特,以及解密数据使用。即软比特、硬比特和解密数据可以共享DDR的存储空间。
在本申请实施例中,提出软比特译码正确后释放的DDR存储空间可以给对应编码块的解密数据使用;硬比特释放的DDR存储空间可以给对应编码块的解密数据使用;软比特译码正确后释放的DDR存储空间可以给对应编码块的硬比特使用。解密数据释放的存储空间可以给其它传输块的软比特和硬比特,及解密数据使用。即物理层的软比特和数据面的硬比特/解密数据共享DDR的同一存储区域,可以有效地节省DDR存储空间,减少成本和功耗。
407、在所述第一存储段中的剩余存储区域小于存储区域阈值的情况下,将所述第一存储段中的软比特进行压缩处理,和/或,将所述第一存储段中的软比特丢弃。
可以理解的是,在一些场景中,例如在高吞吐率高信噪比下,PDCP重排序窗口内最前面的PDCP包对应传输块(TB)的循环冗余校验(Cyclic Redundancy Check,CRC)是错误的,随后的PDCP数据包对应TB的CRC虽然是正确的,但是此时的解密数据处于乱序状态导致无法递交,解密数据占用了大量的DDR存储空间。在PDCP重排序窗口最后面的一段时间内由于信道条件恶化导致大量的编码块译码错误,需要保存软比特做重传合并。由于解密数据和软比特共用一段DDR存储空间,解密数据占用的DDR存储空间比较大的话会导致软比特的存储空间变少,在这种情况下需要对软比特的存储策略进行调整。根据剩余的DDR的存储空间动态地改变软比特的压缩模式或者丢弃软比特。
示例性的,如图7所示,为本申请实施例中某些场景的解密数据和软比特存储关系的一个示意图。PDCP重排序窗长为75毫秒,重排序窗口内的第一个HARQ进程的传输块译码错误,随后的15个HARQ进程的传输块译码正确,多次重传后第一个HARQ进程的传输块还是译码错误导致PDCP解密数据处于乱序状态而无法递交。67毫秒之后,在PDCP重排序窗口的最后8毫秒,信道条件突然变坏导致大量的编码块错误。在67毫秒内累积的PDCP乱序包有7Gbps*67ms/8/(2/3)=88MB,总的DDR存储空间有102MB,所以剩下给软比特的存储空间只有14MB,而如果后面8毫秒的编码块全错,每个软比特的比特数为4比特,则需要42MB的存储空间。剩余的存储空间无法满足软比特的存储量。为了避免这种情况,可以根据剩余的存储空间的大小动态地改变软比特的存储形式,当空间不足时可以采用压缩比高的压缩模式或者直接丢弃软比特。
需要说明的是,步骤406和407为可选的步骤,其中,步骤407与其他步骤的时序不做限定。
基于相同的技术构思,本申请实施例还提供一种译码装置。如图8A所示,为本申请实施例中译码装置的一个实施例示意图,可以包括存储模块801、译码模块802和传递模块803,其中:
存储模块801,用于在对第一编码块初译码错误后,将所述第一编码块对应的第一软比特存储于双倍数据速率DDR的第一存储区域;
译码模块802,用于对所述第一编码块重译码;
存储模块801,还用于在对所述第一编码块重译码正确后,将所述第一编码块对应的第一解密数据或第一硬比特存储于所述第一存储区域。
可选的,存储模块801,还用于从所述第一存储区域删除所述第一软比特。
可选的,存储模块801,还用于若所述第一编码块之前的编码块译码正确,则将所述第一编码块对应的第一解密数据存储于所述第一存储区域;
存储模块801,还用于若所述第一编码块之前存在编码块译码错误,则将所述第一编码块对应的第一硬比特存储于所述第一存储区域。
可选的,译码模块802,还用于对所述第一编码块之前存在译码错误的编码块进行重译码;
存储模块801,还用于在所述第一编码块之前的编码块重译码正确后,在所述第一存储区域存储所述第一编码块对应的第一解密数据。
可选的,存储模块801,还用于从所述第一存储区域删除所述第一编码块对应的第一硬比特。
可选的,所述第一编码块为第一传输块中的任一编码块,所述第一传输块包括一个或多个编码块;
所述第一存储区域为所述第一传输块对应的第一存储段中的任一存储区域,所述第一存储段包括一个或多个存储区域。
可选的,传递模块803,用于接收再次传输的所述第一传输块;
译码模块802,还用于对所述再次传输的第一传输块中的第一编码块进行译码。
可选的,存储模块801,还用于在所述第一存储段中的剩余存储区域小于存储区域阈值的情况下,将所述第一存储段中的软比特进行压缩处理,和/或,将所述第一存储段中的软比特丢弃。
可选的,传递模块803,还用于在所述第一传输块中的每个编码块都译码成功的情况下,将所述第一传输块中每个编码块对应的解密数据向应用层发送。
可选的,存储模块801,还用于在将所述第一传输块中每个编码块对应的解密数据向应用层发送之后,释放所述第一存储段。
可选的,存储模块801,还用于在对所述第一编码块初译码正确后,将所述第一编码块对应的第一解密数据或第一硬比特存储于所述第一存储区域。
示例性的,存储模块801可以包括图8B中的软比特DDR资源管理器、DDR剩余资源查询器、数据面和物理层DDR资源复用器和数据面硬比特/解密数据DDR资源管理器。
其中,数据面和物理层DDR资源复用器,用于管理数据面和物理层共用的DDR存储资源。
软比特DDR资源管理器,用于需要存储软比特时从数据面和物理层DDR资源复用器获取DDR资源,当软比特释放时,把释放的DDR资源返回给数据面和物理层DDR资源复用器。
数据面硬比特/解密数据DDR资源管理器,用于需要存储硬比特或者解密数据时从数据面和物理层DDR资源复用器获取DDR资源,当硬比特或者解密数据释放时,把释放的DDR资源返回给数据面和物理层DDR资源复用器。
数据面硬比特/解密数据DDR资源管理器,用于更新DDR的剩余资源到DDR剩余资源查询器。软比特DDR资源管理器从DDR剩余资源查询器查询DDR的剩余资源信息。根据DDR剩余资源信息改变软比特的存储形式,改变软比特的压缩模式或者丢弃软比特。
在本申请实施例中,提出的物理层和数据面DDR资源复用系统由软比特DDR资源管理器,数据面和物理层DDR资源复用器,数据面硬比特/解密数据DDR资源管理器,DDR剩余资源查询器组成。软比特DDR资源管理器和数据面硬比特/解密数据DDR资源管理器向数据面和物理层DDR资源复用器获取和释放DDR资源。数据面和物理层DDR资源复用器更新DDR剩余资源查询器,软比特DDR资源管理器从DDR剩余资源查询器中查询DDR剩余资源。根据DDR剩余资源(即剩余存储空间)改变软比特的存储形式,改变软比特的压缩模式或者丢弃软比特。
如图9所示,为本申请实施例中译码装置的另一个实施例示意图,可以包括:
存储有可执行程序代码的存储器901;
与存储器901耦合的处理器902;
存储器901,用于在对第一编码块初译码错误后,将所述第一编码块对应的第一软比特存储于双倍数据速率DDR的第一存储区域;
处理器902调用存储器901中存储的所述可执行程序代码,用于对所述第一编码块重译码;
存储器901,还用于在对所述第一编码块重译码正确后,将所述第一编码块对应的第一解密数据或第一硬比特存储于所述第一存储区域。
可选的,处理器902,用于从所述第一存储区域删除所述第一软比特。
可选的,存储器901,还用于若所述第一编码块之前的编码块译码正确,则将所述第一编码块对应的第一解密数据存储于所述第一存储区域;
存储器901,还用于若所述第一编码块之前存在编码块译码错误,则将所述第一编码块对应的第一硬比特存储于所述第一存储区域。
可选的,处理器902,还用于对所述第一编码块之前存在译码错误的编码块进行重译码;
存储器901,还用于在所述第一编码块之前的编码块重译码正确后,在所述第一存储区域存储所述第一编码块对应的第一解密数据。
可选的,处理器902,还用于从所述第一存储区域删除所述第一编码块对应的第一硬比特。
可选的,所述第一编码块为第一传输块中的任一编码块,所述第一传输块包括一个或多个编码块;
所述第一存储区域为所述第一传输块对应的第一存储段中的任一存储区域,所述第一存储段包括一个或多个存储区域。
可选的,处理器902,用于接收再次传输的所述第一传输块;
处理器902,还用于对所述再次传输的第一传输块中的第一编码块进行译码。
可选的,处理器902,还用于在所述第一存储段中的剩余存储区域小于存储区域阈值的情况下,将所述第一存储段中的软比特进行压缩处理,和/或,将所述第一存储段中的软比特丢弃。
可选的,处理器902,还用于在所述第一传输块中的每个编码块都译码成功的情况下,将所述第一传输块中每个编码块对应的解密数据向应用层发送。
可选的,存储器901,用于在将所述第一传输块中每个编码块对应的解密数据向应用层发送之后,释放所述第一存储段。
可选的,存储器901,还用于在对所述第一编码块初译码正确后,将所述第一编码块对应的第一解密数据或第一硬比特存储于所述第一存储区域。
可选的,本申请还提供一种终端设备,可以包括如图8A或图9所示的译码装置。
在上述实施例中,可以全部或部分地通过软件、硬件、固件或者其任意组合来实现。当使用软件实现时,可以全部或部分地以计算机程序产品的形式实现。
所述计算机程序产品包括一个或多个计算机指令。在计算机上加载和执行所述计算机程序指令时,全部或部分地产生按照本发明实施例所述的流程或功能。所述计算机可以是通用计算机、专用计算机、计算机网络、或者其他可编程装置。所述计算机指令可以存储在计算机可读存储介质中,或者从一个计算机可读存储介质向另一计算机可读存储介质传输,例如,所述计算机指令可以从一个网站站点、计算机、服务器或数据中心通过有线(例如同轴电缆、光纤、数字用户线(DSL))或无线(例如红外、无线、微波等)方式向另一个网站站点、计算机、服务器或数据中心进行传输。所述计算机可读存储介质可以是计算机能够存储的任何可用介质或者是包含一个或多个可用介质集成的服务器、数据中心等数据存储设备。所述可用介质可以是磁性介质,(例如,软盘、硬盘、磁带)、光介质(例如,DVD)、或者半导体介质(例如固态硬盘Solid State Disk(SSD))等。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统,装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在本申请所提供的几个实施例中,应该理解到,所揭露的系统,装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
所述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本申请各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-OnlyMemory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述,以上实施例仅用以说明本申请的技术方案,而非对其限制;尽管参照前述实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的精神和范围。

Claims (14)

1.一种译码方法,其特征在于,包括:
在对第一编码块初译码错误后,将所述第一编码块对应的第一软比特存储于双倍数据速率DDR的第一存储区域;
对所述第一编码块重译码;
在对所述第一编码块重译码正确后,将所述第一编码块对应的第一解密数据或第一硬比特存储于所述第一存储区域。
2.根据权利要求1所述的方法,其特征在于,所述在对所述第一编码块重译码正确后,还包括:
从所述第一存储区域删除所述第一软比特。
3.根据权利要求1或2所述的方法,其特征在于,所述在对所述第一编码块重译码正确后,将所述第一编码块对应的第一解密数据或第一硬比特存储于所述第一存储区域,包括:
若所述第一编码块之前的编码块译码正确,则将所述第一编码块对应的第一解密数据存储于所述第一存储区域;
若所述第一编码块之前存在编码块译码错误,则将所述第一编码块对应的第一硬比特存储于所述第一存储区域。
4.根据权利要求3所述的方法,其特征在于,所述若所述第一编码块之前存在编码块译码错误,且所述第一编码块译码正确,则将所述第一编码块对应的第一硬比特存储于所述第一存储区域之后,还包括:
对所述第一编码块之前存在译码错误的编码块进行重译码;
在所述第一编码块之前的编码块重译码正确后,在所述第一存储区域存储所述第一编码块对应的第一解密数据。
5.根据权利要求4所述的方法,其特征在于,所述在所述第一编码块之前的编码块译码正确后,在所述第一存储区域存储所述第一编码块对应的第一解密数据之后,还包括:
从所述第一存储区域删除所述第一编码块对应的第一硬比特。
6.根据权利要求1-5中任一项所述的方法,其特征在于,所述第一编码块为第一传输块中的任一编码块,所述第一传输块包括一个或多个编码块;
所述第一存储区域为所述第一传输块对应的第一存储段中的任一存储区域,所述第一存储段包括一个或多个存储区域。
7.根据权利要求6所述的方法,其特征在于,所述对所述第一编码块重译码,包括:
接收再次传输的所述第一传输块;
对所述再次传输的第一传输块中的第一编码块进行译码。
8.根据权利要求6或7所述的方法,其特征在于,所述方法还包括:
在所述第一存储段中的剩余存储区域小于存储区域阈值的情况下,将所述第一存储段中的软比特进行压缩处理,和/或,将所述第一存储段中的软比特丢弃。
9.根据权利要求6至8中任一项所述的方法,其特征在于,所述方法还包括:
在所述第一传输块中的每个编码块都译码成功的情况下,将所述第一传输块中每个编码块对应的解密数据向应用层发送。
10.根据权利要求9所述的方法,其特征在于,所述将所述第一传输块中每个编码块对应的解密数据向应用层发送之后,所述方法还包括:
释放所述第一存储段。
11.根据权利要求1-10中任一项所述的方法,其特征在于,所述方法还包括:
在对所述第一编码块初译码正确后,将所述第一编码块对应的第一解密数据或第一硬比特存储于所述第一存储区域。
12.一种译码装置,其特征在于,包括:
存储模块,用于在对第一编码块初译码错误后,将所述第一编码块对应的第一软比特存储于双倍数据速率DDR的第一存储区域;
译码模块,用于对所述第一编码块重译码;
所述存储模块,还用于在对所述第一编码块重译码正确后,将所述第一编码块对应的第一解密数据或第一硬比特存储于所述第一存储区域。
13.一种译码装置,其特征在于,包括:
存储有可执行程序代码的存储器;
与所述存储器耦合的处理器;
所述处理器调用所述存储器中存储的所述可执行程序代码,以使如权利要求1-11中任一项所述的方法被执行。
14.一种计算机可读存储介质,包括指令,当其在处理器上运行时,使得处理器执行如权利要求1-11中任一项所述的方法。
CN202111018795.5A 2021-09-01 2021-09-01 译码方法、译码装置及存储介质 Active CN113890673B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111018795.5A CN113890673B (zh) 2021-09-01 2021-09-01 译码方法、译码装置及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111018795.5A CN113890673B (zh) 2021-09-01 2021-09-01 译码方法、译码装置及存储介质

Publications (2)

Publication Number Publication Date
CN113890673A true CN113890673A (zh) 2022-01-04
CN113890673B CN113890673B (zh) 2023-03-14

Family

ID=79011617

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111018795.5A Active CN113890673B (zh) 2021-09-01 2021-09-01 译码方法、译码装置及存储介质

Country Status (1)

Country Link
CN (1) CN113890673B (zh)

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110083063A1 (en) * 2008-06-10 2011-04-07 Telefonaktiebolaget L M Ericsson (Publ) Continuous Parallel Viterbi Decoder
US20110231725A1 (en) * 2010-03-22 2011-09-22 Designart Networks Ltd Method and system for harq combining in a telecommunication system
US20130064331A1 (en) * 2011-09-09 2013-03-14 Telefonaktiebolaget L M Ericsson (Publ) Method and apparatus for decoding a repeated message
CN104461934A (zh) * 2014-11-07 2015-03-25 北京海尔集成电路设计有限公司 一种适合ddr存储器的时域解卷积交织装置及方法
US20170279468A1 (en) * 2016-03-23 2017-09-28 SK Hynix Inc. Soft decoder for generalized product codes
CN110995750A (zh) * 2019-12-18 2020-04-10 展讯通信(上海)有限公司 终端设备
CN111290875A (zh) * 2018-12-10 2020-06-16 深圳市中兴微电子技术有限公司 Harq数据存储管理方法、装置和harq数据缓存器
US20200301777A1 (en) * 2019-03-19 2020-09-24 Toshiba Memory Corporation Memory system and method of controlling nonvolatile memory
CN111934893A (zh) * 2019-04-28 2020-11-13 大唐移动通信设备有限公司 一种上行异常数据的问题定位处理方法及装置
US20210091792A1 (en) * 2019-09-19 2021-03-25 Kioxia Corporation Memory system
US20210211142A1 (en) * 2020-01-07 2021-07-08 Kioxia Corporation Decoding device and decoding method

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110083063A1 (en) * 2008-06-10 2011-04-07 Telefonaktiebolaget L M Ericsson (Publ) Continuous Parallel Viterbi Decoder
US20110231725A1 (en) * 2010-03-22 2011-09-22 Designart Networks Ltd Method and system for harq combining in a telecommunication system
US20130064331A1 (en) * 2011-09-09 2013-03-14 Telefonaktiebolaget L M Ericsson (Publ) Method and apparatus for decoding a repeated message
CN104461934A (zh) * 2014-11-07 2015-03-25 北京海尔集成电路设计有限公司 一种适合ddr存储器的时域解卷积交织装置及方法
US20170279468A1 (en) * 2016-03-23 2017-09-28 SK Hynix Inc. Soft decoder for generalized product codes
CN111290875A (zh) * 2018-12-10 2020-06-16 深圳市中兴微电子技术有限公司 Harq数据存储管理方法、装置和harq数据缓存器
US20200301777A1 (en) * 2019-03-19 2020-09-24 Toshiba Memory Corporation Memory system and method of controlling nonvolatile memory
CN111934893A (zh) * 2019-04-28 2020-11-13 大唐移动通信设备有限公司 一种上行异常数据的问题定位处理方法及装置
US20210091792A1 (en) * 2019-09-19 2021-03-25 Kioxia Corporation Memory system
CN110995750A (zh) * 2019-12-18 2020-04-10 展讯通信(上海)有限公司 终端设备
US20210211142A1 (en) * 2020-01-07 2021-07-08 Kioxia Corporation Decoding device and decoding method

Non-Patent Citations (4)

* Cited by examiner, † Cited by third party
Title
INTEL CORPORATION: ""On number of soft channel bits and soft buffer management for CA with up to 32 component carriers"", 《3GPP TSG RAN WG1 MEETING #82 R1-154006》 *
INTEL CORPORATION: ""Views on NR UE soft buffer requirements"", 《3GPP TSG-RAN WG4 MEETING #86BIS R4-1804174》 *
邓媛媛等: "基于FPGA的极化码译码研究及实现", 《电子技术应用》 *
邱俊璞: "基于CUDA的一种卷积Turbo码并行译码系统", 《信息与电脑(理论版)》 *

Also Published As

Publication number Publication date
CN113890673B (zh) 2023-03-14

Similar Documents

Publication Publication Date Title
US9271123B2 (en) Wireless reliability architecture and methods using network coding
WO2018127064A1 (zh) 控制信息传输方法及装置
RU2547696C2 (ru) Способ управления связью, система мобильной связи и мобильный терминал
KR101197944B1 (ko) H-arq 처리 메모리 관리를 위한 방법 및 장치
CN110391870B (zh) 速率匹配的方法和装置,以及解速率匹配的方法和装置
CN108347295B (zh) 一种数据传输方法及装置
US9143284B2 (en) Receiving apparatus, receiving method, and non-transitory computer readable storage medium
CN111133817B (zh) 通信方法和装置
CN112636879B (zh) 基于混合自动重传请求的码块处理的方法和装置
CN108234088B (zh) 调制解调器芯片及调制解调器芯片的操作方法
EP3105873B1 (en) Technique for storing softbits
WO2018228457A1 (zh) 发送和接收反馈信息的方法和装置
WO2018121332A1 (zh) 发送数据的方法和装置及接收数据的方法和装置
US9654255B2 (en) Data transmission method and device
WO2023082872A1 (zh) 用于配置存储器的方法, 装置和终端
KR20130140883A (ko) 코드 블록 저장 방법 및 장치
JP7035089B2 (ja) データマッピング伝送方法及び関連製品
CN113890673B (zh) 译码方法、译码装置及存储介质
CN113900595B (zh) Ddr访问方法、装置、电子设备及系统
TWI520521B (zh) 對harq的傳輸塊進行存儲的方法及裝置
JP7228797B2 (ja) 受信装置及び受信方法
US9642019B2 (en) Low latency, automatic repeat request (“ARQ”) in a multi-device communications link
CN113454917B (zh) 信道误码监控方法及装置
CN109690991B (zh) 反馈信息发送方法、接收方法、装置及系统
US11218248B2 (en) Channel encoding method and device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant