CN113808513A - 驱动电路及显示装置 - Google Patents

驱动电路及显示装置 Download PDF

Info

Publication number
CN113808513A
CN113808513A CN202111086311.0A CN202111086311A CN113808513A CN 113808513 A CN113808513 A CN 113808513A CN 202111086311 A CN202111086311 A CN 202111086311A CN 113808513 A CN113808513 A CN 113808513A
Authority
CN
China
Prior art keywords
input end
signal
timer
electrically connected
frequency divider
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111086311.0A
Other languages
English (en)
Inventor
刘方云
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
TCL China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by TCL China Star Optoelectronics Technology Co Ltd filed Critical TCL China Star Optoelectronics Technology Co Ltd
Priority to CN202111086311.0A priority Critical patent/CN113808513A/zh
Priority to PCT/CN2021/121532 priority patent/WO2023039950A1/zh
Priority to US17/610,516 priority patent/US20240249656A1/en
Publication of CN113808513A publication Critical patent/CN113808513A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0857Static memory circuit, e.g. flip-flop
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本申请公开了一种驱动电路及显示装置。驱动电路包括开关控制模块、计时器、分频器以及第一触发器。本申请提供的驱动电路及显示装置,通过增加一开关控制模块,可实现在开机的空白画面时间结束后,让计时器和分频器自动停止工作,从而可以节省驱动电路的功耗,进而可以提高显示装置的使用寿命。

Description

驱动电路及显示装置
技术领域
本申请涉及显示技术领域,具体涉及一种驱动电路及显示装置。
背景技术
目前随着市场的需求,显示装置都是采用GOA(Gate Driver on Array,阵列基板行驱动)架构,GOA架构需要在外面增加驱动集成电路,即电平位移器电平移位器,其一般集成设置在电源管理集成芯片内。
请参阅图1,图1为现有的驱动电路的结构示意图。如图1所示,为了保证开机时序以及不引起显示画面异常的问题,其通常都会在开机的时候增加一个空白画面时间,这样能够保证显示装置的薄膜晶体管处于关闭状态,因此在电源管理集成芯片内增加了一种如图1所示的前置电路。前置电路10包括依次连接的计时器102、分频器103以及D触发器104,开机电源电路101的输出端与计时器102的输入端连接,计时器102的输出端与分频器103的输入端连接,分频器103的输出端与D触发器104的D输入端连接,D触发器104的Q输出端与显示电路105的输入端连接。D触发器104的CP输入端接入时钟信号CK。当开机电源电路101的所有电压输出后,其输出端输出的信号由低变高时,计时器102和分频器103开始工作计时,计到空白画面时间结束时,D触发器104的Q输出端输出高电平,显示电路105正常工作。
然而,在电平位移器正常工作时,计时器102和分频器103还在工作,会增加功耗。
发明内容
本申请提供一种驱动电路及显示装置,可实现在空白画面时间结束后,让计时器和分频器自动停止工作,从而可以节省驱动电路的功耗,进而可以提高显示装置的使用寿命。
第一方面,本申请提供一种驱动电路,其包括:开关控制模块、计时器、分频器以及第一触发器;其中,
所述开关控制模块具有电源输入端、反馈信号输入端以及使能信号输出端;所述开关控制模块的电源输入端与开机电源电路的输出端电性连接,所述开关控制模块的使能信号输出端与所述计时器的输入端电性连接,所述计时器的输出端与所述分频器的输入端电性连接,所述分频器的输出端与所述第一触发器的第一输入端电性连接,所述第一触发器的输出端与所述开关控制模块的反馈信号输入端以及显示电路的输入端电性连接;
所述开关控制模块用于在接收到所述开机电源电路输出的开机电源信号时,输出第一使能信号至所述计时器以及所述分频器,所述第一使能信号使能所述计时器以及所述分频器开始工作;
所述计时器以及所述分频器在所述第一使能信号的控制下计时一空白画面时间后输出触发信号至所述第一触发器,以触发所述第一触发器输出第二使能信号至所述显示电路,所述第二使能信号使能所述显示电路开始工作;
所述开关控制模块还用于在接收到所述第二使能信号时,输出第三使能信号至所述计时器以及所述分频器,以关闭所述计时器以及所述分频器。
在本申请提供的驱动电路中,所述开关控制模块包括第二触发器、第一反相器、第二反相器以及与门;
所述第二触发器的第一输入端与所述电源输入端电性连接,所述第二触发器的第二输入端与所述第一反相器的输出端电性连接,所述第二触发器的输出端与所述与门的第一输入端电性连接;
所述第一反相器的输入端与所述电源输入端电性连接;
所述第二反相器的输入端与所述反馈信号输入端电性连接,所述第二反相器的输出端与所述与门的第二输入端电性连接;
所述与门的输出端与所述使能信号输出端电性连接。
在本申请提供的驱动电路中,所述反馈信号输入端与所述第二反相器的输入端之间还串接第一延时抖动检测模块;
所述第一延时抖动检测模块用于使得所述反馈信号输入端输入的信号延时输入到所述第二反相器的输入端。
在本申请提供的驱动电路中,所述电源输入端与所述第一反相器的输入端之间还串接第二延时抖动检测模块;
所述第二延时抖动检测模块用于使得所述电源输入端输出的信号延时输入到所述第一反相器的输入端。
在本申请提供的驱动电路中,当所述开机电源电路开始工作时,所述开机电源信号为高电平,所述第一使能信号为高电平,所述第二使能信号为高电平,所述显示电路开始工作。
在本申请提供的驱动电路中,当所述显示电路开始工作时,所述第二使能信号为高电平,所述第三使能信号为低电平,所述计时器以及所述分频器关闭。
在本申请提供的驱动电路中,所述第一触发器的第二输入端接入时钟信号。
在本申请提供的驱动电路中,在关闭所述计时器及所述分频器后,所述第一触发器的清零端接通所述开机电源信号,使所述第一触发器的输出端持续输出第四使能信号维持所述显示电路工作。
在本申请提供的驱动电路中,所述空白画面时间大于或者等于130毫秒。
第二方面,本申请还提供一种显示装置,其包括显示面板以及与所述显示面板电性连接的驱动芯片,所述驱动芯片包括以上所述的驱动电路。
本申请提供的驱动电路及显示装置,通过增加一开关控制模块,可实现在开机的空白画面时间结束后,让计时器和分频器自动停止工作,从而可以节省驱动电路的功耗,进而可以提高显示装置的使用寿命。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为现有的驱动电路的结构示意图;
图2为本申请实施例提供的驱动电路的结构示意图;
图3为本申请实施例提供的驱动电路的第一种具体电路示意图;
图4为本申请实施例提供的驱动电路的第二种具体电路示意图;
图5为本申请实施例提供的驱动电路的第三种具体电路示意图;
图6为本申请实施例提供的驱动电路的第四种具体电路示意图;
图7为本申请实施例提供的显示装置的结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请的一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。应当理解的是,此处所描述的具体实施方式仅用于说明和解释本申请,并不用于限制本申请。本申请的权利要求书以及说明书中的术语“第一”、“第二”、“第三”、“第四”等是用于区别不同对象,而不是用于描述特定顺序。
本申请实施例提供一种驱动电路,其可以实现在开机的空白画面时间结束后,让计时器和分频器自动停止工作,从而可以节省驱动电路的功耗,进而可以提高显示装置的使用寿命。下文进行详细说明。需要说明的是,以下实施例的描述顺序不作为对实施例优选顺序的限定。本申请所有实施例中采用的晶体管可以为薄膜晶体管或场效应管或其他特性相同的器件。
请参阅图2,图2为本申请实施例提供的驱动电路的结构示意图。如图2所示,本申请实施例提供的驱动电路20包括开机电源电路201、开关控制模块206、计时器202、分频器203、第一触发器204以及显示电路205。开关控制模块206具有电源输入端a1、反馈信号输入端a2以及使能信号输出端a3。开关控制模块206的电源输入端a1与开机电源电路201的输出端电性连接。开关控制模块206的使能信号输出端a3与计时器202的输入端电性连接。计时器202的输出端与分频器203的输入端电性连接。分频器203的输出端与第一触发器204的第一输入端电性连接。第一触发器204的输出端与开关控制模块206的反馈信号输入端a2以及显示电路205的输入端电性连接。第一触发器204的第二输入端接入时钟信号CK。
其中,开关控制模块206用于在接收到开机电源电路201输出的开机电源信号时,输出第一使能信号至计时器202以及分频器203,第一使能信号使能计时器202以及分频器203开始工作。计时器202以及分频器203在第一使能信号的控制下计时一空白画面时间后输出触发信号至第一触发器204,以触发第一触发器204输出第二使能信号至显示电路205,第二使能信号使能显示电路205开始工作。进一步的,开关控制模块206还用于在接收到第二使能信号时,输出第三使能信号至计时器202以及分频器203,以关闭计时器202以及分频器203。
本申请实施例提供的驱动电路20,通过增加一开关控制模块206,可实现在开机的空白画面时间结束后,让计时器202和分频器203自动停止工作,从而可以节省驱动电路20的功耗,进而可以提高显示装置的使用寿命。
其中,空白画面时间大于或者等于130毫秒。也即,为了保证开机时序以及不引起显示画面异常的问题,显示装置在开机的时候增加一个空白画面时间,这样能够保证显示装置的薄膜晶体管处于关闭状态。
其中,当开机电源电路201开始工作时,开机电源信号为高电平,第一使能信号为高电平,第二使能信号为高电平,显示电路205开始工作。
其中,当显示电路205开始工作时,第二使能信号为高电平,第三使能信号为低电平,计时器202以及分频器203关闭。
需要说明的是,当开机电源电路201开始工作时,开机电源电源电路201输出开机电源信号至电源输入端a1。开关控制模块206在接收到开机电源信号后,在使能输出端a3输出第一使能信号,第一使能信号使能计时器202以及分频器203开始工作。计时器203以及分频器203计时一空白画面时间后输出触发信号至第一触发器204的第一输入端,以触发第一触发器204输出第二使能信号至显示电路205,第二使能信号使能显示电路205开始工作。随后,当开关控制模块206的反馈信号输入端a2接收到第二使能信号时,开关控制模块206的使能输出端a3输出第三使能信号至计时器202以及分频器203,以关闭计时器202以及分频器203。在关闭计时器202及分频器203后,第一触发器204的清零端接通开机电源信号,使第一触发器204的输出端持续输出第四使能信号维持显示电路205工作。
具体的,请参阅图3,图3为本申请实施例提供的驱动电路的第一种具体电路示意图。结合图2、图3所示,在本申请实施例中,开关控制模块206包括第二触发器2061、第一反相器2062、第二反相器2063以及与门2064。需要说明的是,图3所示的驱动电路20的具体电路仅仅为图2所示的驱动电路20的结构中的一种。
其中,第二触发器2061的第一输入端与电源输入端a1电性连接。第二触发器2061的第二输入端与第一反相器2062的输出端电性连接。第二触发器2061的输出端与与门2064的第一输入端电性连接。第一反相器2062的输入端与电源输入端a1电性连接。第二反相器2063的输入端与反馈信号输入端a2电性连接。第二反相器2063的输出端与与门2064的第二输入端电性连接。与门2064的输出端与使能信号输出端a3电性连接。
可以理解的是,开机电源电路201、电源输入端a1、第一反相器2062、第二触发器2061、计时器202、分频器203、第一触发器204以及显示电路205依次电性连接形成第一电路。反馈信号输入端a2、第二反相器2063、第二触发器2061、计时器202以及分频器203依次电性连接形成第二电路。
其中,在第一电路中,当开机电源电路201开始工作时,开机电源电源电路201输出开机电源信号至电源输入端a1。此时,所有通路启动完成,开机电源信号由低电位变成高电位,也即从状态“0”变为状态“1”。开机电源信号输出至第二触发器2061的第一输入端,第二触发器2061的第一输入端为高电位,也即状态为“1”。开机电源信号经第一反相器2062输出至第二触发器2061的第二输入端,第二触发器2061的第二输入端为低电位。此时,由于第二触发器2061的第一输入端为高电位,第二触发器2061的第二输入端为低电位,从而使得第二触发器2061的输出端为高电位,也即状态为“1”。此时,使能信号输出端a3输出的第一使能信号为高电位,也即状态为“1”。第一使能信号输出至计时器202以及分频器203,使计时器202以及分频器203开始工作。计时器202以及分频器203计时一空白画面时间后输出触发信号至第一触发器204的第一输入端,以触发第一触发器204输出第二使能信号至显示电路205,第二使能信号使能显示电路205开始工作。此时,第二使能信号为高电位,也即状态为“1”。
其中,在第二电路中,第二使能信号作为反馈信号输出至反馈信号输入端a2。第二使能信号经第二反相器2063输出至与门2064的第二输入端,与门2064的第二输入端为低电位,也即状态为“0”。此时,由于与门2064的第二输入端为低电位,使得与门2064的输出端为低电位,也即状态为“0”。此时,使能信号输出端a3输出第三使能信号为低电位,也即状态为“0”,,使能输出端a3输出第三使能信号至计时器202以及分频器203,以关闭计时器202以及分频器203。
请参阅图4,图4为本申请实施例提供的驱动电路的第二种具体电路示意图。图4所示的驱动电路30与图3所示的驱动电路20的区别在于:在图4所示的驱动电路30中,反馈信号输入端a2与第二反相器2063的输入端之间还串接第一延时抖动检测模块207。第一延时抖动检测模块207用于使得反馈信号输入端a2输入的信号延时输入到第二反相器2063的输入端。
本申请实施例提供的驱动电路,通过增加一开关控制模块206,可实现在开机的空白画面时间结束后,让计时器202和分频器203自动停止工作,从而可以节省驱动电路30的功耗,进而可以提高显示装置的使用寿命;同时,本申请实施例还通过增加第一延时抖动检测模块207,可以防止误侦测。
请参阅图5,图5为本申请实施例提供的驱动电路的第三种具体电路示意图。图5所示的驱动电路40与图3所示的驱动电路20的区别在于:在图5所示的驱动电路40中,电源输入端a1与第一反相器2062的输入端之间还串接第二延时抖动检测模块208。第二延时抖动检测模块208用于使得电源输入端a1输出的信号延时输入到第一反相器2062的输入端。
本申请实施例提供的驱动电路,通过增加一开关控制模块206,可实现在开机的空白画面时间结束后,让计时器202和分频器203自动停止工作,从而可以节省驱动电路40的功耗,进而可以提高显示装置的使用寿命;同时,本申请实施例还通过增加第二延时抖动检测模块208,可以防止误侦测。
请参阅图6,图6为本申请实施例提供的驱动电路的第四种具体电路示意图。图6所示的驱动电路50与图3所示的驱动电路20的区别在于:在图6所示的驱动电路50中,反馈信号输入端a2与第二反相器2063的输入端之间还串接第一延时抖动检测模块207;电源输入端a1与第一反相器2062的输入端之间还串接第二延时抖动检测模块208。第一延时抖动检测模块用于使得反馈信号输入端a2输入的信号延时输入到第二反相器2063的输入端。第二延时抖动检测模块208用于使得电源输入端a1输出的信号延时输入到第一反相器2062的输入端.
本申请实施例提供的驱动电路,通过增加一开关控制模块206,可实现在开机的空白画面时间结束后,让计时器202和分频器203自动停止工作,从而可以节省驱动电路50的功耗,进而可以提高显示装置的使用寿命;同时,本申请实施例还通过增加第一延时抖动检测模块207以及第二延时抖动检测模块208,可以防止误侦测。
请参阅图7,图7为本申请实施例提供的显示装置的结构示意图。如图1所示,本申请实施例提供的显示装置1000包括显示面板1001以及与显示面板1001电性连接的驱动芯片1002,驱动芯片1002包括驱动电路20/30/40/50,驱动电路20/30/40/50具体可参照以上实施例,在此不做赘述。
本申请实施例提供的显示装置,通过增加一开关控制模块,可实现在开机的空白画面时间结束后,让计时器和分频器自动停止工作,从而可以节省驱动电路的功耗,进而可以提高显示装置的使用寿命。
以上对本申请实施例所提供的驱动电路及显示装置进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。

Claims (10)

1.一种驱动电路,其特征在于,包括:开关控制模块、计时器、分频器以及第一触发器;其中,
所述开关控制模块具有电源输入端、反馈信号输入端以及使能信号输出端;所述开关控制模块的电源输入端与开机电源电路的输出端电性连接,所述开关控制模块的使能信号输出端与所述计时器的输入端电性连接,所述计时器的输出端与所述分频器的输入端电性连接,所述分频器的输出端与所述第一触发器的第一输入端电性连接,所述第一触发器的输出端与所述开关控制模块的反馈信号输入端以及显示电路的输入端电性连接;
所述开关控制模块用于在接收到所述开机电源电路输出的开机电源信号时,输出第一使能信号至所述计时器以及所述分频器,所述第一使能信号使能所述计时器以及所述分频器开始工作;
所述计时器以及所述分频器在所述第一使能信号的控制下计时一空白画面时间后输出触发信号至所述第一触发器,以触发所述第一触发器输出第二使能信号至所述显示电路,所述第二使能信号使能所述显示电路开始工作;
所述开关控制模块还用于在接收到所述第二使能信号时,输出第三使能信号至所述计时器以及所述分频器,以关闭所述计时器以及所述分频器。
2.根据权利要求1所述的驱动电路,其特征在于,所述开关控制模块包括第二触发器、第一反相器、第二反相器以及与门;
所述第二触发器的第一输入端与所述电源输入端电性连接,所述第二触发器的第二输入端与所述第一反相器的输出端电性连接,所述第二触发器的输出端与所述与门的第一输入端电性连接;
所述第一反相器的输入端与所述电源输入端电性连接;
所述第二反相器的输入端与所述反馈信号输入端电性连接,所述第二反相器的输出端与所述与门的第二输入端电性连接;
所述与门的输出端与所述使能信号输出端电性连接。
3.根据权利要求2所述的驱动电路,其特征在于,所述反馈信号输入端与所述第二反相器的输入端之间还串接第一延时抖动检测模块;
所述第一延时抖动检测模块用于使得所述使反馈信号输入端输入的信号延时输入到所述第二反相器的输入端。
4.根据权利要求2或者3所述的驱动电路,其特征在于,所述电源输入端与所述第一反相器的输入端之间还串接第二延时抖动检测模块;
所述第二延时抖动检测模块用于使得所述电源输入端输出的信号延时输入到所述第一反相器的输入端。
5.根据权利要求1-4任一项所述的驱动电路,其特征在于,当所述开机电源电路开始工作时,所述开机电源信号为高电平,所述第一使能信号为高电平,所述第二使能信号为高电平,所述显示电路开始工作。
6.根据权利要求1-4任一项所述的驱动电路,其特征在于,当所述显示电路开始工作时,所述第二使能信号为高电平,所述第三使能信号为低电平,所述计时器以及所述分频器关闭。
7.根据权利要求1所述的驱动电路,其特征在于,所述第一触发器的第二输入端接入时钟信号。
8.根据权利要求1所述的驱动电路,其特征在于,在关闭所述计时器及所述分频器后,所述第一触发器的清零端接通所述开机电源信号,使所述第一触发器的输出端持续输出第四使能信号维持所述显示电路工作。
9.根据权利要求1所述的驱动电路,其特征在于,所述空白画面时间大于或者等于130毫秒。
10.一种显示装置,其特征在于,包括显示面板以及与所述显示面板电性连接的驱动芯片,所述驱动芯片包括权利要求1-9任一项所述的驱动电路。
CN202111086311.0A 2021-09-16 2021-09-16 驱动电路及显示装置 Pending CN113808513A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202111086311.0A CN113808513A (zh) 2021-09-16 2021-09-16 驱动电路及显示装置
PCT/CN2021/121532 WO2023039950A1 (zh) 2021-09-16 2021-09-29 驱动电路及显示装置
US17/610,516 US20240249656A1 (en) 2021-09-16 2021-09-29 Driving circuit and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111086311.0A CN113808513A (zh) 2021-09-16 2021-09-16 驱动电路及显示装置

Publications (1)

Publication Number Publication Date
CN113808513A true CN113808513A (zh) 2021-12-17

Family

ID=78941292

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111086311.0A Pending CN113808513A (zh) 2021-09-16 2021-09-16 驱动电路及显示装置

Country Status (3)

Country Link
US (1) US20240249656A1 (zh)
CN (1) CN113808513A (zh)
WO (1) WO2023039950A1 (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111048028A (zh) * 2019-12-24 2020-04-21 Tcl华星光电技术有限公司 显示装置
CN111130535A (zh) * 2019-12-26 2020-05-08 Tcl华星光电技术有限公司 电平位移器电路、电平位移器电路控制方法及显示面板

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101533679B1 (ko) * 2008-03-11 2015-07-03 삼성전자주식회사 개선된 구조를 갖는 플립플롭, 이를 이용한 주파수 분주기및 알 에프 회로
JP5466860B2 (ja) * 2009-02-20 2014-04-09 株式会社メガチップス 分周器
CN204496890U (zh) * 2015-04-10 2015-07-22 京东方科技集团股份有限公司 显示驱动电路及显示装置
CN111836427A (zh) * 2020-08-17 2020-10-27 北京集创北方科技股份有限公司 Led驱动电路、显示装置与显示系统
CN112992099B (zh) * 2021-05-18 2021-08-06 南京熊猫电子制造有限公司 消除液晶显示数据驱动干扰的装置、液晶显示装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111048028A (zh) * 2019-12-24 2020-04-21 Tcl华星光电技术有限公司 显示装置
CN111130535A (zh) * 2019-12-26 2020-05-08 Tcl华星光电技术有限公司 电平位移器电路、电平位移器电路控制方法及显示面板

Also Published As

Publication number Publication date
US20240249656A1 (en) 2024-07-25
WO2023039950A1 (zh) 2023-03-23

Similar Documents

Publication Publication Date Title
US7825919B2 (en) Source voltage removal detection circuit and display device including the same
US10957276B2 (en) Power-off discharge circuit and operation method of display panel, and display substrate
CN110264971B (zh) 防闪屏电路及方法、驱动电路、显示装置
US9818359B2 (en) Scanning-driving circuit and liquid crystal display device having the same
CN112967692B (zh) 一种残影消除电路及显示装置
US10504478B2 (en) Semiconductor device having shifted operation voltages in different modes and electronic apparatus thereof
US9922606B2 (en) Display driving circuit and display device
US11011132B2 (en) Shift register unit, shift register circuit, driving method, and display apparatus
JP2002312073A (ja) 省電力化集積回路および省電力化集積回路の制御方法
US20060158232A1 (en) Bus driver circuit
JP2001103740A (ja) 電源回路
CN109669524B (zh) 芯片的上电复位电路
CN109389926B (zh) 移位寄存器、栅极驱动电路、阵列基板
WO2017054270A1 (zh) 液晶屏信号控制电路、显示面板及显示装置
CN103295548A (zh) 背光模组驱动电路和显示装置
CN210535320U (zh) 一种电平转换电路、电平转换芯片和显示装置
CN113808513A (zh) 驱动电路及显示装置
US8341446B2 (en) Control module for controlling electro-phoretic display integrated circuit and method thereof
CN111130535B (zh) 电平位移器电路、电平位移器电路控制方法及显示面板
US11062787B2 (en) Gate driving unit and gate driving method
CN114677946A (zh) 移位寄存器、栅极驱动电路及显示装置
CN111341242A (zh) 电路驱动系统、驱动芯片及显示装置
US11502600B2 (en) Power supply control circuit
CN117292637A (zh) 驱动电路及显示装置
JP2004334093A (ja) 表示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination