CN111130535B - 电平位移器电路、电平位移器电路控制方法及显示面板 - Google Patents

电平位移器电路、电平位移器电路控制方法及显示面板 Download PDF

Info

Publication number
CN111130535B
CN111130535B CN201911364089.9A CN201911364089A CN111130535B CN 111130535 B CN111130535 B CN 111130535B CN 201911364089 A CN201911364089 A CN 201911364089A CN 111130535 B CN111130535 B CN 111130535B
Authority
CN
China
Prior art keywords
signal
input end
trigger
timer
output end
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201911364089.9A
Other languages
English (en)
Other versions
CN111130535A (zh
Inventor
李文芳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
TCL China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by TCL China Star Optoelectronics Technology Co Ltd filed Critical TCL China Star Optoelectronics Technology Co Ltd
Priority to CN201911364089.9A priority Critical patent/CN111130535B/zh
Publication of CN111130535A publication Critical patent/CN111130535A/zh
Application granted granted Critical
Publication of CN111130535B publication Critical patent/CN111130535B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/0185Coupling arrangements; Interface arrangements using field effect transistors only
    • H03K19/018507Interface arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供一种电平位移器电路、电平位移器电路的控制方法及显示面板。电平位移器电路包括相互电连接的开关控制器、计时器、分频器以及D触发器。所述开关控制器的所述使能信号输出端可在130ms空白画面时间结束后置0,关闭所述计时器及所述分频器。电平位移器电路的控制方法包括步骤:输出高电平工作信号、关闭计时器及分频器。显示面板包括所述电平位移器电路。本发明通过增加一开关控制器,可实现在开机的130ms空白画面时间结束后,让计时器和分频器自动停止工作,从而节省功耗,进而可提高使用寿命。

Description

电平位移器电路、电平位移器电路控制方法及显示面板
技术领域
本发明涉及显示领域,尤其涉及一种电平位移器电路、电平位移器电路控制方法及显示面板。
背景技术
目前随着市场的需求,液晶显示面板电路都是GOA(Gate Driver on Array,阵列基板行驱动)架构,GOA架构需要在外面增加驱动集成电路,即电平位移器(level shifterIC)。
为了保证开机时序以及不引起画异问题,其通常都会在开机的时候增加一个130ms的空白画面时间(blank time),这样能够保证液晶显示面板的薄膜晶体管(TFT)处于关闭状态,因此在电平位移器的电路中增加了一种如图 1所示的前置电路,该前置电路90包括依次连接的计时器92、分频器93以及 D触发器94,所述开机电源电路91的输出端与所述计时器92的输入端及所述 D触发器94的清零端连接,所述计时器92的输出端与所述分频器93的输入端连接,所述分频器93的输出端与所述D触发器94的D输入端连接,D触发器94的Q输出端与显示电路95的输入端连接。所述D触发器94的CP输入端接入时钟信号。当所述开机电源电路91的所有电压输出后,其输出端输出的 ON信号由低变高时,计时器92和分频器93开始工作计时,计到130ms时,D 触发器94的Q输出端输出高电平,显示电路95正常工作。其中所述D触发器 94在电压重启后清零,清零的作用为了保证每次都会去侦测130ms。但是在电平位移器90正常工作时,计时器92和分频器93还在工作,会增加功耗。
因此,有必要提供一种新的电平位移器电路、电平位移器电路控制方法及显示面板,以克服现有技术中存在的问题。
发明内容
本发明的目的在于,提供一种电平位移器电路、电平位移器电路控制方法及显示面板,可实现在开机的130ms空白画面时间结束后,让计时器和分频器自动停止工作,从而节省功耗,进而可提高使用寿命。
为了实现上述目的,本发明提供一种电平位移器电路,其包括相互电连接的开关控制器、计时器、分频器、D触发器以及显示电路。具体地讲,所述开关控制器设有电源输入端、反馈信号输入端以及使能信号输出端;所述开关控制器的电源输入端及所述D触发器的清零端与所述开机电源电路的输出端相连,所述开关控制器的使能信号输出端与所述计时器的输入端相连,所述计时器的输出端与所述分频器的输入端相连,所述分频器的输出端与所述D触发器的D输入端相连,所述D触发器的Q输出端与所述开关控制器的反馈信号输入端及所述显示电路的输入端相连;所述D触发器的CP输入端接入时钟信号;所述开机电源电路开始工作输出高电平电源信号,所述开关控制器在接收所述电源信号后在所述使能信号输出端输出使能信号,所述使能信号接入所述计时器及所述分频器,所述使能信号使能所述计时器及所述分频器开始工作,所述计时器及所述分频器计时一空白画面时间后所述使能信号接入所述D触发器的D输入端,所述D触发器的Q输出端输出高电平工作信号,所述工作信号接入所述开关控制器的反馈信号输入端及所述显示电路,所述显示电路正常工作,所述开关控制器的Q输出端置0关闭所述计时器及所述分频器。
进一步地,在关闭所述计时器及所述分频器后,所述D触发器的清零端 CLR接通所述电源信号使所述D触发器的Q输出端持续输出所述工作信号维持所述显示电路工作。
进一步地,所述开关控制器电路包括第一单次脉冲发生器、RS触发器、与门以及第二单次脉冲发生器。具体地讲,所述第一单次脉冲发生器的输入端与所述电源输入端相连;所述第一单次脉冲发生器用于将所述电源信号变换为窄脉电源时钟信号;所述第一单次脉冲发生器的输出端与所述RS触发器的SB 输入端相连,所述RS触发器的Q输出端与所述使能信号输出端相连,所述RS 触发器的SB输入端检测到窄脉电源时钟信号的下降沿时,所述RS触发器的Q 输出端翻高输出所述使能信号;所述第二单次脉冲发生器的输入端与所述反馈信号输入端相连,用于将所述反馈信号输入端的所述工作信号变换为窄脉反馈时钟信号;所述第二单次脉冲发生器的输出端与所述与门的A输入端相连,所述与门的B输入端与所述电源输入端相连,所述与门的Y输出端与所述RS触发器的RB输入端相连;当所述电源信号和所述窄脉反馈时钟信号同时接入所述与门时,所述与门的Y输出端输出脉冲信号,所述RS触发器的RB输入端检测到所述脉冲信号的下降沿时,将所述RS触发器的Q输出端置0关闭所述计时器及所述分频器。
本发明还提供一种电平位移器电路的控制方法,其包括以下步骤:
输出高电平工作信号步骤,所述开机电源电路开始工作输出高电平电源信号,所述开关控制器在接收所述电源信号后在所述使能信号输出端输出使能信号,所述使能信号使能所述计时器及所述分频器开始工作,所述计时器及所述分频器计时一空白画面时间后所述使能信号接入所述D触发器的D输入端,所述D触发器的CP输入端接入时钟信号,所述D触发器的Q输出端输出高电平工作信号,所述工作信号接入所述显示电路,所述显示电路正常工作;以及
关闭计时器及分频器步骤,当所述开关控制器同时接入所述电源信号及所述高电平工作信号时,所述开关控制器的所述使能信号输出端置0,关闭所述计时器及所述分频器;在关闭所述计时器及所述分频器后,所述D触发器的清零端CLR接通所述电源信号使所述D触发器的Q输出端持续输出所述工作信号维持所述显示电路工作。
进一步地,所述输出高电平工作信号步骤具体包括以下步骤:
提供电源信号步骤,所述开机电源电路开始工作,所述开机电源电路的输出端输出高电平电源信号,所述电源信号接入所述开关控制器的电源输入端及所述D触发器的清零端;
提供使能信号步骤,仅所述电源信号接入所述开关控制器的电源输入端时,所述开关控制器处于闭合状态,所述电源信号进入所述开关控制器并从所述使能信号输出端输出使能信号;
空白画面时间计时步骤,所述使能信号接入所述计时器及所述分频器,所述使能信号使能所述计时器及所述分频器开始工作,所述计时器及所述分频器计时一空白画面时间;以及
输出高电平工作信号步骤,所述使能信号在所述计时器及所述分频器计时一空白画面时间后进入所述D触发器,所述D触发器的输出端输出所述高电平工作信号。
进一步地,所述提供使能信号步骤包括:
输出窄脉电源时钟信号步骤,所述电源信号接入所述开关控制器的电源输入端并接入所述第一单次脉冲发生器的输入端,所述第一单次脉冲发生器将所述电源信号变换为窄脉电源时钟信号,所述窄脉电源时钟信号接入所述RS触发器的SB输入端;
与门输出低电平信号步骤,所述电源信号接入所述与门的B输入端,所述与门的A输入端接入低电平信号,所述与门的Y输出端输出低电平信号至所述 RS触发器的RB输入端;以及
输出使能信号步骤,所述RS触发器的SB输入端检测到窄脉电源时钟信号的下降沿时,所述RS触发器的Q输出端翻高输出所述使能信号。
进一步地,在所述输出高电平工作信号步骤之后还包括:
显示电路工作步骤,所述工作信号接入所述显示电路,所述显示电路正常工作。
进一步地,所述关闭计时器及分频器步骤具体包括:
输出窄脉反馈时钟信号步骤,当所述开关控制器的反馈信号输入端接入所述工作信号时,所述工作信号接入所述第二单次脉冲发生器的输入端,所述第二单次脉冲发生器用于将所述反馈信号输入端的所述工作信号变换为窄脉反馈时钟信号;
与门输出脉冲信号步骤,所述电源信号接入所述与门的B输入端,所述与门的A输入端接入所述窄脉反馈时钟信号,所述与门的Y输出端输出脉冲信号至所述RS触发器的RB输入端;
使能信号输出端置0步骤,所述RS触发器的RB输入端检测到所述脉冲信号的下降沿时,将所述RS触发器的Q输出端置0,关闭所述计时器及所述分频器;以及
维持显示电路工作步骤,在关闭所述计时器及所述分频器后,所述D触发器的清零端CLR接通所述电源信号使所述D触发器的Q输出端持续输出所述工作信号维持所述显示电路工作。
进一步地,在所述电平位移器电路的控制方法中,所述空白画面时间大于等于130ms。
本发明再提供一种显示面板,其包括上述电平位移器电路。
本发明的有益效果是:提供一种电平位移器电路、电平位移器电路控制方法及显示面板,通过增加一开关控制器,可实现在开机的130ms空白画面时间结束后,让计时器和分频器自动停止工作,从而节省功耗,进而可提高使用寿命。
附图说明
图1为现有的一种电平位移器电路的结构示意图;
图2为本发明实施例中一种电平位移器电路的整体结构示意图;
图3为图2中一种电平位移器电路的局部结构示意图,主要体现开关控制器的具体结构;
图4为本发明实施例中一种电平位移器电路的控制方法的流程图;
图5为图4中的所述输出高电平工作信号步骤的流程图;
图6为图4中的所述提供使能信号步骤的流程图;
图7为图4中的所述关闭计时器及分频器步骤的流程图。
图中部件标识如下:
1、开机电源电路,2、开关控制器,3、计时器,4、分频器,
5、D触发器,6、显示电路,10、电平位移器电路,
11、第一单次脉冲发生器,12、RS触发器,13、与门,
14、第二单次脉冲发生器,21、电源输入端,
22、反馈信号输入端,23、使能信号输出端。
具体实施方式
为了使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明作进一步地详细描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。
此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个所述特征。在本发明的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。
请参阅图2所示,本发明提供一种电平位移器电路10,包括开机电源电路1、开关控制器2、计时器3(Clock)、分频器4、D触发器5以及显示电路6。
具体地讲,所述开关控制器2设有电源输入端21、反馈信号输入端22以及使能信号输出端23;所述开关控制器2的电源输入端21及所述D触发器5 的清零端CLR与所述开机电源电路1的输出端相连,所述开关控制器2的使能信号输出端23与所述计时器3的输入端相连,所述计时器3的输出端与所述分频器4的输入端相连,所述分频器4的输出端与所述D触发器5的D输入端相连,所述D触发器5的Q输出端与所述开关控制器2的反馈信号输入端22及所述显示电路6的输入端相连。
所述D触发器5的CP输入端接入时钟信号CK;所述开机电源电路1开始工作输出高电平电源信号ON,所述开关控制器2在接收所述电源信号ON后在所述使能信号输出端23输出使能信号EN,所述使能信号EN接入所述计时器3 及所述分频器4,所述使能信号EN使能所述计时器3及所述分频器4开始工作,所述计时器3及所述分频器4计时一空白画面时间后所述使能信号EN接入所述D触发器5的D输入端,所述D触发器5的Q输出端输出高电平工作信号Blank130ms,所述工作信号Blank130ms接入所述开关控制器2的反馈信号输入端22及所述显示电路6,所述显示电路6正常工作,所述开关控制器2 的Q输出端置0关闭所述计时器3及所述分频器4。
在关闭所述计时器3及所述分频器4后,所述D触发器5的清零端CLR 接通所述电源信号ON使所述D触发器5的Q输出端持续输出所述工作信号 Blank130ms维持所述显示电路6工作。
其中,所述D触发器5的清零端CLR在所述开机电源电路1重启后清零,清零的作用为了保证每次都会去侦测130ms。
本实施例中,所述空白画面时间大于等于130ms。
请参阅图3所示,本实施例中,所述开关控制器2包括相互电连接的第一单次脉冲发生器11(Oneshot)、RS触发器12、与门13和第二单次脉冲发生器14。
具体地讲,所述第一单次脉冲发生器11的输入端与所述电源输入端21 相连;所述第一单次脉冲发生器11用于将所述电源信号ON变换为窄脉电源时钟信号ON_OS;所述第一单次脉冲发生器11的输出端与所述RS触发器12的 SB输入端相连,所述RS触发器12的Q输出端与所述使能信号输出端23相连,所述RS触发器12的SB输入端检测到窄脉电源时钟信号ON_OS的下降沿时,所述RS触发器12的Q输出端翻高输出所述使能信号EN;所述第二单次脉冲发生器14的输入端与所述反馈信号输入端22相连,用于将所述反馈信号输入端22的所述工作信号Blank130ms变换为窄脉反馈时钟信号Blank130ms_OS;所述第二单次脉冲发生器14的输出端与所述与门13的A输入端相连,所述与门13的B输入端与所述电源输入端21相连,所述与门13的Y输出端与所述 RS触发器12的RB输入端相连;当所述电源信号ON和所述窄脉反馈时钟信号 Blank130ms_OS同时接入所述与门13时,所述与门13的Y输出端输出脉冲信号,所述RS触发器12的RB输入端检测到所述脉冲信号的下降沿时,将所述 RS触发器12的Q输出端置0关闭所述计时器3及所述分频器4。
可以理解的是,所述第一单次脉冲发生器11、所述SB输入端、所述Q输出端、所述计时器3、所述分频器4及所述D触发器5之间彼此相互电连接形成第一电路;所述D触发器5、所述第二单次脉冲发生器14、所述与门13、所述RB输入端、所述Q输出端、所述计时器3及所述分频器4之间彼此相互电连接形成第二电路。
综上所述,更具体的讲,在所述第一电路中,当所述开关控制器2的电源输入端21接入电源信号ON时,所有通路(Channel)启动完成之后,所述电源信号ON由低翻高,即从0变为1;所述电源信号ON进入信号通过所述第一单次脉冲发生器11,产生窄脉电源时钟信号ON_OS,为时钟信号;所述RS触发器12的所述SB输入端检测到所述窄脉电源时钟信号ON_OS的下降沿,使所述Q输出端翻高,即所述Q输出端输出所述使能信号EN,所述使能信号EN为高电平;所述使能信号EN使能所述计时器3及所述分频器4开始工作,计时一空白画面时间之后输出,优选所述空白画面时间为130ms;所述使能信号EN 进入所述D触发器5的D输入端,即D=1;所述D触发器5的CP输入端接入时钟信号CK,所述D触发器5的Q’输出端翻高输出高电平工作信号 Blank130ms,即Q’=1,至此完成所述第一电路完整回路。
在所述第二电路中,所述工作信号Blank130ms作为反馈信号输入至所述第二单次脉冲发生器14,所述工作信号Blank130ms被所述第二单次脉冲发生器14拉高之后产生窄脉反馈时钟信号Blank130ms_OS,为时钟信号;所述窄脉反馈时钟信号Blank130ms_OS输入所述与门13的A输入端;同时所述与门 13的B输入端接收所述电源信号ON,所述电源信号ON为高平信号,即B=1;在所述与门13的Y输出端输出脉冲信号,在所述RS触发器12的所述RB输入端检测到该脉冲信号的下降沿,使所述RS触发器12的Q输出端置0,关闭所述计时器3及所述分频器4,至此完成所述第二电路完整回路。
其中所述与门13的的原理如下表1所示。
A输入端 B输入端 Y输出端
0 0 0
0 1 0
1 0 0
1 1
表1
所述RS触发器12的所Q输出端置0的原理如下表2所示。
SB输入端 RB输入端 Q输出端
0 1 1
1 0 0
0 0 0
1 1 保持 
表2
请参阅图4所示,本发明还提供一种电平位移器电路10的控制方法,其包括以下步骤:
S1、输出高电平工作信号Blank130ms步骤,所述开机电源电路1开始工作输出高电平电源信号ON,所述开关控制器2在接收所述电源信号ON后在所述使能信号输出端23输出使能信号EN,所述使能信号EN使能所述计时器3 及所述分频器4开始工作,所述计时器3及所述分频器4计时一空白画面时间后所述使能信号EN接入所述D触发器5的D输入端,所述D触发器5的CP 输入端接入时钟信号CK,所述D触发器5的Q输出端输出高电平工作信号Blank130ms,所述工作信号Blank130ms接入所述显示电路6,所述显示电路6 正常工作;以及
S2、关闭计时器3及分频器4步骤,当所述开关控制器2同时接入所述电源信号ON及所述工作信号Blank130ms时,所述开关控制器2的所述使能信号 EN输出端103置0,关闭所述计时器3及所述分频器4;在关闭所述计时器3 及所述分频器4后,所述D触发器5的清零端CLR接通所述电源信号ON使所述D触发器5的Q输出端持续输出所述工作信号Blank130ms维持所述显示电路6工作。
请参阅图5所示,所述输出高电平工作信号Blank130ms步骤S1具体包括以下步骤:
S11、提供电源信号ON步骤,所述开机电源电路1开始工作,所述开机电源电路1的输出端输出高电平电源信号ON,所述电源信号ON接入所述开关控制器2的电源输入端21及所述D触发器5的清零端CLR;其中,所述D触发器5的清零端CLR在所述开机电源电路1重启后清零,清零的作用为了保证每次都会去侦测130ms;
S12、提供使能信号EN步骤,仅所述电源信号ON接入所述开关控制器2 的电源输入端21时,所述开关控制器2处于闭合状态,从所述使能信号输出端23输出使能信号EN;
S13、空白画面时间计时步骤,所述使能信号EN进入所述计时器3及所述分频器4,所述使能信号EN使能所述计时器3及所述分频器4开始工作,所述计时器3及所述分频器4计时一空白画面时间;以及
S14、输出高电平工作信号Blank130ms步骤,所述使能信号EN在所述计时器3及所述分频器4计时一空白画面时间后进入所述D触发器5,所述D触发器5的输出端输出所述工作信号Blank130ms。
请参阅图6所示,本实施例中,所述提供使能信号EN步骤S12包括:
S121、输出窄脉电源时钟信号ON_OS步骤,所述电源信号ON接入所述开关控制器2的电源输入端21并接入所述第一单次脉冲发生器11的输入端,所述第一单次脉冲发生器11将所述电源信号ON变换为窄脉电源时钟信号 ON_OS,所述窄脉电源时钟信号ON_OS接入所述RS触发器12的SB输入端;
S122、与门输出低电平信号步骤,所述电源信号ON接入所述与门13的B 输入端,所述与门13的A输入端接入低电平信号,所述与门13的Y输出端输出低电平信号至所述RS触发器12的RB输入端;以及
S123、输出使能信号EN步骤,所述RS触发器12的SB输入端检测到窄脉电源时钟信号ON_OS的下降沿时,所述RS触发器12的Q输出端翻高输出所述使能信号EN。
请参阅图5所示,本实施例中,在所述输出高电平工作信号Blank130ms 步骤S14之后还包括:
S15、显示电路6工作步骤,所述工作信号Blank130ms接入所述显示电路 6,所述显示电路6正常工作。
请参阅图7所示,本实施例中,所述关闭计时器3及分频器4步骤S2具体包括:
S21、输出窄脉反馈时钟信号Blank130ms_OS步骤,当所述开关控制器2 的反馈信号输入端22接入所述工作信号Blank130ms时,所述工作信号 Blank130ms接入所述第二单次脉冲发生器14的输入端,所述第二单次脉冲发生器14用于将所述反馈信号输入端22的所述工作信号Blank130ms变换为窄脉反馈时钟信号Blank130ms_OS;
S22、与门输出脉冲信号步骤,所述电源信号ON接入所述与门13的B输入端,所述与门13的A输入端接入所述窄脉反馈时钟信号Blank130ms_OS,所述与门13的Y输出端输出脉冲信号至所述RS触发器12的RB输入端;
S23、使能信号输出端23置0步骤,所述RS触发器12的RB输入端检测到所述脉冲信号的下降沿时,将所述RS触发器12的Q输出端置0,关闭所述计时器3及所述分频器4;以及
S24、维持显示电路6工作步骤,在关闭所述计时器3及所述分频器4后,所述D触发器5的清零端CLR接通所述电源信号ON使所述D触发器5的Q输出端持续输出所述工作信号Blank130ms维持所述显示电路6工作。
本实施例中,在所述电平位移器电路10的控制方法中,所述空白画面时间大于等于130ms。
本发明再提供一种显示面板,其包括上述电平位移器电路10。
本发明的有益效果是:提供一种电平位移器电路10、电平位移器电路10 的控制方法及显示面板,通过增加一开关控制器2,可实现在开机的130ms空白画面时间结束后,让计时器3和分频器4自动停止工作,从而节省功耗,进而可提高使用寿命。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (10)

1.一种电平位移器电路,其特征在于,包括开关控制器、计时器、分频器、以及D触发器;
所述开关控制器设有电源输入端、反馈信号输入端以及使能信号输出端;所述开关控制器的电源输入端及所述D触发器的清零端分别与开机电源电路的输出端相连,所述开关控制器的使能信号输出端与所述计时器的输入端相连,所述计时器的输出端与所述分频器的输入端相连,所述分频器的输出端与所述D触发器的D输入端相连,所述D触发器的Q输出端与所述开关控制器的反馈信号输入端及显示电路的输入端相连;
所述D触发器的CP输入端接入时钟信号;所述开关控制器在接收到开机电源电路输出高电平时,在所述使能信号输出端输出使能信号,所述使能信号接入所述计时器及所述分频器,所述使能信号使能所述计时器及所述分频器开始工作,所述计时器及所述分频器计时一空白画面时间后输出高电平,所述D触发器的Q输出端输出高电平,显示电路正常工作,所述开关控制器的Q输出端置0关闭所述计时器及所述分频器。
2.根据权利要求1所述的电平位移器电路,其特征在于,在关闭所述计时器及所述分频器后,所述D触发器的清零端CLR接通电源信号ON使所述D触发器的Q输出端持续输出工作信号Blank130ms-ON维持所述显示电路工作。
3.根据权利要求1所述的电平位移器电路,其特征在于,所述开关控制器包括第一单次脉冲发生器、RS触发器、与门以及第二单次脉冲发生器;
所述第一单次脉冲发生器的输入端与所述电源输入端相连;所述第一单次脉冲发生器用于将电源信号变换为窄脉电源时钟信号;所述第一单次脉冲发生器的输出端与所述RS触发器的SB输入端相连,所述RS触发器的Q输出端与所述使能信号输出端相连,所述RS触发器的SB输入端检测到窄脉电源时钟信号的下降沿时,所述RS触发器的Q输出端翻高输出所述使能信号;
所述第二单次脉冲发生器的输入端与所述反馈信号输入端相连,用于将所述反馈信号输入端的工作信号变换为窄脉反馈时钟信号;所述第二单次脉冲发生器的输出端与所述与门的A输入端相连,所述与门的B输入端与所述电源输入端相连,所述与门的Y输出端与所述RS触发器的RB输入端相连;当所述电源信号和所述窄脉反馈时钟信号同时接入所述与门时,所述与门的Y输出端输出脉冲信号,所述RS触发器的RB输入端检测到所述脉冲信号的下降沿时,将所述RS触发器的Q输出端置0关闭所述计时器及所述分频器。
4.一种权利要求1-3中任一项所述的电平位移器电路的控制方法,其特征在于,包括步骤:
输出高电平工作信号步骤,所述开机电源电路开始工作输出高电平电源信号,所述开关控制器在接收所述电源信号后在所述使能信号输出端输出使能信号,所述使能信号使能所述计时器及所述分频器开始工作,所述计时器及所述分频器计时一空白画面时间后所述使能信号接入所述D触发器的D输入端,所述D触发器的CP输入端接入时钟信号,所述D触发器的Q输出端输出高电平工作信号,所述工作信号接入所述显示电路,所述显示电路正常工作;以及
关闭计时器及分频器步骤,当所述开关控制器同时接入所述电源信号及所述工作信号时,所述开关控制器的所述使能信号输出端置0,关闭所述计时器及所述分频器;在关闭所述计时器及所述分频器后,所述D触发器的清零端接通所述电源信号使所述D触发器的Q输出端持续输出所述工作信号维持所述显示电路工作。
5.根据权利要求4所述的电平位移器电路的控制方法,其特征在于,所述输出高电平工作信号步骤具体包括:
提供电源信号步骤,所述开机电源电路开始工作,所述开机电源电路的输出端输出高电平电源信号,所述电源信号接入所述开关控制器的电源输入端及所述D触发器的清零端;
提供使能信号步骤,仅所述电源信号接入所述开关控制器的电源输入端时,所述开关控制器处于闭合状态,从所述使能信号输出端输出使能信号;
空白画面时间计时步骤,所述使能信号接入所述计时器及所述分频器,所述使能信号使能所述计时器及所述分频器开始工作,所述计时器及所述分频器计时一空白画面时间;以及
输出高电平工作信号步骤,所述使能信号在所述计时器及所述分频器计时一空白画面时间后进入所述D触发器,所述D触发器的输出端输出所述工作信号。
6.根据权利要求5所述的电平位移器电路的控制方法,其特征在于,所述提供使能信号步骤包括:
输出窄脉电源时钟信号步骤,所述电源信号接入所述开关控制器的电源输入端并接入所述第一单次脉冲发生器的输入端,所述第一单次脉冲发生器将所述电源信号变换为窄脉电源时钟信号,所述窄脉电源时钟信号接入所述RS触发器的SB输入端;
与门输出低电平信号步骤,所述电源信号接入所述与门的B输入端,所述与门的A输入端接入低电平信号,所述与门的Y输出端输出低电平信号至所述RS触发器的RB输入端;以及
输出使能信号步骤,所述RS触发器的SB输入端检测到窄脉电源时钟信号的下降沿时,所述RS触发器的Q输出端翻高输出所述使能信号。
7.根据权利要求5所述的电平位移器电路的控制方法,其特征在于,在所述输出高电平工作信号步骤之后还包括:
显示电路工作步骤,所述工作信号接入所述显示电路,所述显示电路正常工作。
8.根据权利要求4所述的电平位移器电路的控制方法,其特征在于,所述关闭计时器及分频器步骤具体包括:
输出窄脉反馈时钟信号步骤,当所述开关控制器的反馈信号输入端接入所述工作信号时,所述工作信号接入所述第二单次脉冲发生器的输入端,所述第二单次脉冲发生器用于将所述反馈信号输入端的所述工作信号变换为窄脉反馈时钟信号;
与门输出脉冲信号步骤,所述电源信号接入所述与门的B输入端,所述与门的A输入端接入所述窄脉反馈时钟信号,所述与门的Y输出端输出脉冲信号至所述RS触发器的RB输入端;
使能信号输出端置0步骤,所述RS触发器的RB输入端检测到所述脉冲信号的下降沿时,将所述RS触发器的Q输出端置0,关闭所述计时器及所述分频器;以及
维持显示电路工作步骤,在关闭所述计时器及所述分频器后,所述D触发器的清零端CLR接通所述电源信号使所述D触发器的Q输出端持续输出所述工作信号维持所述显示电路工作。
9.根据权利要求4所述的电平位移器电路的控制方法,其特征在于,所述空白画面时间大于等于130ms。
10.一种显示面板,其特征在于,所述显示面板包括权利要求1-3中任一项所述的电平位移器电路。
CN201911364089.9A 2019-12-26 2019-12-26 电平位移器电路、电平位移器电路控制方法及显示面板 Active CN111130535B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911364089.9A CN111130535B (zh) 2019-12-26 2019-12-26 电平位移器电路、电平位移器电路控制方法及显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911364089.9A CN111130535B (zh) 2019-12-26 2019-12-26 电平位移器电路、电平位移器电路控制方法及显示面板

Publications (2)

Publication Number Publication Date
CN111130535A CN111130535A (zh) 2020-05-08
CN111130535B true CN111130535B (zh) 2023-05-02

Family

ID=70502823

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911364089.9A Active CN111130535B (zh) 2019-12-26 2019-12-26 电平位移器电路、电平位移器电路控制方法及显示面板

Country Status (1)

Country Link
CN (1) CN111130535B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113808513A (zh) * 2021-09-16 2021-12-17 Tcl华星光电技术有限公司 驱动电路及显示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016037511A1 (zh) * 2014-09-10 2016-03-17 广州金升阳科技有限公司 一种电源保护控制方法
CN106100621A (zh) * 2016-07-22 2016-11-09 天津大学 一种用于时钟切换过程的自动复位结构
CN109698687A (zh) * 2019-02-25 2019-04-30 成都芯进电子有限公司 一种磁信号检测时序控制电路及控制方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016037511A1 (zh) * 2014-09-10 2016-03-17 广州金升阳科技有限公司 一种电源保护控制方法
CN106100621A (zh) * 2016-07-22 2016-11-09 天津大学 一种用于时钟切换过程的自动复位结构
CN109698687A (zh) * 2019-02-25 2019-04-30 成都芯进电子有限公司 一种磁信号检测时序控制电路及控制方法

Also Published As

Publication number Publication date
CN111130535A (zh) 2020-05-08

Similar Documents

Publication Publication Date Title
US7466312B2 (en) Level shifter circuit and method for controlling voltage levels of clock signal and inverted clock signal for driving gate lines of amorphous silicon gate-thin film transistor liquid crystal display
US8384649B2 (en) Gate drive device for a liquid crystal display including multiple stages of shift register units
US11011093B2 (en) Shift register unit, method for driving shift register unit, gate driving circuit, method for driving gate driving circuit, and display device
WO2017045351A1 (zh) 移位寄存器及其驱动方法、栅极驱动电路和显示装置
US20160012911A1 (en) Shift register unit, gate driving circuit and method, display apparatus
US10490149B2 (en) Discharging circuit and driving method thereof, display device
EP3040981A1 (en) Shift register unit circuit, shift register, driving method and display device
US10043585B2 (en) Shift register unit, gate drive device, display device, and control method
US7659877B2 (en) Shift register and display device using the same
EP2194636B1 (en) Power supply circuit of display device and display device using the same
US9105347B2 (en) Shift register and driving method thereof
TWI431939B (zh) 閘脈波調變電路及其調變方法
TWI417859B (zh) 閘極驅動器及其運作方法
TW201327521A (zh) 閘極驅動電路
WO2018192326A1 (zh) 栅极驱动单元及其驱动方法、栅极驱动电路和显示装置
US10950319B2 (en) Shift register and corresponding driving method, gate driving circuit and display device
US20200388201A1 (en) Shift register unit, gate driving circuit, driving method and display apparatus
CN213545876U (zh) 放电电路、电源及显示装置
US7408541B2 (en) Liquid crystal display device
CN111130535B (zh) 电平位移器电路、电平位移器电路控制方法及显示面板
CN110599977A (zh) 关机残影消除电路及显示装置
TW202006493A (zh) 電壓控制裝置
US10114500B2 (en) Driving unit without a reset transistor for a touch driving electrode and driving method thereof
US11423824B2 (en) Gate driver circuit of display panel, driving method therefor and display device
US8860647B2 (en) Liquid crystal display apparatus and source driving circuit thereof

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant