CN113778470A - 基于jtag的便携式dsp烧录器及烧录方法 - Google Patents

基于jtag的便携式dsp烧录器及烧录方法 Download PDF

Info

Publication number
CN113778470A
CN113778470A CN202111063465.8A CN202111063465A CN113778470A CN 113778470 A CN113778470 A CN 113778470A CN 202111063465 A CN202111063465 A CN 202111063465A CN 113778470 A CN113778470 A CN 113778470A
Authority
CN
China
Prior art keywords
electrically connected
resistor
interface
burner
capacitor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111063465.8A
Other languages
English (en)
Inventor
陈毅勇
易峰
刘律辑
胡慧娟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hunan Jinxin Electronic Technology Co ltd
Original Assignee
Hunan Jinxin Electronic Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hunan Jinxin Electronic Technology Co ltd filed Critical Hunan Jinxin Electronic Technology Co ltd
Priority to CN202111063465.8A priority Critical patent/CN113778470A/zh
Publication of CN113778470A publication Critical patent/CN113778470A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/60Software deployment
    • G06F8/61Installation
    • G06F8/63Image based installation; Cloning; Build to order
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0002Serial port, e.g. RS232C

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Computer Hardware Design (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

本发明提供了一种基于JTAG的便携式DSP烧录器及烧录方法,包括:主控模块;电源模块,所述电源模块的第一端与所述主控模块的第一端电连接;USB模块,所述USB模块的第一端与所述电源模块的第二端电连接;转换模块,所述转换模块的第一端与所述主控模块的第二端电连接,所述转换模块的第二端与所述电源模块的第三端电连接,所述转换模块的第三端与所述USB模块的第二端电连接。本发明支持多个程序烧录,支持多次更改程序内容,支持同一程序不同版本的烧录,支持工程师定义程序,体积小,重量轻,便于携带,不需要额外供电,不需要额外存储,可存储多个程序,烧录时可灵活选择烧录程序。

Description

基于JTAG的便携式DSP烧录器及烧录方法
技术领域
本发明涉及烧录技术领域,特别涉及一种基于JTAG的便携式DSP烧录器及烧录方法。
背景技术
传统的DSP烧录方式主要有仿真器烧录,或上位机通过串口等通信烧录,这些传统烧录方式都需要电脑,不便于携带,或是使用U盘作为载体,将程序提前载入U盘,通过按键进行烧录,一次只能载入一个程序,需要额外电池供电,基于串口烧录需要更改目标芯片引导方式,需要增加目标板通信接口。
发明内容
本发明提供了一种基于JTAG的便携式DSP烧录器及烧录方法,其目的是为了解决传统的烧录器不便于携带,需要额外供电和额外存储,不能存储多个程序的问题。
为了达到上述目的,本发明的实施例提供了一种基于JTAG的便携式DSP烧录器,包括:
主控模块;
电源模块,所述电源模块的第一端与所述主控模块的第一端电连接;
USB模块,所述USB模块的第一端与所述电源模块的第二端电连接;
转换模块,所述转换模块的第一端与所述主控模块的第二端电连接,所述转换模块的第二端与所述电源模块的第三端电连接,所述转换模块的第三端与所述USB模块的第二端电连接;
接口模块,所述接口模块的第一端与所述主控模块的第三端电连接,所述接口模块的第二端与所述电源模块的第四端电连接;
存储模块,所述存储模块的第一端与所述主控模块的第四端电连接,所述存储模块的第二端与所述电源模块的第五端电连接。
本发明的实施例还提供了一种基于JTAG的便携式DSP烧录器的烧录方法,包括:
步骤1,通过Type-C接口将烧录器与电脑建立连接,通过第二JTAG接口将烧录器与待烧录芯片建立连接;
步骤2,电脑向烧录器发送串口握手信息,对烧录器是否接收到串口握手信息进行判断,当烧录器接收到串口握手信息时,电脑向烧录器载入程序;
步骤3,当烧录器未接收到串口握手信息时,对烧录器是否检测到烧录控制信号进行判断,当烧录器未检测到烧录控制信号时,跳转到步骤2,当烧录器检测到烧录控制信号时,烧录器向待烧录芯片烧录程序。
本发明的上述方案有如下的有益效果:
本发明的上述实施例所述的基于JTAG的便携式DSP烧录器及烧录方法,支持多个程序烧录,支持多次更改程序内容,支持同一程序不同版本的烧录,支持工程师定义程序,体积小,重量轻,便于携带,不需要额外供电,不需要额外存储,可存储多个程序,烧录时可灵活选择烧录程序。
附图说明
图1为本发明的总体结构框图;
图2为本发明的主控模块结构框图;
图3为本发明的电源模块结构框图;
图4为本发明的USB模块结构框图;
图5为本发明的转换模块结构框图;
图6为本发明的接口模块结构框图;
图7为本发明的存储模块结构框图;
图8为本发明的总流程图;
图9为本发明的程序载入流程图;
图10为本发明的程序烧录流程图。
【附图标记说明】
1-主控模块;2-电源模块;3-USB模块;4-转换模块;5-接口模块;6-存储模块;7-主控芯片;8-外部无源晶振单元;9-第一电容;10-第二电容;11-晶振;12-引导单元;13-第一电阻;14-第三电容;15-复位单元;16-第一转换开关;17-第二电阻;18-第三电阻;19-第四电阻;20-第五电阻;21-第六电阻;22-第七电阻;23-第八电阻;24-第九电阻;25-第一JTAG接口;26-第一电解电容;27-第四电容;28-正向低压降稳压器;29-第二电解电容;30-第五电容;31-第一发光二极管;32-第十电阻;33-电容单元;34-第六电容;35-Type-C接口;36-第一电感;37-PL2303SA芯片;38-第十一电阻;39-第十二电阻;40-第十三电阻;41-第二JTAG接口;42-人机交互接口;43-第十四电阻;44-按键;45-第二发光二极管;46-第三发光二极管;47-第十五电阻;48-SPI FLASH接口;49-第十六电阻;50-第十七电阻。
具体实施方式
为使本发明要解决的技术问题、技术方案和优点更加清楚,下面将结合附图及具体实施例进行详细描述。
本发明针对现有的烧录器不便于携带,需要额外供电和额外存储,不能存储多个程序的问题,提供了一种基于JTAG的便携式DSP烧录器及烧录方法。
如图1至图7所示,本发明的实施例提供了一种基于JTAG的便携式DSP烧录器,包括:主控模块1;电源模块2,所述电源模块2的第一端与所述主控模块1的第一端电连接;USB模块3,所述USB模块3的第一端与所述电源模块2的第二端电连接;转换模块4,所述转换模块4的第一端与所述主控模块1的第二端电连接,所述转换模块4的第二端与所述电源模块2的第三端电连接,所述转换模块4的第三端与所述USB模块3的第二端电连接;接口模块5,所述接口模块5的第一端与所述主控模块1的第三端电连接,所述接口模块5的第二端与所述电源模块2的第四端电连接;存储模块6,所述存储模块6的第一端与所述主控模块1的第四端电连接,所述存储模块6的第二端与所述电源模块2的第五端电连接。
本发明的上述实施例所述的基于JTAG的便携式DSP烧录器及烧录方法,所述主控模块1在载入程序时负责与电脑通信,按程序编号存储程序,管理程序存储空间,所述主控模块1在烧录程序时负责与待烧录芯片通信,根据烧录控制信号选择对应程序,控制所述第二发光二极管45和所述第三发光二极管46展示程序烧录状态;所述电源模块2在载入程序时从所述USB模块3的5V取电,通过所述正向低压降稳压器28将5V电压转为3.3V电压给其他模块供电,所述电源模块2在烧录程序时从所述第二JTAG接口41取3.3V电压给其他模块供电;所述存储模块6采用掉电可以保存数据并可多次擦除编程的存储介质,空间足够存储多个程序;所述接口模块5包括所述第二JTAG接口41和所述人机交互接口42,为烧录器工作供电;所述USB模块3与电脑连接,为烧录器供电;所述转换模块4将USB信号转换成所述主控芯片7可接受的串口信号。
其中,所述主控模块1包括:主控芯片7;外部无源晶振单元8,所述外部无源晶振单元8包括第一电容9、第二电容10和晶振11,所述第一电容9的第一端与所述主控芯片7的x1端电连接,所述第二电容10的第一端与所述主控芯片7的x2端电连接,所述第二电容10的第二端分别与所述第一电容9的第二端和所述主控芯片7的接地端电连接,所述晶振11的第一端与所述第二电容10的第一端电连接,所述晶振11的第二端与所述第二电容10的第二端电连接,所述晶振11的第三端与所述第一电容9的第一端电连接,所述晶振11的第四端与所述第一电容9的第二端电连接;引导单元12,所述引导单元12包括第一电阻13和第三电容14,所述第一电阻13的第一端与所述主控芯片7的VDD3V3端电连接,所述第三电容14的第一端分别与所述第一电阻13的第二端和所述主控芯片7的nRST端电连接,所述第三电容14的第二端与所述第二电容10的第二端电连接;复位单元15,所述复位单元15包括第一转换开关16、第二电阻17、第三电阻18、第四电阻19、第五电阻20、第六电阻21、第七电阻22、第八电阻23和第九电阻24,所述第一转换开关16的第一端与所述主控芯片7的BOOT0端电连接,所述第一转换开关16的第二端与所述主控芯片7的BOOT1端电连接,所述第一转换开关16的第三端与所述主控芯片7的BOOT2端电连接,所述第一转换开关16的第四端与所述主控芯片7的BOOT3端电连接,所述第二电阻17的第一端与所述第一转换开关16的第五端电连接,所述第二电阻17的第二端与所述第一电阻13的第一端电连接,所述第三电阻18的第一端与所述第一转换开关16的第六端电连接,所述第三电阻18的第二端与所述第三电容14的第二端电连接,所述第四电阻19的第一端与所述第一转换开关16的第七端电连接,所述第四电阻19的第二端与所述第二电阻17的第二端电连接,所述第五电阻20的第一端与所述第一转换开关16的第八端电连接,所述第五电阻20的第二端与所述第三电阻18的第二端电连接,所述第六电阻21的第一端与所述第一转换开关16的第九端电连接,所述第六电阻21的第二端与所述第四电阻19的第二端电连接,所述第七电阻22的第一端与所述第一转换开关16的第十端电连接,所述第七电阻22的第二端与所述第五电阻20的第二端电连接,所述第八电阻23的第一端与所述第一转换开关16的第十一端电连接,所述第八电阻23的第二端与所述第六电阻21的第二端电连接,所述第九电阻24的第一端与所述第一转换开关16的第十二端电连接,所述第九电阻24的第二端与所述第七电阻22的第二端电连接;第一JTAG接口25,所述第一JTAG接口25的第一端与所述主控芯片7的TMS0端电连接,所述第一JTAG接口25的第二端与所述主控芯片7的TRST0端电连接,所述第一JTAG接口25的第三端与所述主控芯片7的TDI0端电连接,所述第一JTAG接口25的第四端与所述第九电阻24的第二端电连接,所述第一JTAG接口25的第五端与所述第二电阻17的第二端电连接,所述第一JTAG接口25的第七端与所述主控芯片7的TDO0端电连接,所述第一JTAG接口25的第八端与所述第一JTAG接口25的第四端电连接,所述第一JTAG接口25的第九端与所述主控芯片7的TCK0端电连接,所述第一JTAG接口25的第十端与所述第一JTAG接口25的第八端电连接,所述第一JTAG接口25的第十一端与所述第一JTAG接口25的第九端电连接,所述第一JTAG接口25的十二端与所述第一JTAG接口25的第十端电连接。
本发明的上述实施例所述的基于JTAG的便携式DSP烧录器及烧录方法,所述主控模块1包括所述主控芯片7、所述外部无源晶振11单元8、所述复位单元15、所述引导单元12和所述第一JTAG接口25,所述主控芯片7为3.3V供电,所述晶振11采用四角10MHz无源晶振11,可以改变引导方式,采用多种可以更新所述主控芯片7程序的方式。
其中,所述电源模块2包括:第一电解电容26,所述第一电解电容26的正极端与VDD5V端电连接,所述第一电解电容26的负极端与所述第一JTAG接口25的第四端电连接;第四电容27,所述第四电容27的第一端与所述第一电解电容26的正极端电连接,所述第四电容27的第二端与所述第一电解电容26的负极端电连接;正向低压降稳压器28,所述正向低压降稳压器28的第一端与所述第四电容27的第二端电连接,所述正向低压降稳压器28的第二端与所述正向低压降稳压器28的第四端电连接,所述正向低压降稳压器28的第三端与所述第四电容27的第一端电连接;第二电解电容29,所述第二电解电容29的正极端与所述正向低压降稳压器28的第二端电连接,所述第二电解电容29的负极端与所述正向低压降稳压器28的第一端电连接;第五电容30,所述第五电容30的第一端分别与所述第一JTAG接口25的第五端和所述正向低压降稳压器28的第二端电连接,所述第五电容30的第二端与所述第二电解电容29的负极端电连接;第一发光二极管31,所述第一发光二极管31的正极端与所述第五电容30的第一端电连接;第十电阻32,所述第十电阻32的第一端与所述第一发光二极管31的负极端电连接,所述第十电阻32的第二端与所述第五电容30的第二端电连接;电容单元33,所述电容单元33的第一端与所述第五电容30的第一端电连接,所述电容单元33的第二端与所述第一电解电容26的负极端电连接,所述电容单元33包括多个第六电容34,首个所述第六电容34的第一端与所述第五电容30的第一端电连接,所有后一个所述第六电容34的第一端均与首个所述第六电容34的第一端电连接,首个所述第六电容34的第二端与所述第一电解电容26的负极端电连接,所有后一个所述第六电容34的第二端均与首个所述第六电容34的第二端电连接。
本发明的上述实施例所述的基于JTAG的便携式DSP烧录器及烧录方法,所述正向低压降稳压器28采用AMS1117-3.3,最大电流为0.8A,无5V供电时,所述正向低压降稳压器28不工作,3.3V无需转换。
其中,所述USB模块3包括:Type-C接口35,所述Type-C接口35的A1端与机壳电连接,所述Type-C接口35的B1端与所述Type-C接口35的A1端电连接,所述Type-C接口35的A4端与所述第一电解电容26的正极端电连接,所述Type-C接口35的B4端与所述Type-C接口35的A4端电连接,所述Type-C接口35的A9端与所述Type-C接口35的B4端电连接,所述Type-C接口35的B9端与所述Type-C接口35的A9端电连接,所述Type-C接口35的A12端与所述Type-C接口35的B1端电连接,所述Type-C接口35的B12端与所述Type-C接口35的A12端电连接;第一电感36,所述第一电感36的第一端与所述Type-C接口35的B12端电连接,所述第一电感36的第二端与所述电容单元33的第二端电连接。
本发明的上述实施例所述的基于JTAG的便携式DSP烧录器及烧录方法,所述USB模块3采用Type-C接口35。
其中,所述转换模块4包括:PL2303SA芯片37,所述PL2303SA芯片37的第一端与所述第一电感36的第二端电连接,所述PL2303SA芯片37的第二端与所述主控芯片7的SCI_RX端电连接,所述PL2303SA芯片37的第三端与所述电容单元33的第一端电连接,所述PL2303SA芯片37的第四端与所述主控芯片7的SCI_TX端电连接,所述PL2303SA芯片37的第七端与所述Type-C接口35的B9端电连接;第十一电阻38,所述第十一电阻38的第一端与所述PL2303SA芯片37的第六端电连接,所述第十一电阻38的第二端与所述Type-C接口35的A7端电连接;第十二电阻39,所述第十二电阻39的第一端与所述PL2303SA芯片37的第五端电连接,所述第十二电阻39的第二端与所述Type-C接口35的A6端电连接;第十三电阻40,所述第十三电阻40的第一端与所述PL2303SA芯片37的第三端电连接,所述第十三电阻40的第二端与所述第十二电阻39的第二端电连接。
本发明的上述实施例所述的基于JTAG的便携式DSP烧录器及烧录方法,所述转换模块4通过PL2303SA芯片37将所述USB模块3的DM信号和DP信号转换为TTL信号。
其中,所述接口模块5包括:第二JTAG接口41,所述第二JTAG接口41的第一端与所述主控芯片7的TMS端电连接,所述第二JTAG接口41的第二端与所述主控芯片7的TRST端电连接,所述第二JTAG接口41的第三端与所述主控芯片7的TDI端电连接,所述第二JTAG接口41的第四端与所述电容单元33的第二端电连接,所述第二JTAG接口41的第五端与所述电容单元33的第一端电连接,所述第二JTAG接口41的第七端与所述主控芯片7的TDO端电连接,所述第二JTAG接口41的第八端与所述第二JTAG接口41的第四端电连接,所述第二JTAG接口41的第九端与所述主控芯片7的TCK端电连接,所述第二JTAG接口41的第十端与所述第二JTAG接口41的第八端电连接,所述第二JTAG接口41的第十一端与所述第二JTAG接口41的第九端电连接,所述第二JTAG接口41的第十二端与所述第二JTAG接口41的第十端电连接;人机交互接口42,所述人机交互接口42包括第十四电阻43、按键44、第二发光二极管45、第三发光二极管46和第十五电阻47,所述第十四电阻43的第一端与所述第二JTAG接口41的第五端电连接,所述按键44的第二端与所述第十四电阻43的第二端电连接,所述按键44的第三端与所述第二JTAG接口41的第十二端电连接,所述第二发光二极管45的正极端与所述主控芯片7的IO5端电连接,所述第三发光二极管46的正极端与所述主控芯片7的IO6端电连接,所述第三发光二极管46的负极端与所述第二发光二极管45的负极端电连接,所述第十五电阻47的第一端与所述第三发光二极管46的负极端电连接,所述第十五电阻47的第二端与所述按键44的第三端电连接。
本发明的上述实施例所述的基于JTAG的便携式DSP烧录器及烧录方法,所述接口模块5包括所述第二JTAG接口41和所述人机交互接口42,所述按键44用来产生烧录程序时的烧录控制信号,所述第二发光二极管45和所述第三发光二极管46用于反馈程序烧录状态,所述人机交互接口42可以有多种形式。
其中,所述存储器模块包括:SPI FLASH接口48,所述SPI FLASH接口48的第一端与所述主控芯片7的SPISTE端电连接,所述SPI FLASH接口48的第二端与所述主控芯片7的SPISOMI端电连接,所述SPI FLASH接口48的第四端与所述电容单元33的第二端电连接,所述SPI FLASH接口48的第五端与所述主控芯片7的SPISIMO端电连接,所述SPI FLASH接口48的第六端与所述主控芯片7的SPICLK端电连接;第十六电阻49,所述第十六电阻49的第一端分别与所述电容单元33的第一端和所述SPI FLASH接口48的第八端电连接,所述第十六电阻49的第二端与所述SPI FLASH接口48的第三端电连接;第十七电阻50,所述第十七电阻50的第一端与所述SPI FLASH接口48的第七端电连接,所述第十七电阻50的第二端与所述SPIFLASH接口48的第八端电连接。
本发明的上述实施例所述的基于JTAG的便携式DSP烧录器及烧录方法,所述存储模块6采用SPIFLASH,型号为W25Q128J,大小为128Mbit,所述存储模块6主要用来存储载入的程序,所述存储模块6有足够大的空间存储多个程序。
如图8至图10所示,本发明的实施例还提供了一种基于JTAG的便携式DSP烧录器的烧录方法,包括:步骤1,通过Type-C接口将烧录器与电脑建立连接,通过第二JTAG接口将烧录器与待烧录芯片建立连接;步骤2,电脑向烧录器发送串口握手信息,对烧录器是否接收到串口握手信息进行判断,当烧录器接收到串口握手信息时,电脑向烧录器载入程序;步骤3,当烧录器未接收到串口握手信息时,对烧录器是否检测到烧录控制信号进行判断,当烧录器未检测到烧录控制信号时,跳转到步骤2,当烧录器检测到烧录控制信号时,烧录器向待烧录芯片烧录程序。
本发明的上述实施例所述的基于JTAG的便携式DSP烧录器及烧录方法,烧录器主要功能为载入程序和烧录程序,当烧录器通电后接收到串口握手消息,烧录器进入载入程序模式,当烧录器检测到要进行烧录程序的控制信号后,烧录器进入烧录程序模式。
其中,所述步骤2具体包括:步骤21,烧录器接收串口握手信息并将当前操作的状态信息发送到电脑;步骤22,当电脑接收到烧录器传输的当前操作的状态信息后,电脑向烧录器传输密钥,烧录器接收密钥并对密钥进行核对,当密钥核对失败后,电脑重新向烧录器传输密钥直到密钥核对成功,当密钥核对成功后,烧录器将密钥核对成功信息发送到电脑;步骤23,电脑接收到密钥核对成功信息后开始将程序编号载入到烧录器中,程序编号载入完成后,电脑再将程序载入到烧录器中,烧录器根据程序编号将载入的程序存储在存储模块中;步骤24,程序载入完成后,烧录器将程序载入成功信息发送到电脑,结束程序载入。
本发明的上述实施例所述的基于JTAG的便携式DSP烧录器及烧录方法,烧录器载入程序:使用串口经过所述转换模块4通过所述USB模块3与电脑通信,被动接受信息的同时反馈当前操作的状态信息,接收握手信息返回相应信息并建立连接;接收密钥核对后反馈信息,核对无误后才能进入下一步;接收程序前会有接收程序编号的流程,接收到程序根据编号载入相应区域;载入成功后反馈信息,并结束流程。
其中,所述步骤3具体包括:步骤31,通过按键产生烧录控制信号,当烧录器检测到烧录控制信号后根据烧录控制信号确定待烧录程序;步骤32,烧录器将确定的待烧录程序烧录到待烧录芯片中;步骤33,判断程序是否烧录成功,当程序未烧录成功时,烧录器控制第二发光二极管和第三发光二极管显示程序烧录失败状态,结束程序烧录;步骤34,当程序烧录成功时,烧录器控制第二发光二极管和第三发光二极管显示程序烧录成功状态,结束程序烧录。
本发明的上述实施例所述的基于JTAG的便携式DSP烧录器及烧录方法,烧录器烧录程序:通过所述第二JTAG接口41与待烧录芯片连接,根据烧录检测信号选择相应程序进行烧录的同时通过所述人机交互接口42反馈程序烧录状态,烧录程序成功与否都会通过所述人机交互接口42反馈对应信息。
本发明的上述实施例所述的基于JTAG的便携式DSP烧录器及烧录方法,可适用多种场景烧录,不需要更改现有仿真器烧录电路,也不需要对目标芯片引导进行更改,使用所述第二JTAG接口41,不使用电脑设备进行程序烧录,程序提前载入所述基于JTAG的便携式DSP烧录器的存储空间,不需要额外存储设备,支持多个程序烧录,支持多次更改程序内容,支持同一程序不同版本的烧录,支持工程师定义程序,体积下,重量轻,便于携带,不需要额外供电,不需要额外存储,可存储多个程序,烧录时可灵活选择烧录程序,所述人机交互接口42可按客户设计多种风格,各个模块可有多种选择;适应性强,无需对现有仿真器烧录电路和待烧录芯片引导电路进行任何更改;所述人机交互接口42可个性化定制;操作方式简单,普通操作工人也可熟练操作,只需工程师或技术人员提前将程序载入所述基于JTAG的便携式DSP烧录器。
以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (10)

1.一种基于JTAG的便携式DSP烧录器,其特征在于,包括:
主控模块;
电源模块,所述电源模块的第一端与所述主控模块的第一端电连接;
USB模块,所述USB模块的第一端与所述电源模块的第二端电连接;
转换模块,所述转换模块的第一端与所述主控模块的第二端电连接,所述转换模块的第二端与所述电源模块的第三端电连接,所述转换模块的第三端与所述USB模块的第二端电连接;
接口模块,所述接口模块的第一端与所述主控模块的第三端电连接,所述接口模块的第二端与所述电源模块的第四端电连接;
存储模块,所述存储模块的第一端与所述主控模块的第四端电连接,所述存储模块的第二端与所述电源模块的第五端电连接。
2.根据权利要求1所述的基于JTAG的便携式DSP烧录器,其特征在于,所述主控模块包括:
主控芯片;
外部无源晶振单元,所述外部无源晶振单元包括第一电容、第二电容和晶振,所述第一电容的第一端与所述主控芯片的x1端电连接,所述第二电容的第一端与所述主控芯片的x2端电连接,所述第二电容的第二端分别与所述第一电容的第二端和所述主控芯片的接地端电连接,所述晶振的第一端与所述第二电容的第一端电连接,所述晶振的第二端与所述第二电容的第二端电连接,所述晶振的第三端与所述第一电容的第一端电连接,所述晶振的第四端与所述第一电容的第二端电连接;
引导单元,所述引导单元包括第一电阻和第三电容,所述第一电阻的第一端与所述主控芯片的VDD3V3端电连接,所述第三电容的第一端分别与所述第一电阻的第二端和所述主控芯片的nRST端电连接,所述第三电容的第二端与所述第二电容的第二端电连接;
复位单元,所述复位单元包括第一转换开关、第二电阻、第三电阻、第四电阻、第五电阻、第六电阻、第七电阻、第八电阻和第九电阻,所述第一转换开关的第一端与所述主控芯片的BOOT0端电连接,所述第一转换开关的第二端与所述主控芯片的BOOT1端电连接,所述第一转换开关的第三端与所述主控芯片的BOOT2端电连接,所述第一转换开关的第四端与所述主控芯片的BOOT3端电连接,所述第二电阻的第一端与所述第一转换开关的第五端电连接,所述第二电阻的第二端与所述第一电阻的第一端电连接,所述第三电阻的第一端与所述第一转换开关的第六端电连接,所述第三电阻的第二端与所述第三电容的第二端电连接,所述第四电阻的第一端与所述第一转换开关的第七端电连接,所述第四电阻的第二端与所述第二电阻的第二端电连接,所述第五电阻的第一端与所述第一转换开关的第八端电连接,所述第五电阻的第二端与所述第三电阻的第二端电连接,所述第六电阻的第一端与所述第一转换开关的第九端电连接,所述第六电阻的第二端与所述第四电阻的第二端电连接,所述第七电阻的第一端与所述第一转换开关的第十端电连接,所述第七电阻的第二端与所述第五电阻的第二端电连接,所述第八电阻的第一端与所述第一转换开关的第十一端电连接,所述第八电阻的第二端与所述第六电阻的第二端电连接,所述第九电阻的第一端与所述第一转换开关的第十二端电连接,所述第九电阻的第二端与所述第七电阻的第二端电连接;
第一JTAG接口,所述第一JTAG接口的第一端与所述主控芯片的TMS0端电连接,所述第一JTAG接口的第二端与所述主控芯片的TRST0端电连接,所述第一JTAG接口的第三端与所述主控芯片的TDI0端电连接,所述第一JTAG接口的第四端与所述第九电阻的第二端电连接,所述第一JTAG接口的第五端与所述第二电阻的第二端电连接,所述第一JTAG接口的第七端与所述主控芯片的TDO0端电连接,所述第一JTAG接口的第八端与所述第一JTAG接口的第四端电连接,所述第一JTAG接口的第九端与所述主控芯片的TCK0端电连接,所述第一JTAG接口的第十端与所述第一JTAG接口的第八端电连接,所述第一JTAG接口的第十一端与所述第一JTAG接口的第九端电连接,所述第一JTAG接口的十二端与所述第一JTAG接口的第十端电连接。
3.根据权利要求2所述的基于JTAG的便携式DSP烧录器,其特征在于,所述电源模块包括:
第一电解电容,所述第一电解电容的正极端与VDD5V端电连接,所述第一电解电容的负极端与所述第一JTAG接口的第四端电连接;
第四电容,所述第四电容的第一端与所述第一电解电容的正极端电连接,所述第四电容的第二端与所述第一电解电容的负极端电连接;
正向低压降稳压器,所述正向低压降稳压器的第一端与所述第四电容的第二端电连接,所述正向低压降稳压器的第二端与所述正向低压降稳压器的第四端电连接,所述正向低压降稳压器的第三端与所述第四电容的第一端电连接;
第二电解电容,所述第二电解电容的正极端与所述正向低压降稳压器的第二端电连接,所述第二电解电容的负极端与所述正向低压降稳压器的第一端电连接;
第五电容,所述第五电容的第一端分别与所述第一JTAG接口的第五端和所述正向低压降稳压器的第二端电连接,所述第五电容的第二端与所述第二电解电容的负极端电连接;
第一发光二极管,所述第一发光二极管的正极端与所述第五电容的第一端电连接;
第十电阻,所述第十电阻的第一端与所述第一发光二极管的负极端电连接,所述第十电阻的第二端与所述第五电容的第二端电连接;
电容单元,所述电容单元的第一端与所述第五电容的第一端电连接,所述电容单元的第二端与所述第一电解电容的负极端电连接,所述电容单元包括多个第六电容,首个所述第六电容的第一端与所述第五电容的第一端电连接,所有后一个所述第六电容的第一端均与首个所述第六电容的第一端电连接,首个所述第六电容的第二端与所述第一电解电容的负极端电连接,所有后一个所述第六电容的第二端均与首个所述第六电容的第二端电连接。
4.根据权利要求3所述的基于JTAG的便携式DSP烧录器,其特征在于,所述USB模块包括:
Type-C接口,所述Type-C接口的A1端与机壳电连接,所述Type-C接口的B1端与所述Type-C接口的A1端电连接,所述Type-C接口的A4端与所述第一电解电容的正极端电连接,所述Type-C接口的B4端与所述Type-C接口的A4端电连接,所述Type-C接口的A9端与所述Type-C接口的B4端电连接,所述Type-C接口的B9端与所述Type-C接口的A9端电连接,所述Type-C接口的A12端与所述Type-C接口的B1端电连接,所述Type-C接口的B12端与所述Type-C接口的A12端电连接;
第一电感,所述第一电感的第一端与所述Type-C接口的B12端电连接,所述第一电感的第二端与所述电容单元的第二端电连接。
5.根据权利要求4所述的基于JTAG的便携式DSP烧录器,其特征在于,所述转换模块包括:
PL2303SA芯片,所述PL2303SA芯片的第一端与所述第一电感的第二端电连接,所述PL2303SA芯片的第二端与所述主控芯片的SCI_RX端电连接,所述PL2303SA芯片的第三端与所述电容单元的第一端电连接,所述PL2303SA芯片的第四端与所述主控芯片的SCI_TX端电连接,所述PL2303SA芯片的第七端与所述Type-C接口的B9端电连接;
第十一电阻,所述第十一电阻的第一端与所述PL2303SA芯片的第六端电连接,所述第十一电阻的第二端与所述Type-C接口的A7端电连接;
第十二电阻,所述第十二电阻的第一端与所述PL2303SA芯片的第五端电连接,所述第十二电阻的第二端与所述Type-C接口的A6端电连接;
第十三电阻,所述第十三电阻的第一端与所述PL2303SA芯片的第三端电连接,所述第十三电阻的第二端与所述第十二电阻的第二端电连接。
6.根据权利要求5所述的基于JTAG的便携式DSP烧录器,其特征在于,所述接口模块包括:
第二JTAG接口,所述第二JTAG接口的第一端与所述主控芯片的TMS端电连接,所述第二JTAG接口的第二端与所述主控芯片的TRST端电连接,所述第二JTAG接口的第三端与所述主控芯片的TDI端电连接,所述第二JTAG接口的第四端与所述电容单元的第二端电连接,所述第二JTAG接口的第五端与所述电容单元的第一端电连接,所述第二JTAG接口的第七端与所述主控芯片的TDO端电连接,所述第二JTAG接口的第八端与所述第二JTAG接口的第四端电连接,所述第二JTAG接口的第九端与所述主控芯片的TCK端电连接,所述第二JTAG接口的第十端与所述第二JTAG接口的第八端电连接,所述第二JTAG接口的第十一端与所述第二JTAG接口的第九端电连接,所述第二JTAG接口的第十二端与所述第二JTAG接口的第十端电连接;
人机交互接口,所述人机交互接口包括第十四电阻、按键、第二发光二极管、第三发光二极管和第十五电阻,所述第十四电阻的第一端与所述第二JTAG接口的第五端电连接,所述按键的第二端与所述第十四电阻的第二端电连接,所述按键的第三端与所述第二JTAG接口的第十二端电连接,所述第二发光二极管的正极端与所述主控芯片的IO5端电连接,所述第三发光二极管的正极端与所述主控芯片的IO6端电连接,所述第三发光二极管的负极端与所述第二发光二极管的负极端电连接,所述第十五电阻的第一端与所述第三发光二极管的负极端电连接,所述第十五电阻的第二端与所述按键的第三端电连接。
7.根据权利要求6所述的基于JTAG的便携式DSP烧录器,其特征在于,所述存储器模块包括:
SPIFLASH接口,所述SPIFLASH接口的第一端与所述主控芯片的SPISTE端电连接,所述SPIFLASH接口的第二端与所述主控芯片的SPISOMI端电连接,所述SPIFLASH接口的第四端与所述电容单元的第二端电连接,所述SPIFLASH接口的第五端与所述主控芯片的SPISIMO端电连接,所述SPIFLASH接口的第六端与所述主控芯片的SPICLK端电连接;
第十六电阻,所述第十六电阻的第一端分别与所述电容单元的第一端和所述SPIFLASH接口的第八端电连接,所述第十六电阻的第二端与所述SPI FLASH接口的第三端电连接;
第十七电阻,所述第十七电阻的第一端与所述SPIFLASH接口的第七端电连接,所述第十七电阻的第二端与所述SPIFLASH接口的第八端电连接。
8.一种基于JTAG的便携式DSP烧录器的烧录方法,应用于如权利要求1-7任一项所述的基于JTAG的便携式DSP烧录器,其特征在于,包括:
步骤1,通过Type-C接口将烧录器与电脑建立连接,通过第二JTAG接口将烧录器与待烧录芯片建立连接;
步骤2,电脑向烧录器发送串口握手信息,对烧录器是否接收到串口握手信息进行判断,当烧录器接收到串口握手信息时,电脑向烧录器载入程序;
步骤3,当烧录器未接收到串口握手信息时,对烧录器是否检测到烧录控制信号进行判断,当烧录器未检测到烧录控制信号时,跳转到步骤2,当烧录器检测到烧录控制信号时,烧录器向待烧录芯片烧录程序。
9.根据权利要求8所述的基于JTAG的便携式DSP烧录器的烧录方法,其特征在于,所述步骤2具体包括:
步骤21,烧录器接收串口握手信息并将当前操作的状态信息发送到电脑;
步骤22,当电脑接收到烧录器传输的当前操作的状态信息后,电脑向烧录器传输密钥,烧录器接收密钥并对密钥进行核对,当密钥核对失败后,电脑重新向烧录器传输密钥直到密钥核对成功,当密钥核对成功后,烧录器将密钥核对成功信息发送到电脑;
步骤23,电脑接收到密钥核对成功信息后开始将程序编号载入到烧录器中,程序编号载入完成后,电脑再将程序载入到烧录器中,烧录器根据程序编号将载入的程序存储在存储模块中;
步骤24,程序载入完成后,烧录器将程序载入成功信息发送到电脑,结束程序载入。
10.根据权利要求9所述的基于JTAG的便携式DSP烧录器的烧录方法,其特征在于,所述步骤3具体包括:
步骤31,通过按键产生烧录控制信号,当烧录器检测到烧录控制信号后根据烧录控制信号确定待烧录程序;
步骤32,烧录器将确定的待烧录程序烧录到待烧录芯片中;
步骤33,判断程序是否烧录成功,当程序未烧录成功时,烧录器控制第二发光二极管和第三发光二极管显示程序烧录失败状态,结束程序烧录;
步骤34,当程序烧录成功时,烧录器控制第二发光二极管和第三发光二极管显示程序烧录成功状态,结束程序烧录。
CN202111063465.8A 2021-09-10 2021-09-10 基于jtag的便携式dsp烧录器及烧录方法 Pending CN113778470A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111063465.8A CN113778470A (zh) 2021-09-10 2021-09-10 基于jtag的便携式dsp烧录器及烧录方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111063465.8A CN113778470A (zh) 2021-09-10 2021-09-10 基于jtag的便携式dsp烧录器及烧录方法

Publications (1)

Publication Number Publication Date
CN113778470A true CN113778470A (zh) 2021-12-10

Family

ID=78842742

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111063465.8A Pending CN113778470A (zh) 2021-09-10 2021-09-10 基于jtag的便携式dsp烧录器及烧录方法

Country Status (1)

Country Link
CN (1) CN113778470A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114895612A (zh) * 2022-07-11 2022-08-12 深圳市杰美康机电有限公司 一种用于dsp芯片的仿真系统及仿真控制方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103824595A (zh) * 2012-11-19 2014-05-28 鸿富锦精密工业(深圳)有限公司 烧录器
CN107844317A (zh) * 2017-11-21 2018-03-27 武汉精测电子集团股份有限公司 一种多功能SPI flash烧录方法及烧录器
CN107977212A (zh) * 2017-12-08 2018-05-01 延锋伟世通电子科技(南京)有限公司 支持多种通讯方式的高速烧录器
CN110569045A (zh) * 2019-09-29 2019-12-13 上海菱沃铂智能技术有限公司 一种烧录电压和通信电平可控的烧录器及控制方法
CN110968329A (zh) * 2019-11-28 2020-04-07 京东方科技集团股份有限公司 一种烧录器及其操作方法、烧录系统
CN112685054A (zh) * 2021-01-04 2021-04-20 北京全路通信信号研究设计院集团有限公司 便携式板卡烧录装置及方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103824595A (zh) * 2012-11-19 2014-05-28 鸿富锦精密工业(深圳)有限公司 烧录器
CN107844317A (zh) * 2017-11-21 2018-03-27 武汉精测电子集团股份有限公司 一种多功能SPI flash烧录方法及烧录器
CN107977212A (zh) * 2017-12-08 2018-05-01 延锋伟世通电子科技(南京)有限公司 支持多种通讯方式的高速烧录器
CN110569045A (zh) * 2019-09-29 2019-12-13 上海菱沃铂智能技术有限公司 一种烧录电压和通信电平可控的烧录器及控制方法
CN110968329A (zh) * 2019-11-28 2020-04-07 京东方科技集团股份有限公司 一种烧录器及其操作方法、烧录系统
CN112685054A (zh) * 2021-01-04 2021-04-20 北京全路通信信号研究设计院集团有限公司 便携式板卡烧录装置及方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114895612A (zh) * 2022-07-11 2022-08-12 深圳市杰美康机电有限公司 一种用于dsp芯片的仿真系统及仿真控制方法
CN114895612B (zh) * 2022-07-11 2022-09-27 深圳市杰美康机电有限公司 一种用于dsp芯片的仿真系统

Similar Documents

Publication Publication Date Title
KR100595718B1 (ko) 휴대용 컴퓨터 시스템의 2차 배터리 연결장치 및 방법
CN101694595B (zh) 发现外部总线上的电源的方法和系统
KR101119684B1 (ko) 전자 기기 및 그 제어 방법, 및 기록 매체
EP2047289B1 (en) Test module with blocks of universal and specific resources
CN104641313B (zh) 管理和撤销通过总线接口分配的功率
CN111463842B (zh) 一种电子设备及其通信方法
US20060273764A1 (en) Method and charging apparatus controlled by computer for converting input power into required charging voltage and charging current
CN102902340B (zh) 伺服器机柜系统及其控制方法
CN103293466B (zh) 一种测试嵌入式pcba上通讯模块的方法及其系统
CN101398459A (zh) 识别充电器类型的方法及装置
MX2011004184A (es) Sistema de prueba de bateria.
CN103155344A (zh) 用于对电池组中的多个从设置顺序标识的方法和系统
MX2011004185A (es) Metodo de prueba de baterias.
CN103942061A (zh) 电池固件更新方法、便携式电子装置及充电电池模块
JP2004311398A (ja) バッテリーパックの構造及び動作方法
CN102708077A (zh) 状态识别方法及设备
CN113778470A (zh) 基于jtag的便携式dsp烧录器及烧录方法
CN112688373A (zh) 一种充电方法、装置及数据线
US20070035276A1 (en) Charging system for charging accumulator means in an electronic device, and a charging apparatus and an electronic device for the system
CN108599530A (zh) 一种供电模式转换器以及供电模式转换方法
CN112685054B (zh) 便携式板卡烧录装置及方法
CN108683236A (zh) 一种移动终端otg充电方法及装置
CN112763893A (zh) 一种智能终端的主板测试系统及方法
CN209401018U (zh) 安措辅助装置及系统
US10895892B1 (en) Docking station and expansion method

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination