CN113674668A - 一种像素驱动电路及显示面板 - Google Patents

一种像素驱动电路及显示面板 Download PDF

Info

Publication number
CN113674668A
CN113674668A CN202110935503.8A CN202110935503A CN113674668A CN 113674668 A CN113674668 A CN 113674668A CN 202110935503 A CN202110935503 A CN 202110935503A CN 113674668 A CN113674668 A CN 113674668A
Authority
CN
China
Prior art keywords
thin film
film transistor
module
signal line
driving circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110935503.8A
Other languages
English (en)
Inventor
胡俊艳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN202110935503.8A priority Critical patent/CN113674668A/zh
Publication of CN113674668A publication Critical patent/CN113674668A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明实施例提供一种像素驱动电路及显示面板,像素驱动电路包括写入模块、控制模块、驱动模块、调节模块以及复位模块,各个模块按照本申请实施例中的连接关系进行连接,并且驱动模块的输入端和控制模块的输出端通过第一节点连接,驱动模块的输出端和调节模块的输入端通过第二节点连接,在本申请实施例的像素驱动电路结构中,当像素驱动电路正常工作时,像素驱动电路内部的漏电流的方向为从第二节点流向第一节点,进而有效的降低了显示面板在低频显示时,内部漏电流的大小,并有效的改善了显示面板的闪屏等显示问题。

Description

一种像素驱动电路及显示面板
技术领域
本发明涉及显示面板显示驱动等技术等领域,具体涉及一种像素驱动电路及显示面板。
背景技术
随着显示面板制备技术的不断提高,人们对显示面板及显示装置的性能以及质量的要求也越来越高。
显示面板发光性能的好坏与多种因素有关。如显示面板内部的膜层结构、所选用的膜层材料以及内部设计的驱动电路等均会对显示面板的显示造成影响。在现有制备形成的显示面板中,其内部通常采用P沟道型金属氧化物半导体场效应晶体管。上述晶体管通常采用低温多晶硅技术制备而得到。但是,由低温多晶硅技术制备得到的晶体管在正常工作时会出现较大的漏电流,面板内部一旦出现较大的漏电流,当显示面板在进行显示时,其对应的驱动电路在进行低频显示时,很容易出现显示画面的频闪等显示问题,进而降低了显示面板的显示效果以及显示质量。
综上所述,现有技术中制备得到的显示面板,在进行发光显示时,显示面板内部的薄膜晶体管容易出现较大的漏电流,进而造成像素驱动电路在对显示画面进行低频显示时,显示画面出现闪烁等显示问题。
发明内容
本发明实施例提供一种像素驱动电路及显示面板,以解决现有的显示面板在发光显示时,内部会出现较大的漏电流,进而使得像素驱动电路在对显示画面进行低频显示时,显示画面出现闪烁等显示问题。
为解决上述技术问题,本发明实施例提供的技术方法如下:
本发明实施例的第一方面,提供了一种像素驱动电路,包括:
写入模块,所述写入模块的控制端与第一扫描信号线连接,所述写入模块的输入端与数据信号线连接;
控制模块,所述控制模块的控制端与第二扫描信号线电连接,所述控制模块的输入端与第一电源线电连接,所述控制模块的输出端与所述写入模块的控制端电连接;
驱动模块,所述驱动模块的控制端与所述控制模块的输出端电连接,所述驱动模块的输入端与所述写入模块的输出端连接;
调节模块,所述调节模块的输入端与所述写入模块的输出端和所述驱动模块的输出端电连接,所述调节模块的输出端与发光二极管的阳极电连接;以及,
复位模块,所述复位模块的控制与所述第一扫描信号线电连接,所述复位模块的输入端与第二电源线电连接,所述复位模块的输出端与所述发光二极管的阳极电连接;
其中,所述驱动模块的所述输入端和所述控制模块的所述输出端通过第一节点电连接,所述驱动模块的所述输出端和所述调节模块的输入端通过第二节点电连接,当所述像素驱动电路工作时,所述像素驱动电路的漏电流的方向为从所述第二节点流向所述第一节点。
根据本发明一实施例,所述调节模块还包括补偿模块,所述补偿模块的控制端连接第二扫描信号线,所述补偿模块的输入端与所述第一节点连接,所述补偿模块的输出端与所述第二节点电连接。
根据本发明一实施例,所述写入模块还包括第一电容,所述第一电容的一端与所述写入模块的控制端连接,所述第一电容的另一端与所述第一节点电连接。
根据本发明一实施例,所述调节模块还包括第二电容,所述第二电容的一端与所述调节模块的输入端连接,所述第二电容的另一端与所述第二节点电连接。
根据本发明一实施例,所述写入模块包括第二薄膜晶体管,所述第二薄膜晶体管的栅极与所述第一扫描信号线连接,所述第二薄膜晶体管的漏极与数据信号线连接,所述第二薄膜晶体管的源极与所述调节模块连接。
根据本发明一实施例,所述控制模块包括第四薄膜晶体管,所述第四薄膜晶体管的栅极与所述第二扫描信号线连接,所述第四薄膜晶体管的漏极与所述第一电源线连接,所述第四薄膜晶体管的源极与所述第一节点连接。
根据本发明一实施例,所述第一电源线提供的电压为可调节电压。
根据本发明一实施例,所述调节模块包括第五薄膜晶体管、第六薄膜晶体管,所述复位模块为第七薄膜晶体管,所述驱动模块还包括第一薄膜晶体管和第三薄膜晶体管;
其中,所述第一薄膜晶体管的栅极与第一节点连接;
所述第二薄膜晶体管的栅极与所述第一扫描信号线连接,所述第二薄膜晶体管的漏极与数据信号线连接,所述第二薄膜晶体管的源极与所述第一薄膜晶体管的源极连接;
所述第三薄膜晶体管的栅极与所述第二扫描信号线连接,所述第三薄膜晶体管的漏极与所述第一薄膜晶体管的栅极连接,所述第三薄膜晶体管的源极与所述第一薄膜晶体管的源极连接;
所述第四薄膜晶体管的栅极与所述第二扫描信号线连接,所述第四薄膜晶体管的源极与所述第一电源线连接,所述第四薄膜晶体管的漏极与所述第一薄膜晶体管的栅极和所述第三薄膜晶体管的漏极连接;
所述第五薄膜的栅极和所述第六薄膜晶体管的栅极连接,且所述第五薄膜晶体管的漏极与所述第一薄膜晶体管的漏极和所述第二薄膜晶体管的漏极连接,所述第六薄膜晶体管的源极和所述第一薄膜晶体管的源极连接,所述第六薄膜晶体管的漏极与所述第七薄膜晶体管的源极和所述发光二极管的阳极连接。
根据本发明一实施例,所述第四薄膜晶体管在非复位阶段时,所述第一电源线提供高电压信号。
根据本申请实施例的第二方面,还提供一种显示面板,显示面板包括本申请实施例中的像素驱动电路,从而解决显示面板在进行发光显示时容易出现较大漏电流并发生频闪等问题。
综上所述,本发明实施例的有益效果为:
本发明实施例提供一种像素驱动电路及显示面板,像素驱动电路包括写入模块、控制模块、驱动模块、调节模块以及复位模块,上述各个模块按照本申请实施例中的连接关系进行连接,并且驱动模块的输入端和控制模块的输出端通过第一节点连接,驱动模块的输出端和调节模块的输入端通过第二节点连接,在本申请实施例的像素驱动电路结构中,当像素驱动电路正常工作时,像素驱动电路内部的漏电流的方向为从第二节点流向第一节点,进而有效的降低了显示面板在低频显示时,内部漏电流的大小,并有效的改善了显示面板的闪屏等显示问题。
附图说明
下面结合附图,通过对本发明的具体实施方式详细描述,将使本发明的技术方案及其它有益效果更显而易见。
图1为本申请实施例提供的一种像素驱动电路的结构示意图;
图2为本申请实施例中提供的又一像素驱动电路的结构示意图;
图3为本申请实施例提供的再一像素电路的结构示意图;
图4为本申请实施例中提供的像素驱动电路对应的时序图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在本发明的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时针”、“逆时针”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。
随着人们对显示面板使用性能以及显示质量的要求越来越高,人们显示面板的显示效果越来越好。但是,对于现有的显示面板而言,制备形成的薄膜晶体管多为低温多晶硅型晶体管。在显示面板内部的像素驱动电路正常工作时,驱动电路中会形成较大的漏电流,较大的漏电流一方面会造成显示画面出现闪烁等问题,另一方面还会使得面板的功耗增加,进而不利于显示面板综合性能的改善与提高。
如图1所示,图1为本申请实施例提供的一种像素驱动电路的结构示意图。具体的像素驱动电路包括写入模块100、控制模块101、驱动模块102、调节模块103以及复位模块104。
其中,在本申请实施例中,上述各个模块中均包含有输入端、控制端或者输出端,通过上述各个端口以向对应的模块提供驱动或者控制信号。并且输入端、控制端以及输出端并不做特定的限制,如控制端和输入端均可向模块提供输入信号而被视为输入端等,同时,上述各个端口可直接由对应模块内部引出,这里不做详细介绍。但保证信号能进行正常传输,并实现对各模块的控制。
本申请实施例中,写入模块100同时与控制模块101、驱动模块102以及调节模块103连接,控制模块101还与调节模块103连接,调节模块103还与复位模块104相连接。
具体的,上述各个功能模块在进行连接时,写入模块100的控制端与第一扫描信号scan1电连接,写入模块100的输入端与显示面板中的数据信号线data相连接,同时,写入模块100的输出端与显示面板的驱动模块102相连接。
控制模块101的控制端与第二扫描信号线scan2相连接,通过第二扫描信号线scan2提供扫描驱动信号,控制模块101的输入端与第一电源线V2电连接,并且控制模块101的输出端与驱动模块102相连接。
同时,驱动模块102的控制端与控制模块101的输出端连接,驱动模块102的输入端与写入模块100的输出端连接,驱动模块102的输出端与调节模块103连接。
调节模块103的输入端与写入模块100的输出端和驱动模块102的输出端相连接,同时,调节模块103的输出端发光二极管的阳极相连接,并且调节模块103的控制端与发光控制信号线EM电连接。
复位模块104的控制端与第一扫描信号线scan1电连接,复位模块104的输入端与第二电源线V1电连接,同时,复位模块104的输出端与发光二极管105的阳极和调节模块103的输出端连接。
进一步的,在本申请实施例中,在驱动模块102的控制端与控制模块101的输出端通过第一节点A连接,驱动模块102的输出端与调节模块103的输入端通过第二节点B电连接。
本申请实施例中提供的像素驱动电路在正常工作时,通过对写入模块100、驱动模块102以及第一电源线V2、第二电源线V1、第一扫描信号线scan1、第二扫描信号线scan2在不同时序状态时的电压高低进行控制,最终使得本申请实施例中的像素驱动电路在正常工作时,其内部的漏电流的漏电方向为从第二节点B流向第一节点A,从而有效的降低显示面板在低频灰阶时的闪屏问题,提高显示面板的显示效果。
进一步的,如图2所示,图2为本申请实施例中提供的又一像素驱动电路的结构示意图。像素驱动电路包括写入模块100、控制模块101、驱动模块102、复位模块104。
结合图1中的像素驱动电路的结构示意图,进一步的,本申请实施例中,在调节模块103中,具体包括第一调节模块1031和第二调节模块1032。在驱动模块102中,还包括补偿模块110。
具体的,写入模块100的输入端与显示面板中的数据信号线data相连接,写入模块的控制端与第一扫描信号线scan1连接,同时,写入模块100的输出端与显示面板的驱动模块102相连接,同时,写入模块100的控制端通过第一电容C1与第一节点A连接。
控制模块101与写入模块100、补偿模块110以及驱动模块102连接。具体的,控制模块101的控制端与第二扫描信号线scan2相连接,通过第二扫描信号线scan2提供扫描驱动信号,控制模块101的输入端与第一电源线V2电连接,并且控制模块101的输出端与驱动模块102的输入端和补偿模块110的输入端相连接。
同时,驱动模块102与第一调节模块1031、补偿模块110以及第二调节模块1032连接。具体的,驱动模块102的控制端与控制模块101的输出端连接,驱动模块102的输入端与写入模块100的输出端和第一调节模块1031的输出端连接,驱动模块102的输出端与补偿模块110的输出端和第二调节模块1032的输出端连接。
并且第一调节模块1031的控制端与第二调节模块1032的控制端连接并与发光信号线EM电连接,第一调节模块1031通过第二电容C2与驱动模块102的控制端连接,同时,第二调节模块1032的输出端与复位模块104的输出端以及发光二极管105的阳极连接。
进一步的,复位模块104的控制端与第一扫描信号线scan1电连接,复位模块104的输入端与第二电源线V1电连接,同时,复位模块104的输出端与发光二极管105的阳极和第二调节模块1032的输出端连接。
本申请实施例中,第一电源电压V2为动态电压,即V2为可调节电压,通过调节V2的电压值大小以对控制模块101进行控制。并且本申请实施例中,在控制模块101工作时,仅在电路的复位阶段将V2设置成正常电压,而在其他时间段内均设置为高电压,从而保证了在显示的消隐时段内,控制模块101上的电压值大于正常额写入电压,从而使得漏电流能从第二节点B留下第一节点A处。
如图3所示,图3为本申请实施例提供的再一像素电路的结构示意图。具体的,本申请实施例中以7T2C的像素电路结构为例进行说明。以下电路结构仅为示例。
其中,第一薄膜晶体管T1的栅极与第一节点A连接;
第二薄膜晶体管T2的栅极与第一扫描信号线scan1连接,第二薄膜晶体管T2的源极与数据信号线连接data,第二薄膜晶体管T2的漏极与第一薄膜晶体管T1的漏极连接;
第三薄膜晶体管T3的栅极与第三扫描信号线scan3连接,第三薄膜晶体管T3的漏极与第一薄膜晶体管T1的栅极连接,第三薄膜晶体管T3的源极与第一薄膜晶体管T1的源极连接;
第四薄膜晶体管T4的栅极与第二扫描信号线scan2连接,第四薄膜晶体管T4的源极与第一电源线V2连接,第四薄膜晶体管T4的漏极与第一薄膜晶体管T1的栅极和第三薄膜晶体管T3的漏极通过第一节点A连接;
第五薄膜的栅极T5和第六薄膜晶体管T6的栅极连接,且第五薄膜晶体管T5的漏极与第一薄膜晶体管T1的漏极以及第二薄膜晶体管T2的漏极连接,同时,第五薄膜晶体管T5的源极与第二电容C2的一端连接,并且第五薄膜晶体管T5的源极与VDD电源线连接。第六薄膜晶体管T6的源极和第一薄膜晶体管T1的源极连接,第六薄膜晶体管T6的漏极与第七薄膜晶体管T7的源极以及发光二极管105的阳极连接。
以及第七薄膜晶体管T7的栅极与第一扫描信号线scan1连接,第七薄膜晶体管T7的漏极与第二电源线V1电连接,同时,第七薄膜晶体管T7的源极与发光二极管105的阳极连接。
进一步的,为了提高像素驱动电路的性能,本申请实施例中设置的薄膜晶体管为低温多晶硅(LTPS)薄膜晶体管和氧化物半导体薄膜晶体管,其中氧化物半导体薄膜晶体管可为氧化铟镓锌(IGZO)薄膜晶体管。本申请实施例中,将上述两者类型的薄膜晶体管应用在同一像素驱动电路中,使IGZO薄膜晶体管作为像素驱动电路中漏电流较大处的器件,以有效的防止在低频驱动时对应的薄膜晶体管的栅极处的电荷漏走,从而防止显示画面出现闪屏的问题。
具体的,本申请实施例中,第一薄膜晶体管T1、第二薄膜晶体管T2、第五薄膜晶体管T5、第六薄膜晶体管T6以及第七薄膜晶体管T7采用低温多晶硅薄膜晶体管,而第三薄膜晶体管T3和第四薄膜晶体管T4采用氧化物半导体薄膜晶体管。将上述不同类型的薄膜晶体管应用在像素驱动电路的不同位置处,从而有效的改善在低频显示时显示画面出现闪屏的问题,并有效的提高显示面板的显示性能。
同时,如图4所示,图4为本申请实施例中提供的像素驱动电路对应的时序图。在本申请实施例中,通过在不同的时序控制段内对各控制信号进行控制,以达到面板在正常显示时出现闪屏的问题。具体的,第一扫描信号线scan1的驱动频率大于第二扫描信号线scan2的驱动频率。如第一扫描信号线scan1上的驱动频率为120Hz,而第二扫描信号线scan2上的驱动频率为10Hz。同时,发光信号线EM上的驱动频率为480Hz为例进行说明。
具体的,在低频显示时,在显示画面对应的第一帧内,将第一扫描信号线sacn1设置为高频信号,第二扫描信号线scan2和第三扫描信号线scan3设置为低频信号。且在时序图上,如在第一帧对应的时段内,在第一个第一扫描信号线为低电平时,对应的第二扫描信号线scan2和第三扫描信号线scan3为高电平,此时,将数据信号写入到第一节点A处。其余时段内,第二扫描信号线scan2和第三扫描信号线scan3均为低电平。如在第二帧到第十二帧对应的消隐时段内,将第一电源线V2和数据信号线data上的电压设置为高电压,从而保证了在后续时段内,每次第一扫描信号线scan1打开的时候可将高电平数据电压写入到第二节点B点内,由于写入到第二节点B处的电位较第一节点A处的电位高,从而使得像素电路中的漏电流方向变为从第二节点B流向第一节点A,有效的避免了显示面板出现闪屏的问题。
同时,在上述过程中,以第一帧中的t1、t2和t3时段为例。当在t1时段内,发光信号线EM提供低电平信号,第一扫描信号线scan1提供高电平信号,第二扫描信号线scan2和第三扫描信号线scan3提供低电平信号,此时,第五薄膜晶体管T5和第六薄膜晶体管T6打开,其余的薄膜晶体管处于关闭状态。
在t2时段内,发光信号线EM提供高电平信号,第一扫描信号线scan1提供低电平信号,第二扫描信号线scan2和第三扫描信号线scan3提供高电平信号。此时,第二薄膜晶体管T2、第四薄膜晶体管T4、第三薄膜晶体管T3以及第七薄膜晶体管T7打开。此时数据信号data写入到第一节点A中。
在t3时段内,发光信号线EM提供低电平信号,第一扫描信号线scan1提供高电平信号,第二扫描信号线scan2和第三扫描信号线scan3提供低电平信号,此时,第五薄膜晶体管T5、第六薄膜晶体管T6打开。
同时,第一帧时段内,在向第一节点A中写入数据信号时,其数据信号线data中提供的数据电压为第一电压,在第一帧对应的时段内,第一电压保持不变,其中该第一电压的电压值为正常的写入电压,以保证数据信号能正常的写入到第一节点A中。
但是,在消隐时段内,如第二帧到第十二帧为例进行说明。在消隐时段内,数据信号线data中提供的数据电压为第二电压,此时,第二电压的电压值大于第一电压的电压值,相比第一电压可视为高电平电压,当在第一扫描信号线sacn1打开时,该较高电平的电压便可写入到第二节点B中,由于在该时段内,第二电压的电压值比第一帧时段内对应的第一电压的电压值高,即第二电压的电压值大于正常的写入电压的电压值。并且,在该消隐时段内,第一电源线V2通过第四薄膜晶体管T4对驱动电路的栅极进行复位,且仅在第四薄膜晶体管T4打开的复位阶段内设置为正常电压,而在非复位阶段内,第一电源线V2对应的电压设置为高电压。因此,第二节点B处的电位便高于第一节点A处的电位值,从而使得像素驱动电路中的漏电流从第二节点B流向第一节点A,同时有效的改善了在低频灰阶时闪屏的问题。
进一步的,本申请实施例中的第一电源线V2上的电压与第二电源线V1上的电压相比,第二电源线V1的电压为第一电源线V2是动态可调节电压,因此,可根据第二电源线V1对应的电压进行调节,以降低第一节点A向第四薄膜晶体管T4处的漏电,并提高显示效果。
本申请实施例中,在发光信号线EM进行驱动控制时,可通过插黑的方式对画面的显示亮度进行调整,其灰阶的亮度调节范围在1%~99%之间。以进一步提高显示面板的显示效果。
进一步的,本申请实施例还提供一种显示面板及显示装置,显示面板内设置有像素驱动电路,其中,像素驱动电路中的薄膜晶体管包括低温多晶硅型薄膜晶体管和氧化物型薄膜晶体管,并且通过对不同的薄膜晶体管中的各控制信号线进行控制,进而使得驱动电路内的漏电流能反向漏电,进而有效的提高显示面板的性能,并降低画面闪屏的问题。
以上对本发明实施例所提供的一种像素驱动电路以及显示面板进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例的技术方案的范围。

Claims (10)

1.一种像素驱动电路,其特征在于,包括:
写入模块,所述写入模块的控制端与第一扫描信号线连接,所述写入模块的输入端与数据信号线连接;
控制模块,所述控制模块的控制端与第二扫描信号线电连接,所述控制模块的输入端与第一电源线电连接,所述控制模块的输出端与所述写入模块的控制端电连接;
驱动模块,所述驱动模块的控制端与所述控制模块的输出端电连接,所述驱动模块的输入端与所述写入模块的输出端连接;
调节模块,所述调节模块的输入端与所述写入模块的输出端和所述驱动模块的输出端电连接,所述调节模块的输出端与发光二极管的阳极电连接;以及,
复位模块,所述复位模块的控制端与所述第一扫描信号线电连接,所述复位模块的输入端与第二电源线电连接,所述复位模块的输出端与所述发光二极管的阳极电连接;
其中,所述驱动模块的所述控制端和所述控制模块的所述输出端通过第一节点电连接,所述驱动模块的所述输出端和所述调节模块的输入端通过第二节点电连接,当所述像素驱动电路工作时,所述像素驱动电路的漏电流的方向为从所述第二节点流向所述第一节点。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述驱动模块还包括补偿模块,所述补偿模块的控制端连接第三扫描信号线,所述补偿模块的输入端与所述第一节点连接,所述补偿模块的输出端与所述第二节点电连接。
3.根据权利要求1所述的像素驱动电路,其特征在于,所述写入模块还包括第一电容,所述第一电容的一端与所述写入模块的控制端连接,所述第一电容的另一端与所述第一节点电连接。
4.根据权利要求1所述的像素驱动电路,其特征在于,所述调节模块还包括第二电容,所述第二电容的一端与所述调节模块的输入端连接,所述第二电容的另一端与所述第二节点电连接。
5.根据权利要求1所述的像素驱动电路,其特征在于,所述写入模块包括第二薄膜晶体管,所述第二薄膜晶体管的栅极与所述第一扫描信号线连接,所述第二薄膜晶体管的漏极与数据信号线连接,所述第二薄膜晶体管的源极与所述调节模块连接。
6.根据权利要求1所述的像素驱动电路,其特征在于,所述控制模块包括第四薄膜晶体管,所述第四薄膜晶体管的栅极与所述第二扫描信号线连接,所述第四薄膜晶体管的漏极与所述第一电源线连接,所述第四薄膜晶体管的源极与所述第一节点连接。
7.根据权利要求6所述的像素驱动电路,其特征在于,所述第一电源线提供的电压为可调节电压。
8.根据权利要求1-7中任一项所述的像素驱动电路,其特征在于,
所述调节模块包括第五薄膜晶体管、第六薄膜晶体管,所述复位模块为第七薄膜晶体管,所述驱动模块还包括第一薄膜晶体管和第三薄膜晶体管;
其中,所述第一薄膜晶体管的栅极与第一节点连接;
所述第二薄膜晶体管的栅极与所述第一扫描信号线连接,所述第二薄膜晶体管的源极与数据信号线连接,所述第二薄膜晶体管的源极与所述第一薄膜晶体管的漏极连接;
所述第三薄膜晶体管的栅极与所述第三扫描信号线连接,所述第三薄膜晶体管的漏极与所述第一薄膜晶体管的栅极连接,所述第三薄膜晶体管的源极与所述第一薄膜晶体管的源极连接;
所述第四薄膜晶体管的栅极与所述第二扫描信号线连接,所述第四薄膜晶体管的源极与所述第一电源线连接,所述第四薄膜晶体管的漏极与所述第一薄膜晶体管的栅极和所述第三薄膜晶体管的漏极连接;
所述第五薄膜的栅极和所述第六薄膜晶体管的栅极连接,且所述第五薄膜晶体管的漏极与所述第一薄膜晶体管的漏极和所述第二薄膜晶体管的漏极连接,所述第六薄膜晶体管的源极和所述第一薄膜晶体管的源极连接,所述第六薄膜晶体管的漏极与所述第七薄膜晶体管的源极和所述发光二极管的阳极连接。
9.根据权利要求8所述的像素驱动电路,其特征在于,所述第四薄膜晶体管在非复位阶段时,所述第一电源线提供高电压信号。
10.一种显示面板,其特征在于,所述显示面板包括像素驱动电路,所述像素驱动电路为如权利要求1-9中任一项所述的像素驱动电路。
CN202110935503.8A 2021-08-16 2021-08-16 一种像素驱动电路及显示面板 Pending CN113674668A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110935503.8A CN113674668A (zh) 2021-08-16 2021-08-16 一种像素驱动电路及显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110935503.8A CN113674668A (zh) 2021-08-16 2021-08-16 一种像素驱动电路及显示面板

Publications (1)

Publication Number Publication Date
CN113674668A true CN113674668A (zh) 2021-11-19

Family

ID=78543065

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110935503.8A Pending CN113674668A (zh) 2021-08-16 2021-08-16 一种像素驱动电路及显示面板

Country Status (1)

Country Link
CN (1) CN113674668A (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114814413A (zh) * 2022-04-11 2022-07-29 深圳市华星光电半导体显示技术有限公司 显示面板及显示面板的老化测试方法
CN114863872A (zh) * 2022-05-27 2022-08-05 武汉华星光电半导体显示技术有限公司 显示模组及显示装置
WO2023108723A1 (zh) * 2021-12-15 2023-06-22 Tcl华星光电技术有限公司 背光模组、显示面板及其显示控制方法和显示装置
US11889600B2 (en) 2021-12-15 2024-01-30 Tcl China Star Optoelectronics Technology Co., Ltd. Backlight module, display panel and display control method thereof, and display device

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104851392A (zh) * 2015-06-03 2015-08-19 京东方科技集团股份有限公司 一种像素驱动电路及方法、阵列基板和显示装置
CN109872673A (zh) * 2019-04-09 2019-06-11 京东方科技集团股份有限公司 栅极驱动单元、栅极驱动方法、栅极驱动电路和显示装置
CN111312174A (zh) * 2020-02-25 2020-06-19 厦门天马微电子有限公司 有机发光显示装置的驱动方法及有机发光显示装置
CN111798789A (zh) * 2020-07-16 2020-10-20 昆山国显光电有限公司 像素电路及其驱动方法、显示面板
CN112365844A (zh) * 2020-12-09 2021-02-12 武汉华星光电半导体显示技术有限公司 像素驱动电路及显示面板
CN112397030A (zh) * 2020-11-17 2021-02-23 武汉华星光电半导体显示技术有限公司 像素驱动电路及oled显示面板
CN112863586A (zh) * 2021-01-26 2021-05-28 京东方科技集团股份有限公司 移位寄存器及其控制方法、栅极驱动电路和显示面板
CN113012643A (zh) * 2021-03-01 2021-06-22 上海天马微电子有限公司 显示面板及其驱动方法和显示装置

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104851392A (zh) * 2015-06-03 2015-08-19 京东方科技集团股份有限公司 一种像素驱动电路及方法、阵列基板和显示装置
CN109872673A (zh) * 2019-04-09 2019-06-11 京东方科技集团股份有限公司 栅极驱动单元、栅极驱动方法、栅极驱动电路和显示装置
CN111312174A (zh) * 2020-02-25 2020-06-19 厦门天马微电子有限公司 有机发光显示装置的驱动方法及有机发光显示装置
CN111798789A (zh) * 2020-07-16 2020-10-20 昆山国显光电有限公司 像素电路及其驱动方法、显示面板
CN112397030A (zh) * 2020-11-17 2021-02-23 武汉华星光电半导体显示技术有限公司 像素驱动电路及oled显示面板
CN112365844A (zh) * 2020-12-09 2021-02-12 武汉华星光电半导体显示技术有限公司 像素驱动电路及显示面板
CN112863586A (zh) * 2021-01-26 2021-05-28 京东方科技集团股份有限公司 移位寄存器及其控制方法、栅极驱动电路和显示面板
CN113012643A (zh) * 2021-03-01 2021-06-22 上海天马微电子有限公司 显示面板及其驱动方法和显示装置

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023108723A1 (zh) * 2021-12-15 2023-06-22 Tcl华星光电技术有限公司 背光模组、显示面板及其显示控制方法和显示装置
US11889600B2 (en) 2021-12-15 2024-01-30 Tcl China Star Optoelectronics Technology Co., Ltd. Backlight module, display panel and display control method thereof, and display device
CN114814413A (zh) * 2022-04-11 2022-07-29 深圳市华星光电半导体显示技术有限公司 显示面板及显示面板的老化测试方法
CN114863872A (zh) * 2022-05-27 2022-08-05 武汉华星光电半导体显示技术有限公司 显示模组及显示装置
WO2023226076A1 (zh) * 2022-05-27 2023-11-30 武汉华星光电半导体显示技术有限公司 显示模组及显示装置

Similar Documents

Publication Publication Date Title
US20240112635A1 (en) Pixel circuit and driving method thereof, display panel and display apparatus
US11881164B2 (en) Pixel circuit and driving method thereof, and display panel
CN113192460B (zh) 一种显示面板和显示装置
CN113674668A (zh) 一种像素驱动电路及显示面板
US20210366363A1 (en) Pixel circuit and driving method thereof, display panel
CN112382235A (zh) 一种像素电路及其控制方法、显示面板
CN108630151B (zh) 像素电路及其驱动方法、阵列基板及显示装置
US11670221B2 (en) Display panel and display device with bias adjustment
CN113593473B (zh) 一种显示面板驱动电路及驱动方法
CN114038420B (zh) 一种显示面板和显示装置
CN113096604A (zh) 像素电路、显示面板及显示设备
US20230419914A1 (en) Backlight driving circuit and liquid crystal display device
CN114078430A (zh) 像素电路及显示面板
US20240005864A1 (en) Display panel
US11410604B2 (en) Pixel circuit and a method of driving the same and a display panel
CN111292694B (zh) 像素驱动电路及其驱动方法、显示面板
CN115938312A (zh) 一种像素电路及显示面板
CN214226481U (zh) 一种提高输出波形稳定性的gip电路
CN114038405A (zh) 发光器件驱动电路、背光模组以及显示面板
CN112735320A (zh) 一种提高输出波形稳定性的gip电路及驱动方法
CN114120920B (zh) 像素电路及其驱动方法、显示面板、显示装置
CN111029395B (zh) 基于有机薄膜晶体管的电流型像素驱动电路
US11847960B2 (en) Display panel, method for driving the same, and display apparatus
CN116863862A (zh) 一种像素电路、显示面板和显示设备
CN117975864A (zh) 显示面板的驱动方法、显示面板及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination