CN113597667A - 用于制造半导体的基座和设备 - Google Patents

用于制造半导体的基座和设备 Download PDF

Info

Publication number
CN113597667A
CN113597667A CN201980094355.2A CN201980094355A CN113597667A CN 113597667 A CN113597667 A CN 113597667A CN 201980094355 A CN201980094355 A CN 201980094355A CN 113597667 A CN113597667 A CN 113597667A
Authority
CN
China
Prior art keywords
wafer
susceptor
deviation
ledge
zdd
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201980094355.2A
Other languages
English (en)
Inventor
白承喆
金在宣
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
SK Siltron Co Ltd
Original Assignee
SK Siltron Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SK Siltron Co Ltd filed Critical SK Siltron Co Ltd
Publication of CN113597667A publication Critical patent/CN113597667A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67017Apparatus for fluid treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67155Apparatus for manufacturing or treating in a plurality of work-stations
    • H01L21/67201Apparatus for manufacturing or treating in a plurality of work-stations characterized by the construction of the load-lock chamber

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical Vapour Deposition (AREA)

Abstract

基座包括:主体,主体包括具有边缘形状的上表面;凹部,凹部包括底表面,底表面低于顶表面并且被顶表面包围;以及壁架,壁架在顶表面和底表面之间延伸以支撑晶片。壁架具有朝向底表面的中心倾斜的形状,并且壁架的表面的平坦度可以具有介于10μm到50μm之间的偏差。

Description

用于制造半导体的基座和设备
技术领域
实施例涉及一种基座和一种半导体制造设备。
背景技术
外延晶片是在用作衬底的抛光晶片上通过化学气相沉积(CVD,chemical vapordeposition)在加热到1100度或更高温度的反应器中形成的薄单晶层的晶片。即,外延晶片是通过在掺杂有例如硼(B)的杂质且电阻率低的硅晶片上,气相生长掺杂较少杂质且具有高电阻率的硅外延层来制造。
外延晶片具有高聚集能力、低闩锁特性和在高温下的强抗滑移性,因此近年来被广泛用作用于制造LSI器件以及MOS器件的晶片。
这种外延晶片所需的质量项目是作为包括基底衬底和外延层的外延晶片表面项目的平坦度和颗粒污染水平,并且是外延层厚度均匀性、电阻率及电阻率均匀性、金属污染、堆垛层错、滑移位错等作为外延本身的项目。
其中,在外延晶片上制造半导体器件的过程中,平坦度对绝缘体上硅(SOI,silicon on insulator)晶片的光刻工艺、化学机械抛光(CMP,chemical mechanicalpolishing)工艺和键合工艺有很大影响。特别是边缘滚降(ERO,edge roll-off)(其中晶片的边缘被向上或向下推动)对光刻工艺中的散焦、CMP工艺中的抛光均匀性和SOI键合工艺中的键合缺陷有很大影响。随着晶片直径增大到300mm或更大,晶片边缘的平坦度在外延晶片的质量项目中越来越重要,因此有必要研究外延晶片的边缘平坦度畸变的原因。
特别地,当使用气体在晶片上形成外延层时,该气体不仅沉积在晶片的上表面上,而且沉积在晶片的下表面上,问题是沉积在晶片下表面上的薄膜进一步增加了外延晶片的BS ZDD(背面Z轴线二阶导数,BackSide Z-axis Double Derivative)的偏差。
发明内容
【技术问题】
实施例旨在解决上述及其他问题。
实施例的另一目的是提供一种具有新颖结构的基座和半导体制造设备。
实施例的另一目的是提供一种能够使外延晶片的BS ZDD的偏差最小化的基座和半导体制造设备。
实施例的另一目的是提供一种能够长时间制造无缺陷的半导体晶片的基座和半导体制造设备。
【技术解决方案】
根据实施例的一个方面,为了实现上述或其他目的,基座包括主体,主体包括具有边缘形状的上表面;凹部,凹部低于上表面并且包括下表面,下表面被上表面包围;以及壁架,壁架在上表面和下表面之间延伸以支撑晶片。壁架可以具有朝向下表面的中心倾斜的形状。壁架的表面的平坦度可以具有介于10μm到50μm之间的偏差。
根据实施例的另一方面,用于在晶片上生长薄膜的半导体制造设备包括:腔室,腔室具有内部空间;可旋转的支撑件,可旋转的支撑件定位在腔体内;以及基座,基座设置在支撑件上。基座可以包括:主体,主体包括具有边缘形状的上表面;凹部,凹部低于上表面并且包括下表面,下表面被上表面包围;以及壁架,壁架在上表面和下表面之间延伸以支撑晶片。壁架可以具有朝向下表面的中心倾斜的形状。壁架的表面的平坦度可以具有介于10μm到50μm之间的偏差。
【有益效果】
下面将描述根据实施例的基座和半导体制造设备的效果。
根据实施例中的至少一个实施例,通过加工基座的形状,使得壁架的表面的平坦度具有介于10μm到50μm之间的偏差,能够使外延晶片的BS ZDD的偏差最小化。
根据实施例中的至少一个实施例,通过加工基座的形状,使得壁架的表面的平坦度具有介于10μm到50μm之间的偏差,外延晶片的BS ZDD的偏差被保持在缺陷发生的范围内。优点在于能够长时间制造大量没有缺陷的外延晶片。
根据以下的详细描述,实施例的进一步的适用范围将变得显而易见。然而,应当理解,详细描述和例如优选实施例的特定实施例仅作为示例给出,因为本领域技术人员可以清楚地理解在实施例的精神和范围内的不同变化和修改。
附图说明
图1示出了晶片的晶体取向。
图2示出了外延晶片的BS ZDD根据晶片的晶体取向的变化。
图3示出了根据实施例的半导体制造设备的横截面视图。
图4示出了根据实施例的半导体制造设备的基座的平面视图。
图5示出了根据实施例的半导体制造设备的基座的后视图。
图6示出了根据实施例的半导体制造设备的的基座的横截面视图。
图7示出了比较示例和实施例中的外延晶片的BS ZDD的偏差。
图8示出了外延晶片的BS ZDD根据比较示例和实施例中的晶片的晶体取向的变化。
具体实施方式
在下文中,将参考附图详细地描述本发明的优选实施例。
然而,本发明的技术精神不限于所描述的一些实施例,而是可以以各种不同的形式来实施,并且在本发明的技术精神的范围内,可以在实施例之间选择组件中一个或多个。组件中的一个或多个可以组合使用,也可以替代的使用。此外,除非特别定义和明确描述,本发明的示例中所使用的术语(包括技术术语和科学术语)可以被本发明所属领域的普通技术人员普遍理解。本发明的示例中所使用的术语可以被解释为某一含义,并且可以考虑相关技术的上下文含义来解释通用术语(例如预先定义的术语)。此外,在本发明的实施例中使用的术语是用于描述实施例,而不是旨在限制本发明。在该说明书中,单数形式也可以包括复数形式,除非在措辞中特别说明,并且当术语被描述为“B和(和)C中的至少一个(或一个以上)”时,术语可以与A、B和C组合。此外,在描述本发明实施例的组件时,可以使用例如第一、第二、A、B、(a)、(b)等术语。这些术语仅用于区分组件与其他组件,并不通过术语限制本质、顺序或组件的顺序等。并且,当组件被描述为“连接”、“耦接”或“组合”到另一组件时,组件不仅直接连接、耦接或组合到另一组件,而且连接、耦接或组合到组件和另一组件之间的又一组件。可能因此包括“连接”、“耦接”或“组合”的情况。此外,当术语被描述为形成或布置在每个组件的“上(上方)或下(下方)”时,上(上方)或下(下方)不仅包括两个组件彼此直接接触的情况,而且还包括又一个组件形成或布置在两个组件之间的情况。此外,当表示为“上(上方)或下(下方)”时,不仅是基于一个分量的上方向,而且是基于一个分量的下方向,术语也可以包含方向的意思。
图1示出了晶片的晶体取向,并且图2示出了外延晶片的BS ZDD根据晶片的晶体取向的变化。图2中的外延晶片可以是如下晶片:在该晶片中,薄膜(例如,外延层)形成在图1所示的晶片上。图1所示的晶片可以具有300mm的直径(150mm的半径)。在图2中,BS ZDD的值为(-)可以意味着外延晶片向下凸出弯曲。虽然未示出,但BS ZDD的值为(+)可以意味着外延晶片向上凸出弯曲。BS ZDD的值为0可以意味着外延晶片相对于水平面精确地对齐而没有偏差。
在图1的晶片的晶体取向中,缺口所在的晶体取向为270°,基于该缺口,逆时针间隔90°的晶体取向为0°,沿顺时针方向间隔90°的晶体取向为180°。此外,从0°的晶体取向顺时针或逆时针间隔90°的晶体取向可以是90°。因此,从0°的晶体取向逆时针旋转一圈,经过0°到360°的晶体取向。
BS ZDD根据相对于如下外延晶片的角度的变化如图2所示:在该外延晶片中,外延层形成在图1所示的晶片上。图2示出了在145.2mm、147.2mm、147.6mm和148mm处的BS ZDD的变化。145.2mm、147.2mm、147.6mm和148mm中的每一个可以表示从晶片的中心向外间隔的距离。例如,148mm表示与晶片的中心间隔148mm的点,在148mm的点处可以看到BS ZDD从0°到360°的变化。
例如,在145.2mm处,BS ZDD从0°到360°几乎没有变化,而在148mm处,BS ZDD从0°到360°变化非常显著。
例如,在148mm处晶体取向为140°时,BS ZDD为-60mm,而在晶体取向为250°时,BSZDD为-22mm,在同一148mm处BS ZDD在140°的晶体取向和250°的晶体取向之间的偏差可以是38mm(-22mm-(-60mm))。
由此,可以看出,越靠近外延晶片的外端,BS ZDD沿从0°的晶体取向到360°的晶体取向的偏差越大。
此外,如图2所示,即使在同一晶体取向下,例如在140°的晶体取向下,在离晶片的中心145.2mm的点处,BS ZDD接近于零,但随着从145.2mm向外移动(goes)到外延晶片,BSZDD的值会迅速增加。
本发明人进行了一项研究,以解决BS ZDD的偏差随着向外延晶片的外侧移动而增加,以及BS ZDD的偏差沿从0°的晶体取向到360°的晶体取向而增加的现象。通过这些研究,本发明人确认了用于制造外延晶片的半导体制造设备的形状非常敏感地受BS ZDD的偏差影响的事实。因此,本发明人深入研究了半导体制造设备的形状,以使BS ZDD的偏差最小化,并获得了以下发明结果。
在下文中,为了使BS ZDD的偏差最小化,将详细描述基座和半导体制造设备。
图3示出了根据实施例的半导体制造设备的横截面视图。
参照图3,根据实施例的半导体制造设备10包括:腔室20,腔室具有内部空间;支撑部件22,支撑部件定位在腔室20中并且是可旋转的;以及基座100,基座设置在支撑部件22上。
晶片W可以位于基座100上以形成半导体工艺,即,外延层。晶片W可以例如包括硅晶片。例如,晶片W具有300mm的直径和775μm的厚度,并且可以具有5MΩcm到10MΩcm(米-欧姆-厘米)的电阻率。晶片W可以具有表面平面取向。晶片W可以是P型单晶硅晶片,其中,上表面和下表面被镜面加工。
基座100可以通过将例如碳化硅(SiC)或石墨的碳基材料附着到基座表面来形成。替代地,基座100本身可以由例如碳化硅(SiC)或石墨的碳基材料来形成。
根据实施例的半导体制造设备10可以包括上圆顶50和下圆顶55。上圆顶50和下圆顶55可以包括透射材料(例如,高纯度石英),透射材料能够使光穿过以用于对晶片W进行辐射加热。石英具有高结构强度并且对半导体制造设备10的工艺环境是化学惰性的。
根据实施例的半导体制造设备10可以包括加热器件11。加热器件11可以对基座100和位于基座100上的晶片W进行辐射加热。
根据实施例的半导体制造设备10可以包括气体供应开口60和气体排放开口65。例如,气体供应开口60和气体排放开口65可以安装在基座100的两侧。例如,气体供应开口60可以安装在基座100的左侧,气体排放开口65可以安装在基座100的右侧。气体供应开口60和气体排放开口65可以被安装为彼此面对,并且基座100插入气体供应开口和气体排放开口之间。从气体供应开口60注入的氢气和用于外延生长的运载气体可以穿过基座100,然后通过气体排放开口65排出。
根据实施例的半导体制造设备10可以包括旋转轴70。旋转轴70可以通过支撑部件22连接到基座100。基座100也可以通过旋转轴70的旋转而旋转。
图4示出了根据实施例的半导体制造设备的基座的平面视图,图5示出了根据实施例的半导体制造设备的基座的后视图,以及图6示出了根据实施例的半导体制造设备的基座的横截面视图。
参照图4到图6,基座100可包括主体102、凹部108和壁架106,壁架位于主体102和凹部108之间。
彼此间隔开的孔118可以设置在基座100的下方。支撑件22的上部区域的一部分被紧固到孔118,使得基座100被固定到支撑件22,使得即使当旋转轴在工艺期间旋转时,基座100也不会在支撑件22上滑动。
凹部108可以位于基座100的中心区域中。壁架106和主体102可以围绕凹部108。主体102可以围绕壁架106。
主体102可包括边缘区域104。边缘区域104可以具有边缘形状。边缘形状例如可以是圆形形状,但不限于此。
主体102可包括上表面110。上表面110可以是边缘区域104的上表面。
凹部108可以定位为低于主体102的上表面110。凹部108可具有下表面126。下表面126可以具有向下凹的圆形形状,但不限于此。凹部108的下表面126可以被主体102的上表面110包围。凹部108可以具有与晶片的形状相对应的形状。例如,凹部108可以具有圆形形状。
壁架106可以定位在凹部108和主体102之间。壁架106可以是从凹部108延伸到主体102中的区域。壁架106的表面116可以定位为低于主体102的上表面110。壁架106可以具有与晶片的边缘相对应的形状。例如,壁架106可以具有圆形边缘形状。晶片的边缘可以接触壁架106。
壁架106的表面116低于主体102的上表面110,使得第一侧壁124可以定位在壁架106的表面116和主体102的上表面110之间。凹部108的下表面126定位为低于壁架106的表面116,使得第二侧壁125可以定位在凹部108的下表面126和壁架106的表面116之间。第二侧壁125的高度可以小于第一侧壁124的高度。
例如,第一侧壁124的高度可以大于晶片的厚度。当晶片位于壁架106的表面116上时,晶片的上表面低于主体102的上表面110,使得氢气或运载气体更容易沉积到晶片的上表面上。
壁架106可以具有朝向下表面126的中心倾斜的形状。壁架106可以具有朝向下表面126的中心倾斜的表面。因此,晶片的边缘可以作为点与壁架106的表面116相切。
在实施例中,壁架106的表面116的平坦度具有介于10μm到50μm之间的偏差。当壁架106的表面116的平坦度具有介于10μm到50μm之间的偏差时,外延晶片的BS ZDD的偏差可以最小化。
如图7所示,当壁架106的表面116的平坦度为75μm时(比较示例),外延晶片的BSZDD偏差可以为8mm。另一方面,当壁架106的表面116的平坦度如实施例中的一样为40μm时,外延晶片的BS ZDD的偏差为2mm,并且与比较示例相比,该偏差至少减小4倍或更多。
如图8所示,在与外延晶片的中心间隔148nm的点处,测量了比较示例和实施例中的BS ZDD根据从0°的晶体取向到360°的晶体取向的变化。
在比较示例中,从0°的晶体取向到360°的晶体取向,BS ZDD值的范围从最小-22mm到最大-60mm,示出了-38mm的偏差。特别地,在比较示例中,由于BS ZDD值至少为-22mm或更多,外延晶片的翘曲非常大。
在实施例中,从0°的晶体取向到360°的晶体取向,BS ZDD值的范围从最小-8mm到最大的-32mm,示出了-24mm的偏差。因此,在实施例中,沿从0°的晶体取向到360°的晶体取向,BS ZDD的偏差也小于比较示例中的BS ZDD的偏差,以及翘曲也小得多,从而显著地减少了缺陷的发生。
通常地,当BS ZDD值变为-50mm或更大时,相应的外延晶片是有缺陷的。因此,在比较示例中,在晶片的一些晶体取向中BS ZDD的值超过-50mm,因此晶片被视为有缺陷。在实施例中,由于在晶片的所有晶体取向中BS ZDD的值都在-32mm内,因此可以获得优异质量的外延晶片。
在实施例中,沿晶片的圆周方向接触晶片的壁架106的外围区域可以被定义为接触区域114。在此情况下,接触区域114的表面116的平坦度可以具有介于10μm到50μm之间的偏差。优选地,接触区域114的表面116的平坦度可以具有介于10μm到45μm之间的偏差。
同时,壁架106的表面116的平坦度的偏差可以由相对于参考点122的(+)偏差和(-)偏差来确定。例如,壁架106的表面116的平坦度的偏差可以是相对于参考点122的正偏差和负偏差之和。例如,参考点122可以是壁架106的表面116的平坦度的偏差的二分之一。例如,参考点122可以是从凹部108的下表面126的最低点起具有第一高度H1的点。例如,参考点122可以是从基座100的下表面112的最低点起具有由第二高度H2设定的高度的点。
例如,(+)偏差可以比参考点122高5μm到25μm。例如,(-)偏差可以比参考点122低5μm到25μm。
根据实施例,通过加工基座100的形状,使得壁架106的表面116的平坦度具有介于10μm到50μm之间的偏差,外延晶片的BS ZDD的偏差可以被最小化。
根据实施例,通过加工基座100的形状,使得壁架106的表面116的平坦度具有介于10μm到50μm之间的偏差,外延晶片的BS ZDD的偏差被保持在缺陷发生的范围内。因此,能够长时间制造大量没有缺陷的外延晶片。
【工业适用性】
实施例可以应用于半导体制造的领域。

Claims (12)

1.一种基座,所述基座包括:
主体,所述主体包括具有边缘形状的上表面;
凹部,所述凹部低于所述上表面并且包括下表面,所述下表面被所述上表面包围;以及
壁架,所述壁架在所述上表面和所述下表面之间延伸以支撑晶片,
其中,所述壁架具有朝向所述下表面的中心倾斜的形状,
其中,所述壁架的表面的平坦度具有介于10μm到50μm之间的偏差。
2.根据权利要求1所述的基座,其中,所述壁架具有与边缘形状相对应的形状,以及
其中,所述壁架包括接触区域,所述接触区域沿圆周方向与所述晶片接触。
3.根据权利要求2所述的基座,其中,所述接触区域的表面的平坦度具有介于10μm到50μm之间的偏差。
4.根据权利要求1所述的基座,其中,所述壁架的表面的平坦度具有介于10μm到45μm之间的偏差。
5.根据权利要求1所述的基座,其中,所述偏差由相对于参考点的(+)偏差和(-)偏差之和来确定。
6.根据权利要求5所述的基座,其中,所述参考点是所述偏差的1/2。
7.根据权利要求5所述的基座,其中,所述参考点是从所述凹部的下表面的最低点起具有第一高度的点。
8.根据权利要求5所述的基座,其中,所述参考点是从所述基座的下表面的最低点起具有第二高度的点。
9.根据权利要求5所述的基座,其中,所述(+)偏差比所述参考点高5μm到25μm。
10.根据权利要求5所述的基座,其中,所述(-)偏差比所述参考点低5μm到25μm。
11.一种用于在晶片上生长薄膜的半导体制造设备,所述半导体制造设备包括:
腔室,所述腔室具有内部空间;
可旋转的支撑件,所述可旋转的支撑件定位在所述腔体内;以及
基座,所述基座在所述支撑件上,
其中,所述基座包括:
主体,所述主体包括具有边缘形状的上表面;
凹部,所述凹部低于所述上表面并且包括下表面,所述下表面被所述上表面包围;以及
壁架,所述壁架在所述上表面和所述下表面之间延伸以支撑所述晶片,
其中,所述壁架具有朝向所述下表面的中心倾斜的形状,
其中,所述壁架的表面的平坦度具有介于10μm到50μm之间的偏差。
12.根据权利要求11所述的半导体制造设备,其中,所述壁架具有与边缘形状相对应的形状,
其中,所述壁架包括接触区域,所述接触区域沿所述晶片的圆周方向与所述晶片接触,以及
其中,所述接触区域的表面的平坦度具有介于10μm到50μm之间的偏差。
CN201980094355.2A 2019-03-18 2019-03-18 用于制造半导体的基座和设备 Pending CN113597667A (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/KR2019/003145 WO2020189812A1 (ko) 2019-03-18 2019-03-18 서셉터 및 반도체 제조장치

Publications (1)

Publication Number Publication Date
CN113597667A true CN113597667A (zh) 2021-11-02

Family

ID=72520895

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201980094355.2A Pending CN113597667A (zh) 2019-03-18 2019-03-18 用于制造半导体的基座和设备

Country Status (3)

Country Link
KR (1) KR102622605B1 (zh)
CN (1) CN113597667A (zh)
WO (1) WO2020189812A1 (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1774794A (zh) * 2003-04-14 2006-05-17 信越半导体株式会社 衬托器和气相生长装置
JP2010016183A (ja) * 2008-07-03 2010-01-21 Sumco Corp 気相成長装置、エピタキシャルウェーハの製造方法
JP2011144091A (ja) * 2010-01-18 2011-07-28 Shin Etsu Handotai Co Ltd 気相成長用サセプタ及び気相成長方法
CN106716607A (zh) * 2014-09-05 2017-05-24 应用材料公司 用于基板热处理的基座与预热环

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4223455B2 (ja) 2004-03-23 2009-02-12 コバレントマテリアル株式会社 サセプタ
JP2006041028A (ja) * 2004-07-23 2006-02-09 Komatsu Electronic Metals Co Ltd サセプタ、およびエピタキシャルウェーハの製造方法
JP4868522B2 (ja) 2006-03-30 2012-02-01 Sumco Techxiv株式会社 エピタキシャルウェーハの製造方法及び製造装置
JP5834632B2 (ja) * 2011-08-30 2015-12-24 株式会社Sumco サセプタ、該サセプタを用いた気相成長装置およびエピタキシャルウェーハの製造方法
US10269614B2 (en) * 2014-11-12 2019-04-23 Applied Materials, Inc. Susceptor design to reduce edge thermal peak
CN111295737B (zh) * 2017-08-31 2023-08-11 胜高股份有限公司 基座、外延生长装置、外延硅晶片的制造方法及外延硅晶片

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1774794A (zh) * 2003-04-14 2006-05-17 信越半导体株式会社 衬托器和气相生长装置
JP2010016183A (ja) * 2008-07-03 2010-01-21 Sumco Corp 気相成長装置、エピタキシャルウェーハの製造方法
JP2011144091A (ja) * 2010-01-18 2011-07-28 Shin Etsu Handotai Co Ltd 気相成長用サセプタ及び気相成長方法
CN106716607A (zh) * 2014-09-05 2017-05-24 应用材料公司 用于基板热处理的基座与预热环

Also Published As

Publication number Publication date
KR102622605B1 (ko) 2024-01-09
KR20210121269A (ko) 2021-10-07
WO2020189812A1 (ko) 2020-09-24

Similar Documents

Publication Publication Date Title
TWI716354B (zh) 用於與功率元件製造技術整合之大直徑半導體晶圓
US8021968B2 (en) Susceptor and method for manufacturing silicon epitaxial wafer
US7579261B2 (en) Epitaxially coated silicon wafer and method for producing epitaxially coated silicon wafers
KR101086973B1 (ko) 서셉터, 반도체 제조 장치 및 반도체 제조 방법
US8268708B2 (en) Epitaxially coated silicon wafer and method for producing epitaxially coated silicon wafers
KR102046811B1 (ko) 에피택셜 성장 장치, 에피택셜 웨이퍼의 제조 방법 및 에피택셜 성장 장치용 리프트 핀
EP0953659A2 (en) Apparatus for thin film growth
KR101516164B1 (ko) 에피텍셜 성장용 서셉터
US11984346B2 (en) Susceptor, epitaxial growth apparatus, method of producing epitaxial silicon wafer, and epitaxial silicon wafer
EP2525390B1 (en) Method for producing bonded wafer
WO2002082516A1 (fr) Dispositif de croissance de phase gazeuse
JP7183628B2 (ja) トレイ、半導体基板の製造方法、半導体装置の製造方法および半導体製造装置
JP5161748B2 (ja) 気相成長用サセプタ及び気相成長装置並びにエピタキシャルウェーハの製造方法
JP4223455B2 (ja) サセプタ
US20210040643A1 (en) Susceptor, method for producing epitaxial substrate, and epitaxial substrate
CN113597667A (zh) 用于制造半导体的基座和设备
WO2019098033A1 (ja) サセプタ、エピタキシャルウェーハの製造方法
JP2021082793A (ja) SiCエピタキシャルウェハの製造装置及びSiCエピタキシャルウェハの製造方法
EP3305940A1 (en) Susceptor
KR20100127681A (ko) 에피택셜 웨이퍼 제조 장치의 서셉터
US11421344B2 (en) Gallium nitride crystal substrate
JP6671161B2 (ja) 炭化珪素エピタキシャル成長用基板ホルダー及びエピタキシャル炭化珪素単結晶ウェハの製造方法
US9745667B2 (en) Method of fabricating wafer
KR101474373B1 (ko) 반도체 기판 및 그 제조 방법
CN114059158A (zh) 一种用于晶圆外延生长的晶圆支撑杆装置、设备及方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination