CN113421526B - 显示面板及显示装置 - Google Patents
显示面板及显示装置 Download PDFInfo
- Publication number
- CN113421526B CN113421526B CN202110730311.3A CN202110730311A CN113421526B CN 113421526 B CN113421526 B CN 113421526B CN 202110730311 A CN202110730311 A CN 202110730311A CN 113421526 B CN113421526 B CN 113421526B
- Authority
- CN
- China
- Prior art keywords
- sub
- pixel
- signal line
- electrically connected
- pixels
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000003860 storage Methods 0.000 claims abstract description 58
- 238000005282 brightening Methods 0.000 claims description 3
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 3
- 229920005591 polysilicon Polymers 0.000 claims description 3
- 239000010409 thin film Substances 0.000 claims description 3
- 238000000034 method Methods 0.000 abstract description 14
- 230000014759 maintenance of location Effects 0.000 abstract description 3
- 239000003990 capacitor Substances 0.000 description 34
- 102100038387 Cystatin-SN Human genes 0.000 description 17
- 101000884768 Homo sapiens Cystatin-SN Proteins 0.000 description 17
- 238000010586 diagram Methods 0.000 description 16
- 230000008569 process Effects 0.000 description 9
- 102100028007 Cystatin-SA Human genes 0.000 description 8
- 101000722958 Homo sapiens Cystatin-SA Proteins 0.000 description 8
- 229920001621 AMOLED Polymers 0.000 description 6
- 230000007423 decrease Effects 0.000 description 6
- 230000000694 effects Effects 0.000 description 5
- 230000009471 action Effects 0.000 description 3
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- 238000006467 substitution reaction Methods 0.000 description 2
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000002596 correlated effect Effects 0.000 description 1
- 230000000875 corresponding effect Effects 0.000 description 1
- 101150037603 cst-1 gene Proteins 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000002349 favourable effect Effects 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 229910052733 gallium Inorganic materials 0.000 description 1
- 229910052738 indium Inorganic materials 0.000 description 1
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 239000011787 zinc oxide Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2074—Display of intermediate tones using sub-pixels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
本申请公开了一种显示面板及显示装置,显示面板包括:多个像素组,每个像素组包括第一子像素和第二子像素;第一像素驱动电路,与第一子像素电连接,包括第一存储单元和第一重置单元,第一重置单元的第一端与参考电压信号线电连接,第一重置单元的第二端与第一存储单元的第一端电连接;第二像素驱动电路,与第二子像素电连接,包括第二存储单元和第二重置单元,第一重置单元的第一端与目标信号线电连接,第二重置单元的第二端与第二存储单元的第一端电连接;参考电压信号线提供的电压小于第一存储单元在保持阶段的初始电压,并且目标信号线在保持阶段提供的电压大于初始电压。利用本申请实施例,能够改善显示面板出现闪烁的问题。
Description
技术领域
本申请属于显示技术领域,尤其涉及一种显示面板及显示装置。
背景技术
有源矩阵有机发光二极管(Active Matrix Organic Light Emitting Diode,AMOLED)是一种自发光显示技术。在相关技术中,AMOLED显示面板中的发光二极管的发光强度与流过的电流呈正相关,而发光二极管的电流大小取决于像素驱动电路中的存储电容的电压。
但是,由于像素驱动电路中的与存储电容相连的晶体管漏电流,致使存储电容的电压逐渐发生变化,发光二极管的亮度也随之发生变化。在显示面板中的多个发光二极管的亮度均发生相同变化的情况下,显示面板会出现闪烁(flicker)的现象。
发明内容
本申请实施例提供一种显示面板及显示装置,能够改善显示面板出现闪烁的问题。
一方面,本申请实施例提供一种显示面板,包括:
多个像素组,每个所述像素组包括第一子像素和第二子像素;
第一像素驱动电路,与所述第一子像素电连接,所述第一像素驱动电路包括第一存储单元和第一重置单元,所述第一重置单元的控制端与第一扫描信号线电连接,所述第一重置单元的第一端与参考电压信号线电连接,所述第一重置单元的第二端与所述第一存储单元的第一端电连接,所述第一存储单元的第二端与正电压信号线电连接;
第二像素驱动电路,与所述第二子像素电连接,所述第二像素驱动电路包括第二存储单元和第二重置单元,所述第二重置单元的控制端与所述第一扫描信号线电连接,所述第一重置单元的第一端与目标信号线电连接,所述第二重置单元的第二端与所述第二存储单元的第一端电连接,所述第二存储单元的第二端与所述正电压信号线电连接;
其中,所述参考电压信号线提供的电压小于初始电压,所述目标信号线在所述保持阶段提供的电压大于所述初始电压,所述初始电压为所述第一存储单元在所述保持阶段的初始电压,所述保持阶段为所述显示面板的一个画面刷新周期中的一个阶段。
在本申请的一个或多个实施例中,所述第一子像素包括第一发光二极管,所述第二子像素包括第二发光二极管;
所述第一像素驱动电路还包括第三重置单元,所述第三重置单元的控制端与第二扫描信号线电连接,所述第三重置单元的第一端与所述参考电压信号线电连接,所述第三重置单元的第二端与所述第一发光二极管的阳极电连接;
所述第二像素驱动电路还包括第四重置单元,所述第四重置单元的控制端与第二扫描信号线电连接,所述第四重置单元的第一端与所述参考电压信号线电连接,所述第四重置单元的第二端与所述第二发光二极管的阳极电连接;
其中,所述目标信号线为所述第一扫描信号线或者所述第二扫描信号线,并且所述第二扫描信号线上的信号与所述第一扫描信号线上的信号具有相同的时序。
在本申请的一个或多个实施例中,在所述保持阶段,所述第一子像素逐渐变亮,以及所述第二子像素逐渐变暗;
在同一个所述像素组中,所述第一子像素的数量与所述第二子像素的数量的比值与目标数值相匹配,其中,所述目标数值为所述第一子像素变亮的速度与所述第二子像素变暗的速度之间的比值。
在本申请的一个或多个实施例中,在同一个所述像素组中,所述第一子像素的数量与所述第二子像素的数量的比值在[1/3,10/3]的范围内。
在本申请的一个或多个实施例中,每个所述像素组中包括多个子像素,所述多个子像素包括至少一个所述第一子像素以及至少一个所述第二子像素;
其中,同一所述像素组中的所述多个子像素在列方向上排列或者在行方向上排列。
在本申请的一个或多个实施例中,同一所述像素组中的所述多个子像素在列方向上排列的情况下,所述显示面板包括多列像素组,每列像素组包括在列方向上排列的多个所述像素组。
在本申请的一个或多个实施例中,同一所述像素组中的所述多个子像素在行方向上排列的情况下,所述显示面板包括多行像素组,每行像素组包括在行方向上排列的多个所述像素组。
在本申请的一个或多个实施例中,每个所述像素组包括至少一个所述第一子像素满足:在行方向上与所述第一子像素相邻的所述第二子像素相邻,以及在列方向上与所述第一子像素相邻的所述第二子像素相邻。
在本申请的一个或多个实施例中,第一重置单元和第二重置单元中的晶体管均为低温多晶硅薄膜晶体管。
另一方面,本申请实施例提供了一种显示装置,包括:如上述任意一项实施例中的显示面板。
本申请实施例的显示面板及显示装置,通过第一像素驱动电路和第二像素驱动电路分别为显示面板中的第一子像素和第二子像素提供驱动信号。其中,第一像素驱动电路中的第一重置单元的第一端与参考电压信号线电连接,第二像素驱动电路中的第一重置单元的第一端与目标信号线电连接。参考电压信号线提供的电压小于第一存储单元在保持阶段的初始电压,目标信号线在保持阶段提供的电压大于初始电压。也就是说,在保持阶段,参考电压信号线提供的电压小于第一存储单元的第一端的电压,目标信号线提供的电压大于第二存储单元的第一端的电压。因此,在保持阶段,在第一重置单元和第二重置单元中的晶体管分别出现漏电流的情况下,第一重置单元中晶体管的漏电方向是从第一存储电容单元流向第一重置单元的方向,第二重置单元中晶体管的漏电方向是从第二重置单元流向第二存储电容单元的方向。如此,导致第一存储电容单元的电压减小,第二存储电容单元的电压增大,使得第一子像素逐渐变亮,第二子像素逐渐变暗。这样,第一子像素和第二子像素的亮度变化互相补偿,从而改善显示面板出现闪烁的问题。
附图说明
为了更清楚地说明本申请实施例的技术方案,下面将对本申请实施例中所需要使用的附图作简单地介绍,显而易见地,下面所描述的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是相关技术中的第一像素驱动电路的结构示意图。
图2是相关技术中的第一像素驱动电路的信号线时序以及第一子像素亮度变化的示意图。
图3是本申请提供的一种第二像素驱动电路的一个实施例的结构示意图。
图4是本申请提供的一种第二像素驱动电路的另一个实施例的结构示意图。
图5是本申请提供的一种第一像素驱动电路以及第二像素驱动电路的信号线以及子像素亮度变化的时序图。
图6是本申请提供的一种第一子像素与第二子像素排布规律的一个实施例的示意图。
图7是本申请提供的一种第一子像素与第二子像素排布规律的另一个实施例的示意图。
图8是本申请提供的一种第一子像素与第二子像素排布规律的又一个实施例的示意图。
图9是本申请提供的一种第一子像素与第二子像素排布规律的再一个实施例的示意图。
图10是本申请提供的一种第一子像素与第二子像素排布规律的再一个实施例的示意图。
图11是本申请提供的一种第一子像素与第二子像素排布规律的再一个实施例的示意图。
图12是本申请提供的一种第一子像素与第二子像素排布规律的再一个实施例的示意图。
图13是本申请提供的一种第一子像素与第二子像素排布规律的再一个实施例的示意图。
具体实施方式
下面将详细描述本申请的各个方面的特征和示例性实施例,为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及具体实施例,对本申请进行进一步详细描述。应理解,此处所描述的具体实施例仅意在解释本申请,而不是限定本申请。对于本领域技术人员来说,本申请可以在不需要这些具体细节中的一些细节的情况下实施。下面对实施例的描述仅仅是为了通过示出本申请的示例来提供对本申请更好的理解。
需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
在相关技术中,可以通过第一像素驱动电路对AMOLED显示面板中的发光二极管进行驱动,并控制流经发光二极管的电流大小。其中,第一像素驱动电路可以为7T1C电路,7T1C电路是包括7个薄膜晶体管(Thin Film Transistor,TFT)和1个电存储容的电路。
图1是相关技术中的第一像素驱动电路的结构示意图。显示面板的各子像素中的发光二极管均采用如图1所示的第一像素驱动电路100来驱动。
第一像素驱动电路100的各信号线上的信号时序以及第一发光二极管D1的亮度变化如图2所示。
在图2中,发光信号线EM、扫描信号线S1、扫描信号线S2以及扫描信号线S3上的高电平可以为+7.5V,低电平可以为-7.5V。参考电压信号线VREFN上的电压可以为-3V,负电压信号线ELVSS上的电压可以为-4V,正电压信号线ELVDD上的电压可以为+4.6V,数据线Data上的电压可以为2V~7V。
下面结合图1和图2来分析第一子像素的亮度变化的原理。
假设图1中开关元件M1至M7均为P型TFT,那么开关元件M1至M7均是低电平导通,高电平关断。
基于此假设,下面对显示面板的一个画面刷新周期(即一帧)的各个阶段进行分析。如图2所示,一个画面刷新周期(即一帧)包括初始化阶段、写入阶段以及保持阶段(或者称为发光阶段)。初始化阶段和写入阶段的时长举例来说可以为3us,该时长的设定与画面刷新频率和分辨率有关。一帧的时长与显示频率有关,比如,在显示频率为60Hz的情况下,一帧的时长为16.67ms;在显示频率为10Hz的情况下,一帧的时长为100ms。
1、在初始化阶段,发光信号线EM和扫描信号线S2均为高电平,那么第五开关元件M2、第七开关元件M3、第八开关元件M5以及第九开关元件M6均关闭。另外,扫描信号线S1和扫描信号线S3均为低电平,那么第一开关元件M4和第三开关元件M7开启。如此,通过第一开关元件M4和第三开关元件M7开启对第一存储电容CST1的a点电位和第一发光二极管D1的b点电位进行重置,具体地,将第一存储电容CST1的a点电位和第一发光二极管D1的b点电位均重置为低电位。
2、在写入阶段,由于第一存储电容CST1的a点电位在初始化阶段被重置为低点位,因此,第六开关元件M1开启。另外,扫描信号线S1和扫描信号线S3变为高电平,那么第一开关元件M4和第三开关元件M7关断。而且,扫描信号线S2变为低电平,那么,第五开关元件M2、第七开关元件M3打开。在此阶段,数据线Data的电压依次经过第五开关元件M2、第六开关元件M1以及第七开关元件M3,写入至第六开关元件M1的栅极(即第一存储电容CST1的a点电位增大),第一存储电容CST1的a点电位为数据线Data的电压Vdata与第六开关元件M1的阈值电压Vth之和。
3、在保持阶段,发光信号线EM变为低电平,那么第八开关元件M5和第九开关元件M6开启;扫描信号线S2变为高电平,那么第五开关元件M2和第七开关元件M3关断;扫描信号线S1和S3维持在高电平,那么第一开关元件M4和第三开关元件M7继续关断。在此情况下,电流从正电压信号线ELVDD的端子开始,经过第八开关元件M5、第六开关元件M1以及第九开关元件M6,并流经第一子像素中的第一发光二极管D1。第六开关元件M1的电流大小受栅极电压的控制,也就是说,第六开关元件M1的电流大小受第一存储电容CST1的a点电位的控制。在此阶段的初始时刻,第一发光二极管D1的发光亮度为T01。
在理想状态下,在保持阶段第一发光二极管D1的亮度需要维持在T01,但是,在保持阶段第七开关元件M3和第一开关元件M4漏电流,此处主要考虑第一开关元件M4的漏电流。具体的漏电方向已在图1中用箭头标出,即电流从第一存储电容CST1流出,导致第六开关元件M1的栅极电压降低。而第六开关元件M1的栅极电压越小,第六开关元件M1的电流逐渐增大。如此,第一发光二极管D1的电流也逐渐增大,导致第一发光二极管D1的发光亮度并未维持在T01,而是逐渐增大。
另外,相关技术中的AMOLED显示面板中的各子像素的驱动电路均是相同的像素驱动电路,如此,导致在保持阶段各子像素的亮度变化趋势一样,进而导致显示面板出现闪烁的问题。比如,AMOLED显示面板中的各子像素的驱动电路都是如图1中的像素驱动电路100。这样,在保持阶段,电流从第一存储电容CST1流出,第一存储电容CST1的a点的电位逐渐减小,导致子像素的发光亮度逐渐增大。如此,导致显示面板出现闪烁的问题。而且,出于降功耗(省电)的目的,在某些使用场合,需要降低显示面板的刷新频率,而刷新频率越低,闪烁越明显。
为了解决显示面板出现闪烁的问题,本申请提供一种显示面板,包括:多个像素组、第一像素驱动电路和第二像素驱动电路。
其中,每个像素组包括第一子像素和第二子像素。第一子像素和第二子像素的区别主要在于像素驱动电路不同。第一子像素与第一像素驱动电路电连接,并且是由第一像素驱动电路驱动;第二子像素与第二像素驱动电路电连接,并且是由第二像素驱动电路驱动。第一子像素包括第一发光二极管,第二子像素包括第二发光二极管。
第一像素驱动电路与第一子像素电连接,第一像素驱动电路包括第一存储单元和第一重置单元,第一重置单元的控制端与第一扫描信号线电连接,第一重置单元的第一端与参考电压信号线电连接,第一重置单元的第二端与第一存储单元的第一端电连接,第一存储单元的第二端与正电压信号线电连接。
作为一个示例,第一像素驱动电路可以为相关技术中的驱动电路,比如,第一像素驱动电路可以为如图1所示的驱动电路100。第一存储单元可以为图1中的第一存储电容CST1,第一重置单元可以包括图1中的第一开关元件M4。如图1所示,第一开关元件M4的栅极与第一扫描信号线S1电连接,第一开关元件M4的第一端与参考电压信号线VREFN电连接,第一开关元件M4的第二端与第一存储电容CST1的第一端电连接,第一存储电容CST1的第二端与正电压信号线ELVDD电连接。
第二像素驱动电路与第二子像素电连接,第二像素驱动电路包括第二存储单元和第二重置单元,第二重置单元的控制端与第一扫描信号线电连接,第一重置单元的第一端与目标信号线电连接,第二重置单元的第二端与第二存储单元的第一端电连接,第二存储单元的第二端与正电压信号线电连接。
作为一个示例,第二像素驱动电路可以为如图3所示的驱动电路。第二存储单元可以为图3中的第二存储电容CST2,第二重置单元可以为图3中的第二开关元件M4’。如图3所示,第二开关元件M4’的栅极与第一扫描信号线S1电连接,第二开关元件M4’的第一端与目标信号线(在图3中目标信号线为第一扫描信号线S1)电连接,第二开关元件M4’的第二端与第二存储电容CST2的第一端电连接,第二存储电容CST2的第二端与正电压信号线ELVDD电连接。
其中,参考电压信号线提供的电压小于第一存储单元在保持阶段的初始电压,并且目标信号线在保持阶段提供的电压大于初始电压,保持阶段为显示面板的一个画面刷新周期中的一个阶段。
另外,第一像素驱动电路还包括第三重置单元,第三重置单元的控制端与第二扫描信号线电连接,第三重置单元的第一端与参考电压信号线电连接,第三重置单元的第二端与第一发光二极管的阳极电连接。
第二像素驱动电路还包括第四重置单元,第四重置单元的控制端与第二扫描信号线电连接,第四重置单元的第一端与参考电压信号线电连接,第四重置单元的第二端与第二发光二极管的阳极电连接。
下面继续以第一像素驱动电路为图1所示的驱动电路100为例说明第三重置单元。第三重置单元可以为图1中的第三开关元件M7。如图1所示,第三开关元件M7的栅极与第二扫描信号线S3电连接,第三开关元件M7的第一端与参考电压信号线VREFN电连接,第三开关元件M7的第二端与第一发光二极管D1的阳极电连接。
下面继续以第二像素驱动电路为图3所示的驱动电路200为例进行说明第四重置单元。第四重置单元可以为图3中的第四开关元件M7’。如图3所示,第四开关元件M7’的栅极与第二扫描信号线S3电连接,第四开关元件M7’的第一端与参考电压信号线VREFN电连接,第四开关元件M7’的第二端与第二发光二极管D2的阳极电连接。
第一像素驱动电路还包括第一写入补偿单元以及第一发光控制单元。下面继续以第一像素驱动电路为图1所示的驱动电路100为例进行说明。如图1所示,第一写入补偿单元包括第五开关元件M2、第六开关元件M1以及第七开关元件M3,第一发光控制单元包括第八开关元件M5和第九开关元件M6。第五开关元件M2和第七开关元件M3的栅极均与第三扫描信号线S3电连接,第五开关元件M2的第一端与数据线Data电连接,第五开关元件M2的第二端与第六开关元件M1的第一端电连接。第八开关元件M5的栅极与发光信号线EM电连接,第八开关元件M5的第一端与正电压信号线ELVDD电连接,第八开关元件M5的第二端与第六开关元件M1的第一端电连接。第六开关元件M1的栅极与第一存储电容CST1的第二端电连接,第六开关元件M1的第二端与第七开关元件M3的第一端以及第九开关元件M6的第一端电连接。第七开关元件M3的第二端与第六开关元件M1的栅极电连接,第九开关元件M6的第二端与第一发光二极管D1的阳极电连接。
第二像素驱动电路还包括第二写入补偿单元以及第二发光控制单元。下面继续以第二像素驱动电路为图3所示的驱动电路200为例进行说明。如图3所示,第二写入补偿单元包括第十开关元件M2’、第十一开关元件M1’以及第十二开关元件M3’,第二发光控制单元包括第十三开关元件M5’和第十四开关元件M6’。第十开关元件M2’和第十二开关元件M3’的栅极均与第三扫描信号线S3电连接,第十开关元件M2’的第一端与数据线Data电连接,第十开关元件M2’的第二端与第十一开关元件M1’的第一端电连接。第十三开关元件M5’的栅极与发光信号线EM电连接,第十三开关元件M5’的第一端与正电压信号线ELVDD电连接,第十三开关元件M5’的第二端与第十一开关元件M1’的第一端电连接。第十一开关元件M1’的栅极与第一存储电容CST1的第二端电连接,第十一开关元件M1’的第二端与第十二开关元件M3’的第一端以及第十四开关元件M6’的第一端电连接。第十二开关元件M3’的第二端与第十一开关元件M1’的栅极电连接,第十四开关元件M6’的第二端与第二发光二极管D2的阳极电连接。
以上是对第一像素驱动电路100和第二像素驱动电路200的说明。
下面以第一像素驱动电路100为图1所示的像素驱动电路,第二像素驱动电路200为图3所示的像素驱动电路为例,并结合图5的时序图说明本申请实施例。
在利用图1所示的第一像素驱动电路100驱动第一子像素,以及利用图2所示的第二像素驱动电路200驱动第二子像素的情况下,第一子像素中的第一发光二极管D1和第二子像素中的第二发光二极管D2的亮度变化情况可以如图5所示。
下面结合图1、图3和图5说明本申请实施例中第一发光二极管D1和第二发光二极管D2的亮度变化的原理。
1、在初始化阶段,发光信号线EM、扫描信号线S2均为高电平,扫描信号线S1和扫描信号线S3均为低电平。
第一像素驱动电路100在初始化阶段,第五开关元件M2、第七开关元件M3、第八开关元件M5以及第九开关元件M6均关闭,第一开关元件M4和第三开关元件M7开启,对第一存储电容CST1的a点电位和第一发光二极管D1的b点电位进行重置。
第二像素驱动电路200在初始化阶段,第十开关元件M2’、第十二开关元件M3’、第十三开关元件M5’以及第十四开关元件M6’均关闭,第二开关元件M4’和第四开关元件M7’开启,对第二存储电容CST2的c点电位和第二发光二极管D2的e点电位进行重置。
2、在写入阶段,扫描信号线S1和扫描信号线S3变为高电平,扫描信号线S2变为低电平。
第一像素驱动电路100在写入阶段,第一开关元件M4和第三开关元件M7关断,第五开关元件M2、第六开关元件M1以及第七开关元件M3打开,第一存储电容CST1的a点电位增大。
第二像素驱动电路200在写入阶段,第二开关元件M4’和第四开关元件M7’关断,第十开关元件M2’、第十一开关元件M1’以及第十二开关元件M3’打开,存储电容CST2的c点电位增大。
3、在保持阶段,发光信号线EM变为低电平,扫描信号线S2变为高电平,扫描信号线S1和S3维持在高电平。
第一像素驱动电路100在保持阶段,第八开关元件M5和第九开关元件M6开启,第五开关元件M2和第七开关元件M3关断,第一开关元件M4和第三开关元件M7继续关断。
此阶段的初始时刻,第一发光二极管D1的亮度为T01。但是,第一开关元件M4会出现漏电。在第一开关元件M4漏电的情况下,由于参考电压信号线VREF提供的电压小于第一存储单元在保持阶段的初始电压,即参考电压信号线VREF提供的电压小于在保持阶段a点的初始电压,因此,漏电方向是从第一存储电容CST1至第一开关元件M4的方向,即图1所示的漏电方向。那么第一存储电容CST1的a点电位降低,也就是第六开关元件M1的栅极电压降低,那么导致第六开关元件M1的电流增大,进而导致第一发光二极管D1的亮度在T01的基础上逐渐增大。
第二像素驱动电路200在保持阶段,第十三开关元件M5’和第十四开关元件M6’开启,第十开关元件M2’和第十二开关元件M3’关断,第二开关元件M4’和第四开关元件M7’继续关断。
在此阶段的初始时刻,第二发光二极管D2的亮度为T02,T02=T01。但是,第二开关元件M4’会出现漏电。在第二开关元件M4’漏电的情况下,由于目标信号线在保持阶段提供的电压大于第一存储单元在保持阶段的初始电压,因此,漏电方向是从第二开关元件M4’至第二存储电容CST2的方向,即图3中箭头所指示的方向。可见,第二开关元件M4’的漏电导致电流流入至第二存储电容CST2,那么第二存储电容CST2的C点的电压增大,也就是第十一开关元件M1’的栅极电压增大,那么导致第十一开关元件M1’的电流减小,进而导致第二发光二极管D2的亮度在T02的基础上逐渐减小。
可见,利用第一像素驱动电路100驱动第一发光二极管D1,以及利用第二像素驱动电路200驱动第二发光二极管D2,可以使得第一发光二极管D1在保持阶段逐渐变亮,以及第二发光二极管D2在保持阶段逐渐变暗,从而使得在保持阶段第一发光二极管D1和第二发光二极管D2的亮度变化互相补偿,从而改善显示面板出现闪烁的问题。
需要说明的是,图1中的第一像素驱动电路100以及图2和图3中的第二像素驱动电路200中的各个开关元件均为P型TFT,即第二像素驱动电路200中的各个开关元件均为低电平导通,高电平关断。但是,第一像素驱动电路100和第二像素驱动电路200中的各个开关元件也可以为N型TFT,即第二像素驱动电路200中的各个开关元件均为高电平导通,低电平关断,相应地,第二像素驱动电路200的电路图和信号设置也会相应变化。另外,各个开关元件为P型TFT还是N型TFT,可以根据实际需要来设计第一像素驱动电路100和第二像素驱动电路200,在此并不做限定。
需要说明的是,在图3所示的示例中,目标信号线为第一扫描信号线(即扫描信号线S1),第二开关元件M4’的第二端与扫描信号线S1电连接。作为另一个示例,目标信号线还可以为第二扫描信号线,第二扫描信号上的信号与第一扫描信号线(即扫描信号线S1)上的信号具有相同的时序。
比如,在图3所示的像素驱动电路中,扫描信号线S1和扫描信号线S3具有相同的时序,因此,如图4所示,第二扫描信号还可以为扫描信号线S3,第二开关元件M4’的第二端与扫描信号线S3电连接。
因此,可以根据扫描信号线S1以及扫描信号线S3的负载情况,或者根据电路的空间设计,灵活调整第二开关元件的第二端所连接的目标信号线,如此,可以使得第二像素驱动电路200的设计更加灵活。
相关技术中,为了解决显示面板闪烁的问题,考虑到导致显示面板闪烁的原因是第七开关元件M3和第一开关元件M4漏电,因此,采用不易漏电的氧化物TFT(oxide TFT)作为第七开关元件M3和第一开关元件M4,剩余的开关元件(即第六开关元件M1、第五开关元件M2、第八开关元件M5至第三开关元件M7)采用低温多晶硅(low temperature poly-silicon,LTPS)TFT。而且显示面板中的子像素继续采用图1所示的像素驱动电路进行驱动。即相关技术中采用LTPS TFT和氧化物TFT结合来实现子像素的驱动。
其中,氧化物TFT中的氧化物一般指氧化铟镓锌(indium gallium zinc oxide,IGZO)。
但是,同时使用LTPS TFT和氧化物TFT会出现如下问题:
1.LTPS TFT和氧化物TFT需要使用不同的工艺进行生产,会导致工艺增加,产能和良率降低;
2.氧化物TFT尺寸大,不利于像素精细化;
3.氧化物TFT和LTPS TFT所需驱动信号不一致,需额外增加周边驱动电路,不利于窄边框。
需要说明的是,氧化物TFT可以为N型TFT或者P型TFT,LTPS TFT可以为N型TFT或者P型TFT。
而在本申请的一个或多个实施例中,由于通过采用两种像素驱动电路来解决显示面板的闪烁问题,因此,所述第一重置单元和所述第二重置单元中的晶体管均为LTPS晶体管。比如,图1中的第一开关元件M4和图3中的第二开关元件M4’可以均为LTPS TFT。因此,第一像素驱动电路100和第二像素驱动电路200可以继续使用LTPS TFT作为开关元件,不需要使用氧化物TFT作为开关元件。如此,不需要使用不同的工艺进行生产,避免造成工艺增加,保证产能和良率。而且,由于没有使用氧化物TFT,因此,不会出现由于氧化物TFT尺寸大导致不利于像素精细化的问题,也不会出现额外增加周边驱动电路,有利于窄边框的实现。
在本申请的一个或多个实施例中,在保持阶段,第一子像素逐渐变亮,以及第二子像素逐渐变暗。
在同一个像素组中,第一子像素的数量与第二子像素的数量的比值与目标数值相匹配,其中,目标数值为第二子像素变亮的速度除以第一子像素变暗的速度得到的比值。
其中,假设第一子像素变亮的速度与第二子像素变暗的速度相同,那么一个像素组中第一子像素变亮的数量与第二子像素的数量相同。比如,在图6、图7以及图8的示例中,一个像素组中第一子像素的数量与第二子像素A的数量的比例为1:1。
或者,假设第一子像素变亮的速度是第二子像素变暗的速度的一半,那么一个像素组中第一子像素的数量与第二子像素的数量的比例为2:1。比如,在图9的示例中,一个像素组中具有2个第一子像素和1个第二子像素。再比如,在图10的示例中,一个像素组中具有1个第一子像素和2个第二子像素。
在本申请实施例中,可以根据第一子像素变亮的速度与第二子像素变暗的速度之间的比值,灵活调整一个像素组中第一子像素的数量与第二子像素的数量。如此,使得第一子像素和第二子像素之间的补偿更加均匀,补偿效果更好。
在本申请的一个或多个实施例中,在同一个像素组中,第一子像素的数量与第二子像素的数量的比值在[1/3,10/3]的范围内。如此,使得第一子像素的数量与第二子像素的数量的比值在一个合理的范围内,避免第一子像素的数量与第二子像素的数量相差过大而导致亮度补偿效果不好,保证了第一子像素和第二子像素之间的补偿更加均匀,补偿效果更好。
在本申请的一个或多个实施例中,每个像素组中包括多个子像素,多个子像素包括至少一个第一子像素以及至少一个第二子像素;其中,同一像素组中的多个子像素在列方向上排列或者在行方向上排列。
作为一个示例,同一像素组中的多个子像素在行方向上排列的情况下,显示面板包括多行像素组,每行像素组包括在行方向上排列的多个像素组。
比如,继续参考图6,每个像素组中包括在X轴方向(即行方向)上排列的一个第一子像素和一个第二子像素,每一行具有多个像素组。
又比如,继续参考图9,每个像素组中包括在X轴方向(即行方向)上排列的两个第一子像素和一个第二子像素,每一行具有多个像素组。
再比如,继续参考图10,每个像素组中包括在X轴方向(即行方向)上排列的一个第一子像素和两个第二子像素,每一行具有多个像素组。
作为另一个示例,同一像素组中的多个子像素在列方向上排列的情况下,显示面板包括多列像素组,每列像素组包括在列方向上排列的多个像素组。
比如,继续参考图7,每个像素组中包括在Y轴方向(即列方向)上排列的一个第一子像素和一个第二子像素,每一列具有多个像素组。
参考图11,每个像素组中包括在Y轴方向(即列方向)上排列的两个第一子像素和一个第二子像素,每一列具有多个像素组。
在本申请的一个或多个实施例中,每个像素组包括至少一个第一子像素满足:在行方向上与第一子像素相邻的第二子像素相邻,以及在列方向上与第一子像素相邻的第二子像素相邻。
其中,每个像素组包括两行子像素或者两列子像素,每一行或者每一列均包括第一子像素和第二子像素。
继续参考图8,每个像素组包括两个第一子像素和两个第二子像素,任意的第一子像素均满足:在行方向上与一个第二子像素相邻,在列方向上与另一个第二子像素相邻。
参考图12,每个像素组包括两列子像素,其中一列中的任意一个第一子像素与另一列中的一个第二子像素相邻。
参考图13,每个像素组包括两行子像素,其中一行中的任意一个第一子像素与另一行中的一个第二子像素相邻。
在本申请实施例中,可以使得每个像素组中的第一子像素和第二子像素分布地更加均匀,保证了第一子像素和第二子像素之间的补偿效果。
本申请还提供一种显示装置,包括:上述任意一项实施例中的显示面板。本申请提供的显示装置与上述实施例中的显示面板具有相同的技术效果,在此不再赘述。
其中,显示装置可以是手机、电脑、可穿戴设备、电视等具有显示功能的装置。
以上,仅为本申请的具体实施方式,所属领域的技术人员可以清楚地了解到,为了描述的方便和简洁,上述描述的系统、模块和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。应理解,本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到各种等效的修改或替换,这些修改或替换都应涵盖在本申请的保护范围之内。
Claims (9)
1.一种显示面板,其特征在于,包括:
多个像素组,每个所述像素组包括第一子像素和第二子像素;
第一像素驱动电路,与所述第一子像素电连接,所述第一像素驱动电路包括第一存储单元和第一重置单元,所述第一重置单元的控制端与第一扫描信号线电连接,所述第一重置单元的第一端与参考电压信号线电连接,所述第一重置单元的第二端与所述第一存储单元的第一端电连接,所述第一存储单元的第二端与正电压信号线电连接;
第二像素驱动电路,与所述第二子像素电连接,所述第二像素驱动电路包括第二存储单元和第二重置单元,所述第二重置单元的控制端与所述第一扫描信号线电连接,所述第二重置单元的第一端与扫描信号线电连接,所述第二重置单元的第二端与所述第二存储单元的第一端电连接,所述第二存储单元的第二端与所述正电压信号线电连接;
其中,所述参考电压信号线提供的电压小于所述第一存储单元在保持阶段的初始电压,并且所述扫描信号线在所述保持阶段提供的电压大于所述初始电压,所述保持阶段为所述显示面板的一个画面刷新周期中的一个阶段;
每个所述像素组包括至少一个所述第一子像素满足:在行方向上与所述第二子像素相邻,以及在列方向上与所述第二子像素相邻。
2.根据权利要求1所述的显示面板,其特征在于,所述第一子像素包括第一发光二极管,所述第二子像素包括第二发光二极管;
所述第一像素驱动电路还包括第三重置单元,所述第三重置单元的控制端与第二扫描信号线电连接,所述第三重置单元的第一端与所述参考电压信号线电连接,所述第三重置单元的第二端与所述第一发光二极管的阳极电连接;
所述第二像素驱动电路还包括第四重置单元,所述第四重置单元的控制端与第二扫描信号线电连接,所述第四重置单元的第一端与所述参考电压信号线电连接,所述第四重置单元的第二端与所述第二发光二极管的阳极电连接;
其中,所述扫描信号线为所述第一扫描信号线或者所述第二扫描信号线,并且所述第二扫描信号线上的信号与所述第一扫描信号线上的信号具有相同的时序。
3.根据权利要求1所述的显示面板,其特征在于,在所述保持阶段,所述第一子像素逐渐变亮,以及所述第二子像素逐渐变暗;
在同一个所述像素组中,所述第一子像素的数量与所述第二子像素的数量的比值与目标数值相匹配,其中,所述目标数值为第二子像素变亮的速度除以第一子像素变暗的速度得到的比值。
4.根据权利要求3所述的显示面板,其特征在于,在同一个所述像素组中,所述第一子像素的数量与所述第二子像素的数量的比值在[1/3,10/3]的范围内。
5.根据权利要求1所述的显示面板,其特征在于,每个所述像素组中包括多个子像素,所述多个子像素包括至少一个所述第一子像素以及至少一个所述第二子像素;
其中,同一所述像素组中的所述多个子像素在列方向上排列或者在行方向上排列。
6.根据权利要求5所述的显示面板,其特征在于,同一所述像素组中的所述多个子像素在列方向上排列的情况下,所述显示面板包括多列像素组,每列像素组包括在列方向上排列的多个所述像素组。
7.根据权利要求5所述的显示面板,其特征在于,同一所述像素组中的所述多个子像素在行方向上排列的情况下,所述显示面板包括多行像素组,每行像素组包括在行方向上排列的多个所述像素组。
8.根据权利要求1所述的显示面板,其特征在于,所述第一重置单元和所述第二重置单元中的晶体管均为低温多晶硅薄膜晶体管。
9.一种显示装置,其特征在于,包括:如权利要求1-8中任一项所述的显示面板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110730311.3A CN113421526B (zh) | 2021-06-29 | 2021-06-29 | 显示面板及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110730311.3A CN113421526B (zh) | 2021-06-29 | 2021-06-29 | 显示面板及显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113421526A CN113421526A (zh) | 2021-09-21 |
CN113421526B true CN113421526B (zh) | 2022-06-14 |
Family
ID=77717952
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110730311.3A Active CN113421526B (zh) | 2021-06-29 | 2021-06-29 | 显示面板及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113421526B (zh) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104134417A (zh) * | 2014-01-08 | 2014-11-05 | 友达光电股份有限公司 | 显示装置 |
KR20180078933A (ko) * | 2016-12-30 | 2018-07-10 | 엘지디스플레이 주식회사 | 유기 발광 다이오드 표시 장치 |
KR20190063495A (ko) * | 2017-11-29 | 2019-06-10 | 삼성디스플레이 주식회사 | 화소 및 화소를 포함하는 표시 장치 |
CN111341269A (zh) * | 2018-12-18 | 2020-06-26 | 三星显示有限公司 | 显示设备和驱动显示面板的方法 |
CN111986599A (zh) * | 2019-05-21 | 2020-11-24 | 三星显示有限公司 | 显示设备 |
KR20210021219A (ko) * | 2019-08-16 | 2021-02-25 | 삼성디스플레이 주식회사 | 화소 회로 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104167168B (zh) * | 2014-06-23 | 2016-09-07 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法和显示装置 |
CN108806601A (zh) * | 2018-06-26 | 2018-11-13 | 昆山国显光电有限公司 | 像素结构及其驱动方法、显示装置 |
-
2021
- 2021-06-29 CN CN202110730311.3A patent/CN113421526B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104134417A (zh) * | 2014-01-08 | 2014-11-05 | 友达光电股份有限公司 | 显示装置 |
KR20180078933A (ko) * | 2016-12-30 | 2018-07-10 | 엘지디스플레이 주식회사 | 유기 발광 다이오드 표시 장치 |
KR20190063495A (ko) * | 2017-11-29 | 2019-06-10 | 삼성디스플레이 주식회사 | 화소 및 화소를 포함하는 표시 장치 |
CN111341269A (zh) * | 2018-12-18 | 2020-06-26 | 三星显示有限公司 | 显示设备和驱动显示面板的方法 |
CN111986599A (zh) * | 2019-05-21 | 2020-11-24 | 三星显示有限公司 | 显示设备 |
KR20210021219A (ko) * | 2019-08-16 | 2021-02-25 | 삼성디스플레이 주식회사 | 화소 회로 |
Also Published As
Publication number | Publication date |
---|---|
CN113421526A (zh) | 2021-09-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11881176B2 (en) | Pixel circuit, display panel, display device, and driving method | |
US20240119897A1 (en) | Pixel Circuit and Driving Method Therefor and Display Panel | |
US11289021B2 (en) | Pixel circuit, display panel, display device, and driving method | |
JP2023093602A (ja) | 画素回路、駆動方法、電界発光表示パネル及び表示装置 | |
CN108630151B (zh) | 像素电路及其驱动方法、阵列基板及显示装置 | |
WO2022222134A1 (zh) | 像素电路及其驱动方法、显示装置 | |
CN110808012B (zh) | 像素电路、移位寄存器单元、栅极驱动电路和显示装置 | |
US11935470B2 (en) | Pixel circuit and driving method thereof, and display device | |
US9881554B2 (en) | Driving method of pixel circuit and driving device thereof | |
CN107346654B (zh) | 一种像素电路及其驱动方法、显示装置 | |
CN113674690B (zh) | 像素驱动电路、显示面板、显示装置以及驱动方法 | |
US9165508B2 (en) | Display apparatus using reference voltage line for parasitic capacitance, electronic apparatus using the display apparatus and driving method of the display apparatus | |
CN113990244B (zh) | 显示面板的驱动方法,显示驱动电路及显示装置 | |
CN112289269A (zh) | 一种像素电路及其控制方法和显示面板 | |
CN112233619A (zh) | 像素驱动电路及其驱动方法、显示面板及显示装置 | |
GB2620507A (en) | Pixel circuit and driving method therefor and display panel | |
CN114627817A (zh) | 像素电路、像素驱动方法及显示装置 | |
CN113066439B (zh) | 一种像素电路、驱动方法、电致发光显示面板及显示装置 | |
CN113421526B (zh) | 显示面板及显示装置 | |
CN114898701B (zh) | 像素电路、其驱动方法及显示装置 | |
CN114078441B (zh) | 像素电路、显示面板及显示装置 | |
CN111179833B (zh) | 像素电路及其驱动方法、显示装置 | |
CN115917634A (zh) | 一种像素电路及显示面板 | |
WO2023024072A1 (zh) | 像素电路及其驱动方法、显示装置 | |
US11961453B2 (en) | Pixel drive circuit and drive method thereof, display panel, and terminal device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |