CN113406602A - 一种脉冲峰值保持电路及控制方法 - Google Patents
一种脉冲峰值保持电路及控制方法 Download PDFInfo
- Publication number
- CN113406602A CN113406602A CN202110556121.4A CN202110556121A CN113406602A CN 113406602 A CN113406602 A CN 113406602A CN 202110556121 A CN202110556121 A CN 202110556121A CN 113406602 A CN113406602 A CN 113406602A
- Authority
- CN
- China
- Prior art keywords
- resistor
- pulse
- peak
- module
- output end
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims abstract description 13
- 230000003321 amplification Effects 0.000 claims abstract description 33
- 238000003199 nucleic acid amplification method Methods 0.000 claims abstract description 33
- 230000005540 biological transmission Effects 0.000 claims description 12
- 239000003990 capacitor Substances 0.000 description 10
- 238000010586 diagram Methods 0.000 description 7
- 230000009471 action Effects 0.000 description 4
- 230000006870 function Effects 0.000 description 4
- 208000009689 optic atrophy 4 Diseases 0.000 description 4
- 208000033707 Early-onset X-linked optic atrophy Diseases 0.000 description 3
- 208000025019 optic atrophy 2 Diseases 0.000 description 3
- 208000006042 optic atrophy 5 Diseases 0.000 description 3
- 230000002238 attenuated effect Effects 0.000 description 2
- 238000004891 communication Methods 0.000 description 2
- 238000001514 detection method Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 208000006497 optic atrophy 6 Diseases 0.000 description 2
- 230000004044 response Effects 0.000 description 2
- 238000005070 sampling Methods 0.000 description 2
- 238000004088 simulation Methods 0.000 description 2
- 101000640713 Homo sapiens Transmembrane protein 126A Proteins 0.000 description 1
- 102100033846 Transmembrane protein 126A Human genes 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000003139 buffering effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000009434 installation Methods 0.000 description 1
- 208000009606 optic atrophy 7 Diseases 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 238000002310 reflectometry Methods 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 230000007723 transport mechanism Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S7/00—Details of systems according to groups G01S13/00, G01S15/00, G01S17/00
- G01S7/48—Details of systems according to groups G01S13/00, G01S15/00, G01S17/00 of systems according to group G01S17/00
- G01S7/483—Details of pulse systems
- G01S7/484—Transmitters
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Remote Sensing (AREA)
- Measurement Of Current Or Voltage (AREA)
- Amplifiers (AREA)
Abstract
本发明公开了一种脉冲峰值保持电路及控制方法,所述脉冲峰值保持电路包括:第一节点;第二节点;第一脉冲峰值保持支路,所述第一脉冲峰值保持支路包括增益放大模块、第一峰值保持器、增益衰减模块和第一门控单元;第二脉冲峰值保持支路,所述第二脉冲峰值保持支路包括第二峰值保持器和第二门控单元;路径选择模块。本发明通过第一峰值保持支路和第二峰值保持支路对输入的高速脉冲信号进行峰值保持处理,路径选择模块根据输入的高速脉冲信号确定第一峰值保持支路的第一保持值或第二峰值保持支路的第二保持值作为最终输出,扩大了峰值保持电路的动态范围,可广泛应用于电子电路技术领域。
Description
技术领域
本发明涉及电子电路技术领域,尤其涉及一种脉冲峰值保持电路及控制方法。
背景技术
基于激光飞行时间的脉冲式激光雷达,为了达到更高的测距精度,发射的激光脉冲信号的脉冲宽度通常只有几个纳秒,为了获得被测物体的表面反射率等数据,对激光脉冲信号的回波信号的幅度进行测量必不可少。使用超高速的模数转换器(ADC)对回波信号进行采样可以得到精确的激光脉冲回波信号幅度,然而满足这种需求的ADC芯片需要极高的采样率,这样的ADC不仅昂贵,且功耗巨大。因此对于大多数脉冲式激光雷达,通常使用峰值保持电路,将激光脉冲回波信号的峰值大小保存下来,再由后级的ADC进行采样,这样便可以大幅降低对ADC的性能要求,进而有效地降低整体电路的功耗和成本。
但现有技术中包括二极管的脉冲峰值保持电路,由于二极管的两端具有一定的电压降,电容上储存的电压与输入电压始终有一定的差别,这使得峰值保持电路的精度被降低,并且由于输入信号的幅度必须大于二极管的压降才能被存储电容保持,因此峰值保持电路的输出动态范围也受到限制。常用的克服二极管电压降的方法是引入跨导放大器(OTA)和一对电流镜来代替二极管对存储电容进行充电,由于使用电流镜避免了引入二极管的电压降,因此,引入了OTA和电流镜的脉冲峰值保持电路比包括二极管的脉冲峰值保持电路具有更高的准确度和更大的动态范围。但引入了OTA和电流镜的脉冲峰值保持电路的小信号精度受制于峰值保持电路的响应速度以及OTA的失调电压,若要想进一步改善其小信号下的准确度并增大其动态范围,则需要进一步增加OTA的跨导值,然而过大的跨导值会导致OTA的静态电流显著增加并使得OTA的输出摆幅降低,从而在增加了电路功耗的同时降低了大信号的动态范围,并不能达到提升准确度和增加动态范围的目的。因此,现有技术中的这两种脉冲峰值保持电路均无法同时实现对高速脉冲信号的高准确度和宽动态范围峰值检测。
发明内容
为至少一定程度上解决现有技术中存在的技术问题之一,本发明的目的在于:提供一种脉冲峰值保持电路及控制方法。
本发明所采用的技术方案是:
一种脉冲峰值保持电路,包括:
第一节点;
第二节点;
第一脉冲峰值保持支路,所述第一脉冲峰值保持支路包括增益放大模块、第一峰值保持器、增益衰减模块和第一门控单元;
所述增益放大模块的输入端与所述第一节点连接,所述增益放大模块的输出端与所述第一峰值保持器的输入端连接,所述第一峰值保持器的输出端与所述增益衰减模块的输入端连接,所述增益衰减模块的输出端与第一门控单元的输入端连接,所述第一门控单元的输出端与所述第二节点连接;
第二脉冲峰值保持支路,所述第二脉冲峰值保持支路包括第二峰值保持器和第二门控单元;
所述第二峰值保持器的输入端与所述第一节点连接,所述第二峰值保持器的输出端与所述第二门控单元的输入端连接,所述第二门控单元的输出端与所述第二节点连接;
路径选择模块,所述路径选择模块的输入端与所述增益放大模块的输出端连接,所述路径选择模块的输出端与所述第一门控单元的控制端连接,所述路径选择模块的输出端还与所述第二门控单元的控制端连接。
进一步,所述脉冲峰值保持电路还包括脉冲展宽模块,所述脉冲展宽模块的输入端用于输入高速脉冲信号,所述脉冲展宽模块的输出端与所述第一节点连接。
进一步,所述路径选择模块包括阈值电压比较单元和路径选择单元;
所述阈值电压比较单元的输入端与所述增益放大模块的输出端连接,所述阈值电压比较单元的输出端与所述路径选择单元的输入端连接,所述路径选择单元的输出端与所述第一门控单元连接,所述路径选择单元的输出端还与所述第二门控选择单元的控制端连接。
进一步,所述阈值电压比较单元包括比较器、第一电阻和第二电阻;
所述比较器的同相输入端连接所述增益放大模块的输出端,所述第一电阻的一端连接直流电压,所述第一电阻的另一端连接所述第二电阻的一端,所述第二电阻的一端还连接至所述比较器的反相输入端,所述第二电阻的另一端接地。
进一步,所述路径选择单元包括D触发器;
所述D触发器的时钟输入端连接至所述比较器的输出端,所述D触发器的数据输入端连接至所述直流电压,所述D触发器的复位端接入复位信号,所述D触发器的输出端连接至所述第一门控单元的控制端,所述D触发器的输出端还连接至第二门控单元的控制端。
进一步,所述脉冲展宽模块包括若干个级联的积分器。
进一步,所述第一门控单元采用第一传输门,所述第二门控单元采用第二传输门。
进一步,所述第一脉冲峰值保持电路包括第一电压跟随器,所述第一电压跟随器串接在所述第一峰值保持器和所述增益衰减模块之间;
所述第二脉冲峰值保持支路包括第二电压跟随器,所述第二电压跟随器串接在所述第二峰值保持器和所述第二门控单元之间。
进一步,所述增益衰减模块包括第一放大器、第三电阻、第四电阻、第五电阻和第六电阻;
所述第五电阻的一端连接至直流电压,所述第五电阻的另一端连接所述第六电阻的一端,所述第五电阻的一端还连接至所述第一放大器的同相输入端,所述第六电阻的另一端接地,所述第一放大器的反相输入端与所述第一放大器的输出端连接,所述放大器的输出端还连接所述第四电阻的一端,所述第四电阻的另一端连接所述第一门控单元的输入端,所述第四电阻的另一端还连接所述第三电阻的一端,所述第三电阻的另一端连接所述第一电压比较器的输出端。
本发明所采用的另一技术方案是:
一种控制方法,应用于上述的一种脉冲峰值保持电路,包括以下步骤:
路径选择模块根据增益放大模块的输出结果,输出控制信号,所述控制信号用于控制第一门控单元或者第二门控单元导通。
本发明的有益效果是:通过第一峰值保持支路和第二峰值保持支路对输入的高速脉冲信号进行峰值保持处理,路径选择模块根据输入的高速脉冲信号确定第一峰值保持支路的第一保持值或第二峰值保持支路的第二保持值作为最终输出,扩大了峰值保持电路的动态范围。
附图说明
图1是现有技术中包含二极管的脉冲峰值保持电路的电路原理图;
图2是现有技术中包含OTA和电流镜的脉冲峰值保持电路的电路原理图;
图3是本发明实施例的脉冲峰值保持电路的模块框图;
图4是本发明实施例的增益放大模块的电路原理图;
图5是本发明实施例中脉冲展宽模块的电路原理图;
图6是本发明实施例中多种脉冲峰值保持电路的仿真图。
具体实施方式
下面详细描述本发明的实施例,所述实施例的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施例是示例性的,仅用于解释本发明,而不能理解为对本发明的限制。
在本发明的描述中,需要理解的是,涉及到方位描述,例如上、下、前、后、左、右等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。
在本发明的描述中,若干的含义是一个或者多个,多个的含义是两个以上,大于、小于、超过等理解为不包括本数,以上、以下、以内等理解为包括本数。如果有描述到第一、第二只是用于区分技术特征为目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量或者隐含指明所指示的技术特征的先后关系。
本发明的描述中,除非另有明确的限定,设置、安装、连接等词语应做广义理解,所属技术领域技术人员可以结合技术方案的具体内容合理确定上述词语在本发明中的具体含义。
参照图1,现有技术中包括二极管的脉冲峰值保持电路由第四放大器OPA4、第五放大器OPA5、二极管D1、存储电容C1、电阻R和复位开关K1组成,第四放大器OPA4的同相输入端经过电阻R与高速脉冲信号输入端VI相连,第四放大器OPA4的输出端连接至第一二极管D1的正极。第五放大器OPA5连接成具有单位增益的电压缓冲器,当高速脉冲信号由高速脉冲输入端信号VI进入该脉冲峰值保持电路时,存储电容C1将通过第一二极管D1充电到与输入的高速脉冲信号的电压近似相同的电压,由于第五放大器OPA5起到电压缓冲的作用,因此,输出端VO的电压与存储电容C1的电压保持一致,直到复位开关K1闭合,将存储电容C1中的电荷释放掉,此时,输出端VO的电压值为0。
包括二极管的脉冲峰值保持电路,由于第一二极管D1的两端具有一定的电压降,存储电容C1上储存的电压与输入的高速脉冲信号的电压始终有一定的差别,这使得峰值保持电路的精度被降低,并且由于输入信号的幅度必须大于第一二极管D1的压降才能被存储电容C1保持,因此峰值保持电路的输出动态范围也受到限制。
参照图2,为了解决二极管所带来的问题,现有技术中采用跨导放大器OTA代替图1中的第四放大器OPA4,并在跨导放大器OTA的输出端引入一对电流镜(MP1和MP2)来代替第一二极管D1对存储电容C1进行充电。由于使用电流镜避免了引入第一二极管D1的电压降,因此图2中的脉冲峰值保持电路比图1中的脉冲峰值保持电路具有更高的准确度和更大的动态范围。但图2中的峰值保持电路的小信号精度受制于峰值保持电路的响应速度以及跨导放大器OTA的失调电压,若要进一步改善其小信号下的准确度并增大其动态范围,则需要进一步增加跨导放大器OTA的跨导值以在提高其带宽的同时降低其失调电压,然而过大的跨导值会导致跨导放大器OTA的静态电流显著增加并使得跨导放大器OTA的输出摆幅降低,从而在增加电路功耗的同时还降低了大信号的动态范围,无法达到提升准确度和增加动态范围的目的。因此,现有技术中的这两种峰值保持电路均无法同时实现对高速脉冲信号的高准确度和宽动态范围峰值检测。
为了至少部分地解决上述问题,如图3所示,本实施例提供了一种脉冲峰值保持电路,包括:
第一节点M;
第二节点N;
第一脉冲峰值保持支路,第一脉冲峰值保持支路包括增益放大模块、第一峰值保持器、增益衰减模块2和第一门控单元3;
增益放大模块的输入端与第一节点M连接,增益放大模块的输出端与第一峰值保持器的输入端连接,第一峰值保持器的输出端与增益衰减模块2的输入端连接,增益衰减模块2的输出端与第一门控单元3的输入端连接,第一门控单元3的输出端与第二节点N连接;
第二脉冲峰值保持支路,第二脉冲峰值保持支路包括第二峰值保持器和第二门控单元4;
第二峰值保持器的输入端与第一节点M连接,第二峰值保持器的输出端与第二门控单元4的输入端连接,第二门控单元4的输出端与第二节点N连接;
路径选择模块1,路径选择模块1的输入端与增益放大模块的输出端连接,路径选择模块1的输出端与第一门控单元3的控制端连接,路径选择模块1的输出端还与第二门控单元4的控制端连接。
具体地,第一节点M用于将高速脉冲信号引入到该脉冲峰值保持电路中,第一脉冲峰值保持支路和第二脉冲峰值保持支路均连接到第一节点M,用于对由第一节点M输入的高速脉冲信号进行峰值保持处理。其中,第一脉冲峰值保持支路通过增益放大模块对输入的高速脉冲信号的幅值放大Av倍得到第一放大脉冲信号,第一放大脉冲信号在第一峰值保持器中得以保持,从而得到第一保持值,第一保持值输入到增益衰减模块2,增益衰减模块2对第一保持值的幅值缩小Av倍得到第一衰减脉冲信号,该第一衰减信号在第一门控单元3导通的情况下,输出到第二节点N;第二峰值保持支路利用第二峰值保持器对由第一节点M引入的高速脉冲信号进行峰值保持后得到第二保持值,第二保持值在第二门控单元4导通的情况下,输出到第二节点N。
需要说明的是,本申请中的第一峰值保持器可以采用如图1、如图2以及其他峰值保持电路中的任意一种峰值保持电路,同样,第二峰值保持器也可以采用如图1、如图2以及其他峰值保持电路中的任意一种峰值保持电路。
此外,参照图4,增益放大模块可采用若干个放大器组成,在一个具体的实施例中,增益放大模块包括三个放大器,第六放大器OPA6接成单位增益缓冲器的形式,其输出与第七电阻R7、第九电阻R9相连。第七电阻R7和第八电阻R8、第九电阻R9和第十电阻R10构成反馈网络,控制第七放大器OPA7和第八放大器OPA8的闭环增益。
此外,本申请的路径选择模块1的输入端连接到增益放大模块的输出端,而增益放大模块又是用于对输入的高速脉冲信号进行幅值放大,因此,第一放大脉冲信号,也即是经过放大的高速脉冲信号还会进入路径选择模块1中,路径选择模块1根据输入的第一放大脉冲信号的幅值与预设电压幅值进行比较,当判断出第一放大脉冲信号的幅值低于预设电压的幅值,则说明输入的高速脉冲信号的幅值较小,属于小信号,路径选择模块1则选择第一峰值保持电路对输入的高速脉冲信号进行峰值保持,相反,当判断出第一放大脉冲信号的幅值大于预设电压的幅值,则说明输入的高速脉冲信号的幅值较大,属于大信号,无须进行幅值放大,路径选择模块1则选择第二峰值保持电路对输入的高速脉冲信号进行峰值保持。
由上述内容可知,本申请利用第一峰值保持支路和第二峰值保持支路对输入的高速脉冲信号进行峰值保持处理,路径选择模块1根据输入的高速脉冲信号来确定第一峰值保持支路的第一保持值还是第二峰值保持支路的第二保持值作为最终输出,使得峰值保持电路原有的动态范围扩大了Av倍。
进一步作为可选的实施方式,脉冲峰值保持电路还包括脉冲展宽模块,脉冲展宽模块的输入端用于输入高速脉冲信号,脉冲展宽模块的输出端与第一节点M连接。
具体地,本申请还在第一节点M的前端设置了脉冲展宽模块,脉冲展宽模块用于对输入的高速脉冲信号进行展宽,将高速脉冲信号展宽为低速脉冲信号,脉冲展宽模块的引入,使得第一峰值保持器和第二峰值保持器的带宽要求大大降低,从而使得第一峰值保持器和第二峰值保持器在较低的带宽和功耗的情况下即可实现较高的准确度。脉冲展宽模块包括若干个级联的积分器,参照图5,通过多个级联Gm-C积分器对输入的高速脉冲进行积分,实现将输入的高速脉冲进行展宽为较低速度的脉冲信号的功能。可以根据需求来调整需要的Gm-C积分器级联的级数、R和C的值,不同的级联级数和RC时间常数会有不同展宽效果。
进一步作为可选的实施方式,路径选择模块1包括阈值电压比较单元和路径选择单元;
阈值电压比较单元的输入端与增益放大模块的输出端连接,阈值电压比较单元的输出端与路径选择单元的输入端连接,路径选择单元的输出端与第一门控单元3连接,路径选择单元的输出端还与第二门控选择单元的控制端连接。
具体地,本实施例将路径选择模块1划分为两个单元。
其中,阈值电压比较单元,用于根据输入的第一放大脉冲信号与阈值电压的关系,判断输入的高速脉冲信号为大信号还是小信号。在一个具体的实施例中,阈值电压比较单元包括比较器U1、第一电阻R1和第二电阻R2;
比较器U1的同相输入端连接增益放大模块的输出端,第一电阻R1的一端连接直流电压,第一电阻R1的另一端连接第二电阻R2的一端,第二电阻R2的一端还连接至比较器U1的反相输入端,第二电阻R2的另一端接地。
具体地,比较器U1的反相输入端接在第一电阻R1和第二电阻R2之间,比较器U1根据输入到同相输入端的电压数值和输入到反相输入端的电压数值,输出0或1的比较结果,其中输入到反相输入端的电压也即是阈值电压,可通过改变第一电阻R1和第二电阻R2的阻值进行调整。
路径选择单元用于根据阈值电压比较单元输出的结果,控制第一门控单元3或者第二门控单元4导通,使得第一峰值保持支路的第一保持值或者第二峰值保持支路的第二保持值作为最终的保持值。
在一个具体的实施例中,路径选择单元包括D触发器;
D触发器的时钟输入端连接至比较器U1的输出端,D触发器的数据输入端连接至直流电压,D触发器的复位端接入复位信号,D触发器的输出端连接至第一门控单元3的控制端,D触发器的输出端还连接至第二门控单元4的控制端。
D触发器控制第一传输门或第二传输门打开的过程如下:
若比较器U1的输出结果为0,则输入至D触发器的时钟输入端的信号为0,则D触发器的第一输出端Q输出的控制信号为0,第二输出端Q输出的控制信号为1,第一传输门在D触发器输出的控制信号的作用下打开,第二传输门在控制信号的作用下关闭,则第一峰值保持支路的第一保持值得以输出,同样的道理,若比较器U1的输出结果为1,则输入至D触发器的数据输入端的信号为1,则D触发器的第一输出端Q输出的控制信号为1,第二输出端Q输出的控制信号为0,第二传输门在控制信号的作用下打开,第一传输门在控制信号的作用下关闭,则第二峰值保持支路的峰值保持值得以输出,如此,实现路径选择的功能。参照图1,在一个具体的实施实施例中,第一门控单元3采用第一传输门TG1,第二门控单元4采用第二传输门TG2,当然,也可以采用其他开关元件作为门控单元,此处不做赘述。
进一步作为可选的方式,第一脉冲峰值保持电路包括第一电压跟随器OPA2,第一电压跟随器OPA2串接在第一峰值保持器和增益衰减模块2之间;
第二脉冲峰值保持支路包括第二电压跟随器OPA3,第二电压跟随器OPA3串接在第二峰值保持器和第二门控单元4之间。
具体地,本申请还在第一峰值保持支路的第一峰值保持器的输出端设置了第一电压跟随器OPA2,对第一峰值保持器输出的第一保持值起到输出缓冲的作用,同样的道理,第二电压跟随器OPA3对第二峰值保持器输出的第二保持值起到输出缓冲的作用。
进一步作为可选的实施方式增益衰减模块2包括第一放大器OPA1、第三电阻R3、第四电阻R4、第五电阻R5和第六电阻R6;
第五电阻R5的一端连接至直流电压,第五电阻R5的另一端连接第六电阻R6的一端,第五电阻R5的一端还连接至第一放大器OPA1的同相输入端,第六电阻R6的另一端接地,第一放大器OPA1的反相输入端与第一放大器OPA1的输出端连接,放大器的输出端还连接第四电阻R4的一端,第四电阻R4的另一端连接第一门控单元3的输入端,第四电阻R4的另一端还连接第三电阻R3的一端,第三电阻R3的另一端连接第一电压比较器U1的输出端。
具体地,增益衰减模块2用于对输入的信号幅值进行缩小。第一放大器OPA1的同相输入端连接在第五电阻R5和第六电阻R6之间,第三电阻R3、第四电阻R4和第一放大器OPA1构成电压比例缩小电路。
最后,参照图6,本申请还提供了包括二极管的脉冲峰值保持电路、包括跨导放大器和电流镜的脉冲峰值保持电路以及本申请的高速脉冲峰值脉冲保持电路的仿真图,图6的左图部分为整个输入范围内的输入输出关系图,右图为输入脉冲幅值较小时的输入输出关系图,横轴为输入的高速脉冲峰值电压,纵轴为脉冲峰值保持电路保持并输出的电压。包括二极管的脉冲峰值保持电路仅在脉冲峰值为0.1V-0.3V的区间内才能良好的保持。包括跨导放大器和电流镜的脉冲峰值保持电路仅在输入的脉冲幅值较大时才能较好的保持脉冲的峰值,但在输入脉冲幅值较小时会存在较大的误差。而本发明中的高速脉冲峰值保持电路则能够在输入脉冲幅值从几个毫伏到0.6V的范围内均能较好的对峰值进行保持。
本发明一种还提供了一种控制方法,应用于上述的一种脉冲峰值保持电路,包括以下步骤:
S1:路径选择模块根据增益放大模块的输出结果,输出控制信号,控制信号用于控制第一门控单元或者第二门控单元导通。
具体地,路径选择模块的输入端连接到增益放大模块的输出端,而增益放大模块又是用于对输入的高速脉冲信号进行幅值放大,因此,第一放大脉冲信号,也即是经过放大的高速脉冲信号还会进入路径选择模块中,路径选择模块根据输入的第一放大脉冲信号的幅值与预设电压幅值进行比较,当判断出第一放大脉冲信号的幅值低于预设电压的幅值,则说明输入的高速脉冲信号的幅值较小,属于小信号,路径选择模块则选择第一峰值保持电路对输入的高速脉冲信号进行峰值保持,相反,当判断出第一放大脉冲信号的幅值大于预设电压的幅值,则说明输入的高速脉冲信号的幅值较大,属于大信号,无须进行幅值放大,路径选择模块则选择第二峰值保持电路对输入的高速脉冲信号进行峰值保持。通过区分大信号和小信号,扩大了脉冲峰值保持电路的动态范围。
本实施例中,路径选择模块可以采用比较器U1和D触发器的组合方式,也可以采用控制器实现,具备电压比较和输出控制信号功能的电路结构均可作为路径选择模块,此处不做限制性描述。
综上所述,本申请的脉冲峰值保持电路及其控制方法具有以下优点:
1、利用脉冲展宽模块对输入的高速脉冲信号进行脉宽展宽,使得峰值保持电路的带宽要求被大大降低,从而使得峰值保持电路在较低的带宽和功耗的情况下即可实现较高的准确度。
2、将输入的高速脉冲信号分到两个路径中进行处理,区分大信号和小信号,并通过路径选择模块选择合适的路径输出的保持值作为最终输出,使得脉冲峰值保持电路原有的动态范围得到了扩大。
3、由于窄脉冲信号在输入峰值保持电路前已被展宽,因此峰值保持电路本身的带宽和功耗要求被有效地降低,因此本方案中使用两个信号处理路径和两个峰值保持电路所产生的功耗并不会高于传统的单个峰值保持电路的功耗。
可以理解的是,上文中所公开方法中的全部或某些步骤、系统可以被实施为软件、固件、硬件及其适当的组合。某些物理组件或所有物理组件可以被实施为由处理器,如中央处理器、数字信号处理器或微处理器执行的软件,或者被实施为硬件,或者被实施为集成电路,如专用集成电路。这样的软件可以分布在计算机可读介质上,计算机可读介质可以包括计算机存储介质(或非暂时性介质)和通信介质(或暂时性介质)。如本领域普通技术人员公知的,术语计算机存储介质包括在用于存储信息(诸如计算机可读指令、数据结构、程序模块或其他数据)的任何方法或技术中实施的易失性和非易失性、可移除和不可移除介质。计算机存储介质包括但不限于RAM、ROM、EEPROM、闪存或其他存储器技术、CD-ROM、数字多功能盘(DVD)或其他光盘存储、磁盒、磁带、磁盘存储或其他磁存储装置、或者可以用于存储期望的信息并且可以被计算机访问的任何其他的介质。此外,本领域普通技术人员公知的是,通信介质通常包含计算机可读指令、数据结构、程序模块或者诸如载波或其他传输机制之类的调制数据信号中的其他数据,并且可包括任何信息递送介质。
上面结合附图对本发明实施例作了详细说明,但是本发明不限于上述实施例,在所述技术领域普通技术人员所具备的知识范围内,还可以在不脱离本发明宗旨的前提下作出各种变化。
Claims (10)
1.一种脉冲峰值保持电路,其特征在于,包括:
第一节点;
第二节点;
第一脉冲峰值保持支路,所述第一脉冲峰值保持支路包括增益放大模块、第一峰值保持器、增益衰减模块和第一门控单元;
所述增益放大模块的输入端与所述第一节点连接,所述增益放大模块的输出端与所述第一峰值保持器的输入端连接,所述第一峰值保持器的输出端与所述增益衰减模块的输入端连接,所述增益衰减模块的输出端与第一门控单元的输入端连接,所述第一门控单元的输出端与所述第二节点连接;
第二脉冲峰值保持支路,所述第二脉冲峰值保持支路包括第二峰值保持器和第二门控单元;
所述第二峰值保持器的输入端与所述第一节点连接,所述第二峰值保持器的输出端与所述第二门控单元的输入端连接,所述第二门控单元的输出端与所述第二节点连接;
路径选择模块,所述路径选择模块的输入端与所述增益放大模块的输出端连接,所述路径选择模块的输出端与所述第一门控单元的控制端连接,所述路径选择模块的输出端还与所述第二门控单元的控制端连接。
2.根据权利要求1所述的一种脉冲峰值保持电路,其特征在于,所述脉冲峰值保持电路还包括脉冲展宽模块,所述脉冲展宽模块的输入端用于输入高速脉冲信号,所述脉冲展宽模块的输出端与所述第一节点连接。
3.根据权利要求1所述的一种脉冲峰值保持电路,其特征在于,所述路径选择模块包括阈值电压比较单元和路径选择单元;
所述阈值电压比较单元的输入端与所述增益放大模块的输出端连接,所述阈值电压比较单元的输出端与所述路径选择单元的输入端连接,所述路径选择单元的输出端与所述第一门控单元连接,所述路径选择单元的输出端还与所述第二门控选择单元的控制端连接。
4.根据权利要求3所述的一种脉冲峰值保持电路,其特征在于,所述阈值电压比较单元包括比较器、第一电阻和第二电阻;
所述比较器的同相输入端连接所述增益放大模块的输出端,所述第一电阻的一端连接直流电压,所述第一电阻的另一端连接所述第二电阻的一端,所述第二电阻的一端还连接至所述比较器的反相输入端,所述第二电阻的另一端接地。
5.根据权利要求4所述的一种脉冲峰值保持电路,其特征在于,所述路径选择单元包括D触发器;
所述D触发器的时钟输入端连接至所述比较器U1的输出端,所述D触发器的数据输入端连接至所述直流电压,所述D触发器的复位端接入复位信号,所述D触发器的输出端连接至所述第一门控单元的控制端,所述D触发器的输出端还连接至第二门控单元的控制端。
6.根据权利要求2所述的一种脉冲峰值保持电路,其特征在于,所述脉冲展宽模块包括若干个级联的积分器。
7.根据权利要求1-6任一项所述的一种脉冲峰值保持电路,其特征在于,所述第一门控单元采用第一传输门,所述第二门控单元采用第二传输门。
8.根据权利要求1-6任一项所述的一种脉冲峰值保持电路,其特征在于,所述第一脉冲峰值保持电路包括第一电压跟随器,所述第一电压跟随器串接在所述第一峰值保持器和所述增益衰减模块之间;
所述第二脉冲峰值保持支路包括第二电压跟随器,所述第二电压跟随器串接在所述第二峰值保持器和所述第二门控单元之间。
9.根据权利要求1-6任一项所述的一种脉冲峰值保持电路,其特征在于,所述增益衰减模块包括第一放大器、第三电阻、第四电阻、第五电阻和第六电阻;
所述第五电阻的一端连接至直流电压,所述第五电阻的另一端连接所述第六电阻的一端,所述第五电阻的一端还连接至所述第一放大器的同相输入端,所述第六电阻的另一端接地,所述第一放大器的反相输入端与所述第一放大器的输出端连接,所述放大器的输出端还连接所述第四电阻的一端,所述第四电阻的另一端连接所述第一门控单元的输入端,所述第四电阻的另一端还连接所述第三电阻的一端,所述第三电阻的另一端连接所述第一电压比较器的输出端。
10.一种控制方法,应用于如权利要求1所述的一种脉冲峰值保持电路,其特征在于,包括以下步骤:
路径选择模块根据增益放大模块的输出结果,输出控制信号,所述控制信号用于控制第一门控单元或者第二门控单元导通。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110556121.4A CN113406602B (zh) | 2021-05-21 | 2021-05-21 | 一种脉冲峰值保持电路及控制方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110556121.4A CN113406602B (zh) | 2021-05-21 | 2021-05-21 | 一种脉冲峰值保持电路及控制方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113406602A true CN113406602A (zh) | 2021-09-17 |
CN113406602B CN113406602B (zh) | 2024-04-26 |
Family
ID=77679147
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110556121.4A Active CN113406602B (zh) | 2021-05-21 | 2021-05-21 | 一种脉冲峰值保持电路及控制方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113406602B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114322660A (zh) * | 2021-11-24 | 2022-04-12 | 河北汉光重工有限责任公司 | 一种峰值保持优化电路 |
Citations (29)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4007382A (en) * | 1975-02-12 | 1977-02-08 | Canadian National Railway Company | Bipolar signal processing circuit |
JPH0269653A (ja) * | 1988-09-05 | 1990-03-08 | Hitachi Constr Mach Co Ltd | ピーク値検出回路 |
US5324994A (en) * | 1992-12-24 | 1994-06-28 | Tektronix, Inc. | Peak detection circuit |
JPH06243695A (ja) * | 1993-02-22 | 1994-09-02 | Mitsubishi Electric Corp | ピークホールド装置 |
JPH09218225A (ja) * | 1996-02-08 | 1997-08-19 | Iwatsu Electric Co Ltd | ピーク検出回路 |
US6107879A (en) * | 1996-12-06 | 2000-08-22 | Nippon Telegraph & Telephone Corp. | Automatic dynamic range control circuit |
JP2001056349A (ja) * | 1999-08-20 | 2001-02-27 | Hioki Ee Corp | ピーク値測定装置 |
JP2001153897A (ja) * | 1999-11-26 | 2001-06-08 | Hitachi Video & Inf Syst Inc | ピークホールド回路及びこれを用いた信号測定装置 |
JP2003215173A (ja) * | 2002-01-23 | 2003-07-30 | Nec Microsystems Ltd | ピークホールド回路 |
CN200950576Y (zh) * | 2006-09-12 | 2007-09-19 | 普诚科技股份有限公司 | 自动增益控制电路 |
US20070226771A1 (en) * | 2006-03-22 | 2007-09-27 | Nec Electronics Corporation | Signal amplifier circuit and optical receiver |
CN101420209A (zh) * | 2008-11-21 | 2009-04-29 | 北京时代民芯科技有限公司 | 一种高速大动态范围数字化自动增益控制电路 |
CN102087335A (zh) * | 2010-11-06 | 2011-06-08 | 洪明 | 一种电路信号检测装置 |
CN202068379U (zh) * | 2011-05-26 | 2011-12-07 | 北京汇丰隆经济技术开发有限公司 | 一种实用峰值保持电路 |
CN102394570A (zh) * | 2011-10-26 | 2012-03-28 | 中国兵器工业集团第二一四研究所苏州研发中心 | 一种单片集成窄脉冲峰值保持电路 |
CN203086427U (zh) * | 2013-01-31 | 2013-07-24 | 杭州士兰微电子股份有限公司 | 峰值检测电路、输入前馈补偿电路和功率因数校正电路 |
CN104022759A (zh) * | 2014-06-13 | 2014-09-03 | 中国兵器工业集团第二一四研究所苏州研发中心 | 一种高精度单片集成窄脉冲峰值保持电路 |
CN107257237A (zh) * | 2017-06-26 | 2017-10-17 | 北方电子研究院安徽有限公司 | 采样可控的单片集成窄脉冲峰值保持电路 |
CN107276569A (zh) * | 2017-07-19 | 2017-10-20 | 清华大学 | 基于多次脉冲峰值保持的短脉冲幅值测量方法及实现电路 |
CN108776277A (zh) * | 2018-07-04 | 2018-11-09 | 歌尔股份有限公司 | 激光器检测装置以及方法 |
CN108896979A (zh) * | 2018-07-13 | 2018-11-27 | 中山大学 | 一种超宽单射测量范围的脉冲激光雷达接收电路及系统 |
CN109143204A (zh) * | 2018-09-08 | 2019-01-04 | 天津大学 | 数字控制的乒乓结构的峰值保持和自动放电电路 |
CN109407075A (zh) * | 2018-09-04 | 2019-03-01 | 天津大学 | 基于回波先验特征的自动增益控制电路 |
CN209514059U (zh) * | 2018-09-08 | 2019-10-18 | 天津大学 | 基于模拟控制的乒乓结构峰值保持和自动放电电路 |
CN110460322A (zh) * | 2019-08-29 | 2019-11-15 | 华南理工大学 | 一种窄脉冲峰值采样保持电路及其控制方法 |
US20200007115A1 (en) * | 2018-06-28 | 2020-01-02 | Texas Instruments Incorporated | Peak detection methods, apparatus, and circuits |
CN210894507U (zh) * | 2019-10-23 | 2020-06-30 | 四川电安智能科技有限公司 | 一种基于雷电流监测的冲击接地电阻测量装置 |
CN111464157A (zh) * | 2020-04-24 | 2020-07-28 | 中国兵器工业集团第二一四研究所苏州研发中心 | 一种像素级的高速窄脉冲峰值保持电路 |
CN212486472U (zh) * | 2020-04-24 | 2021-02-05 | 中国兵器工业集团第二一四研究所苏州研发中心 | 一种像素级的高速窄脉冲峰值保持电路 |
-
2021
- 2021-05-21 CN CN202110556121.4A patent/CN113406602B/zh active Active
Patent Citations (29)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4007382A (en) * | 1975-02-12 | 1977-02-08 | Canadian National Railway Company | Bipolar signal processing circuit |
JPH0269653A (ja) * | 1988-09-05 | 1990-03-08 | Hitachi Constr Mach Co Ltd | ピーク値検出回路 |
US5324994A (en) * | 1992-12-24 | 1994-06-28 | Tektronix, Inc. | Peak detection circuit |
JPH06243695A (ja) * | 1993-02-22 | 1994-09-02 | Mitsubishi Electric Corp | ピークホールド装置 |
JPH09218225A (ja) * | 1996-02-08 | 1997-08-19 | Iwatsu Electric Co Ltd | ピーク検出回路 |
US6107879A (en) * | 1996-12-06 | 2000-08-22 | Nippon Telegraph & Telephone Corp. | Automatic dynamic range control circuit |
JP2001056349A (ja) * | 1999-08-20 | 2001-02-27 | Hioki Ee Corp | ピーク値測定装置 |
JP2001153897A (ja) * | 1999-11-26 | 2001-06-08 | Hitachi Video & Inf Syst Inc | ピークホールド回路及びこれを用いた信号測定装置 |
JP2003215173A (ja) * | 2002-01-23 | 2003-07-30 | Nec Microsystems Ltd | ピークホールド回路 |
US20070226771A1 (en) * | 2006-03-22 | 2007-09-27 | Nec Electronics Corporation | Signal amplifier circuit and optical receiver |
CN200950576Y (zh) * | 2006-09-12 | 2007-09-19 | 普诚科技股份有限公司 | 自动增益控制电路 |
CN101420209A (zh) * | 2008-11-21 | 2009-04-29 | 北京时代民芯科技有限公司 | 一种高速大动态范围数字化自动增益控制电路 |
CN102087335A (zh) * | 2010-11-06 | 2011-06-08 | 洪明 | 一种电路信号检测装置 |
CN202068379U (zh) * | 2011-05-26 | 2011-12-07 | 北京汇丰隆经济技术开发有限公司 | 一种实用峰值保持电路 |
CN102394570A (zh) * | 2011-10-26 | 2012-03-28 | 中国兵器工业集团第二一四研究所苏州研发中心 | 一种单片集成窄脉冲峰值保持电路 |
CN203086427U (zh) * | 2013-01-31 | 2013-07-24 | 杭州士兰微电子股份有限公司 | 峰值检测电路、输入前馈补偿电路和功率因数校正电路 |
CN104022759A (zh) * | 2014-06-13 | 2014-09-03 | 中国兵器工业集团第二一四研究所苏州研发中心 | 一种高精度单片集成窄脉冲峰值保持电路 |
CN107257237A (zh) * | 2017-06-26 | 2017-10-17 | 北方电子研究院安徽有限公司 | 采样可控的单片集成窄脉冲峰值保持电路 |
CN107276569A (zh) * | 2017-07-19 | 2017-10-20 | 清华大学 | 基于多次脉冲峰值保持的短脉冲幅值测量方法及实现电路 |
US20200007115A1 (en) * | 2018-06-28 | 2020-01-02 | Texas Instruments Incorporated | Peak detection methods, apparatus, and circuits |
CN108776277A (zh) * | 2018-07-04 | 2018-11-09 | 歌尔股份有限公司 | 激光器检测装置以及方法 |
CN108896979A (zh) * | 2018-07-13 | 2018-11-27 | 中山大学 | 一种超宽单射测量范围的脉冲激光雷达接收电路及系统 |
CN109407075A (zh) * | 2018-09-04 | 2019-03-01 | 天津大学 | 基于回波先验特征的自动增益控制电路 |
CN109143204A (zh) * | 2018-09-08 | 2019-01-04 | 天津大学 | 数字控制的乒乓结构的峰值保持和自动放电电路 |
CN209514059U (zh) * | 2018-09-08 | 2019-10-18 | 天津大学 | 基于模拟控制的乒乓结构峰值保持和自动放电电路 |
CN110460322A (zh) * | 2019-08-29 | 2019-11-15 | 华南理工大学 | 一种窄脉冲峰值采样保持电路及其控制方法 |
CN210894507U (zh) * | 2019-10-23 | 2020-06-30 | 四川电安智能科技有限公司 | 一种基于雷电流监测的冲击接地电阻测量装置 |
CN111464157A (zh) * | 2020-04-24 | 2020-07-28 | 中国兵器工业集团第二一四研究所苏州研发中心 | 一种像素级的高速窄脉冲峰值保持电路 |
CN212486472U (zh) * | 2020-04-24 | 2021-02-05 | 中国兵器工业集团第二一四研究所苏州研发中心 | 一种像素级的高速窄脉冲峰值保持电路 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114322660A (zh) * | 2021-11-24 | 2022-04-12 | 河北汉光重工有限责任公司 | 一种峰值保持优化电路 |
Also Published As
Publication number | Publication date |
---|---|
CN113406602B (zh) | 2024-04-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8126663B2 (en) | Signal level detection method | |
US8497711B2 (en) | Envelope detector and associated method | |
JPH02266630A (ja) | デジタルデータ受信装置 | |
JPH0884160A (ja) | 光受信回路 | |
US10333473B1 (en) | Stabilizing high performance audio amplifiers | |
CN113406602B (zh) | 一种脉冲峰值保持电路及控制方法 | |
CN115811371B (zh) | 具有温度和工艺补偿的阈值可编程的信号丢失检测电路 | |
US7180939B2 (en) | Active filter circuit with dynamically modifiable internal gain | |
KR20030086112A (ko) | 클로즈드 루프 연산증폭기의 dc 오프셋 보상회로 및dc 오프셋 보상방법 | |
US3879672A (en) | Digital automatic gain control circuit | |
WO2003017485A2 (en) | Comparator with very fast regeneration time constant | |
KR0154782B1 (ko) | 저항 어레이를 이용한 선로 등화기 | |
US8487661B2 (en) | Zero-crossing gain control system and associated methods | |
JPH03181220A (ja) | 量子化システム | |
JP3532633B2 (ja) | 光受信装置 | |
JPH0223061B2 (zh) | ||
JP2000332558A (ja) | 増幅回路ユニットおよび増幅回路 | |
CN112260667A (zh) | 单限幅电路及双限幅电路 | |
JP3762022B2 (ja) | コンパンディング積分器 | |
CN109633245B (zh) | 一种新型峰值检测电路 | |
JP3191746B2 (ja) | 光受信回路 | |
US7372328B2 (en) | Amplification circuit for driving a laser signal | |
US11777546B2 (en) | Receiver with improved noise immunity | |
JP4984785B2 (ja) | Dフリップフロップ回路 | |
CN102386857A (zh) | 一种无直流恢复器的限幅放大器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |