CN113394269A - 源漏接触金属的工艺方法、器件及其制备方法 - Google Patents

源漏接触金属的工艺方法、器件及其制备方法 Download PDF

Info

Publication number
CN113394269A
CN113394269A CN202110648672.3A CN202110648672A CN113394269A CN 113394269 A CN113394269 A CN 113394269A CN 202110648672 A CN202110648672 A CN 202110648672A CN 113394269 A CN113394269 A CN 113394269A
Authority
CN
China
Prior art keywords
germanium
silicon
target
layer
fin
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110648672.3A
Other languages
English (en)
Inventor
陈鲲
徐敏
张卫
杨静雯
王晨
徐赛生
吴春蕾
尹睿
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fudan University
Shanghai IC Manufacturing Innovation Center Co Ltd
Original Assignee
Fudan University
Shanghai IC Manufacturing Innovation Center Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fudan University, Shanghai IC Manufacturing Innovation Center Co Ltd filed Critical Fudan University
Priority to CN202110648672.3A priority Critical patent/CN113394269A/zh
Publication of CN113394269A publication Critical patent/CN113394269A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0661Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body specially adapted for altering the breakdown voltage by removing semiconductor material at, or in the neighbourhood of, a reverse biased junction, e.g. by bevelling, moat etching, depletion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/161Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table including two or more of the elements provided for in group H01L29/16, e.g. alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4966Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a composite material, e.g. organic material, TiN, MoSi2
    • H01L29/4975Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a composite material, e.g. organic material, TiN, MoSi2 being a silicide layer, e.g. TiSi2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66787Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
    • H01L29/66795Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Composite Materials (AREA)
  • Materials Engineering (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Thin Film Transistor (AREA)

Abstract

本发明提供了一种源漏接触金属的工艺方法、器件及其制备方法,源漏接触金属的工艺方法,包括:在基底上制作目标鳍片;在所述目标鳍片外外延锗硅材料,形成包围所述目标鳍片的目标锗硅外延层;所述目标锗硅外延层包括位于所述目标鳍片两侧的第一连接角与第二连接角;刻蚀掉所述目标锗硅外延层中的第一锗硅部分与第二锗硅部分,形成源漏的锗硅体层;所述第一锗硅部分包括所述第一连接角,所述第二锗硅部分包括所述第二连接角;在所述锗硅体层外沉积一层硅化物层;形成所述硅化物层与金属的接触连接。

Description

源漏接触金属的工艺方法、器件及其制备方法
技术领域
本发明涉及领域半导体领域,尤其涉及一种源漏接触金属的工艺方法、器件及其制备方法。
背景技术
晶体管器件,可理解为用半导体材料制作的开关结构,其中一种晶体管器件为环栅器件,也可理解为GAA器件、GAAFET。其中,GAA的全称为:Gate-All-Around,表示一种环绕式栅极技术。
现有相关技术中,GAAFET器件的高度比较高,对应的,在制备器件过程中,所形成的鳍片的高度也较高,GAAFET器件上SiGe源漏外延的方案中,源漏的锗硅体层(即SiGe源漏)是基于鳍片外延锗硅材料从而形成的,随着鳍片高度的增加,SiGe外延的厚度也需要同步增加,由于其外延晶向生长本征特性,源漏的锗硅体层的横向宽度也会同步增加。进而,过大的横向宽度将会对器件的性能带来不利影响。
发明内容
本发明提供一种源漏接触金属的工艺方法、器件及其制备方法,以解决过大的横向宽度将会对器件的性能带来不利影响的问题。
根据本发明的第一方面,提供了一种源漏接触金属的工艺方法,包括:
在基底上制作目标鳍片;
在所述目标鳍片外外延锗硅材料,形成包围所述目标鳍片的目标锗硅外延层;所述目标锗硅外延层包括位于所述目标鳍片两侧的第一连接角与第二连接角;
刻蚀掉所述目标锗硅外延层中的第一锗硅部分与第二锗硅部分,形成源漏的锗硅体层;所述第一锗硅部分包括所述第一连接角,所述第二锗硅部分包括所述第二连接角;
在所述锗硅体层外沉积一层硅化物层;
形成所述硅化物层与金属的接触连接。
可选的,刻蚀掉所述目标锗硅外延层中的第一锗硅部分与第二锗硅部分,形成源漏的锗硅体层,包括:
在所述目标锗硅外延层外制作抗反射涂层;
在所述抗反射涂层上制作掩膜,并图案化所述掩膜,以使得正对所述第一锗硅部分与所述第二锗硅部分的掩膜被去除;
基于所述掩膜,刻蚀所述目标锗硅外延层,形成所述锗硅体层。
可选的,刻蚀掉所述目标锗硅外延层中的第一锗硅部分与第二锗硅部分,形成源漏的锗硅体层,包括:
在所述目标锗硅外延层外形成介电材料;
去除部分所述介电材料,以对外露出指定区域的锗硅材料,所述指定区域为用于形成所述锗硅体层的区域;
在所述指定区域上制作保护盖;
基于所述保护盖,对所述介电材料与所述目标锗硅外延层进行刻蚀,形成所述锗硅体层。
可选的,所述目标鳍片包括层叠的牺牲层与沟道层;其中,所述目标鳍片中沟道层的数量为N层。
可选的,所述目标锗硅外延层还包括位于所述鳍片顶侧的第三连接角。
可选的,所述第一连接角与所述第二连接角对称分布于所述目标鳍片的沿沟道方向的两侧。
可选的,所述锗硅体层沿沟道方向的宽度小于或等于指定宽度;
所述指定宽度匹配于特定高度鳍片外外延出的特定锗硅外延层的宽度,所述特定高度鳍片中沟道层的数量少于所述目标鳍片中沟道层的数量;
所述特定高度鳍片中牺牲层的厚度匹配于所述目标鳍片中牺牲层的厚度,所述特定高度鳍片中沟道层的厚度匹配于所述目标鳍片中沟道层的厚度,所述目标鳍片沿对应沟道方向的宽度匹配于所述特定高度鳍片沿对应沟道方向的宽度。
可选的,所述特定高度鳍片中沟道层的数量为一层或两层。
根据本发明的第二方面,提供了一种器件制备方法,包括第一方面及其可选方案涉及的源漏接触金属的工艺方法。
根据本发明的第三方面,提供了一种器件,利用第二方面及其可选方案涉及的器件制备方法制备而成。
本发明提供的源漏接触金属的工艺方法、器件及其制备方法中,基于对锗硅外延的工艺研究,由于其外延晶向生长本征特性,生长的锗硅外延层将形成第一连接角与第二连接角,本发明中通过刻蚀掉所述目标锗硅外延层中包含第一连接角的第一锗硅部分,以及包含第二连接角的第二锗硅部分,可避免形成过宽的锗硅体层,从而避免因此而带来的影响,其中,通过对第一连接角、第二连接角的刻蚀,刻蚀后体接触层的表面面积可小于未刻蚀前的表面面积,进而可降低接触电阻,从而大大减小寄生电阻,同时因为面积的减小从而改善寄生电容。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1a是区别于本发明的技术中抬升式锗硅的结构示意图一;
图1b是区别于本发明的技术中抬升式锗硅的结构示意图二;
图1c是区别于本发明的技术中抬升式锗硅的结构示意图三;
图2a是区别于本发明的技术中嵌入式锗硅的结构示意图一;
图2b是区别于本发明的技术中嵌入式锗硅的结构示意图二;
图2c是区别于本发明的技术中嵌入式锗硅的结构示意图三;
图3是一种举例中器件的电流参数Idsat与器件中层数的曲线示意图;
图4是一种举例中器件的电容参数Cgg与器件中层数的曲线示意图;
图5是一种举例中器件的转换延时降低率(inverter delay reduction)与器件中层数的曲线示意图;
图6是本发明一实施例中源漏接触金属的工艺方法的流程示意图;
图7是本发明一实施例中步骤S13的流程示意图一;
图8是本发明一实施例中步骤S13的流程示意图二;
图9是本发明一实施例中步骤S11之后的结构示意图;
图10是本发明一实施例中步骤S12之后的结构示意图;
图11是本发明一实施例中步骤S131之后的结构示意图;
图12是本发明一实施例中步骤S132之后的结构示意图;
图13是本发明一实施例中步骤S133之后的结构示意图;
图14是本发明一实施例中去除掩膜后的结构示意图;
图15是本发明一实施例中步骤S134之后的结构示意图;
图16是本发明一实施例中步骤S135之后的结构示意图;
图17是本发明一实施例中步骤S136之后的结构示意图;
图18是本发明一实施例中步骤S137之后的结构示意图;
图19是本发明一实施例中步骤S14之后的结构示意图。
附图标记说明:
201-锗硅体层;
202-沟道层;
301-牺牲层;
302-沟道层;
303-目标鳍片;
304-氧化层;
305-目标锗硅外延层;
306-抗反射涂层;
307-掩膜;
308-锗硅体层;
309-硅化物层;
310-介电材料;
311-硅。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在本发明说明书的描述中,需要理解的是,术语“上部”、“下部”、“上端”、“下端”、“下表面”、“上表面”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。
在本发明说明书的描述中,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。
在本发明的描述中,“多个”的含义是多个,例如两个,三个,四个等,除非另有明确具体的限定。
在本发明说明书的描述中,除非另有明确的规定和限定,术语“连接”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或成一体;可以是机械连接,也可以是电连接或可以互相通讯;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。
下面以具体地实施例对本发明的技术方案进行详细说明。下面这几个具体的实施例可以相互结合,对于相同或相似的概念或过程可能在某些实施例不再赘述。
本发明实施例提供的源漏接触金属的工艺方法,主要基于GAAFET器件上SiGe源漏外延的方案实现。
为了能够说明本发明实施例的方案的改进,以下将结合图1a至图c、图2a至图2c、图3至图5对区别于本发明实施例的技术进行阐述。
其中,图1a至图1c的结构可视作抬升式锗硅(即Raised SiGe)的部分结构,图2a至图2c的结构可视作嵌入式锗硅(即embedded SiGe)的部分结构,其中,随着器件高度的增加,SiGe外延的厚度也需要同步增加,由于其外延晶向生长本征特性,横向宽度也会同步增加,形成为钻石型结构(也可理解为菱形结构,对应可参照后文中的图10中锗硅外延层305的结构形式理解)。
图中所示标线L1、标线L2右侧的结构通常会属于无效结构,该部分结构会增加器件的寄生电容和电阻,与此同时,通过图3至图5仿真结果显示,8层高度的GAA器件已经无法提供任何性能提升。
基于此,本发明实施例对标线L1、标线L2右侧的部分或全部结构进行刻蚀等处理时,并不会影响器件的性能,还可有助于降低对应的寄生电容和电阻,提高接触性能。
本文所提及的锗硅体层,均可理解或表征为SiGe源漏。
本发明实施例中,请参考图6,源漏接触金属的工艺方法,包括:
S11:在基底上制作目标鳍片;
S12:在所述目标鳍片外外延锗硅材料,形成包围所述目标鳍片的目标锗硅外延层;
S13:刻蚀掉所述目标锗硅外延层中的第一锗硅部分与第二锗硅部分,形成源漏的锗硅体层;
S14:在所述锗硅体层外沉积一层硅化物层;
S15:形成所述硅化物层与金属的接触连接。
步骤S11中在基底上制作鳍片的过程可以是任意已有或改进的形成鳍片的方案。以下提供一种具体的举例,应认为,实际的处理过程并不限于该举例。
该具体举例中,请参考图9,可在基底上依次外延层叠的牺牲层材料与沟道层材料,得到外延层,然后对外延层与基底进行刻蚀,形成层叠的沟道层302与牺牲层301,还可可在剩余的硅311上制作氧化层304,进而,层叠的沟道层302与牺牲层301,以及刻蚀后的剩余的硅311可形成目标鳍片303。
一种举例中,所述牺牲层材料为SiGe,所述沟道层材料为Si。外延的各层牺牲层材料的厚度可以是相同的,也可以是不同的,外延的各层沟道层材料的厚度可以是相同的,也可以是不同的。其他举例中,牺牲层、沟道层的材料也可根据需求任意变化,同时,厚度也可根据需求任意变化。
步骤S12中,请参考图10,其中示意了目标鳍片302与目标锗硅外延层305;其中外延可理解为EPI(即Epitaxy)工艺,步骤S12中的所述目标锗硅外延层305,包括位于所述目标鳍片两侧(沿沟道方向的两侧)的第一连接角3051与第二连接角3052。
进一步的,所述目标锗硅外延层305还包括位于所述鳍片顶侧的第三连接角3053,其可以视作面与面形成的连接角,也可以视作线与线或或线与面的形成的连接角。其中的第一连接角3051、第二连接角3052、第三连接角3053可以为锐角。
其中的第一连接角3051、第二连接角3052、第三连接角3053,也可理解为:以平行于沟道方向,且垂直于基底上表面的平面为剖面,目标锗硅外延层305的剖面的轮廓线条中,可形成该第一连接角3051、第二连接角3052、第三连接角3053。
此外,其中的第一连接角3051、第二连接角3052、第三连接角3053可理解为尖角,也可理解为已形成一定倒角的结构。
其中,所述第一连接角3051与所述第二连接角3052对称分布于所述目标鳍片303的沿沟道方向的两侧,即图中所示的左侧与右侧。进而,形成该三个连接角的锗硅外延层可理解为呈钻石形或菱形。
对应的,步骤S13中的第一锗硅部分包括所述第一连接角,所述第二锗硅部分包括所述第二连接角。
其中,通过刻蚀掉所述目标锗硅外延层中包含第一连接角的第一锗硅部分,以及包含第二连接角的第二锗硅部分,可避免形成过宽的锗硅体层,从而避免因此而带来的影响,其中,通过对第一连接角、第二连接角的刻蚀,刻蚀后体接触层的表面面积可小于未刻蚀前的表面面积,进而可降低接触电阻,从而大大减小寄生电阻,同时因为面积的减小从而改善寄生电容。进而,可比较完美地形成完美形成包裹式源漏接触(即wrap-aroundcontact)。
其中一种实施方式中,请参考图19并结合其他结构的附图,所述锗硅体层308沿沟道方向(即图中所示的左右方向)的宽度小于或等于指定宽度。
所述指定宽度可以匹配于特定高度鳍片外外延出的特定锗硅外延层的宽度,所述特定高度鳍片中沟道层的数量少于所述目标鳍片中沟道层的数量;
所述特定高度鳍片中牺牲层的厚度匹配于所述目标鳍片中牺牲层的厚度,所述特定高度鳍片中沟道层的厚度匹配于所述目标鳍片中沟道层的厚度,所述目标鳍片沿对应沟道方向的宽度匹配于所述特定高度鳍片沿对应沟道方向的宽度。
以图1a、图1b、图1c、图2a、图2b、图2c为例,标线L1与标线L2右侧的部分可理解为将要刻蚀掉的部分,进而,一种举例中,其中指定宽度可参照于图示的d1与d2表征(例如:指定宽度可等于两倍的d1、两倍的d2)。
与之相对应的,特定高度鳍片可例如图1a与图2a中仅包含一个沟道层202的鳍片外所形成的锗硅体层201(即特定锗硅外延层)的宽度,其可通过图示的D1、D2表征(例如:特定锗硅外延层的宽度可等于两倍的D1、两倍的D2),进而,所述特定高度鳍片中沟道层的数量可以为一层,其他举例中,也可以为两层,在此基础上,则有:D1≥d1,D2≥d2。
此外,目标鳍片外外延出目标锗硅外延层的工艺可与特定鳍片外外延出特定锗硅外延层的工艺相匹配。
所述锗硅体层(即SiGe源漏)沿沟道方向的宽度还需大于指定最小宽度,该指定最小宽度大于沟道层沿沟道方向的宽度,进一步的,还可使得:锗硅体层能包围鳍片,也可理解为:钻石形(或菱形)需包围住鳍片(或者所有沟道层202)。
以下将结合图7、图11、图12、图13、图14对步骤S13的一种实施方式进行说明。
其中一种实施方式中,步骤S13可以包括:
S131:在所述目标锗硅外延层外制作抗反射涂层;
S132:在所述抗反射涂层上制作掩膜,并图案化所述掩膜,以使得正对所述第一锗硅部分与所述第二锗硅部分的掩膜被去除;
S133:基于所述掩膜,刻蚀所述目标锗硅外延层,形成所述锗硅体层。
其中的抗反射涂层306也可表征为BARC涂层,其中的BARC具体为:Bottom Anti-Reflection Coating,即底部抗反射涂层,具体可以采用有机或无机抗反射物质实现(例如TiN材料)。
基于抗反射涂层306,可制作掩膜307,基于图案化之后的掩膜307,可对抗反射涂层306与目标锗硅外延层305进行刻蚀,从而得到图13中的结构,形成锗硅体层308。形成之后(即步骤S133之后),可去除抗反射涂层306的剩余部分,以及掩膜307,从而形成图14所示的结构。
以下将结合图8、图15、图16、图17与图18对步骤S13的一种实施方式进行说明。
S134:在所述目标锗硅外延层外形成介电材料;
S135:去除部分所述介电材料,以对外露出指定区域的锗硅材料,所述指定区域为用于形成所述锗硅体层的区域;
S136:在所述指定区域上制作保护盖;
S137:基于所述保护盖,对所述介电材料与所述目标锗硅外延层进行刻蚀,形成所述锗硅体层。
其中的介电材料310也可表征为Dielectric,通过对介电材料310的形成与部分去除,可有针对性地为锗硅体层部分形成保护盖311,该保护盖311可以为能够避免其下结构被刻蚀的任意材质。
以上方案的处理过程可视作自对准刻蚀(即Self-Align Etch)路线工艺的一种具体举例,其中,通过选择性生长技术生存自对准保护得帽装结构,然后利用帽子状结构修剪锗硅体层(即SiGe源漏)。
不论采用何种工艺实现刻蚀,均可作为本发明实施例的一种可选方案。
步骤S14中所形成的硅化物层即可如图19所示的硅化物层309,具体可通过选择性沉积的方式沉积该硅化物层309。
步骤S15的具体举例中,金属可部分或全部包围在硅化物层外。
此外,除了步骤S11至步骤S15,还可在鳍片之外形成伪栅极等其他结构,根据工艺的需求,可任意添加步骤S11至步骤S15之外的其他步骤。
本发明实施例还提供了一种器件制备方法,包括以上可选方案涉及的源漏接触金属的工艺方法。
本发明实施例还提供了一种器件,利用以上可选方案涉及的器件制备方法制备而成。
在本说明书的描述中,参考术语“一种实施方式”、“一种实施例”、“具体实施过程”、“一种举例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不一定指的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任何的一个或多个实施例或示例中以合适的方式结合。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。

Claims (10)

1.一种源漏接触金属的工艺方法,其特征在于,包括:
在基底上制作目标鳍片;
在所述目标鳍片外外延锗硅材料,形成包围所述目标鳍片的目标锗硅外延层;所述目标锗硅外延层包括位于所述目标鳍片两侧的第一连接角与第二连接角;
刻蚀掉所述目标锗硅外延层中的第一锗硅部分与第二锗硅部分,形成源漏的锗硅体层;所述第一锗硅部分包括所述第一连接角,所述第二锗硅部分包括所述第二连接角;
在所述锗硅体层外沉积一层硅化物层;
形成所述硅化物层与金属的接触连接。
2.根据权利要求1所述的工艺方法,其特征在于,刻蚀掉所述目标锗硅外延层中的第一锗硅部分与第二锗硅部分,形成源漏的锗硅体层,包括:
在所述目标锗硅外延层外制作抗反射涂层;
在所述抗反射涂层上制作掩膜,并图案化所述掩膜,以使得正对所述第一锗硅部分与所述第二锗硅部分的掩膜被去除;
基于所述掩膜,刻蚀所述目标锗硅外延层,形成所述锗硅体层。
3.根据权利要求1所述的工艺方法,其特征在于,刻蚀掉所述目标锗硅外延层中的第一锗硅部分与第二锗硅部分,形成源漏的锗硅体层,包括:
在所述目标锗硅外延层外形成介电材料;
去除部分所述介电材料,以对外露出指定区域的锗硅材料,所述指定区域为用于形成所述锗硅体层的区域;
在所述指定区域上制作保护盖;
基于所述保护盖,对所述介电材料与所述目标锗硅外延层进行刻蚀,形成所述锗硅体层。
4.根据权利要求1至3任一项所述的工艺方法,其特征在于,所述目标鳍片包括层叠的牺牲层与沟道层;其中,所述目标鳍片中沟道层的数量为N层。
5.根据权利要求4所述的工艺方法,其特征在于,所述目标锗硅外延层还包括位于所述鳍片顶侧的第三连接角。
6.根据权利要求1至3任一项所述的工艺方法,其特征在于,所述第一连接角与所述第二连接角对称分布于所述目标鳍片的沿沟道方向的两侧。
7.根据权利要求4所述的工艺方法,其特征在于,所述锗硅体层沿沟道方向的宽度小于或等于指定宽度;
所述指定宽度匹配于特定高度鳍片外外延出的特定锗硅外延层的宽度,所述特定高度鳍片中沟道层的数量少于所述目标鳍片中沟道层的数量;
所述特定高度鳍片中牺牲层的厚度匹配于所述目标鳍片中牺牲层的厚度,所述特定高度鳍片中沟道层的厚度匹配于所述目标鳍片中沟道层的厚度,所述目标鳍片沿对应沟道方向的宽度匹配于所述特定高度鳍片沿对应沟道方向的宽度。
8.根据权利要求7所述的工艺方法,其特征在于,所述特定高度鳍片中沟道层的数量为一层或两层。
9.一种器件制备方法,其特征在于,包括权利要求1至8任一项所述的源漏接触金属的工艺方法。
10.一种器件,其特征在于,利用权利要求9所述的器件制备方法制备而成。
CN202110648672.3A 2021-06-10 2021-06-10 源漏接触金属的工艺方法、器件及其制备方法 Pending CN113394269A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110648672.3A CN113394269A (zh) 2021-06-10 2021-06-10 源漏接触金属的工艺方法、器件及其制备方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110648672.3A CN113394269A (zh) 2021-06-10 2021-06-10 源漏接触金属的工艺方法、器件及其制备方法

Publications (1)

Publication Number Publication Date
CN113394269A true CN113394269A (zh) 2021-09-14

Family

ID=77620275

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110648672.3A Pending CN113394269A (zh) 2021-06-10 2021-06-10 源漏接触金属的工艺方法、器件及其制备方法

Country Status (1)

Country Link
CN (1) CN113394269A (zh)

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103227200A (zh) * 2012-01-31 2013-07-31 台湾积体电路制造股份有限公司 鳍式场效应晶体管及其制造方法
CN104576337A (zh) * 2013-10-11 2015-04-29 中芯国际集成电路制造(上海)有限公司 一种半导体器件的制造方法
TW201608640A (zh) * 2014-08-29 2016-03-01 台灣積體電路製造股份有限公司 半導體結構及其形成方法
US20160225789A1 (en) * 2015-01-30 2016-08-04 International Business Machines Corporation Replacement fin process in ssoi wafer
US9589958B1 (en) * 2016-01-22 2017-03-07 International Business Machines Corporation Pitch scalable active area patterning structure and process for multi-channel finFET technologies
US20170323795A1 (en) * 2016-05-09 2017-11-09 Applied Materials, Inc. Method of selective etching on epitaxial film on source/drain area of transistor
US20190006491A1 (en) * 2017-06-30 2019-01-03 Taiwan Semiconductor Manufacturing Co., Ltd. Method of forming shaped source/drain epitaxial layers of a semiconductor device
US20190006469A1 (en) * 2017-06-29 2019-01-03 Samsung Electronics Co., Ltd. Semiconductor device having a fin structure and a manufacturing method thereof
US20190074362A1 (en) * 2017-09-01 2019-03-07 Heon Bok LEE Semiconductor devices including recessed source/drain silicides and methods of forming the same
CN110350034A (zh) * 2018-04-05 2019-10-18 英特尔公司 用于半导体鳍状物的环绕式接触部结构
CN111599762A (zh) * 2020-05-28 2020-08-28 上海华力集成电路制造有限公司 嵌入式锗硅外延层的制造方法

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103227200A (zh) * 2012-01-31 2013-07-31 台湾积体电路制造股份有限公司 鳍式场效应晶体管及其制造方法
CN104576337A (zh) * 2013-10-11 2015-04-29 中芯国际集成电路制造(上海)有限公司 一种半导体器件的制造方法
TW201608640A (zh) * 2014-08-29 2016-03-01 台灣積體電路製造股份有限公司 半導體結構及其形成方法
US20160225789A1 (en) * 2015-01-30 2016-08-04 International Business Machines Corporation Replacement fin process in ssoi wafer
US9589958B1 (en) * 2016-01-22 2017-03-07 International Business Machines Corporation Pitch scalable active area patterning structure and process for multi-channel finFET technologies
US20170323795A1 (en) * 2016-05-09 2017-11-09 Applied Materials, Inc. Method of selective etching on epitaxial film on source/drain area of transistor
US20190006469A1 (en) * 2017-06-29 2019-01-03 Samsung Electronics Co., Ltd. Semiconductor device having a fin structure and a manufacturing method thereof
US20190006491A1 (en) * 2017-06-30 2019-01-03 Taiwan Semiconductor Manufacturing Co., Ltd. Method of forming shaped source/drain epitaxial layers of a semiconductor device
US20190074362A1 (en) * 2017-09-01 2019-03-07 Heon Bok LEE Semiconductor devices including recessed source/drain silicides and methods of forming the same
CN110350034A (zh) * 2018-04-05 2019-10-18 英特尔公司 用于半导体鳍状物的环绕式接触部结构
CN111599762A (zh) * 2020-05-28 2020-08-28 上海华力集成电路制造有限公司 嵌入式锗硅外延层的制造方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
国家知识产权局专利局专利审查协作江苏中心: "《热点专利技术分析与运用 第3辑》", 30 September 2017 *

Similar Documents

Publication Publication Date Title
TWI722218B (zh) 半導體裝置與其形成方法
US9508850B2 (en) Epitaxial block layer for a fin field effect transistor device
US7772048B2 (en) Forming semiconductor fins using a sacrificial fin
US10204916B2 (en) Selective epitaxy growth for semiconductor devices with fin field-effect transistors (FinFET)
US9601335B2 (en) Trench formation for dielectric filled cut region
US11227919B2 (en) Field-effect-transistors
US9337306B2 (en) Multi-phase source/drain/gate spacer-epi formation
KR100631051B1 (ko) 부정형 고 전자 이동도 트랜지스터의 제조 방법
US20130171790A1 (en) Methods of Manufacturing Semiconductor Devices and Transistors
US9472651B2 (en) Spacerless fin device with reduced parasitic resistance and capacitance and method to fabricate same
CN1771589A (zh) 形成FinFET装置中的栅极以及薄化该FinFET装置的沟道区中的鳍的方法
JP5442921B2 (ja) ゲート酸化膜の完全性を向上させた半導体トレンチ素子
US9543298B1 (en) Single diffusion break structure and cuts later method of making
TW202218093A (zh) 半導體裝置
US20160260741A1 (en) Semiconductor devices having fins, and methods of forming semiconductor devices having fins
KR100498475B1 (ko) 모스 전계 효과 트랜지스터 구조 및 그 제조 방법
US9837268B2 (en) Raised fin structures and methods of fabrication
US6291310B1 (en) Method of increasing trench density for semiconductor
US20180151371A1 (en) Semiconductor device and fabrication method thereof
CN1627487A (zh) 环绕栅极场效应晶体管
US20140191299A1 (en) Dual Damascene Metal Gate
US10361284B2 (en) Method for vertical gate-last process
CN106158748B (zh) 半导体元件及其制作方法
CN113782441B (zh) FinFET的制造方法
TWI831110B (zh) 半導體裝置及其製造方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20210914