CN113271095B - 一种共模瞬变抗扰电路及调制解调电路 - Google Patents
一种共模瞬变抗扰电路及调制解调电路 Download PDFInfo
- Publication number
- CN113271095B CN113271095B CN202110436672.7A CN202110436672A CN113271095B CN 113271095 B CN113271095 B CN 113271095B CN 202110436672 A CN202110436672 A CN 202110436672A CN 113271095 B CN113271095 B CN 113271095B
- Authority
- CN
- China
- Prior art keywords
- circuit
- common mode
- common
- comparator
- modulation
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
- H03K19/017545—Coupling arrangements; Impedance matching circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/16—Modifications for eliminating interference voltages or currents
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/003—Changing the DC level
- H03K5/007—Base line stabilisation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/20—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Nonlinear Science (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
Abstract
本发明提供一种共模瞬变抗扰电路及调制解调电路,共模瞬变抗扰电路用于与调制电路或解调电路连接,包括第一隔离电路、共模偏置电路、基准电路和比较电路;由共模偏置电路为第一隔离电路提供共模偏置电压;由第一隔离电路将共模偏置电压传至比较电路;由基准电路为比较电路提供基准电压;由比较电路将共模偏置电压与基准电压进行比较,在共模偏置电压大于基准电压时由比较电路输出使能信号至调制电路或解调电路,驱动调制电路停止输出调制信号或驱动解调电路停止接收调制信号。本发明通过在发生共模瞬变时输出使能信号驱动调制电路或解调电路停止工作,避免共模瞬变对输出信号造成影响。
Description
技术领域
本发明涉及领域,特别涉及一种共模瞬变抗扰电路及调制解调电路。
背景技术
隔离式栅极驱动器广泛地用于在各种不同的应用中驱动绝缘栅双极晶体管(IGBT)和MOSFET,如电机驱动器、太阳能逆变器和汽车等。在现有技术中,隔离栅上的任何寄生电容都可能成为共模瞬变的耦合路径。因此,共模瞬变抗扰度(CMTI)是栅极驱动器的一个需要考虑的重要参数。
隔离式栅极驱动器的共模瞬变抗扰度(CMTI)定义了抑制输入和输出之间共模瞬变的能力。对于采用电容隔离技术的栅极驱动器来说,当有CMTI影响时,发射电路的地和接收电路的地之间会存在较大的瞬态电压差,这个电压差会对隔离电容进行充放电,并有可能引起解调电路误采样到的错误的信号,并引起误输出。
因此现有技术还有待改进和提高。
发明内容
鉴于上述现有技术的不足之处,本发明的目的在于提供一种共模瞬变抗扰电路及调制解调电路,通过在发生共模瞬变时输出使能信号驱动所述调制电路或解调电路停止工作,避免共模瞬变对输出信号造成影响。
为了达到上述目的,本发明采取了以下技术方案:
本发明提供一种共模瞬变抗扰电路,用于与调制电路或解调电路连接,包括第一隔离电路、共模偏置电路、基准电路和比较电路;由所述共模偏置电路为所述第一隔离电路提供共模偏置电压;由所述第一隔离电路将所述共模偏置电压传至所述比较电路;由所述基准电路为所述比较电路提供基准电压;由所述比较电路将所述共模偏置电压与所述基准电压进行比较,在所述共模偏置电压大于基准电压时,由所述比较电路输出使能信号至所述调制电路或解调电路,驱动调制电路停止输出调制信号或驱动所述解调信号停止接收调制信号。
所述第一隔离电路包括:与共模偏置电路和比较电路连接,用于在发生共模瞬变时将共模偏置电路输出的第一共模偏置电压传至比较电路的第一隔离电容。
所述比较电路包括:与所述第一隔离电路及调制电路或解调电路连接,用于将第一共模偏置电压和基准电压进行比较的第一比较单元。
所述第一比较单元包括第一比较器、第二比较器和第一与非门,所述第一比较器的正相输入端接入所述基准电路输出的第一基准电压,所述第一比较器的反相输入端和所述第二比较器的正相输入端均接入所述共模偏置电压,所述第二比较器的反向输入端接入所述基准电路输出的第二基准电压,所述第一比较器的输出端和所述第二比较器的输出端分别与所述第一与非门的第一输入端和第二输入端连接,所述第一与非门的输出端与所述调制电路或解调电路连接。
所述第一隔离电路包括:
与共模偏置电路和比较电路连接,用于在发生共模瞬变时将共模偏置电路输出的第一共模偏置电压传至比较电路的第一隔离电容;
与共模偏置电路和比较电路连接,用于在发生共模瞬变时将共模偏置电路输出的第二共模偏置电压传至比较电路的第二隔离电容。
所述比较电路包括:
与所述第一隔离电容及调制电路或解调电路连接,用于将第一共模偏置电压和基准电压进行比较的第一比较单元;
与所述第二隔离电容及调制电路或解调电路连接,用于将第二共模偏置电压和基准电压进行比较的第二比较单元;
以及第一或非门,所述第一或非门的第一输入端与所述第一比较单元连接,所述第一或非门的第二输入端与所述第二比较单元连接,所述第一或非门的输出端与所述调制电路或解调电路连接。
所述第一比较单元包括第一比较器、第二比较器和第一与非门,所述第一比较器的正相输入端接入所述基准电路输出的第一基准电压,所述第一比较器的反相输入端和所述第二比较器的正相输入端均接入所述共模偏置电压,所述第二比较器的反向输入端接入所述基准电路输出的第二基准电压,所述第一比较器的输出端和所述第二比较器的输出端分别与所述第一与非门的第一输入端和第二输入端连接,所述第一与非门的输出端与所述第一或非门的第一输入端连接;
所述第二比较单元包括第三比较器、第四比较器和第二与非门,所述第三比较器的正相输入端接入所述基准电路输出的第三基准电压,所述第四比较器的反相输入端接入所述基准电路输出的第四基准电压,所述第三比较器的反相输入端和所述第四比较器的正相输入端均接入所述共模偏置电压,所述第三比较器的输出和所述第四比较器的输出端分别与所述第二与非门的第一输入端和第二输入端连接,所述第一与非门的输出端与所述第一或非门的第二输入端连接;
所述第一或非门的输出端与所述调制电路或解调电路连接。
所述共模瞬变抗扰电路还包括信号重建电路,由所述信号重建电路在发生共模瞬变时存储输入信号并暂停向调制电路传输输入信号,在共模瞬变消除时重新检测输入信号状态,若输入信号无变化则使能调制电路继续传输输入信号或重新传输原有输入信号,若输入信号与发射共模瞬变前相比有变化,则使能调制电路传输新的输入信号。
一种调制解调电路,包括:
两个如上文所述的共模瞬变抗扰电路,分别为第一共模瞬变抗扰电路和第二共模瞬变抗扰电路;
与所述第一共模瞬变抗扰电路连接,用于在接收到第一共模瞬变抗扰电路输出的第一使能信号时停止输出调制信号的调制电路;以及
与所述第二共模瞬变抗扰电路连接,用于在接收到第而共模瞬变抗扰电路输出的第二使能信号时停止接收调制信号的解调电路。
所述调制电路包括偏置电路和逻辑电路,由所述偏置电路和所述逻辑电路在接收到第一使能信号后停止工作,由信号重建电路在接收到第一使能信号后暂停向逻辑电路传送输入信号,在第一使能信号消失后信号重建电路检测输入状态并重新发送输入信号。
相较于现有技术,本发明提供的共模瞬变抗扰电路及调制解调电路,所述共模瞬变抗扰电路用于与调制电路或解调电路连接,包括第一隔离电路、共模偏置电路、基准电路和比较电路;由所述共模偏置电路为所述第一隔离电路提供共模偏置电压;由所述第一隔离电路将所述共模偏置电压传至所述比较电路;由所述基准电路为所述比较电路提供基准电压;由所述比较电路将所述共模偏置电压与所述基准电压进行比较,在所述共模偏置电压大于基准电压时由所述比较电路输出使能信号至所述调制电路或解调电路,驱动调制电路停止输出调制信号或驱动所述解调信号停止接收调制信号。本发明通过在发生共模瞬变时输出使能信号驱动所述调制电路或解调电路停止工作,避免共模瞬变对输出信号造成影响。
附图说明
图1为本发明提供的共模瞬变抗扰电路的实施例一的结构框图;
图2为本发明提供的共模瞬变抗扰电路的实施例二的结构框图;
图3为本发明提供的比较电路的实施例一的结构框图;
图4为本发明提供的比较电路的实施例二的结构框图;
图5为本发明提供的调制解调电路的结构框图。
具体实施方式
本发明提供一种共模瞬变抗扰电路及调制解调电路,通过在发生共模瞬变时输出使能信号驱动所述调制电路或解调电路停止工作,避免共模瞬变对输出信号造成影响。
本发明的具体实施方式是为了便于对本发明的技术构思、所解决的技术问题、构成技术方案的技术特征和带来的技术效果做更为详细的说明。需要说明的是,对于这些实施方式的解释说明并不构成对本发明的保护范围的限定。此外,下文所述的实施方式中所涉及的技术特征只要彼此之间不构成冲突就可以相互组合。
为了方便理解本申请实施例,首先在此介绍本申请实施例涉及到的相关要素。
目前,对于采用电容隔离技术的栅极驱动器来说,当有CMTI影响时,发射电路的地和接收电路的地之间会存在较大的瞬态电压差,这个电压差会对隔离电容进行充放电,并有可能引起解调电路误采样到的错误的信号,并引起误输出。而且现有技术主要通过接收信号的解调电路来抑制共模瞬变,但是受器件失配以及传输信号幅度的影响较大,因此有必要提供一种新的共模瞬变抗扰电路,以解决上述问题。
鉴于现有技术存在的上述问题,请参阅图1和图2,本发明提供一种共模瞬变抗扰电路,用于与调制电路10或解调电路20连接,包括第一隔离电路100、共模偏置电路200、基准电路和比较电路400;由所述共模偏置电路200为所述第一隔离电路100提供共模偏置电压;由所述第一隔离电路100将所述共模偏置电压传至所述比较电路400;由所述基准电路为所述比较电路400提供基准电压;由所述比较电路400将所述共模偏置电压与所述基准电压进行比较,在所述共模偏置电压大于基准电压时,由所述比较电路400输出使能信号EN至所述调制电路10或解调电路20,驱动调制电路10停止输出调制信号或驱动所述解调信号停止接收调制信号。
具体实施时,本实施例中,当调制电路10或解调电路20发生共模瞬变时,会引起所述第一隔离电路100两端压差的变化,因此,在发生共模瞬变时,可由所述共模偏置电路200提供共模偏置电压,再通过所述第一隔离电路100输出共模偏置电压至所述比较电路400。此时,所述比较电路400将所述基准电压与所述共模偏置电压进行比较,若所述共模偏置电压超出基准电压的范围,则输出相应的使能信号EN至所述调制电路10或解调电路20,使得所述调制电路10停止输出调制信号,或者使得所述解调电路20停止接收调制信号,以避免共模瞬变发生时引起解调电路20误采样到的错误的信号,并引起误输出。
实施例一
具体的,请继续参阅图1,所述第一隔离电路100包括:与共模偏置电路和比较电路400连接,用于在发生共模瞬变时将共模偏置电路200输出的第一共模偏置电压IN1传至比较电路400的第一隔离电容C1。
具体实施时,本实施例中,在发生共模瞬变时,所述第一隔离电容C1两端产生压差,由所述共模偏置电路200提供共模偏置电压,通过所述第一隔离电容C1传至所述比较电路400中。
进一步的,请参阅图3,所述比较电路400包括:与所述第一隔离电路100及调制电路10或解调电路20连接,用于将第一共模偏置电压IN1和基准电压进行比较的第一比较单元410。
本实施例中,所述基准电路实时为所述第一比较单元410提供基准电压,当所述第一比较单元410接收到所述第一共模偏置电压IN1后,由所述第一比较单元410将所述第一共模偏置电压IN1与所述基准电压进行比较,并输出使能信号EN至所述调制电路10或解调电路20,对所述调制电路10或解调电路20进行驱动控制。
进一步的,请继续参阅图3,所述第一比较单元410包括第一比较器401、第二比较器402和第一与非门403,所述第一比较器401的正相输入端接入所述基准电路输出的第一基准电压VREF1,所述第一比较器401的反相输入端和所述第二比较器402的正相输入端均接入所述共模偏置电压,所述第二比较器402的反向输入端接入所述基准电路输出的第二基准电压VREF2,所述第一比较器401的输出端和所述第二比较器402的输出端分别与所述第一与非门403的第一输入端和第二输入端连接,所述第一与非门的输出端与所述调制电路10或解调电路20连接。
具体的,所述基准电路根据需要向所述第一比较电路400提供相应个数的基准电压,本实施例中,所述基准电路向所述第一比较器401的正相输入端和第二比较器402的反相输入端分别提供第一基准电压VREF1和第二基准电压VREF2。正常状态下,所述第一比较器401的反向输入端和第二比较器402的正相输入端接收正常电压(即调制解调电路20正常工作时所产生的正常压差)。所述正常电压与所述第一基准电压VREF1和第二基准电压VREF2之间的关系为“第一基准电压VREF1>正常电压>第二基准电压VREF2”;当发生共模瞬变时,所述第一比较器401的反向输入端和第二比较器402的正相输入端则接收到第一共模偏置电压IN1,而所述第一共模偏置电压IN1大于第一基准电压VREF1,只有当所述比较电路400检测到所述第一共模偏置电压IN1时才输出使能信号EN至所述调制电路10或解调电路20。
实施例二
具体的,请继续参阅图2,所述第一隔离电路100包括:与共模偏置电路和比较电路400连接,用于在发生共模瞬变时将共模偏置电路200输出的第一共模偏置电压IN1传至比较电路400的第一隔离电容C1;与共模偏置电路和比较电路400连接,用于在发生共模瞬变时将共模偏置电路200输出的第二共模偏置电压IN2传至比较电路400的第二隔离电容C2。
具体实施时,本实施例中,可通过第一隔离电容C1和第二隔离电容C2分别传输第一共模偏置电压IN1和额第二共模偏置电压IN2至比较电路400,为比较电路400提供两路共模瞬变触发信号。
进一步的,请参阅图4,所述比较电路400包括:与所述第一隔离电容C1及调制电路10或解调电路20连接,用于将第一共模偏置电压IN1和基准电压进行比较的第一比较单元410;与所述第二隔离电容C2及调制电路10或解调电路20连接,用于将第二共模偏置电压IN2和基准电压进行比较的第二比较单元420;以及第一或非门430,所述第一或非门430的第一输入端与所述第一比较单元410连接,所述第一或非门430的第二输入端与所述第二比较单元420连接,所述第一或非门430的输出端与所述调制电路10或解调电路20连接。
具体实施时,本实施例中,由所述第一比较单元410和第二比较单元420实现两路共模瞬变判断,再由第一或非门430根据所述第一比较单元410和第二比较单元420的输出进行或非运算,得到使能信号EN以控制所述调制电路10停止输出调制信号或者控制所述解调电路20停止接收调制信号,进而使得整个调制解调电路20停止工作,在共模瞬变消失后,则停止输出使能信号EN,重新启动所述调制电路10或解调电路20,避开共模瞬变状态,进而达到消除共模瞬变影响的目的。
进一步的,请继续参阅图4,所述第一比较单元410包括第一比较器411、第二比较器412和第一与非门413,所述第一比较器411的正相输入端接入所述基准电路输出的第一基准电压VREF1,所述第一比较器411的反相输入端和所述第二比较器412的正相输入端均接入所述共模偏置电压,所述第二比较器412的反向输入端接入所述基准电路输出的第二基准电压VREF2,所述第一比较器411的输出端和所述第二比较器412的输出端分别与所述第一与非门413的第一输入端和第二输入端连接,所述第一与非门的输出端与所述第一或非门430的第一输入端连接;所述第二比较单元420包括第三比较器421、第四比较器422和第二与非门423,所述第三比较器421的正相输入端接入所述基准电路输出的第三基准电压VREF3,所述第四比较器422的反相输入端接入所述基准电路输出的第四基准电压VREF4,所述第三比较器421的反相输入端和所述第四比较器422的正相输入端均接入所述共模偏置电压,所述第三比较器421的输出和所述第四比较器422的输出端分别与所述第二与非门423的第一输入端和第二输入端连接,所述第一与非门的输出端与所述第一或非门430的第二输入端连接;所述第一或非门430的输出端与所述调制电路10或解调电路20连接。
具体实施时,本实施例中,所述基准电路根据需要向所述第一比较电路400提供相应个数的基准电压。具体的,所述基准电路提供第一基准电压VREF1、第二基准电压VREF2、第三基准电压VREF3和第四基准电压VREF4。正常状态下,所述第一比较器411的反向输入端和第二比较器412的正相输入端接收第一正常电压(即调制解调电路20正常工作时所产生的正常压差);所述第三比较器421的反向输入端和第四比较器422的正相输入端接收第二正常电压(即调制解调电路20正常工作时所产生的正常压差)。所述第一正常电压与所述第一基准电压VREF1和第二基准电压VREF2之间的关系为“第一基准电压VREF1>正常电压>第二基准电压VREF2”;所述第二正常电压与所述第三基准电压VREF3和第四基准电压VREF4之间的关系为“第三基准电压VREF3>第二正常电压>第四基准电压VREF4”。当发生共模瞬变时,所述第一比较器411的反向输入端和第二比较器412的正相输入端则接收到第一共模偏置电压IN1,所述第三比较器421的反向输入端和第四比较器422的正相输入端则接收到第二共模偏置电压IN2。而所述第一共模偏置电压IN1大于第一基准电压VREF1,只有当所述比较电路400检测到所述第一共模偏置电压IN1和/或第二偏置电压时才输出使能信号EN至所述调制电路10或解调电路20。
基于上述的共模瞬变抗扰电路,请参阅图5,本发明还提供一种调制解调电路20,包括:两个如上文所述的共模瞬变抗扰电路,分别为第一共模瞬变抗扰电路31和第二共模瞬变抗扰电路32;与所述第一共模瞬变抗扰电路31连接,用于在接收到第一共模瞬变抗扰电路31输出的第一使能信号EN时停止输出调制信号的调制电路10;以及与所述第二共模瞬变抗扰电路32连接,用于在接收到第而共模瞬变抗扰电路输出的第二使能信号EN时停止接收调制信号的解调电路20。
具体实施时,本实施例中,在调制电路10和解调电路20分别设置第一共模瞬变抗扰电路31和第二共模瞬变抗扰电路32,同时检测调制电路10和解调电路20的共模瞬变状态,无论隔离前级(调制电路10)发生共模瞬变,还是隔离后级(解调电路20)发生共模瞬变,都能够及时有效的驱动相应的电路停止工作,并在共模瞬变消除后,再重新启动,提高了共模瞬变检测的精准度和全面性。
进一步的,请一并参阅图1和图5,所述调制解调电路还包括信号重建电路40,由所述信号重建电路40在发生共模瞬变时存储输入信号并暂停向调制电路传输输入信号,在共模瞬变消除时重新检测输入信号状态,若输入信号无变化则使能调制电路继续传输输入信号或重新传输原有输入信号,若输入信号与发射共模瞬变前相比有变化,则使能调制电路传输新的输入信号。
具体实施时,本实施例中,所述重建电路分别与所述比较电路400和调制电路连接。当发生共模瞬变导致比较电路400控制所述调制电路10停止输出调制信号时,所述信号重建电路40将输入信号进行存储,在共模瞬变状态解除后,所述比较电路400驱动所述信号重建电路40启动,由所述信号重建电路40重新传输输入信号,所述比较电路400同时开启所述调制电路的输出,再由所述信号重建电路40继续传输输入信号至所述调制电路10,以实现信号的连续性。需要说明的是,所述信号重建电路40也可以设置在所述调制电路中,具体可根据需要进行设计,在此不做限定。
进一步的,所述调制电路10包括偏置电路11和逻辑电路12,由所述偏置电路11和所述逻辑电路12在接收到第一使能信号EN后停止工作。
具体的,所述当发生共模瞬变时,可通过关闭偏置电路11和逻辑电路12来实现停止调制信号的输出,并在共模瞬变消除后有所述偏置电路11和逻辑电路12重新工作,实现对输入信号的调制。所述逻辑电路12用于将载波、输入信号、使能信号EN等信号进行逻辑处理。
综上所述,本发明提供的一种共模瞬变抗扰电路及调制解调电路,所述共模瞬变抗扰电路用于与调制电路或解调电路连接,包括第一隔离电路、共模偏置电路、基准电路和比较电路;由所述共模偏置电路为所述第一隔离电路提供共模偏置电压;由所述第一隔离电路将所述共模偏置电压传至所述比较电路;由所述基准电路为所述比较电路提供基准电压;由所述比较电路将所述共模偏置电压与所述基准电压进行比较,在所述共模偏置电压大于基准电压时由所述比较电路输出使能信号至所述调制电路或解调电路,驱动调制电路停止输出调制信号或驱动所述解调信号停止接收调制信号。本发明通过在发生共模瞬变时输出使能信号驱动所述调制电路或解调电路停止工作,避免共模瞬变对输出信号造成影响。
可以理解的是,对本领域普通技术人员来说,可以根据本发明的技术方案及其发明构思加以等同替换或改变,而所有这些改变或替换都应属于本发明所附的权利要求的保护范围。
Claims (10)
1.一种共模瞬变抗扰电路,其特征在于,用于与调制电路或解调电路连接,包括第一隔离电路、共模偏置电路、基准电路和比较电路;当发生共模瞬变时,由所述共模偏置电路为所述第一隔离电路提供共模偏置电压;由所述第一隔离电路将所述共模偏置电压传至所述比较电路;由所述基准电路为所述比较电路提供基准电压;由所述比较电路将所述共模偏置电压与所述基准电压进行比较,在所述共模偏置电压大于基准电压时,由所述比较电路输出使能信号至所述调制电路或解调电路,驱动调制电路停止输出调制信号或驱动所述解调电路停止接收调制信号。
2.根据权利要求1所述的共模瞬变抗扰电路,其特征在于,所述第一隔离电路包括:与共模偏置电路和比较电路连接,用于在发生共模瞬变时将共模偏置电路输出的第一共模偏置电压传至比较电路的第一隔离电容。
3.根据权利要求2所述的共模瞬变抗扰电路,其特征在于,所述比较电路包括:与所述第一隔离电路及调制电路或解调电路连接,用于将第一共模偏置电压和基准电压进行比较的第一比较单元。
4.根据权利要求3所述的共模瞬变抗扰电路,其特征在于,所述第一比较单元包括第一比较器、第二比较器和第一与非门,所述第一比较器的正相输入端接入所述基准电路输出的第一基准电压,所述第一比较器的反相输入端和所述第二比较器的正相输入端均接入所述共模偏置电压,所述第二比较器的反向输入端接入所述基准电路输出的第二基准电压,所述第一比较器的输出端和所述第二比较器的输出端分别与所述第一与非门的第一输入端和第二输入端连接,所述第一与非门的输出端与所述调制电路或解调电路连接。
5.根据权利要求1所述的共模瞬变抗扰电路,其特征在于,所述第一隔离电路包括:
与共模偏置电路和比较电路连接,用于在发生共模瞬变时将共模偏置电路输出的第一共模偏置电压传至比较电路的第一隔离电容;
与共模偏置电路和比较电路连接,用于在发生共模瞬变时将共模偏置电路输出的第二共模偏置电压传至比较电路的第二隔离电容。
6.根据权利要求5所述的共模瞬变抗扰电路,其特征在于,所述比较电路包括:
与所述第一隔离电容及调制电路或解调电路连接,用于将第一共模偏置电压和基准电压进行比较的第一比较单元;
与所述第二隔离电容及调制电路或解调电路连接,用于将第二共模偏置电压和基准电压进行比较的第二比较单元;
以及第一或非门,所述第一或非门的第一输入端与所述第一比较单元连接,所述第一或非门的第二输入端与所述第二比较单元连接,所述第一或非门的输出端与所述调制电路或解调电路连接。
7.根据权利要求6所述的共模瞬变抗扰电路,其特征在于,所述第一比较单元包括第一比较器、第二比较器和第一与非门,所述第一比较器的正相输入端接入所述基准电路输出的第一基准电压,所述第一比较器的反相输入端和所述第二比较器的正相输入端均接入所述共模偏置电压,所述第二比较器的反向输入端接入所述基准电路输出的第二基准电压,所述第一比较器的输出端和所述第二比较器的输出端分别与所述第一与非门的第一输入端和第二输入端连接,所述第一与非门的输出端与所述第一或非门的第一输入端连接;
所述第二比较单元包括第三比较器、第四比较器和第二与非门,所述第三比较器的正相输入端接入所述基准电路输出的第三基准电压,所述第四比较器的反相输入端接入所述基准电路输出的第四基准电压,所述第三比较器的反相输入端和所述第四比较器的正相输入端均接入所述共模偏置电压,所述第三比较器的输出和所述第四比较器的输出端分别与所述第二与非门的第一输入端和第二输入端连接,所述第一与非门的输出端与所述第一或非门的第二输入端连接;
所述第一或非门的输出端与所述调制电路或解调电路连接。
8.一种调制解调电路,其特征在于,包括:
两个如权利要求1-7任意一项所述的共模瞬变抗扰电路,分别为第一共模瞬变抗扰电路和第二共模瞬变抗扰电路;
与所述第一共模瞬变抗扰电路连接,用于在接收到第一共模瞬变抗扰电路输出的第一使能信号时停止输出调制信号的调制电路;以及
与所述第二共模瞬变抗扰电路连接,用于在接收到第二共模瞬变抗扰电路输出的第二使能信号时停止接收调制信号的解调电路。
9.根据权利要求8所述的调制解调电路,其特征在于,还包括信号重建电路,由所述信号重建电路在发生共模瞬变时存储输入信号并暂停向调制电路传输输入信号,在共模瞬变消除时重新检测输入信号状态,若输入信号无变化则使能调制电路继续传输输入信号或重新传输原有输入信号,若输入信号与发射共模瞬变前相比有变化,则使能调制电路传输新的输入信号。
10.根据权利要求9所述的调制解调电路,其特征在于,所述调制电路包括偏置电路和逻辑电路,由所述偏置电路、所述逻辑电路在接收到第一使能信号后停止工作,由信号重建电路在接收到第一使能信号后暂停向逻辑电路传送输入信号,在第一使能信号消失后信号重建电路检测输入状态并重新发送输入信号。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110436672.7A CN113271095B (zh) | 2021-04-22 | 2021-04-22 | 一种共模瞬变抗扰电路及调制解调电路 |
US17/720,888 US11552630B2 (en) | 2021-04-22 | 2022-04-14 | Common-mode transient immunity circuit and modulation-demodulation circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110436672.7A CN113271095B (zh) | 2021-04-22 | 2021-04-22 | 一种共模瞬变抗扰电路及调制解调电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113271095A CN113271095A (zh) | 2021-08-17 |
CN113271095B true CN113271095B (zh) | 2022-03-18 |
Family
ID=77229161
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110436672.7A Active CN113271095B (zh) | 2021-04-22 | 2021-04-22 | 一种共模瞬变抗扰电路及调制解调电路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US11552630B2 (zh) |
CN (1) | CN113271095B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114826243B (zh) * | 2022-06-27 | 2022-09-20 | 宜矽源半导体南京有限公司 | 一种高瞬态共模抑制的隔离器接收端输入电路 |
CN117233513B (zh) * | 2023-11-10 | 2024-01-30 | 厦门腾睿微电子科技有限公司 | 驱动芯片共模瞬态抗扰度测试系统及方法 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105991035A (zh) * | 2014-12-24 | 2016-10-05 | 力林科技股份有限公司 | 以反驰式架构为基础的电源转换装置 |
CN207369033U (zh) * | 2017-10-20 | 2018-05-15 | 南京启纬智芯微电子有限公司 | 具有能量管理功能的nfc接口 |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
IT1223618B (it) * | 1987-12-28 | 1990-09-29 | Sgs Thomson Microelectronics | Circuito di interfaccia tra linea telefonica d'utente ed organi di comando centrale, con limitazione del consumo di corrente in caso di cavo a terra |
US6774722B2 (en) * | 2002-10-16 | 2004-08-10 | Centillium Communications, Inc. | Frequency compensation of common-mode feedback loops for differential amplifiers |
JP2004297762A (ja) * | 2003-03-11 | 2004-10-21 | Fujitsu Ltd | 同相帰還回路および差動演算増幅回路 |
JP2004297631A (ja) * | 2003-03-28 | 2004-10-21 | Nec Electronics Corp | コモンモード電圧制御回路及びコモンモード電圧制御方法 |
TWI304529B (en) * | 2004-01-30 | 2008-12-21 | Realtek Semiconductor Corp | Impedance control circuit and method thereof |
US7532045B1 (en) * | 2005-02-08 | 2009-05-12 | Sitel Semiconductor B.V. | Low-complexity active transconductance circuit |
TWI325223B (en) * | 2006-06-16 | 2010-05-21 | Realtek Semiconductor Corp | Amplifier with common-mode feedback circuit |
US7856879B2 (en) * | 2007-12-11 | 2010-12-28 | Memsic, Inc. | Heater controller having improved start-up for thermal sensor |
CN102984629B (zh) * | 2011-09-06 | 2014-12-17 | 昂宝电子(上海)有限公司 | 用于音频放大系统中降噪的方法 |
CN104200260B (zh) * | 2014-08-22 | 2017-02-01 | 合肥宁芯电子科技有限公司 | 解调电路 |
US10078134B2 (en) * | 2015-05-06 | 2018-09-18 | Texas Instruments Incorporated | ADC design for differential and common mode signals |
DE102016122452B3 (de) * | 2016-02-18 | 2017-05-11 | Elmos Semiconductor Aktiengesellschaft | Verfahren zur Erhöhung des Störabstands bei Gleichtaktstörungen auf einem Zweidrahtdatenbus |
US10090815B2 (en) * | 2016-09-08 | 2018-10-02 | STMicroelectronics International N.V | Common-mode feedback for differential amplifier |
US10651811B2 (en) * | 2018-05-18 | 2020-05-12 | Nxp Usa, Inc. | Mismatch and reference common-mode offset insensitive single-ended switched capacitor gain stage with reduced capacitor mismatch sensitivity |
CN109743032B (zh) * | 2019-01-08 | 2020-09-11 | 北京智芯微电子科技有限公司 | 具有共模反馈控制电路的反相伪全差分放大器 |
CN109995356A (zh) * | 2019-05-20 | 2019-07-09 | 上海客益电子有限公司 | 一种基于电容的信号隔离传输电路 |
US10840861B1 (en) * | 2019-07-31 | 2020-11-17 | Silicon Laboratories Inc. | Receiver intermediate variable gain stage for isolator products |
-
2021
- 2021-04-22 CN CN202110436672.7A patent/CN113271095B/zh active Active
-
2022
- 2022-04-14 US US17/720,888 patent/US11552630B2/en active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105991035A (zh) * | 2014-12-24 | 2016-10-05 | 力林科技股份有限公司 | 以反驰式架构为基础的电源转换装置 |
CN207369033U (zh) * | 2017-10-20 | 2018-05-15 | 南京启纬智芯微电子有限公司 | 具有能量管理功能的nfc接口 |
Also Published As
Publication number | Publication date |
---|---|
CN113271095A (zh) | 2021-08-17 |
US11552630B2 (en) | 2023-01-10 |
US20220345127A1 (en) | 2022-10-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN113271095B (zh) | 一种共模瞬变抗扰电路及调制解调电路 | |
US10659173B1 (en) | Digital isolator module for high level common mode transient immunity | |
EP0239731B1 (en) | Differential transceiver with line integrity detection | |
KR100672987B1 (ko) | 고속 아날로그 인벨롭 디텍터 | |
US7113759B2 (en) | Controller area network transceiver having capacitive balancing circuit for improved receiver common-mode rejection | |
US8558577B1 (en) | Systems and methods for bidirectional signal separation | |
US8598918B2 (en) | Differential communication device | |
EP1802983A2 (en) | High voltage level shifting by capacitive coupling | |
EP2814215A1 (en) | Apparatus for common mode suppression | |
CN113168392A (zh) | 信号损耗检测电路 | |
CN110098831B (zh) | 一种隔离电路 | |
TW201531057A (zh) | 用於在信號傳輸網路中提供全面故障防止能力的系統和方法 | |
CN216699983U (zh) | 一种调制解调电路 | |
WO2022058286A1 (en) | A bidirectional communication circuit and a method for operating a bidirectional communication circuit | |
CN116783830A (zh) | 控制器局域网络can收发器的发送电路及can收发器 | |
JPS59501391A (ja) | デイジタル信号送信および受信装置 | |
JP3577541B2 (ja) | 受信回路 | |
US9350406B1 (en) | Transceiver and operating method thereof | |
CN207200682U (zh) | 双向接口电路 | |
CN210075195U (zh) | 一种基于电容和正向缓冲器的数字信号隔离传输电路 | |
CN113615089A (zh) | 用于转换差分输入信号的开关装置和具有开关装置的系统 | |
CN107395192A (zh) | 双向接口电路 | |
CN104462000A (zh) | 带内部上下拉电阻的无极性rs-485接口芯片 | |
US7732795B2 (en) | Circuit arrangement for the electrical isolation of signal lines | |
JP4443392B2 (ja) | 送信切り換え回路および半導体集積回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |