CN113169227A - 半导体结构及其制备方法 - Google Patents

半导体结构及其制备方法 Download PDF

Info

Publication number
CN113169227A
CN113169227A CN201880097214.1A CN201880097214A CN113169227A CN 113169227 A CN113169227 A CN 113169227A CN 201880097214 A CN201880097214 A CN 201880097214A CN 113169227 A CN113169227 A CN 113169227A
Authority
CN
China
Prior art keywords
metal
layer
epitaxial layer
substrate
atoms
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201880097214.1A
Other languages
English (en)
Other versions
CN113169227B (zh
Inventor
程凯
刘凯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Enkris Semiconductor Inc
Original Assignee
Enkris Semiconductor Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Enkris Semiconductor Inc filed Critical Enkris Semiconductor Inc
Publication of CN113169227A publication Critical patent/CN113169227A/zh
Application granted granted Critical
Publication of CN113169227B publication Critical patent/CN113169227B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66446Unipolar field-effect transistors with an active layer made of a group 13/15 material, e.g. group 13/15 velocity modulation transistor [VMT], group 13/15 negative resistance FET [NERFET]
    • H01L29/66462Unipolar field-effect transistors with an active layer made of a group 13/15 material, e.g. group 13/15 velocity modulation transistor [VMT], group 13/15 negative resistance FET [NERFET] with a heterojunction interface channel or gate, e.g. HFET, HIGFET, SISFET, HJFET, HEMT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02538Group 13/15 materials
    • H01L21/0254Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02455Group 13/15 materials
    • H01L21/02458Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/0257Doping during depositing
    • H01L21/02573Conductivity type
    • H01L21/02581Transition metal or rare earth elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/2003Nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/207Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds further characterised by the doping material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/0257Doping during depositing
    • H01L21/02573Conductivity type
    • H01L21/02579P-type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • H01L29/7786Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with direct single heterostructure, i.e. with wide bandgap layer formed on top of active layer, e.g. direct single heterostructure MIS-like HEMT

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Inorganic Chemistry (AREA)
  • Junction Field-Effect Transistors (AREA)

Abstract

一种半导体结构,包括:衬底和设置在衬底上的外延层。外延层的至少一部分掺杂有金属原子,靠近衬底的外延层的下表面的金属的掺杂浓度高于1×1017atoms/cm3

Description

半导体结构及其制备方法
技术领域
本发明涉及半导体技术,尤其涉及一种具有金属掺杂层的半导体结构及其形成方法。
背景技术
III-V族半导体材料(例如GaN、AlGaN等)在电、物理和化学特性方面具有许多优势,例如宽带隙、高电子迁移率、高击穿电压和出色的化学稳定性。因此,这种材料特别适合大功率、高频和高温应用。用于这些应用类型的半导体器件具有高电子迁移率,并且可以在高频工作时承受高压。例如,这些器件可以包括高电子迁移率晶体管(HEMTs)、异质结场效应晶体管(HFETs)或调制掺杂场效应晶体管(MODFETs)。
发明内容
在本发明的一些实施例中,提供了一种形成半导体结构的方法。该形成半导体结构的方法包括:提供衬底;在衬底上形成不连续金属原子层;在所述不连续金属原子层上形成外延层,其中,在外延层的生长过程中,将不连续金属原子层中的金属原子驱入到外延层中,使得外延层的至少一部分掺杂有金属原子。由于不连续金属原子层,与原子从衬底扩散相对应的电流漏泄现象消除,外延层由于掺杂了金属原子而具有更平滑的表面形态、更好的晶体质量和更高的电阻率。
在本发明的一些实施例中,该方法还包括在衬底与不连续金属原子层之间形成成核层。
在本发明的一些实施例中,成核层包括GaN、AlN、AlGaN、AlInGaN或其组合。
在本发明的一些实施例中,外延层包括GaN、AlN、AlGaN、AlInGaN或其组合。
在本发明的一些实施例中,不连续金属原子层中的金属包括Fe、Mn、Sb、Bi、Cd、Zn、Mg、Na或其组合。
在本发明的一些实施例中,该方法还包括在外延层上形成异质结,在异质结上形成栅极结构、源极接触和漏极接触。
在本发明的一些实施例中,提供了一种半导体结构,该半导体结构包括:衬底;以及设置在该衬底上的外延层,其中该外延层包括设置在该衬底上的掺杂有金属原子的金属掺杂层,金属原子的掺杂浓度从金属掺杂层的下表面到上表面逐渐降低,金属掺杂层的下表面的金属原子的掺杂浓度高于1×1017atoms/cm3
在本发明的一些实施例中,半导体结构还包括设置在衬底与金属掺杂层之间的成核层。
在本发明的一些实施例中,成核层包括GaN、AlN、AlGaN、AlInGaN或其组合。
在本发明的一些实施例中,外延层包括AlN、AlGaN、AlInN、AlInGaN或其组合。
在本发明的一些实施方式中,金属原子包括Fe、Mn、Sb、Bi、Cd、Zn,Mg、Na或其组合。
在本发明的一些实施例中,半导体结构包括设置在外延层上的异质结;以及设置在异质结上的栅极结构、源极接触和漏极接触。
附图说明
通过参考附图阅读下面的详细描述和示例,可以进一步理解本发明,其中:
图1A至图1E所示为本发明实施例提供的与方法200的各个阶段相对应的半导体结构。
图2所示为本发明实施例提供的形成半导体结构的方法200。
图3所示为金属掺杂的掺杂浓度与传统金属掺杂层的总厚度之间的关系。
图4所示为金属掺杂的掺杂浓度与如图1D所示实施例中的金属掺杂层的总厚度之间的关系。
图5A所示为无金属掺杂的外延层的5×5μm2 AFM扫描。
图5B所示为有金属掺杂的外延层的5×5μm2 AFM扫描。
图6A所示为本发明一实施例提供的无金属掺杂的GaN外延层(002)面的X射线衍射(XRD)欧米伽(omega)摇摆曲线(Rocking Curve)。
图6B所示为本发明一实施例提供的有金属掺杂的GaN外延层(002)面的XRDomega摇摆曲线。
具体实施方式
以下描述是实施本发明的最佳设想的模式。该描述出于说明本发明的一般原理的目的,不应该被视为具有限定意义。当然,这些仅仅是示例,无意于限制本发明。另外,本发明可能在各个示例中重复参考数字和/或字母,该重复是出于简单和清楚的目的,其本身并不指示所讨论的各种实施例和/或配置之间的关系。
参照图1A至图1E和图2,图2所示为本发明实施例提供的形成半导体结构的方法200,图1A至图1E所示为本发明实施例提供的与方法200的各个阶段相对应的半导体结构。
在图2描述的步骤之前、之时和/或之后可以进行其他操作步骤。此外,在不同的实施例中,图2中描述的一些步骤可以被替换或省略。在一些实施例中,半导体器件200为晶体管(例如,HEMT、HFET或MOSFET)。
如图2和图1A所示,方法200包括步骤202:在衬底100上形成成核层102。在一些实施例中,衬底100由适合生长包括Ⅲ族氮化物材料(例如,GaN、AlGaN、AlInGaN、AlN)的半导体结构的材料制成。例如,衬底100可以由Si、蓝宝石(Al2O3)、SiC或其他合适的材料制成。
在一些实施例中,成核层102是可选的,其可以包括AlN,GaN,AlGaN,AlInGaN或其组合,其厚度范围大约在0.1纳米至500纳米之间。在一些实施例中,成核层102可以通过金属有机化学气相沉积法(MOCVD)、氢化物气相外延法(HVPE)、液相外延法(LPE)、分子束外延法(MBE)、金属有机气相外延法(MOVPE)、等离子体增强化学气相沉积法(PECVD)或类似方法生长在蓝宝石、碳化硅或硅基衬底上。
参照图2和图1B,方法200包括步骤204:在成核层102的上表面109上形成不连续金属原子层104。在一些实施例中,不连续金属原子层104可以用于提供掺杂杂质(即金属原子),以获得具有高电阻率的半导体材料层。在一些实施例中,不连续金属原子层104可以由包含Fe、Mn、Sb、Bi、Cd、Zn、Mg和Na中的至少一种金属的材料形成。在一些实施例中,不连续金属原子层104通过原子层沉积(ALD)工艺、MOCVD工艺或其他合适的沉积工艺形成。在这些情况下,不连续的金属原子层104可以是单个原子层,并可以暴露成核层102的一部分。
参照图1C和图2,方法200包括步骤206:在不连续金属原子层104和成核层102的未被不连续金属原子层104覆盖的部分上形成外延层(例如,半导体材料)110。在一些实施例中,外延层110包括Ⅲ族氮化物材料(例如,GaN、AlGaN、AlInGaN、AlN)。在一些实施例中,外延层110可以是缓冲层。在一些实施例中,外延层110是通过MOCVD、HVPE、LPE、MBE、MOVPE、PECVD或其他合适的沉积方法形成的。
在一些实施例中,由于自掺杂效应,在外延层110的生长期间,不连续金属原子层104中的金属原子(例如,Fe、Mn、Sb、Bi、Cd、Zn、Mg、Na或其组合)可以被驱入(由图1C所示的箭头指示)到外延层110中,使得外延层100的至少一部分掺杂有金属。如图1D所示,由于非故意自掺杂效应(unintentional auto-doping effect),不连续金属原子层104中的一些金属原子被驱入到部分外延层110中(如图1C所示),因此金属掺杂层110a中掺杂有金属原子,上覆(overlying)外延层110b中未掺杂金属原子。在一些实施例中,外延层110可以仅包括金属掺杂层110a,即去除了上覆外延层110b。由于金属掺杂,金属掺杂层110a具有更平滑的表面形态、更好的晶体质量和更高的电阻率。
参照图5A和图5B,图5A为一实施例提供的无金属掺杂的外延层的5×5μm2原子力显微镜(AFM)扫描,该实施例中的外延层是GaN。图5B是一实施例提供的有金属掺杂的外延层的5×5μm2 AFM扫描,该实施例中的外延层是GaN。在图5A中,无金属掺杂的外延层的界面的均方根(Rms)粗糙度约为0.59nm。在图5B中,有金属掺杂的外延层的界面的均方根(Rms)粗糙度约为0.19nm。显然,有金属掺杂的外延层具有更光滑的表面形态。
参照图6A和图6B,图6A所示为一实施例提供的无金属掺杂的GaN外延层(002)面的X射线衍射(XRD)omega摇摆曲线,XRDomega摇摆曲线的半峰全宽(FWHM)为694arcsec。图6B所示为一实施例提供的有金属掺杂的GaN外延层(002)面的XRD omega摇摆曲线,XRDomega摇摆曲线的FWHM为139arcsec。显然,有金属掺杂的GaN外延层具有更好的晶体质量。
参照图1E和图2,在一些实施例中,方法200还可以包括步骤208:形成异质结112。异质结112可以包括GaN/AlGaN异质结。如图1E所示,异质结112可以包括沟道层112b和势垒层112a。在一些实施例中,异质结112通过MOCVD、HVPE、LPE、MBE、MOVPE、PECVD或其他合适的沉积方法形成。
参照图1E和图2,在一些实施例中,方法200还可以包括步骤210:在异质结112上形成栅极结构120、源极接触122和漏极接触124,以形成诸如晶体管(例如,HEMT、HFET或MODFET)的半导体器件200。在一些实施例中,栅极结构120包括栅极介电层116和在栅极介电层116上的栅极接触118。此外,源极接触122和漏极接触124设置在栅极结构120的两侧。栅极接触118、源极接触122和漏极接触124可以由导电材料制成,诸如金属(例如,Al、TiN、Au、Ni、Ti、钽(Ta)、钨(W)或其组合)或其他合适的电极材料。在一些实施例中,栅极介电层116可以由SiN、SiCN、SiO2、SiAlN、Al2O3、AlON、SiON、HfO2、HfAlO或其组合形成。在形成栅极结构120、源极接触122和漏极接触124之后,半导体器件(例如,晶体管)1制造完成。
参照图2,在一些实施例中,可以省略步骤202。在一些实施例中,可以调整步骤202和步骤204的顺序,即可以在衬底100上形成不连续金属原子层104,然后可以在不连续金属层104上形成成核层102,然后可以在成核层102上形成外延层100。
参照图3,图3所示为金属掺杂的掺杂浓度与传统金属掺杂层的总厚度之间的关系。传统金属掺杂层中的金属是在半导体层生长的过程中通过将金属原子流引导至生长室获得的。由于记忆效应,金属不会立即掺杂到半导体层中,因此,如图3所示,传统金属掺杂层的掺杂浓度从下表面(成核层附近)开始逐渐增加。由于衬底中的某些原子可能扩散到衬底上形成的上述各层中,例如,Si、SiC或SiO2衬底中的Si原子以及SiO2、MgO或Al2O3中的O原子可能扩散到衬底上方的半导体层中,从而在半导体层中引起电流漏泄现象。
参照图4,图4所示为金属的掺杂浓度与如图1D所示的金属掺杂层110a的总厚度之间的关系。本发明上述方法提供的金属掺杂层110a的掺杂浓度从下表面(成核层附近)到上表面逐渐降低。金属掺杂层110a在靠近衬底的下表面处具有最大的金属原子掺杂浓度(例如,1×1019atoms/cm3),而且金属可以增加电阻,因此消除了与原子从衬底扩散相对应的电流漏泄现象。
在一些实施例中,金属掺杂层110a的下表面处的金属原子的掺杂浓度大于1×1017atoms/cm3,例如2×1017atoms/cm3、1×1018atoms/cm3
尽管已经通过示例的方式并根据优选实施例描述了本发明,但是应当理解,本发明不限于所公开的实施例。相反,其意图在于涵盖各种修改和类似设置(对于本领域技术人员而言将是显而易见的)。因此,所附权利要求的范围应被赋予最宽泛的解释,以涵盖所有这样的修改和类似设置。

Claims (12)

1.一种形成半导体结构的方法,其特征在于,包括:
提供衬底;
在所述衬底上形成不连续金属原子层;
在所述不连续金属原子层上形成外延层,其中,在所述外延层的生长过程中,将所述不连续金属原子层中的金属原子驱入到所述外延层中,使得所述外延层的至少一部分掺杂有金属原子。
2.根据权利要求1所述的方法,其特征在于,还包括:
在所述衬底和所述不连续金属原子层之间形成成核层。
3.根据权利要求2所述的方法,其特征在于,所述成核层包括GaN、AlN、AlGaN、AlInGaN或其组合。
4.根据权利要求1所述的方法,其特征在于,所述外延层包括GaN、AlN、AlGaN、AlInGaN或其组合。
5.根据权利要求1所述的方法,其特征在于,所述不连续金属原子层中的金属包括Fe、Mn、Sb、Bi、Cd、Zn、Mg、Na或其组合。
6.根据权利要求1所述的方法,其特征在于,还包括:
在所述外延层上形成异质结,以及
在所述异质结上形成栅极结构,源极接触和漏极接触。
7.一种半导体结构,其特征在于,包括:
衬底;
设置在所述衬底上的外延层,其中,所述外延层包括设置在所述衬底上的掺杂有金属原子的金属掺杂层,所述金属原子的掺杂浓度从所述金属掺杂层的下表面到上表面逐渐降低,所述金属掺杂层的下表面的金属原子的掺杂浓度高于1×1017atoms/cm3
8.根据权利要求7所述的半导体结构,其特征在于,还包括:
设置在所述衬底和所述金属掺杂层之间的成核层。
9.根据权利要求7所述的方法,其特征在于,所述成核层包括GaN、AlN、AlGaN、AlInGaN或其组合。
10.根据权利要求7所述的半导体结构,其特征在于,所述外延层包括AlN、AlGaN、AlInN、AlInGaN或其组合。
11.根据权利要求7所述的半导体结构,其特征在于,所述金属原子包括Fe、Mn、Sb、Bi、Cd、Zn、Mg、Na或其组合。
12.根据权利要求7所述的半导体结构,其特征在于,还包括:
设置在所述金属掺杂层上的异质结,以及
设置在所述异质结上的栅极结构,源极接触和漏极接触。
CN201880097214.1A 2018-09-07 2018-09-07 半导体结构及其形成方法 Active CN113169227B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2018/104556 WO2020047825A1 (en) 2018-09-07 2018-09-07 Semiconductor structure and manufacturing method thereof

Publications (2)

Publication Number Publication Date
CN113169227A true CN113169227A (zh) 2021-07-23
CN113169227B CN113169227B (zh) 2024-08-27

Family

ID=69722110

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201880097214.1A Active CN113169227B (zh) 2018-09-07 2018-09-07 半导体结构及其形成方法

Country Status (3)

Country Link
US (1) US20210193820A1 (zh)
CN (1) CN113169227B (zh)
WO (1) WO2020047825A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI785864B (zh) * 2021-10-27 2022-12-01 財團法人工業技術研究院 半導體基板以及電晶體

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1770484A (zh) * 2005-09-30 2006-05-10 南昌大学 在硅衬底上制备铟镓铝氮薄膜的方法
US20060214193A1 (en) * 2005-03-23 2006-09-28 Nichia Corporation Field effect transistor
CN101410985A (zh) * 2006-03-29 2009-04-15 克里公司 高效率和/或高功率密度宽带隙晶体管
CN102386216A (zh) * 2010-08-30 2012-03-21 先进动力设备技术研究协会 氮化物系化合物半导体以及氮化物系化合物半导体元件

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW546850B (en) * 2000-08-18 2003-08-11 Showa Denko Kk Manufacturing method for crystallization of group III nitride semiconductor, manufacturing method for gallium nitride compound semiconductor, gallium nitride compound semiconductor, gallium nitride compound semiconductor light emitting elements and light
JP6119165B2 (ja) * 2012-09-28 2017-04-26 富士通株式会社 半導体装置
JP6283250B2 (ja) * 2014-04-09 2018-02-21 サンケン電気株式会社 半導体基板及び半導体素子
CN106024881A (zh) * 2016-07-26 2016-10-12 中国科学院半导体研究所 双异质氮化镓基场效应晶体管结构及制作方法
CN107134484A (zh) * 2016-12-26 2017-09-05 四川北斗卫星导航平台有限公司 GaN芯片及其制作方法
JP6950185B2 (ja) * 2017-01-12 2021-10-13 三菱電機株式会社 高電子移動度トランジスタの製造方法、高電子移動度トランジスタ

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060214193A1 (en) * 2005-03-23 2006-09-28 Nichia Corporation Field effect transistor
CN1770484A (zh) * 2005-09-30 2006-05-10 南昌大学 在硅衬底上制备铟镓铝氮薄膜的方法
CN101410985A (zh) * 2006-03-29 2009-04-15 克里公司 高效率和/或高功率密度宽带隙晶体管
CN102386216A (zh) * 2010-08-30 2012-03-21 先进动力设备技术研究协会 氮化物系化合物半导体以及氮化物系化合物半导体元件

Also Published As

Publication number Publication date
CN113169227B (zh) 2024-08-27
US20210193820A1 (en) 2021-06-24
WO2020047825A1 (en) 2020-03-12

Similar Documents

Publication Publication Date Title
CN108604597B (zh) 具有al(1-x)sixo栅极绝缘体的增强模式iii-氮化物器件
US10868134B2 (en) Method of making transistor having metal diffusion barrier
KR101620987B1 (ko) 갈륨 나이트라이드 완충층에서의 도펀트 확산 변조
US9847401B2 (en) Semiconductor device and method of forming the same
US7479669B2 (en) Current aperture transistors and methods of fabricating same
JP5813279B2 (ja) 窒化物ベースのトランジスタのための窒化アルミニウムを含むキャップ層およびその作製方法
US9166033B2 (en) Methods of passivating surfaces of wide bandgap semiconductor devices
JP6152124B2 (ja) 半導体装置の製造方法
CN107464843B (zh) 半导体结构、hemt结构及其形成方法
JP2013004967A (ja) エンハンスメント型iii−v族高電子移動度トランジスタ(hemt)および製造方法
JP2007165431A (ja) 電界効果型トランジスタおよびその製造方法
JP6933466B2 (ja) ヘテロ接合電界効果トランジスタ
JP2009206163A (ja) ヘテロ接合型電界効果トランジスタ
JP2010171416A (ja) 半導体装置、半導体装置の製造方法および半導体装置のリーク電流低減方法
US6703649B2 (en) Semiconductor element
US11430875B2 (en) Method for manufacturing transistor
JP5509544B2 (ja) 半導体装置及びその製造方法
US8558242B2 (en) Vertical GaN-based metal insulator semiconductor FET
US20210193820A1 (en) Semiconductor structure and forming method thereof
JP2007129203A (ja) 半導体デバイスの製造方法
JP2009246307A (ja) 半導体装置及びその製造方法
TWI844049B (zh) 具有包含氮化鋁銦的阻障層的半導體結構及其生長方法
US12125885B2 (en) Semiconductor device and manufacturing method thereof
CN113826212B (zh) 一种半导体结构的制备方法
TW201740567A (zh) 半導體結構及其製造方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant