CN113110978A - 一种硬盘背板灯控制装置及方法 - Google Patents
一种硬盘背板灯控制装置及方法 Download PDFInfo
- Publication number
- CN113110978A CN113110978A CN202110373903.4A CN202110373903A CN113110978A CN 113110978 A CN113110978 A CN 113110978A CN 202110373903 A CN202110373903 A CN 202110373903A CN 113110978 A CN113110978 A CN 113110978A
- Authority
- CN
- China
- Prior art keywords
- hard disk
- chip
- control chip
- pin
- control
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/30—Monitoring
- G06F11/32—Monitoring with visual or acoustical indication of the functioning of the machine
- G06F11/324—Display of status information
- G06F11/325—Display of status information by lamps or LED's
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/382—Information transfer, e.g. on bus using universal interface adapter
- G06F13/385—Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/4068—Electrical coupling
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4282—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2213/00—Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F2213/0026—PCI express
Abstract
本发明提供一种硬盘背板灯控制装置及方法,所述装置包括:多路复用芯片,多路复用芯片的输入接口连接CPU,多路复用芯片的第一引脚连接连接控制芯片的第一信号端口;多路复用芯片的第二引脚连接信号转换器,所述信号转换器的第一输出引脚连接控制芯片的第二信号端口,所述信号转换器的第二输出引脚连接控制芯片的第三信号端口;所述控制芯片连接所述多路复用芯片的控制引脚;所述控制芯片连接BMC。本发明通过修改硬件线路,实现服务器兼容x2NVME硬盘点灯的需求,弥补了现有方案的缺陷。大大提高了服务器运营效率,实现了成本的优化,可以满足客户多样化的产品需求,进一步提升了产品的竞争力。
Description
技术领域
本发明属于服务器技术领域,具体涉及一种硬盘背板灯控制装置及方法。
背景技术
目前随着大数据、云计算、人工智能等技术的成熟以及在各行各业的应用,在人工智能时代,服务器这个新兴名词也频繁地出现在人们的视线范围内,有人预测在人工智能时代,服务器将会广泛的应用于各个行业。我们都知道普通的服务器是以CPU为算力的提供者,采用的是串行架构,在逻辑计算、浮点型计算等方面很擅长。因为在进行逻辑判断时需要大量的分支跳转处理,使得CPU的结构复杂,而算力的提升主要依靠堆砌更多的核心数来实现。
但是在大数据、云计算、人工智能以及物联网等网络技术的应用,充斥在互联网中的数据呈现几何倍数的增长,这对以CPU为主要算力来源的传统服务提出了严重的考验,并且在目前CPU的制程工艺、单个CPU的核心数已经接近极限,但数据的增加却还在持续,因此必须提升服务器的数据处理能力。
目前,服务器行业竞争日趋激烈,服务器的基本功能,各大生成厂商都可以实现。服务器厂家只能从成本、客户体验等方面提升自己的产品优势,增加产品竞争力。如果说服务器是网络数据的核心,那么服务器硬盘就是这个核心的数据仓库,所有的软件和用户数据都存储在这里。储存在服务器上的硬盘数据是最宝贵的,因此硬盘的可靠性是非常重要的。随着服务器行业的高速发展,客户对硬盘的要求也越来越多样化,例如NVME硬盘,常规的设计是使用x4带宽,但是受限于CPU的PCIE资源以及存储量的要求,使用x4带宽的NVME硬盘工作在x2模式下也成为一种新的需求。因此如何解决x2带宽NVME硬盘的点灯问题开始逐渐被业服务器各厂商所重视。
发明内容
针对现有技术的上述不足,本发明提供一种硬盘背板灯控制装置及方法,以解决上述技术问题。
本发明提供一种硬盘背板灯控制装置,所述装置包括:
多路复用芯片,多路复用芯片的输入接口连接CPU,多路复用芯片的第一引脚连接连接控制芯片的第一信号端口;多路复用芯片的第二引脚连接信号转换器,所述信号转换器的第一输出引脚连接控制芯片的第二信号端口,所述信号转换器的第二输出引脚连接控制芯片的第三信号端口;所述控制芯片连接所述多路复用芯片的控制引脚;所述控制芯片连接BMC。
进一步的,所述装置还包括:
所述BMC连接的输入端口连接插接件连接器,且所述BMC连接控制芯片与所述控制引脚的连接链路。
进一步的,所述控制芯片为复杂可编程逻辑器件,且所述复杂可编程逻辑器件与BMC通过简单、双向二线制同步串行总线通信连接。
进一步的,所述装置还包括:
控制芯片的第一信号端口控制控制编号0-15的硬盘灯;
控制芯片的第二信号端口控制编号为PE0_A、PE0_B、PE0_C、PE0_D、PE1_A、PE1_B、PE1_C、PE1_D的PCIE端口下的硬盘灯;
控制芯片的第三信号端口控制编号为PE2_A、PE2_B、PE2_C、PE2_D、PE3_A、PE3_B、PE3_C、PE3_D的PCIE端口下的硬盘灯。
本发明还提供一种硬盘背板灯控制方法,所述方法包括:
BMC通过插接件连接器识别到CPU当前连接的PCIE端口号;
BMC通过I2C将所述端口号发生给控制芯片;
所述控制芯片解析所述端口号,并根据所述端口号选用硬盘灯控制信号接入链路:
如果所述端口号对应的是x4 NVME硬盘,则控制多路复用芯片切换到第一引脚;
如果所述端口号对应的x2 NVME硬盘,则控制多路复用芯片切换到第二引脚。
本发明的有益效果在于,
本发明提供的硬盘背板灯控制装置及方法,通过修改硬件线路,实现服务器兼容x2 NVME硬盘点灯的需求,弥补了现有方案的缺陷。大大提高了服务器运营效率,实现了成本的优化,可以满足客户多样化的产品需求,进一步提升了产品的竞争力。填补了新一代whitely平台、服务器技术的空白,解决了整机系统多种硬盘配置兼容的问题,为后续服务器硬盘背板设计提供了参考。
此外,本发明设计原理可靠,结构简单,具有非常广泛的应用前景。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请一个实施例的装置的结构示意图。
图2是本申请一个实施例的装置的结构示意图。
具体实施方式
为了使本技术领域的人员更好地理解本发明中的技术方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
需要说明的是,在不冲突的情况下,本发明中的实施例及实施例中的特征可以相互组合。
在本发明的描述中,需要理解的是,术语“第一”、“第二”等仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”等的特征可以明示或者隐含地包括一个或者更多个该特征。在本发明的描述中,除非另有说明,“多个”的含义是两个或两个以上。
在本发明的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以通过具体情况理解上述术语在本发明中的具体含义。
下面将参考附图并结合实施例来详细说明本发明。
实施例1
本实施例提供一种硬盘背板灯控制装置,如图1所示,包括以下结构:
CPU的VPP信号接到MUX芯片(多路复用芯片),分成两路,MUX的select控制pin取决于所接NVME硬盘的形态,如果是x4 NVME硬盘,则select pin切换到A1,然后接到背板CPLD的A0 pin上,采用传统的背板方案解析VPP进行点灯。
如果硬盘背板接x2 NVME硬盘,那么背板CPLD检测到硬盘的状态以后,控制MUX的select pin切换VPP信号到A2。然后经过I2C switch切换为两路分别到背板CPLD的A1以及A2 pin。
CPU的4x16port最大可支持32个x2 NVME硬盘,通过VPP0可支持0-15NVME硬盘,VPP1可支持16-31NVME硬盘,硬件strap pin由0000-0111进行区分,通过slimline连接器给到BMC,背板CPLD的A1 pin对应CPU VPP 000-111,分别是PE0_A,PE0_B,PE0_C,PE0_D,PE1_A,PE1_B,PE1_C,PE1_D,背板CPLD的A2 pin对应CPU VPP 000-111,分别是PE2_A,PE2_B,PE2_C,PE2_D,PE3_A,PE3_B,PE3_C,PE3_D。BMC通过slimline连接器(插接件连接器)的硬件strap pin识别到当前接的是CPU的PCIE port,通过I2C给到背板CPLD,CPLD获取到该信息以后可以选择解析VPP0或者VPP1,从而对背板进行点灯。
如图2所示,硬盘背板CPLD内部逻辑结构,VPP支持16块x4NVME硬盘,VPP0与VPP1支持32块x2NVME硬盘,硬盘的PRSNT信号给到CPLD用来识别当前接的是x2或者x4 NVME硬盘。CPLD内部模拟PCA9555用来解析VPP,对硬盘进行点灯。
实施例2
本实施例提供一种硬盘背板灯控制方法,包括以下步骤:
S1、BMC通过插接件连接器识别到CPU当前连接的PCIE端口号。
S2、BMC通过I2C将所述端口号发生给控制芯片。
S3、所述控制芯片解析所述端口号,并根据所述端口号选用硬盘灯控制信号接入链路:
如果所述端口号对应的是x4 NVME硬盘,则控制多路复用芯片切换到第一引脚;
如果所述端口号对应的x2 NVME硬盘,则控制多路复用芯片切换到第二引脚。
尽管通过参考附图并结合优选实施例的方式对本发明进行了详细描述,但本发明并不限于此。在不脱离本发明的精神和实质的前提下,本领域普通技术人员可以对本发明的实施例进行各种等效的修改或替换,而这些修改或替换都应在本发明的涵盖范围内/任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应所述以权利要求的保护范围为准。
Claims (5)
1.一种硬盘背板灯控制装置,其特征在于,所述装置包括:
多路复用芯片,多路复用芯片的输入接口连接CPU,多路复用芯片的第一引脚连接连接控制芯片的第一信号端口;多路复用芯片的第二引脚连接信号转换器,所述信号转换器的第一输出引脚连接控制芯片的第二信号端口,所述信号转换器的第二输出引脚连接控制芯片的第三信号端口;所述控制芯片连接所述多路复用芯片的控制引脚;所述控制芯片连接BMC。
2.根据权利要求1所述的装置,其特征在于,所述装置还包括:
所述BMC连接的输入端口连接插接件连接器,且所述BMC连接控制芯片与所述控制引脚的连接链路。
3.根据权利要求1所的装置,其特征在于,所述控制芯片为复杂可编程逻辑器件,且所述复杂可编程逻辑器件与BMC通过简单、双向二线制同步串行总线通信连接。
4.根据权利要求1所述的装置,其特征在于,所述装置还包括:
控制芯片的第一信号端口控制控制编号0-15的硬盘灯;
控制芯片的第二信号端口控制编号为PE0_A、PE0_B、PE0_C、PE0_D、PE1_A、PE1_B、PE1_C、PE1_D的PCIE端口下的硬盘灯;
控制芯片的第三信号端口控制编号为PE2_A、PE2_B、PE2_C、PE2_D、PE3_A、PE3_B、PE3_C、PE3_D的PCIE端口下的硬盘灯。
5.一种硬盘背板灯控制方法,其特征在于,所述方法包括:
BMC通过插接件连接器识别到CPU当前连接的PCIE端口号;
BMC通过I2C将所述端口号发生给控制芯片;
所述控制芯片解析所述端口号,并根据所述端口号选用硬盘灯控制信号接入链路:
如果所述端口号对应的是x4 NVME硬盘,则控制多路复用芯片切换到第一引脚;
如果所述端口号对应的x2 NVME硬盘,则控制多路复用芯片切换到第二引脚。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110373903.4A CN113110978B (zh) | 2021-04-07 | 2021-04-07 | 一种硬盘背板灯控制装置及方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110373903.4A CN113110978B (zh) | 2021-04-07 | 2021-04-07 | 一种硬盘背板灯控制装置及方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113110978A true CN113110978A (zh) | 2021-07-13 |
CN113110978B CN113110978B (zh) | 2023-02-28 |
Family
ID=76714487
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110373903.4A Active CN113110978B (zh) | 2021-04-07 | 2021-04-07 | 一种硬盘背板灯控制装置及方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113110978B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114116415A (zh) * | 2021-11-29 | 2022-03-01 | 苏州浪潮智能科技有限公司 | 一种硬盘背板、硬盘点灯控制系统、方法、装置及介质 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106445793A (zh) * | 2016-10-13 | 2017-02-22 | 郑州云海信息技术有限公司 | 一种多控存储硬盘运行状态指示系统及方法 |
CN109739788A (zh) * | 2019-01-30 | 2019-05-10 | 郑州云海信息技术有限公司 | 一种同时支持多硬盘的背板 |
CN210006040U (zh) * | 2019-07-23 | 2020-01-31 | 浪潮商用机器有限公司 | 一种扩展卡 |
CN110795317A (zh) * | 2019-09-27 | 2020-02-14 | 苏州浪潮智能科技有限公司 | 一种使用cpld实现自适应硬盘背板点灯的方法与系统 |
CN110806964A (zh) * | 2019-10-31 | 2020-02-18 | 苏州浪潮智能科技有限公司 | 一种硬盘点灯的方法、设备以及存储介质 |
CN111078600A (zh) * | 2019-11-15 | 2020-04-28 | 苏州浪潮智能科技有限公司 | 一种基于PCIe Switch的RSSD大容量存储系统 |
CN111221390A (zh) * | 2019-12-31 | 2020-06-02 | 苏州浪潮智能科技有限公司 | 一种兼容分时连接CPU和Tri mode卡的背板及实现方法 |
CN112463667A (zh) * | 2020-11-16 | 2021-03-09 | 苏州浪潮智能科技有限公司 | 一种pcie插卡形式硬盘扩展装置及电子设备 |
-
2021
- 2021-04-07 CN CN202110373903.4A patent/CN113110978B/zh active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106445793A (zh) * | 2016-10-13 | 2017-02-22 | 郑州云海信息技术有限公司 | 一种多控存储硬盘运行状态指示系统及方法 |
CN109739788A (zh) * | 2019-01-30 | 2019-05-10 | 郑州云海信息技术有限公司 | 一种同时支持多硬盘的背板 |
CN210006040U (zh) * | 2019-07-23 | 2020-01-31 | 浪潮商用机器有限公司 | 一种扩展卡 |
CN110795317A (zh) * | 2019-09-27 | 2020-02-14 | 苏州浪潮智能科技有限公司 | 一种使用cpld实现自适应硬盘背板点灯的方法与系统 |
CN110806964A (zh) * | 2019-10-31 | 2020-02-18 | 苏州浪潮智能科技有限公司 | 一种硬盘点灯的方法、设备以及存储介质 |
CN111078600A (zh) * | 2019-11-15 | 2020-04-28 | 苏州浪潮智能科技有限公司 | 一种基于PCIe Switch的RSSD大容量存储系统 |
CN111221390A (zh) * | 2019-12-31 | 2020-06-02 | 苏州浪潮智能科技有限公司 | 一种兼容分时连接CPU和Tri mode卡的背板及实现方法 |
CN112463667A (zh) * | 2020-11-16 | 2021-03-09 | 苏州浪潮智能科技有限公司 | 一种pcie插卡形式硬盘扩展装置及电子设备 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114116415A (zh) * | 2021-11-29 | 2022-03-01 | 苏州浪潮智能科技有限公司 | 一种硬盘背板、硬盘点灯控制系统、方法、装置及介质 |
CN114116415B (zh) * | 2021-11-29 | 2024-01-09 | 苏州浪潮智能科技有限公司 | 一种硬盘背板、硬盘点灯控制系统、方法、装置及介质 |
Also Published As
Publication number | Publication date |
---|---|
CN113110978B (zh) | 2023-02-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10896113B2 (en) | Method for implementing backplane lighting for multiple NVMe hard disks | |
CN107577569A (zh) | 一种服务器硬盘连接结构及其应用方法 | |
CN101996128B (zh) | 硬盘状态指示灯控制系统 | |
CN107832199A (zh) | 基于cpld的硬盘监控系统 | |
CN113448402B (zh) | 一种支持多背板级联的服务器 | |
CN110795317A (zh) | 一种使用cpld实现自适应硬盘背板点灯的方法与系统 | |
CN211628241U (zh) | 一种通过软件切换拓扑的pcie总线结构 | |
CN109884367B (zh) | 一种居民用户负荷辨识模块的测试系统及方法 | |
CN110333875A (zh) | 一种服务程序更新方法、装置、服务器及存储介质 | |
CN113110978B (zh) | 一种硬盘背板灯控制装置及方法 | |
CN111475385B (zh) | 一种支持线缆混插的nvme硬盘背板点灯系统及方法 | |
CN101231629B (zh) | 超传输交换数据处理系统及超传输交换方法 | |
CN208314762U (zh) | 一种cpld的io扩展装置以及基于其的服务器主板和电子产品 | |
CN110046726A (zh) | 一种运维自动挂牌方法、系统、设备及存储介质 | |
CN115981971A (zh) | 一种服务器硬盘的点灯方法及服务器 | |
CN109669901A (zh) | 一种服务器 | |
CN113849045B (zh) | 一种背板以及计算机设备 | |
CN108549042B (zh) | 一种nvme led检测系统及检测方法 | |
CN110162499A (zh) | 一种peci总线切换装置、方法及系统 | |
CN116260725A (zh) | 一种服务器的带宽分配方法、装置、电子设备及存储介质 | |
CN109639704B (zh) | 一种主从式服务器系统应用方法、系统、服务器及存储介质 | |
CN210488542U (zh) | 一种基于i2c总线通信的服务器前控板 | |
CN209132718U (zh) | 一种标准pcie子卡及ocp子卡的供电治具 | |
CN109542702A (zh) | 一种测试设备及测试方法 | |
CN201540563U (zh) | 用户识别模块接口测试装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |