CN110162499A - 一种peci总线切换装置、方法及系统 - Google Patents

一种peci总线切换装置、方法及系统 Download PDF

Info

Publication number
CN110162499A
CN110162499A CN201910454452.XA CN201910454452A CN110162499A CN 110162499 A CN110162499 A CN 110162499A CN 201910454452 A CN201910454452 A CN 201910454452A CN 110162499 A CN110162499 A CN 110162499A
Authority
CN
China
Prior art keywords
peci
pch
bmc
bus
cpu
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910454452.XA
Other languages
English (en)
Other versions
CN110162499B (zh
Inventor
赵伟涛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Wave Intelligent Technology Co Ltd
Original Assignee
Suzhou Wave Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Wave Intelligent Technology Co Ltd filed Critical Suzhou Wave Intelligent Technology Co Ltd
Priority to CN201910454452.XA priority Critical patent/CN110162499B/zh
Publication of CN110162499A publication Critical patent/CN110162499A/zh
Application granted granted Critical
Publication of CN110162499B publication Critical patent/CN110162499B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4022Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0026PCI express

Abstract

本发明涉及服务器技术领域,提供一种PECI总线切换装置、方法及系统,PECI总线切换装置包括第一CPU、第二CPU、BMC以及PCH,所述BMC与所述PCH相互连接,所述第一PCU与所述第二CPU相互连接,该PECI总线切换装置包括一用于接收用户的定制选择指令,并依据定制选择指令自动在BMC和PCH之间进行CPU PECI信号切换的复杂可编程逻辑器件,复杂可编程逻辑器件设有第一GPIO端口、第二GPIO端口以及第三GPIO端口;第一GPIO端口通过PECI总线分别与第一PCU与所述第二CPU连接,第二GPIO端口通过PECI_BMC总线与BMC连接,第三GPIO端口通过PECI_PCH总线与PCH连接,从而实现一块主板满足不同客户的定制要求,也降低成本。

Description

一种PECI总线切换装置、方法及系统
技术领域
本发明属于服务器技术领域,尤其涉及一种PECI总线切换装置、方法及系统。
背景技术
平台环境信息控制总线(Platform Environment Control Interface,PECI)接口规格由Intel提出,作为新一代的数字接口,它是存在于处理器与其他芯片或系统稳定性监控设备之间的专用单线型总线(single wire bus)。PECI能够传输系统主处理器中数字温度传感器(Digital Thermal Sensor,DTS)读到的处理器核心温度,其可以用来报告CPU温度。它是SST协定的一个子集,传输速度范围也是介于2Kbps~2Mbps,当前使用频率为1M,但指令更为简化,也比SST容易建置。
为保证资料的正确性,PECI使用循环冗余校验(Cyclical RedundancyCheck;CRC)位元组来进行错误检验,此能力让平台的热控制更有效率。自酷睿CPU成功应用此项新技术以来,PECI现已被普遍建置在计算机和服务器当中。具有PECI支持能力的组件让制造商的产品能更安静地以最佳化的效能来运作,而且达到更小的功耗。
当前产品中CPU PECI总线有两种连接方式,一种是PECI直接与BMC连接,由BMC来获取CPU相关信息,并完成相关告警及处置策略;另一种是PECI连接至PCH,由PCH来获取CPU相关信息,并完成相关告警及处置策略,但是这两种连接方式均不够灵活,线路连接固化之后就随PCB固化了下来,后续没有办法根据客户需求或者技术需求进行变更,如果变更必须进行改板,这就带来了很大的成本浪费和资源浪费。
发明内容
针对现有技术中的缺陷,本发明提供了一种PECI总线切换装置,旨在解决现有技术中当前产品中CPU PECI总线的连接方式均不够灵活,线路连接固化之后就随PCB固化了下来,后续没有办法根据客户需求或者技术需求进行变更,如果变更必须进行改板,这就带来了很大的成本浪费和资源浪费的问题。
本发明所提供的技术方案是:一种PECI总线切换装置,包括第一CPU、第二CPU、BMC以及PCH,所述BMC与所述PCH相互连接,所述第一PCU与所述第二CPU相互连接,所述PECI总线切换装置包括一用于接收用户的定制选择指令,并依据所述定制选择指令自动在所述BMC和PCH之间进行CPU PECI信号切换的复杂可编程逻辑器件,所述复杂可编程逻辑器件设有第一GPIO端口、第二GPIO端口以及第三GPIO端口;
所述第一GPIO端口通过PECI总线分别与所述第一PCU与所述第二CPU连接,所述第二GPIO端口通过PECI_BMC总线与所述BMC连接,所述第三GPIO端口通过PECI_PCH总线与所述PCH连接。
作为一种改进的方案,所述第一PCU与所述第二CPU之间通过通用接口总线UPI连接。
作为一种改进的方案,所述BMC与所述PCH之间通过PCIE2.0总线、USB2.0总线以及LPC总线连接。
本发明的另一目的在于提供一种PECI总线切换方法,其特征在于,所述方法包括下述步骤:
系统上电开机,接收用户的定制选择指令;
对接收到的所述定制选择指令进行解析,获取判断CPU PECI信号线的连接方式,所述CPU PECI信号线的连接方式包括通过PECI_PCH总线与所述PCH连接和通过PECI_BMC总线与所述BMC连接;
当判定所述CPU PECI信号线的连接方式为通过PECI_BMC总线与所述BMC连接时,将输入端口配置给所述BMC;
当判定所述CPU PECI信号线的连接方式为通过PECI_PCH总线与所述PCH连接时,将输入端口配置给所述PCH。
作为一种改进的方案,将输入端口配置给所述BMC的指令为:
assign o_PECI_BMC=i_CPU_PECI。
作为一种改进的方案,将输入端口配置给所述PCH的指令为:
assign o_PECI_PCH=i_CPU_PECI。
本发明的另一目的在于提供一种基于权利要求4所述的PECI总线切换方法的PECI总线切换系统,其特征在于,所述系统包括:
定制选择指令接收模块,用于在系统上电开机,接收用户的定制选择指令;
指令解析模块,用于对接收到的所述定制选择指令进行解析,获取判断CPU PECI信号线的连接方式,所述CPU PECI信号线的连接方式包括通过PECI_PCH总线与所述PCH连接和通过PECI_BMC总线与所述BMC连接;
第一配置模块,用于当判定所述CPU PECI信号线的连接方式为通过PECI_BMC总线与所述BMC连接时,将输入端口配置给所述BMC;
第二配置模块,用于当判定所述CPU PECI信号线的连接方式为通过PECI_PCH总线与所述PCH连接时,将输入端口配置给所述PCH。
作为一种改进的方案,将输入端口配置给所述BMC的指令为:
assign o_PECI_BMC=i_CPU_PECI。
作为一种改进的方案,将输入端口配置给所述PCH的指令为:
assign o_PECI_PCH=i_CPU_PECI。
在本发明实施例中,PECI总线切换装置包括第一CPU、第二CPU、BMC以及PCH,所述BMC与所述PCH相互连接,所述第一PCU与所述第二CPU相互连接,该PECI总线切换装置包括一用于接收用户的定制选择指令,并依据定制选择指令自动在BMC和PCH之间进行CPU PECI信号切换的复杂可编程逻辑器件,复杂可编程逻辑器件设有第一GPIO端口、第二GPIO端口以及第三GPIO端口;第一GPIO端口通过PECI总线分别与第一PCU与所述第二CPU连接,第二GPIO端口通过PECI_BMC总线与BMC连接,第三GPIO端口通过PECI_PCH总线与PCH连接,从而实现一块主板满足不同客户的定制要求,也降低成本。
附图说明
为了更清楚地说明本发明具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图作简单地介绍。在所有附图中,类似的元件或部分一般由类似的附图标记标识。附图中,各元件或部分并不一定按照实际的比例绘制。
图1是本发明提供的PECI总线切换装置的结构示意图;
图2是本发明提供的PECI总线切换方法的实现流程图;
图3是本发明提供的PECI总线切换系统的结构框图。
具体实施方式
下面将结合附图对本发明技术方案的实施例进行详细的描述。以下实施例仅用于更加清楚地说明本发明的、技术方案,因此只作为示例,而不能以此来限制本发明的保护范围。
图1是本发明提供的PECI总线切换装置的结构示意图,为了便于说明,图中仅给出了与本发明实施例相关的部分。
PECI总线切换装置包括第一CPU 1、第二CPU 2、BMC 3以及PCH 4,所述BMC 3与所述PCH 4相互连接,所述第一PCU 1与所述第二CPU 2相互连接,所述PECI总线切换装置包括一用于接收用户的定制选择指令,并依据所述定制选择指令自动在所述BMC3和PCH4之间进行CPU PECI信号切换的复杂可编程逻辑器件5,所述复杂可编程逻辑器件5设有第一GPIO端口6、第二GPIO端口7以及第三GPIO端口8;
所述第一GPIO端口6通过PECI总线9分别与所述第一PCU1与所述第二CPU2连接,所述第二GPIO端口7通过PECI_BMC总线10与所述BMC 3连接,所述第三GPIO端口8通过PECI_PCH总线11与所述PCH 4连接。
相对于现有的连接方式,PECI不再直接连接至BMC或PCH,该复杂可编程逻辑器件相当于一个桥,可以动态的在PCH和BMC之间进行切换,根据客户定制化需求选择连接BMC或者PCH,通过一条定制选择指令即可实现。
在本发明实施例中,如图1所示,所述第一PCU 1与所述第二CPU 2之间通过通用接口总线UPI 12连接;
所述BMC与所述PCH之间通过PCIE2.0总线13、USB2.0总线14以及LPC总线15连接。
当然,图中仅给出来与本发明实施例相关的部分,在此不再赘述。
图2示出了本发明提供的PECI总线切换方法的实现流程图,其具体包括下述步骤:
在步骤S101中,系统上电开机,接收用户的定制选择指令。
在步骤S102中,对接收到的所述定制选择指令进行解析,获取判断CPUPECI信号线的连接方式,所述CPU PECI信号线的连接方式包括通过PECI_PCH总线与所述PCH连接和通过PECI_BMC总线与所述BMC连接。
在步骤S103中,当判定所述CPU PECI信号线的连接方式为通过PECI_BMC总线与所述BMC连接时,将输入端口配置给所述BMC。
在步骤S104中,当判定所述CPU PECI信号线的连接方式为通过PECI_PCH总线与所述PCH连接时,将输入端口配置给所述PCH。
对于上述步骤S103和步骤S104可以通过下述指令实现:
./------------------
assign o_PECI_BMC=i_CPU_PECI;
assign o_PECI_PCH=i_CPU_PECI;
./------------------
当然,也可以通过其他方式实现,在此不再赘述。
图3示出了本发明提供的PECI总线切换系统的结构框图,为了便于说明,图中仅给出了与本发明实施例相关的部分。
PECI总线切换系统包括:
定制选择指令接收模块16,用于在系统上电开机,接收用户的定制选择指令;
指令解析模块17,用于对接收到的所述定制选择指令进行解析,获取判断CPUPECI信号线的连接方式,所述CPU PECI信号线的连接方式包括通过PECI_PCH总线与所述PCH连接和通过PECI_BMC总线与所述BMC连接;
第一配置模块18,用于当判定所述CPU PECI信号线的连接方式为通过PECI_BMC总线与所述BMC连接时,将输入端口配置给所述BMC;
第二配置模块19,用于当判定所述CPU PECI信号线的连接方式为通过PECI_PCH总线与所述PCH连接时,将输入端口配置给所述PCH。
上述仅给出了各个模块的功能描述,在此不再赘述。
在本发明实施例中,PECI总线切换装置包括第一CPU、第二CPU、BMC以及PCH,所述BMC与所述PCH相互连接,所述第一PCU与所述第二CPU相互连接,该PECI总线切换装置包括一用于接收用户的定制选择指令,并依据定制选择指令自动在BMC和PCH之间进行CPU PECI信号切换的复杂可编程逻辑器件,复杂可编程逻辑器件设有第一GPIO端口、第二GPIO端口以及第三GPIO端口;第一GPIO端口通过PECI总线分别与第一PCU与所述第二CPU连接,第二GPIO端口通过PECI_BMC总线与BMC连接,第三GPIO端口通过PECI_PCH总线与PCH连接,从而实现一块主板满足不同客户的定制要求,也降低成本。
以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围,其均应涵盖在本发明的权利要求和说明书的范围当中。

Claims (9)

1.一种PECI总线切换装置,包括第一CPU、第二CPU、BMC以及PCH,所述BMC与所述PCH相互连接,所述第一PCU与所述第二CPU相互连接,其特征在于,所述PECI总线切换装置包括一用于接收用户的定制选择指令,并依据所述定制选择指令自动在所述BMC和PCH之间进行CPU PECI信号切换的复杂可编程逻辑器件,所述复杂可编程逻辑器件设有第一GPIO端口、第二GPIO端口以及第三GPIO端口;
所述第一GPIO端口通过PECI总线分别与所述第一PCU与所述第二CPU连接,所述第二GPIO端口通过PECI_BMC总线与所述BMC连接,所述第三GPIO端口通过PECI_PCH总线与所述PCH连接。
2.根据权利要求1所述的PECI总线切换装置,其特征在于,所述第一PCU与所述第二CPU之间通过通用接口总线UPI连接。
3.根据权利要求1所述的PECI总线切换装置,其特征在于,所述BMC与所述PCH之间通过PCIE2.0总线、USB2.0总线以及LPC总线连接。
4.一种PECI总线切换方法,其特征在于,所述方法包括下述步骤:
系统上电开机,接收用户的定制选择指令;
对接收到的所述定制选择指令进行解析,获取判断CPU PECI信号线的连接方式,所述CPU PECI信号线的连接方式包括通过PECI_PCH总线与所述PCH连接和通过PECI_BMC总线与所述BMC连接;
当判定所述CPU PECI信号线的连接方式为通过PECI_BMC总线与所述BMC连接时,将输入端口配置给所述BMC;
当判定所述CPU PECI信号线的连接方式为通过PECI_PCH总线与所述PCH连接时,将输入端口配置给所述PCH。
5.根据权利要求4所述的PECI总线切换方法,其特征在于,将输入端口配置给所述BMC的指令为:
assign o_PECI_BMC=i_CPU_PECI。
6.根据权利要求4所述的PECI总线切换方法,其特征在于,将输入端口配置给所述PCH的指令为:
assign o_PECI_PCH=i_CPU_PECI。
7.一种基于权利要求4所述的PECI总线切换方法的PECI总线切换系统,其特征在于,所述系统包括:
定制选择指令接收模块,用于在系统上电开机,接收用户的定制选择指令;
指令解析模块,用于对接收到的所述定制选择指令进行解析,获取判断CPU PECI信号线的连接方式,所述CPU PECI信号线的连接方式包括通过PECI_PCH总线与所述PCH连接和通过PECI_BMC总线与所述BMC连接;
第一配置模块,用于当判定所述CPU PECI信号线的连接方式为通过PECI_BMC总线与所述BMC连接时,将输入端口配置给所述BMC;
第二配置模块,用于当判定所述CPU PECI信号线的连接方式为通过PECI_PCH总线与所述PCH连接时,将输入端口配置给所述PCH。
8.根据权利要求7所述的PECI总线切换系统,其特征在于,将输入端口配置给所述BMC的指令为:
assign o_PECI_BMC=i_CPU_PECI。
9.根据权利要求7所述的PECI总线切换系统,其特征在于,将输入端口配置给所述PCH的指令为:
assign o_PECI_PCH=i_CPU_PECI。
CN201910454452.XA 2019-05-29 2019-05-29 一种peci总线切换装置、方法及系统 Active CN110162499B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910454452.XA CN110162499B (zh) 2019-05-29 2019-05-29 一种peci总线切换装置、方法及系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910454452.XA CN110162499B (zh) 2019-05-29 2019-05-29 一种peci总线切换装置、方法及系统

Publications (2)

Publication Number Publication Date
CN110162499A true CN110162499A (zh) 2019-08-23
CN110162499B CN110162499B (zh) 2021-03-02

Family

ID=67629535

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910454452.XA Active CN110162499B (zh) 2019-05-29 2019-05-29 一种peci总线切换装置、方法及系统

Country Status (1)

Country Link
CN (1) CN110162499B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110764585A (zh) * 2019-09-12 2020-02-07 苏州浪潮智能科技有限公司 一种通用的独立bmc板卡
CN113127302A (zh) * 2021-04-16 2021-07-16 山东英信计算机技术有限公司 一种板卡gpio的监控方法和装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102354303A (zh) * 2011-05-30 2012-02-15 太仓市同维电子有限公司 双cpu系统uart互控切换逻辑电路结构及调试电路系统
CN106598814A (zh) * 2016-12-26 2017-04-26 郑州云海信息技术有限公司 一种实现服务器系统过热保护的设计方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102354303A (zh) * 2011-05-30 2012-02-15 太仓市同维电子有限公司 双cpu系统uart互控切换逻辑电路结构及调试电路系统
CN106598814A (zh) * 2016-12-26 2017-04-26 郑州云海信息技术有限公司 一种实现服务器系统过热保护的设计方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110764585A (zh) * 2019-09-12 2020-02-07 苏州浪潮智能科技有限公司 一种通用的独立bmc板卡
CN110764585B (zh) * 2019-09-12 2021-02-02 苏州浪潮智能科技有限公司 一种通用的独立bmc板卡
CN113127302A (zh) * 2021-04-16 2021-07-16 山东英信计算机技术有限公司 一种板卡gpio的监控方法和装置

Also Published As

Publication number Publication date
CN110162499B (zh) 2021-03-02

Similar Documents

Publication Publication Date Title
CN109359031B (zh) 多设备应用程序测试方法、装置、服务器及存储介质
CN101126952B (zh) 用于计算机系统电源初始化的远程监控模块
CN107908582A (zh) 串口切换装置和存储设备
US7908407B1 (en) Method, computer-readable storage media, and integrated circuit for providing enclosure management services utilizing multiple interfaces and protocols
CN111901164B (zh) Ocp nic网卡的适配控制方法、装置、设备及系统
EP3575975A1 (en) Method and apparatus for operating smart network interface card
CN107329774A (zh) 确定Redriver芯片参数的方法和装置
CN103593250A (zh) 一种带外修改BIOS Setup选项的实现方法
CN105183575A (zh) 处理器故障的诊断方法、装置及系统
CN104021060A (zh) Bmc串口调试系统及方法
CN110162499A (zh) 一种peci总线切换装置、方法及系统
CN107508793A (zh) 一种基于面向切面编程aop认证与授权的方法及装置
CN102781119A (zh) 无线泛在网络应用终端系统及软件组件应用进程管理方法
CN109032992A (zh) 一种服务器nvme硬盘背板led控制装置及方法
CN110417464B (zh) 一种故障处理方法及装置、计算机装置及可读存储介质
CN110046119A (zh) 多控间串口管理方法、系统及多控间串口结构和存储介质
CN114356671A (zh) 板卡调试装置、系统及方法
CN110096291A (zh) 电源管理芯片升级电路、方法及网络设备
CN112015689A (zh) 串口输出路径切换方法、系统及装置和交换机
CN109032867A (zh) 一种故障诊断方法、装置及设备
CN102541705B (zh) 计算机的测试方法和工装板
CN104571098B (zh) 基于Atom平台的远程自诊断方法
CN109446002A (zh) 一种用于服务器抓取sata硬盘的治具板、系统及方法
CN104519359B (zh) 进行视频码流处理的设备及方法
CN109120143B (zh) 一种控制上下电的方法、主控制器和系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant