CN113010356A - 一种usb2.0/3.0接口测试装置及其测试方法 - Google Patents

一种usb2.0/3.0接口测试装置及其测试方法 Download PDF

Info

Publication number
CN113010356A
CN113010356A CN202110199294.5A CN202110199294A CN113010356A CN 113010356 A CN113010356 A CN 113010356A CN 202110199294 A CN202110199294 A CN 202110199294A CN 113010356 A CN113010356 A CN 113010356A
Authority
CN
China
Prior art keywords
interface
signal
interface signal
test
module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110199294.5A
Other languages
English (en)
Inventor
韩雪涛
杨丹
孙德滔
程志勇
范文水
闫庆烁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Weite Precision Technology Co ltd
Original Assignee
Shenzhen Weite Precision Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Weite Precision Technology Co ltd filed Critical Shenzhen Weite Precision Technology Co ltd
Priority to CN202110199294.5A priority Critical patent/CN113010356A/zh
Publication of CN113010356A publication Critical patent/CN113010356A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2273Test methods
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
    • G06F11/2215Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test error correction or detection circuits
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/26Functional testing

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Information Transfer Systems (AREA)

Abstract

本申请涉及一种USB2.0/3.0接口测试装置及其测试方法,涉及电子电路技术领域,其包括USB测试接口,与待测主机板电连接,用于接收经待测主机板传出的USB2.0接口信号或USB3.0接口信号;切换模块,用于自动识别USB2.0接口信号,并基于USB2.0接口信号切换成USB2.0链路,以使USB2.0接口被正常检测;控制模块,用于接收USB2.0接口信号与USB3.0接口信号,并对USB2.0接口信号或USB3.0接口信号进行性能测试;存储模块,用于与被测试主机板的数据存储;供电模块,用于对控制模块供电。本申请具有体积小、方便测试、提高测试效率的效果。

Description

一种USB2.0/3.0接口测试装置及其测试方法
技术领域
本申请涉及电路测试技术领域,尤其涉及一种USB2.0/3.0接口测试装置及其测试方法。
背景技术
在工业生产中为了确保主机板USB接口功能(USB2.0/3.0)正常,在投入使用前都需要进行详细的测试。目前市场上存在的USB测试仪、USB2.0测试仪以及3.0测试仪等相关测试仪器体积大,利用率低,而且不能同时测量USB2.0以及USB3.0接口。另外,待测主机板(服务器)会有两个设备(USB2.0以及3.0)挂在系统USB总线上,即主机板存在X86架构和ARM架构。
针对上述中的相关技术,发明人认为存在有测试仪利用率低的缺陷。
发明内容
为了缩小测试仪的体积,并提高测试仪的利用率,本申请提供一种USB2.0/3.0接口测试装置及其测试方法。
第一方面,本申请提供一种USB2.0/3.0接口测试装置,采用如下的技术方案:
一种USB2.0/3.0接口测试装置,包括USB测试接口,与待测主机板电连接,用于接收经待测主机板传出的USB2.0接口信号或USB3.0接口信号;切换模块,用于自动识别USB2.0接口信号,并基于USB2.0接口信号切换成USB2.0链路,以使USB2.0接口被正常检测;控制模块,用于接收USB2.0接口信号与USB3.0接口信号,并对USB2.0接口信号或USB3.0接口信号进行性能测试;存储模块,用于与被测试主机板的数据存储;供电模块,用于对控制模块供电。
通过采用上述技术方案,当接收到USB3.0接口信号时,由控制模块实现对USB3.0接口的测量,当接收到USB2.0接口信号时,通过切换模块,自动切换USB2.0链路,以使USB2.0接口信号接入控制模块,进而使得控制模块对USB2.0接口进行性能测试。通过此方式,便能达到测量USB2.0或者USB3.0接口,从而能有效提高测量效率。
优选的,所述切换模块包括USART电路,所述USART电路用于自动识别ARM架构来切换USB2.0链路以实现USB2.0接口的性能测试。
通过采用上述技术方案,一般情况下,ARM架构对应USB2.0接口,因而当当USART电路检测到USB2.0接口信号时,便能自动切换USB2.0链路,以便于USB2.0接口信号接入控制模块,从而便于控制模块的测量。
优选的,所述控制模块耦接有提示模块,所述提示模块用于提示USB2.0接口信号或USB3.0接口信号是否正常。
通过采用上述技术方案,设置的提示模块,能够便于测试人员及时了解到测试状态,从而能及时针对异常情况进行处理,以提高测试效率。
优选的,所述提示模块包括第一指示灯与第二指示灯,所述第一指示灯在USB2.0接口信号或USB3.0接口信号异常时工作,所述第二指示灯在USB2.0接口信号或USB3.0接口信号正常时工作。
通过采用上述技术方案,第一指示灯与第二指示灯的相互配合,能够及时了解到USB2.0接口与USB3.0接口是否发生异常,进而能及时排出故障,从而能有效提高检测效率。
优选的,所述存储模块为EEPROM存储电路。
通过采用上述技术方案,EEPROM (Electrically Erasable Programmable Read-Only Memory),电可擦可编程只读存储器是一种掉电后数据不丢失的存储芯片。 EEPROM可以在电脑上或专用设备上擦除已有信息,重新编程。它能在字节水平上进行删除和重写而不是整个芯片擦写,这样闪存更新速度较快。
第二方面,本申请提供一种USB2.0/3.0接口测试方法,采用如下的技术方案:
一种USB2.0/3.0接口测试方法,包括:
获取接口信号;
判断接口信号为USB2.0接口信号或USB3.0接口信号;
当接口信号为正常的USB3.0接口信号时,输出USB3.0接口测试信号;
反之,则输出USB3.0异常信号;
当接口信号为USB2.0接口信号时,自动切换USB2.0链路,再输出USB2.0接口测试信号;
反之,则输出USB2.0异常信号。
通过采用上述技术方案,当检测到USB3.0接口信号时,输出USB3.0接口测试信号,以使检测装置对USB3.0接口进行测试;当检测到USB2.0接口信号时,自动切换USB2.0链路,以供USB2.0接口信号直接接入控制模块,进一步便于控制模块输出USB2.0接口测试信号,以使检测对USB2.0接口进行测试。
优选的,所述USB3.0异常信号包括:
获取USB3.0接口信号并预设USB3.0接口信号基准值;
判断USB3.0接口信号与USB3.0接口信号基准值是否相符;
当USB3.0接口信号与USB3.0接口信号基准值不相符时,输出USB3.0异常信号;
反之,不动作。
通过采用上述技术方案,针对异常情况进行提示的方式,能够方便测试人员及时排除故障,从而有效提高测试效率。
优选的,所述USB2.0异常信号包括:
获取USB2.0接口信号并预设USB2.0接口信号基准值;
判断USB2.0接口信号与USB2.0接口信号基准值是否相符;
当USB2.0接口信号与USB2.0接口信号基准值不相符时,输出USB2.0异常信号;
反之,不动作。
通过采用上述技术方案,针对异常情况进行提示的方式,能够方便测试人员及时排除故障,从而有效提高测试效率。
综上所述,本申请包括以下至少一种有益技术效果:
1.整体相比较于一般测试仪器,本申请的测试装置体积更小,能有效降低成本;
2.相较于一般测试仪器只能单独测试USB2.0接口或者USB3.0接口的方式,本申请能兼容测试USB2.0接口或者USB3.0接口,从而有效提高测试效率以及适用性。
附图说明
图1是本申请实施例中USB2.0/3.0接口测试装置的俯视图;
图2是本申请实施例中USB2.0/3.0接口测试装置的功能模块示意图;
图3是本申请实施例中USB2.0/3.0接口测试方法的流程示意图;
图4是本申请实施例中USB3.0异常信号的流程示意图;
图5是本申请实施例中USB2.0异常信号的流程示意图。
附图标记:1、USB测试接口;2、切换模块;3、控制模块;4、存储模块;5、供电模块;6、提示模块;61、第一指示灯;62、第二指示灯。
具体实施方式
以下结合附图1-5对本申请作进一步详细说明。
本申请实施例公开一种USB2.0/3.0接口测试装置,参照图1,用于检测USB2.0/3.0接口的性能,USB2.0/3.0接口测试装置整体呈薄片状。
参照图2,USB2.0/3.0接口测试装置包括USB测试接口1与控制模块3。其中,USB测试接口1通过USB3.0数据线与待测试主机板的USB3.0接口相连接,同时,也可以通过USB3.0数据线分别连接待测试主机板的USB2.0接口以及USB测试接口1。当USB3.0数据线连接USB测试接口1与待测试主机板的USB3.0接口时,USB测试接口1接收到USB3.0接口信号,同理,当USB3.0数据线连接USB测试接口1与待测试主机板的USB2.0接口时,USB测试接口1接收到USB2.0接口信号。
控制模块3与USB测试接口1电连接,用于接收USB2.0接口信号与USB3.0接口信号,并对USB2.0接口信号或USB3.0接口信号进行性能测试,在本实施例中,控制模块3包括型号为CH569W的单片机。当控制模块3接收到USB3.0接口信号时,控制模块3直接对USB3.0接口进行性能测试。具体测试方式如下:控制模块3会被待测主机板识别成设备(USB device),然后待测主机板会与控制模块3之间根据USB协议通讯。
具体测试USB 3.0接口时性能时,此时的控制模块3(被识别成USB device)挂在待测主机板的USB 3.0总线上,当控制模块3识别到USB 3.0接口信号时,与USB 3.0接口实现通讯,此时,便能对USB 3.0接口进行相关参数的性能测试。参数的性能测试包括枚举设备名称,即判断当前接口是USB3.0接口还是USB2.0接口,还包括对当前接口速度进行测试,实际情况下,USB2.0接口的速度为480Mbps,USB 3.0接口的速度为5Gbps。
当USB3.0数据线连接在USB测试接口1与待测试主机板的USB2.0接口之间时,为了使检测装置及时识别到USB2.0接口信号,以间接使控制模块3对USB2.0接口进行性能测试,在控制装置上耦接有切换模块2,切换模块2为USART电路,USART电路具体包括型号为PL2303的接口转换器。该器件(PL2303)作为 USB/RS232 双向转换器,一方面从主机接收USB 数据并将其转换为 RS232 信息流格式发送给外设;另一方面从 RS232 外设接收数据转换为 USB 数据格式传送回主机。这些工作全部由器件自动完成。
在本实施例中,USART电路能自动识别ARM架构与X86架构,当识别到ARM架构后,自动切换成USB2.0链路,此时,USB2.0接口信号通过USB2.0链路连接于控制模块3,针对此,便能使控制模块3对USB2.0接口的性能测试。另外,用户可以通过bootload更新App对USB测试接口1进行参数设定,参数设定包括控制模块3的版本号,厂家名称,以及对于USART电路的特定频率等。同时,当控制模块3与PC端(例如电脑)实现交互数据时,即可通过电脑读取到交互次数以及数据内容。
实际情况下,待测试的主机板(服务器)存在X86架构和ARM架构,服务器为ARM架构时,用USB链路会有问题,这个目前没有办法分析出来(因为ARM架构的服务器现在很少)。然而,当在测试装置内嵌入USART电路时,USART电路在自动识别ARM架构后,便能通过USART电路构建USB2.0链路,以使控制模块3经USB2.0链路识别到USB2.0接口信号。
在控制模块3上耦接有存储模块4,存储模块4为EEPROM存储电路,EEPROM存储电路用于与被测试主机板的数据存储,同时还能用来测试USB通讯是否正常,即,当控制模块3与USB2.0接口或者USB3.0接口按照预先设定的速度(480Mbps或5Gbps)进行交互时,则证明此时的通讯没有问题。另外,在控制模块3上耦接有供电模块5,供电模块5为3.3V供电电压,供电模块5用于对控制模块3供电。
在控制模块3上耦接有提示模块6,提示模块6用于提示USB2.0接口信号或USB3.0接口信号是否正常,提示模块6包括第一指示灯61与第二指示灯62,第一指示灯61在USB2.0接口信号或USB3.0接口信号异常时工作,第二指示灯62在USB2.0接口信号与USB3.0接口信号正常时工作,在本实施例中,第一指示灯61为红灯,第二指示灯62为绿灯。当控制模块3没有检测到USB2.0接口信号或USB3.0接口信号时,则USB2.0接口或者USB3.0接口有问题,红灯亮,当控制模块3有检测到USB2.0接口信号或USB3.0接口信号时,USB2.0接口或者USB3.0接口没有问题,绿灯亮。
实施原理为:当USB测试接口1通过USB3.0数据线与待测试主机板的USB3.0接口相连接时,控制模块3检测到USB3.0接口信号,此时,控制模块3对USB3.0接口进行性能检测。
当USB3.0数据线连接在USB测试接口1与待测试主机板的USB2.0接口之间时,USART电路识别到ARM架构,识别后,自动切换成USB2.0链路,以使USB2.0接口信号接入控制模块3,进而使得控制模块3对USB2.0接口进行性能检测。
本申请实施例还公开一种USB2.0/3.0接口测试方法。参照图3,测试方法包括:
获取接口信号;
判断接口信号为USB2.0接口信号或USB3.0接口信号;
当接口信号为正常的USB3.0接口信号时,输出USB3.0接口测试信号;
反之,则输出USB3.0异常信号;
当接口信号为USB2.0接口信号时,自动切换USB2.0链路,再输出USB2.0接口测试信号;
反之,则输出USB2.0异常信号。
其中,参照图4,USB3.0异常信号包括:
获取USB3.0接口信号并预设USB3.0接口信号基准值;
判断USB3.0接口信号与USB3.0接口信号基准值是否相符;
当USB3.0接口信号与USB3.0接口信号基准值不相符时,输出USB3.0异常信号;
反之,不动作。
其中,参照图5,USB2.0异常信号包括:
获取USB2.0接口信号并预设USB2.0接口信号基准值;
判断USB2.0接口信号与USB2.0接口信号基准值是否相符;
当USB2.0接口信号与USB2.0接口信号基准值不相符时,输出USB2.0异常信号;
反之,不动作。
在本实施例中,USB2.0接口信号基准值设定为USB2.0接口的速度,即为480Mbps,USB3.0接口信号基准值设定为USB3.0接口的速度,即为5Gbps。
本申请实施例一种USB2.0/3.0接口测试方法的实施原理为:当接收到USB3.0接口信号且与预设基准值相符时,输出USB3.0接口测试信号,使控制模块对USB3.0接口进行测试,当接收到USB2.0接口信号且与预设基准值相符时,自动切换USB2.0链路,使得USB2.0接口信号经USB2.0链路与控制模块相连,进而使得使控制模块对USB2.0接口进行测试。
本具体实施方式的实施例均为本申请的较佳实施例,并非依此限制本申请的保护范围,故:凡依本申请的结构、形状、原理所做的等效变化,均应涵盖于本申请的保护范围之内。

Claims (10)

1.一种USB2.0/3.0接口测试装置,其特征在于,包括:
USB测试接口(1),与待测主机板电连接,用于接收经待测主机板传出的USB2.0接口信号或USB3.0接口信号;
切换模块(2),用于自动识别USB2.0接口信号,并基于USB2.0接口信号切换成USB2.0链路,以使USB2.0接口被正常检测;
控制模块(3),用于接收USB2.0接口信号与USB3.0接口信号,并对USB2.0接口信号或USB3.0接口信号进行性能测试;
存储模块(4),用于与被测试主机板的数据存储;
供电模块(5),用于对控制模块(3)供电。
2.根据权利要求1所述的一种USB2.0/3.0接口测试装置,其特征在于:所述切换模块(2)包括USART电路,所述USART电路用于自动识别ARM架构来切换USB2.0链路以实现USB2.0接口的性能测试。
3.根据权利要求1所述的一种USB2.0/3.0接口测试装置,其特征在于,所述控制模块(3)耦接有提示模块(6),所述提示模块(6)用于提示USB2.0接口信号或USB3.0接口信号是否正常。
4.根据权利要求3所述的一种USB2.0/3.0接口测试装置,其特征在于,所述提示模块(6)包括第一指示灯(61)与第二指示灯(62),所述第一指示灯(61)在USB2.0接口信号或USB3.0接口信号异常时工作,所述第二指示灯(62)在USB2.0接口信号或USB3.0接口信号正常时工作。
5.根据权利要求1所述的一种USB2.0/3.0接口测试装置,其特征在于,所述存储模块(4)为EEPROM存储电路。
6.一种USB2.0/3.0接口测试方法,应用于权利要求1-5所述的一种USB2.0/3.0接口测试装置,其特征在于,包括:
获取接口信号;
判断接口信号为USB2.0接口信号或USB3.0接口信号;
当接口信号为正常的USB3.0接口信号时,输出USB3.0接口测试信号;
反之,则输出USB3.0异常信号;
当接口信号为USB2.0接口信号时,自动切换USB2.0链路,再输出USB2.0接口测试信号;
反之,则输出USB2.0异常信号。
7.根据权利要求6所述的一种USB2.0/3.0接口测试方法,其特征在于,所述USB3.0异常信号包括:
获取USB3.0接口信号并预设USB3.0接口信号基准值;
判断USB3.0接口信号与USB3.0接口信号基准值是否相符;
当USB3.0接口信号与USB3.0接口信号基准值不相符时,输出USB3.0异常信号;
反之,不动作。
8.根据权利要求6所述的一种USB2.0/3.0接口测试方法,其特征在于,所述USB2.0异常信号包括:
获取USB2.0接口信号并预设USB2.0接口信号基准值;
判断USB2.0接口信号与USB2.0接口信号基准值是否相符;
当USB2.0接口信号与USB2.0接口信号基准值不相符时,输出USB2.0异常信号;
反之,不动作。
9.一种智能终端,其特征在于,包括存储器和处理器,所述存储器上存储有能够被处理器加载并执行如权利要求6至8中任一种USB2.0/3.0接口测试方法的计算机程序。
10.一种计算机可读存储介质,其特征在于,存储有能够被处理器加载并执行如权利要求6至8中任一项方法的计算机程序。
CN202110199294.5A 2021-02-22 2021-02-22 一种usb2.0/3.0接口测试装置及其测试方法 Pending CN113010356A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110199294.5A CN113010356A (zh) 2021-02-22 2021-02-22 一种usb2.0/3.0接口测试装置及其测试方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110199294.5A CN113010356A (zh) 2021-02-22 2021-02-22 一种usb2.0/3.0接口测试装置及其测试方法

Publications (1)

Publication Number Publication Date
CN113010356A true CN113010356A (zh) 2021-06-22

Family

ID=76406753

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110199294.5A Pending CN113010356A (zh) 2021-02-22 2021-02-22 一种usb2.0/3.0接口测试装置及其测试方法

Country Status (1)

Country Link
CN (1) CN113010356A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114459904A (zh) * 2022-04-08 2022-05-10 深圳市微特精密科技股份有限公司 一种数据线素质综合测试装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101035351A (zh) * 2006-03-09 2007-09-12 索尼株式会社 播放状态呈现系统、装置、方法和程序
CN102455946A (zh) * 2010-10-19 2012-05-16 瑞昱半导体股份有限公司 Usb装置异常的检测与恢复电路及其方法
CN203415724U (zh) * 2011-11-07 2014-01-29 苹果公司 电子配件
CN107402856A (zh) * 2017-07-06 2017-11-28 Tcl王牌电器(惠州)有限公司 Usb端口的测试方法、装置及可读存储介质
CN109343512A (zh) * 2018-11-09 2019-02-15 浙江国自机器人技术有限公司 一种控制器调试系统及方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101035351A (zh) * 2006-03-09 2007-09-12 索尼株式会社 播放状态呈现系统、装置、方法和程序
CN102455946A (zh) * 2010-10-19 2012-05-16 瑞昱半导体股份有限公司 Usb装置异常的检测与恢复电路及其方法
CN203415724U (zh) * 2011-11-07 2014-01-29 苹果公司 电子配件
CN107402856A (zh) * 2017-07-06 2017-11-28 Tcl王牌电器(惠州)有限公司 Usb端口的测试方法、装置及可读存储介质
CN109343512A (zh) * 2018-11-09 2019-02-15 浙江国自机器人技术有限公司 一种控制器调试系统及方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114459904A (zh) * 2022-04-08 2022-05-10 深圳市微特精密科技股份有限公司 一种数据线素质综合测试装置
CN114459904B (zh) * 2022-04-08 2022-06-24 深圳市微特精密科技股份有限公司 一种数据线素质综合测试装置

Similar Documents

Publication Publication Date Title
CN107037352B (zh) 一种电容式触控按键芯片检测标定系统及方法
CN108519938B (zh) 存储芯片兼容性测试方法、系统和测试主机
EP2584471A1 (en) Method and terminal for selecting internal circuit according to USB interface status
CN106771972B (zh) 一种pos机主板的自动测试装置、系统及方法
CN102401879B (zh) 芯片的usb功能的测试方法、测试主机和测试系统
CN106547653B (zh) 计算机系统故障状态检测方法、装置及系统
US8717049B2 (en) System and method for testing computer under varying environmental conditions
CN105071484B (zh) 一种具有数据交换功能的终端的充电方法和装置
US20060008102A1 (en) Method of programming a hearing aid by a programming device
CN113010356A (zh) 一种usb2.0/3.0接口测试装置及其测试方法
CN106227630B (zh) 一种用于嵌入式无线模块的检测系统
CN113204456A (zh) 一种服务器vpp接口的测试方法、治具、装置及设备
CN113406473A (zh) 一种芯片测试方法、装置、终端设备及存储介质
CN101211268A (zh) 可通过不同接口加载启动程序以启动主板的系统及其方法
CN113985321B (zh) 一种带智能自学习能力的线缆连通性能测试装置和方法
CN113824611B (zh) 无线通信模组的耗流测试方法、装置、设备及存储介质
CN105676024A (zh) 电子产品老化测试方法和装置
CN213241134U (zh) 一种固态硬盘的生产检测设备
CN114121137B (zh) 一种Nand Flash颗粒功耗测试系统及方法
CN214586871U (zh) 一种通信适配装置
CN213183606U (zh) 存储卡耗电特性用测试装置
US11983134B2 (en) Method for recognizing another electronic device by using plurality of interfaces, and electronic device therefor
CN114496053A (zh) 数据异常检测方法、装置、设备及计算机可读存储介质
CN212847692U (zh) 一种用于验证eMMC和SD卡的测试装置
CN101377957A (zh) 存储芯片读写装置及方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20210622