CN112889155B - 使用半导体发光器件的显示装置及其制造方法 - Google Patents
使用半导体发光器件的显示装置及其制造方法 Download PDFInfo
- Publication number
- CN112889155B CN112889155B CN201980069671.4A CN201980069671A CN112889155B CN 112889155 B CN112889155 B CN 112889155B CN 201980069671 A CN201980069671 A CN 201980069671A CN 112889155 B CN112889155 B CN 112889155B
- Authority
- CN
- China
- Prior art keywords
- light emitting
- semiconductor light
- emitting device
- conductive
- electrode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 326
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 32
- 238000000034 method Methods 0.000 claims abstract description 66
- 239000000758 substrate Substances 0.000 claims description 88
- 238000002161 passivation Methods 0.000 claims description 44
- 239000012530 fluid Substances 0.000 claims description 39
- 238000005530 etching Methods 0.000 claims description 8
- 230000008569 process Effects 0.000 abstract description 48
- 239000010410 layer Substances 0.000 description 132
- 230000005684 electric field Effects 0.000 description 18
- 238000001338 self-assembly Methods 0.000 description 18
- 238000005192 partition Methods 0.000 description 10
- 229910002601 GaN Inorganic materials 0.000 description 9
- JMASRVWKEDWRBT-UHFFFAOYSA-N Gallium nitride Chemical compound [Ga]#N JMASRVWKEDWRBT-UHFFFAOYSA-N 0.000 description 9
- 230000008878 coupling Effects 0.000 description 7
- 238000010168 coupling process Methods 0.000 description 7
- 238000005859 coupling reaction Methods 0.000 description 7
- 239000000463 material Substances 0.000 description 6
- 238000002955 isolation Methods 0.000 description 4
- 239000011159 matrix material Substances 0.000 description 4
- 239000003086 colorant Substances 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 230000005484 gravity Effects 0.000 description 3
- 238000000926 separation method Methods 0.000 description 3
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 3
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 2
- GWEVSGVZZGPLCZ-UHFFFAOYSA-N Titan oxide Chemical compound O=[Ti]=O GWEVSGVZZGPLCZ-UHFFFAOYSA-N 0.000 description 2
- 229910052782 aluminium Inorganic materials 0.000 description 2
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 229910052738 indium Inorganic materials 0.000 description 2
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 2
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 2
- 230000009467 reduction Effects 0.000 description 2
- 240000002329 Inga feuillei Species 0.000 description 1
- 229910004205 SiNX Inorganic materials 0.000 description 1
- 229910004298 SiO 2 Inorganic materials 0.000 description 1
- PNEYBMLMFCGWSK-UHFFFAOYSA-N aluminium oxide Inorganic materials [O-2].[O-2].[O-2].[Al+3].[Al+3] PNEYBMLMFCGWSK-UHFFFAOYSA-N 0.000 description 1
- 238000003491 array Methods 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 229910052593 corundum Inorganic materials 0.000 description 1
- 238000005137 deposition process Methods 0.000 description 1
- 239000010408 film Substances 0.000 description 1
- CJNBYAVZURUTKZ-UHFFFAOYSA-N hafnium(IV) oxide Inorganic materials O=[Hf]=O CJNBYAVZURUTKZ-UHFFFAOYSA-N 0.000 description 1
- 229910010272 inorganic material Inorganic materials 0.000 description 1
- 239000011147 inorganic material Substances 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 229920000642 polymer Polymers 0.000 description 1
- 239000002861 polymer material Substances 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
- 230000000007 visual effect Effects 0.000 description 1
- 229910001845 yogo sapphire Inorganic materials 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/36—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
- H01L33/38—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/15—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
- H01L27/153—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
- H01L27/156—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L24/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L24/24—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/82—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/005—Processes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/02—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
- H01L33/20—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/02—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
- H01L33/20—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
- H01L33/24—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate of the light emitting region, e.g. non-planar junction
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/48—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
- H01L33/62—Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L2224/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L2224/24—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
- H01L2224/241—Disposition
- H01L2224/24151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/24221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/24225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L2224/95053—Bonding environment
- H01L2224/95085—Bonding environment being a liquid, e.g. for fluidic self-assembly
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L2224/9512—Aligning the plurality of semiconductor or solid-state bodies
- H01L2224/95121—Active alignment, i.e. by apparatus steering
- H01L2224/95133—Active alignment, i.e. by apparatus steering by applying an electromagnetic field
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/075—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
- H01L25/0753—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1204—Optical Diode
- H01L2924/12041—LED
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2933/00—Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
- H01L2933/0008—Processes
- H01L2933/0016—Processes relating to electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2933/00—Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
- H01L2933/0008—Processes
- H01L2933/0025—Processes relating to coatings
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2933/00—Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
- H01L2933/0008—Processes
- H01L2933/0033—Processes relating to semiconductor body packages
- H01L2933/0066—Processes relating to semiconductor body packages relating to arrangements for conducting electric current to or from the semiconductor body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/44—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the coatings, e.g. passivation layer or anti-reflective coating
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Led Devices (AREA)
- Led Device Packages (AREA)
Abstract
本公开涉及一种显示装置及其制造方法,更具体地,涉及一种使用半导体发光器件的显示装置。本公开的一个目的是提供一种用于减小在制造包括半导体发光器件的显示装置中的工艺误差的制造方法和结构。
Description
技术领域
本公开涉及一种显示装置及其制造方法,更具体地,涉及一种使用半导体发光器件的显示装置。
背景技术
近年来,液晶显示器(LCD)、有机发光二极管(OLED)显示器和微型LED显示器在显示技术领域中一直在争相实现大面积显示器。
然而,在LCD的情况下存在诸如响应时间慢、由背光产生的光的效率低的问题,在OLED的情况下存在诸如使用寿命短、产量(yeild,成品率)减小以及效率低的缺点。
相反,当在显示器中使用直径或横截面区域为100微米或更小的半导体发光器件(微型LED(μLED))时,因为显示器使用了偏振板等而不吸收光,所以显示器可以提供非常高的效率。然而,由于大尺寸显示器需要数百万个半导体发光器件,所以与其他技术相比,在转移这些器件方面有困难。
当前正在开发的用于转移工艺(process)的技术包括拾取和放置(pick&place)、激光剥离(LLO,laser lift-off)、自组装等。在这些技术之中,自组装方法是用来实现大尺寸显示装置的最有利方法,所述自组装方法是半导体发光器件自身定位在流体中的方法。
近年来,第9,825,202号美国专利提出了一种适合于自组装的微型LED结构,但是还没有针对通过微型LED的自组装来制造显示器的技术的研究。因此,本公开提出了一种新型的可以自组装微型LED的显示装置及其制造方法。
发明内容
技术问题
本公开的一个目的是提供一种用于减小在制造包括半导体发光器件的显示装置中的工艺误差的制造方法和结构。
本公开的另一目的是提供一种用于减少在制造包括半导体发光器件的显示装置中所需的工艺数量的制造方法和结构。
技术方案
本公开可以提供一种显示装置,所述显示装置包括:基底;半导体发光器件,具有设置在基底上且环状地(annularly)形成在半导体发光器件的上边缘上的第一导电电极、以及形成在半导体发光器件的上中心部分上且被第一导电电极围绕的第二导电电极;钝化层,形成为覆盖半导体发光器件的上表面的一部分;第一布线电极(wiring electrode),电连接到第一导电电极;以及第二布线电极,从半导体发光器件的上边缘延伸到半导体发光器件的上中心部分,并且电连接到第二导电电极,其中,第二布线电极的一部分与第一导电电极的一部分重叠(overlap)而钝化层置于二者之间。
根据一实施例,钝化层可以从半导体发光器件的侧表面沿半导体发光器件的宽度方向延伸,并且可以形成为覆盖第一导电电极的部分和第二导电电极的部分。
根据一实施例,钝化层可以形成为覆盖半导体发光器件的上表面的除了第一导电电极和第二导电电极的连接到第一布线电极和第二布线电极的部分之外的其余部分。
根据一实施例,半导体发光器件可以相对于其宽度方向(widthwise)中心线对称地形成。
根据一实施例,第一导电电极和第二导电电极可以相对于半导体发光器件的厚度方向设置有高度差。
根据一实施例,半导体发光器件可以包括:第一导电半导体层,设置在第一导电电极下方;第二导电半导体层,设置在第二导电电极下方;以及有源层,形成在第一导电半导体层与第二导电半导体层之间。
根据一实施例,有源层可以形成为与设置在半导体发光器件的中心部分处的第二导电电极重叠。
根据一实施例,有源层可以以环形形状形成为与第一导电电极重叠。
另外,本公开可以提供一种显示装置的制造方法,所述方法可以包括:在晶圆上制造多个半导体发光器件,每个所述多个半导体发光器件具有环状地形成在其上边缘上的第一导电电极、以及形成在该半导体发光器件的上中心部分处且被第一导电电极围绕的第二导电电极;形成覆盖半导体发光器件的上表面的钝化层;将基底转移到组装位置,并且将所述多个半导体发光器件放置到流体室中;引导半导体发光器件在流体室中的移动,以将半导体发光器件组装在基底的预设位置处;蚀刻钝化层的与第一导电电极和第二导电电极重叠的部分,以使第一导电电极的部分和第二导电电极的部分暴露;以及将第一布线电极和第二布线电极连接到第一导电电极和第二导电电极。
根据一实施例,形成钝化层可以被执行为覆盖半导体发光器件的整个上表面。
根据一实施例,蚀刻钝化层可以在将多个半导体发光器件组装在基底的预设位置处之后被执行。
根据一实施例,第二布线电极的部分可以被设置为与第一导电电极的一部分重叠而钝化层置于二者之间。
有益效果
根据本公开,不需要在半导体发光器件的制造中执行使半导体发光器件的导电电极暴露于外部的工艺。结果,减少了工艺的数量,并且减小了工艺误差。此外,由于工艺误差的减小,使得半导体发光器件的尺寸可以被减小。
附图说明
附图示出了本发明的实施例并且与描述一起用于解释本发明的原理,这些附图被包括以提供对本发明的进一步理解并且被并入该说明书中并构成该说明书的一部分。在附图中:
图1是示出根据本公开的实施例的使用半导体发光器件的显示装置的视图。
图2是示出图1中的显示装置的部分“A”的局部放大图。
图3是示出图2中的半导体发光器件的放大图。
图4是示出图2中的半导体发光器件的另一实施例的放大图。
图5a至图5g是用于解释制造前述半导体发光器件的新工艺的视图。
图6是示出根据本公开的半导体发光器件的自组装装置的示例的视图。
图7是示出图6中的自组装装置的方框图。
图8a至图8g是示出使用图6中的自组装装置的自组装半导体发光器件的工艺的视图。
图9a至图9c是示出在使用图6中的自组装装置将半导体发光器件自组装在布线基底上之后制造显示装置的工艺的视图。
图10a是示出在转移半导体发光器件之前的布线基底的平面图。
图10b是示出在转移半导体发光器件之后的布线基底的平面图。
图11a至图16是示出根据本公开的显示装置的各种修改(modified)实施例的视图。
具体实施方式
在下文中,将参照附图详细描述本文公开的实施例,相同或相似的元件用相同的附图标记表示而与附图中的标号无关,并且将省略它们的多余描述。在以下描述中公开的用于构成元件的后缀“模块”和“单元”仅旨在使说明书容易描述,并且后缀本身不给出任何特殊含义或功能。在描述本公开时,如果对相关的已知功能或构造的详细解释被认为不必要地转移了本公开的主旨,则这种解释已经被省略,但是将被本领域技术人员所理解。另外,应当注意,附图仅是为了容易地解释本发明的构思而示出的,因此,它们不应被解释为本文所公开的技术构思由附图限制。
此外,将理解的是,当诸如层、区域或基底的元件被称为在另一元件“上”时,该元件可以直接在所述另一元件上,或者也可以在它们之间插入中间元件。
本文公开的显示装置可以包括便携式电话、智能电话、膝上型计算机、数字广播终端、个人数字助理(PDA)、便携式多媒体播放器(PMP)、导航、触屏平板PC(slate PC)、平板PC、超级本、数字电视(TV)、数字标牌、头戴式显示器(HMD)、台式计算机等。然而,本领域技术人员将容易理解,即使本文公开的构造(configuration,配置)是之后将开发的新产品类型,其也可以应用于任何可显示装置。
图1是示出根据本公开的实施例的使用半导体发光器件的显示装置的视图,图2是示出图1中的显示装置的部分“A”的局部放大图,图3是示出图2中的半导体发光器件的放大图,图4是示出图2中的半导体发光器件的另一实施例的放大图。
根据图示,在显示装置100的控制器中处理的信息可以显示在显示模块101上。围绕显示模块的边缘的闭合回路形式的壳体可以形成显示装置的边框(bezel)。
显示模块101可以包括在其上显示图像的面板,该面板可以包括(多个)微型尺寸的(micro-sized,微米级的)半导体发光器件150和在其上安装有半导体发光器件150的布线基底110。
布线(wiring lines)可以形成在布线基底110上,并且连接到半导体发光器件150的n型电极152和p型电极156。由此,半导体发光器件150可以作为自发光的单个像素(individual pixel,单独的像素)而设置在布线基底110上。
在面板上显示的图像是视觉信息,并且经由布线通过独立地控制以矩阵形式布置的子像素的发光来实现。
根据本发明,示出了微型LED(发光二极管),作为将电流转换成光的半导体发光器件150的一种类型。微型LED可以是以100微米或更小的小尺寸形成的发光二极管。半导体发光器件150可以分别设置在蓝色发光区域、红色发光区域和绿色发光区域中,以通过发光区域的组合来实现子像素。换言之,子像素表示用于实现单一颜色的最小单位,并且可以在子像素中设置至少三个微型LED。
更具体地,参照图3,半导体发光器件150可以是竖直结构。
例如,半导体发光器件150可以通过高功率发光器件来实现,该高功率发光器件发射包括蓝色(光)的各种光,其中主要使用氮化镓(GaN),并且将铟(In)和/或铝(Al)添加至其中。
竖直半导体发光器件可以包括p型电极156、形成有p型电极156的p型半导体层155、形成在p型半导体层155上的有源层154、形成在有源层154上的n型半导体层153、和形成在n型半导体层153上的n型电极152。在这种情况下,位于底部处的p型电极156可以电连接到布线基底的p电极,位于顶部处的n型电极152可以在半导体发光器件的上侧处电连接到n电极。这些电极可以在竖直半导体发光器件150中沿向上/向下方向设置,从而提供能够使芯片尺寸减小的很大优势。
对于另一示例,参照图4,半导体发光器件可以是倒装芯片型(flip chip type)半导体发光器件。
对于这样的示例,半导体发光器件250可以包括p型电极256、形成有p型电极256的p型半导体层255、形成在p型半导体层255上的有源层254、形成在有源层254上的n型半导体层253、以及设置成在n型半导体层253上沿水平方向与p型电极256分离的n型电极252。在这种情况下,p型电极256和n型电极252都可以在半导体发光器件的底部处电连接到布线基底的p电极和n电极。
竖直半导体发光器件和水平半导体发光器件可以分别是绿色半导体发光器件、蓝色半导体发光器件或红色半导体发光器件。绿色半导体发光器件和蓝色半导体发光器件可以主要由氮化镓(GaN)形成,并且将铟(In)和/或铝(Al)添加至其中,以实现发射绿光或蓝光的高功率发光器件。对于这样的示例,半导体发光器件可以是形成在诸如n-GaN、p-GaN、AlGaN和InGa的各种层中的氮化镓薄膜,具体地,p型半导体层可以是p型GaN,并且n型半导体层可以是n型GaN。然而,在红色半导体发光器件的情况下,p型半导体层可以是p型GaAs,并且n型半导体层可以是n型GaAs。
另外,p型半导体层中的p电极侧可以是掺杂有Mg的p型GaN,并且n型半导体层中的n电极侧可以是掺杂有Si的n型GaN。在这种情况下,上述半导体发光器件可以是不具有有源层的半导体发光器件。
另一方面,参照图1至图4,由于发光二极管非常小,所以显示面板可以布置有以精细间距(fine pitch)布置的自发射子像素,从而实现高品质显示装置。
在使用上述的本公开的半导体发光器件的显示装置中,在晶圆上生长(grow)并通过台面(mesa)和隔离(isolation)形成的半导体发光器件用作单个像素。在这种情况下,微型尺寸的半导体发光器件150必须被转移至显示面板的基底上的预定位置处的晶圆。拾取和放置用于转移技术,但是成功率低且需要大量的时间。对于另一示例,存在使用印模(stamp)或辊一次转移多个器件的技术,但是产量受到限制并且不适合于大屏幕显示器。本公开提出了一种能够解决前述问题的显示装置的新的制造方法以及一种使用该方法的制造装置。
为此目的,首先,将描述显示装置的新的制造方法。图5a至图5g是用于解释制造前述半导体发光器件的新的工艺的视图。
在本说明书中,示出了使用无源矩阵(PM)半导体发光器件的显示装置。然而,以下描述的示例也可以应用于有源矩阵(AM)型半导体发光器件。另外,示出了使用水平半导体发光器件的方法,但是也可应用于自组装竖直半导体发光器件的方法。
首先,根据制造方法,第一导电半导体层153、有源层154和第二导电半导体层155分别生长于生长基底(growth substrate)159上。
接着,当第一导电半导体层153生长时,有源层154生长于第一导电半导体层153上,然后第二导电半导体层155生长于有源层154上。如上所述,当第一导电半导体层153、有源层154和第二导电半导体层155顺序地生长时,第一导电半导体层153、有源层154和第二导电半导体层155形成如图5a所示的层结构。
在这种情况下,第一导电半导体层153可以是n型半导体层,第二导电半导体层155可以是p型半导体层。然而,本公开不限于此,第一导电类型可以是p型,并且第二导电类型可以是n型。
另外,本实施例示出了存在有源层的情况,但是其也能够采用如上所述的不存在有源层的结构。对于这样的示例,p型半导体层可以是掺杂有Mg的p型GaN,并且n型半导体层中的n电极侧可以是掺杂有Si的n型GaN。
生长基底159(晶圆)可以由具有透光性质的材料中的任何一种形成,例如蓝宝石(Al2O3)、GaN、ZnO和AlO,但不限于此。此外,生长基底159可以由载体晶圆形成,所述载体晶圆是适合于半导体材料生长的材料。生长基底(W)可以由具有优异的导热性的材料形成,例如,可以使用导热性比蓝宝石(Al2O3)基底高的SiC基底、或者包括Si、GaAs、GaP、InP和Ga2O3中的至少一种的SiC基底。
接着,移除第一导电半导体层153、有源层154和第二导电半导体层155的至少一部分,以形成半导体发光器件的多个外延芯片(epi chip)(图5b)。
更具体地,执行隔离,使得多个发光器件与外延芯片形成阵列。换言之,沿竖直方向蚀刻第一导电半导体层153、有源层154和第二导电半导体层155以形成多个半导体发光器件(图5c)。
在该阶段,可以沿竖直方向部分地移除有源层154和第二导电半导体层155,以执行使第一导电半导体层153暴露于外部的台面工艺(mesa process),然后执行蚀刻第一导电半导体层以形成多个半导体发光器件阵列的隔离。在这种情况下,可以将半导体发光器件隔离成直径为100μm或更小的圆形尺寸。
接着,在第二导电半导体层155的一个表面上形成第二导电电极156(或p型电极)(图5d)。可以通过诸如溅射的沉积工艺来形成第二导电电极156,但是本公开不必局限于此。然而,当第一导电半导体层和第二导电半导体层分别是n型半导体层和p型半导体层时,第二导电电极156也可以是n型电极。
接着,形成覆盖半导体发光器件的侧表面和上表面的钝化层170(图5e)。
这里,钝化层可以是聚合物类型或无机类型(例如,SiO2),但不限于此。同时,钝化层170可以由与形成在半导体发光器件的侧表面和上表面上的钝化层相同的材料形成。
钝化层170形成为覆盖暴露于外部的第一导电半导体层153或第二导电半导体层155,并且形成为覆盖暴露于外部的第一导电电极152和第二导电电极156。因此,钝化层170可以形成为覆盖半导体发光器件的整个上表面。然而,本公开不限于此,钝化层可以形成为仅覆盖半导体发光器件的上表面的一部分。
然后,移除生长基底159,以提供多个半导体发光器件250。例如,可以使用激光剥离(LLO)方法或化学剥离(CLO)方法移除生长基底159(图5f)。
钝化层170存在于已经通过上述工艺释放的半导体发光器件的上表面和侧表面上。然后,是在填充有流体的室中将多个半导体发光器件250安装在基底上的工艺(图5g)。
例如,半导体发光器件250和基底被放置在填充有流体的室中,并且利用流动、重力或表面张力等使半导体发光器件250通过自身组装至基底。
在本公开中,基底可以是布线基底261。换言之,布线基底261被放置在流体室中,从而将半导体发光器件250直接安装在布线基底261上。
在下文中,将参照附图详细描述用于将半导体发光器件250安装在布线基底261上的实施例。
图6是示出根据本发明的半导体发光器件的自组装装置的示例的视图,图7是示出图6中的自组装装置的方框图。此外,图8a至图8g是示出使用图6中的自组装装置自组装半导体发光器件的工艺的视图。
根据图6和图7的图示,本公开的自组装装置160可以包括流体室162、磁体163和位置控制器164。
流体室162具有用于容纳多个半导体发光器件的空间。该空间可以填充有流体,该流体可以包括水等作为组装溶液。因此,流体室162可以是水箱,并且可以被构造为开放类型(open type)。然而,本公开不限于此,流体室162可以是封闭类型,其中该空间形成有封闭空间。
基底261可以设置在流体室162上,使得其上组装有半导体发光器件250的组装表面面向下。例如,基底261可以通过转移单元被转移到组装位置,转移单元可以包括在其上安装有基底的台(stage,台阶)165。台165由控制器定位,基底261可以通过台165被转移到组装位置。
此时,基底261的组装表面在组装位置处面对流体室162的底部。根据图示,基底261的组装表面被设置为浸没在流体室162中的流体中。因此,半导体发光器件250在流体中移动至组装表面。
基底261可以包括基部部分(base portion)261a、介电层261b和多个电极261c,所述基底是可以在其上形成电场的组装基底、以及之后在其上形成布线的布线基底。
基部部分261a可以由绝缘材料制成,多个电极261c可以是被图案化在基部部分261a的一侧上的薄膜或厚膜双平面电极。电极261c可以由例如Ti/Cu/Ti的层叠体(laminate)、Ag膏、ITO等形成。
更具体地,电极261c可以是设置在基底上并且设置有在供应电流时产生电场的第一电极261c和第二电极261c的多对电极。
介电层261b由诸如SiO2、SiNx、SiON、Al2O3、TiO2、HfO2等的无机材料制成。替代地,介电层261b可以由单层或多层构成,作为有机绝缘体。介电层261b的厚度可以是几十纳米到几微米。
此外,根据本公开的布线基底261包括由分隔壁分隔的多个单元(cell)261d。
例如,布线基底261可以设置有多个单元261d,通过这些单元插入半导体发光器件250,从而可以容易地将半导体发光器件250安装在布线基底261上。具体地,其上安装有半导体发光器件250的单元261d在半导体发光器件250与布线电极对准的位置处形成于布线基底261上。半导体发光器件250在流体中移动的同时被组装到单元261d中。
单元261d沿着一个方向顺序地布置,构成单元261d的分隔壁261e被相邻的单元261d共用(share)。在这种情况下,分隔壁261e可以由聚合物材料制成。此外,分隔壁261e从基部部分261a突出,单元261d可以通过分隔壁261e而沿着一个方向顺序地布置。更具体地,单元261d在行方向和列方向上顺序地布置,并且可以具有矩阵结构。
如图所示,单元261d的内部具有用于容纳半导体发光器件250的凹槽,该凹槽可以是由分隔壁261e限定的空间。凹槽的形状可以与半导体发光器件的形状相同或相似。例如,当半导体发光器件呈矩形形状时,凹槽可以为矩形形状。另外,尽管未示出,但是当半导体发光器件为圆形时,形成在单元中的凹槽可以以圆形形状形成。此外,每个单元被构造为容纳单个半导体发光器件。换言之,单个(single)半导体发光器件被容纳在单个单元中。
另一方面,根据本公开,可以通过后续工艺在单元261d的内部填充与分隔壁261e的材料相同的材料。因此,分隔壁261e可以被改为围绕半导体发光器件的钝化层。稍后将对此进行描述。
另一方面,多个电极可以设置在基底上,并且具有在供应电流时产生电场的第一电极和第二电极,第一电极和第二电极可以被称为对电极(pair electrode)261c。在本公开中,可以提供多个对电极261c,并且可以将多个对电极设置在每个单元261d的底部处。第一电极和第二电极可以由电极线形成,多条电极线可以延伸到相邻的单元。
对电极261c设置在单元261d的下方,并且被施加不同的极性以在单元261d中产生电场。为了形成电场,介电层可以形成单元261d的底部,同时介电层覆盖对电极261c。在这样的结构中,当从每个单元261d的下侧向对电极261c施加不同的极性时,可以形成电场,并且半导体发光器件可以通过电场被插入到单元261d中。
在组装位置处,基底261的电极电连接到供电单元171。供电单元171向多个电极施加电力以产生电场。
根据图示,自组装装置可以包括用于向半导体发光器件施加磁力的磁体163。磁体163与流体室162间隔开,以向半导体发光器件250施加磁力。磁体163可以设置成面对基底261的组装表面的相对侧,磁体的位置通过连接到磁体163的位置控制器164来控制。半导体发光器件250可以具有磁性本体,以通过磁体163的磁场在流体中移动。
参照图6和图7,更具体地,自组装装置可以包括可在流体室的顶部上沿x轴线、y轴线和z轴线自动或手动移动的磁体处理器(magnet handler),或者可以包括能够使磁体163旋转的电机。磁体处理器和电机可以构成位置控制器164。由此,磁体163相对于基底161沿水平方向、顺时针方向或逆时针方向旋转。
另一方面,透光底板166可以形成在流体室162中,并且半导体发光器件可以被设置在底板166与基底161之间。图像传感器167可以定位成查看(view,观察)底板166,以通过底板166监控流体室162的内部。图像传感器167由控制器172控制,并且可以包括用于观察基底261的组装表面的倒置型透镜、CCD等。
上述的自组装设备被构造为使用磁场和电场的组合,并且使用那些场,半导体发光器件可以在因磁体的位置变化而正在移动的过程中通过电场被放置在基底的预设位置处。这种新的制造方法可以是以上参照图5e描述的自组装方法的详细示例。在下文中,将更详细地描述使用上述自组装装置的组装工艺。
首先,通过参照图5a至图5g描述的工艺形成多个半导体发光器件250。在这种情况下,可以在图5c中的形成第二导电电极的工艺中将磁性本体沉积在半导体发光器件上。磁性本体可以通过磁体163控制半导体发光器件的移动。
接着,将基底261转移到组装位置,并且将半导体发光器件250放入到流体室162中(图8a)。
如上所述,基底261的组装位置是组装表面沿向下方向设置在流体室162中所处的位置,其中基底261的半导体发光器件250组装在该组装表面上。
在这种情况下,半导体发光器件250中的一些可以下沉到流体室162的底部,而一些可以漂浮在流体中。当透光底板166被设置在流体室162中时,半导体发光器件250中的一些可以下沉到底板166。
接着,向半导体发光器件250施加磁力,使得半导体发光器件250沿竖直方向漂浮在流体室162中(图8b)。
当自组装装置的磁体163从其原始位置移动到基底261的组装表面的相对侧时,半导体发光器件250在流体中朝向基底261漂浮。原始位置可以是远离流体室162的位置。对于另一示例,磁体163可以由电磁体组成。在这种情况下,将电力供应到电磁体以产生初始磁力。
同时,在该示例中,可以通过调节磁力的大小来控制基底261的组装表面与半导体发光器件250之间的分离距离。例如,利用半导体发光器件250的重量、浮力和磁力来控制分离距离。该分离距离可以距基底的最外边缘几毫米到几十微米。
接着,向半导体发光器件250施加磁力,使得半导体发光器件250在流体室162中沿一个方向移动。例如,磁体163相对于基底沿水平方向、顺时针方向或逆时针方向移动(图8c)。在这种情况下,半导体发光器件250通过磁力而沿与基底161平行的方向在与基底161间隔开的位置处移动。
接着,执行如下工艺:在半导体发光器件250的移动期间,施加电场以将半导体发光器件250引导到基底161的预设位置,从而允许半导体发光器件250被放置在预设位置处(图8d)。半导体发光器件250在沿着与基底161平行的方向移动的同时,通过电场沿与基底261垂直的方向移动以被放置在预设位置上。
多个半导体发光器件通过电场和磁场而被引导到基底的预设位置。
更具体地,将电力供应到对电极(即,基底261的双平面电极)以产生电场,并且仅在预设位置处进行组装。换言之,利用选择性地产生的电场来将半导体发光器件250组装到基底261的组装位置。为此,基底261可以包括其中插入有半导体发光器件250的单元。
此时,半导体发光器件250的磁性本体作为用于上下划分的支柱(post)。具体地,当将具有磁性本体的表面沿朝向对电极261c的方向插入到该单元中时,半导体发光器件不能通过磁性本体而被放置在该单元的底部(介电层的外表面)上。
另一方面,半导体发光器件250可以被引导到预设位置,然后磁体163可以沿远离基底261的方向移动,使得保留在流体室162中的半导体发光器件250下落到流体室162的底部(图8e)。对于另一示例,如果当磁体163是电磁体时停止供电,则保留在流体室162中的半导体发光器件250下落到流体室162的底部。
然后,当收集处于流体室162的底部上的半导体发光器件250时,收集到的半导体发光器件250可以被再利用。
当本公开的显示装置使用蓝色半导体发光器件时,即,当半导体发光器件都是蓝色半导体发光器件时,可以将蓝色半导体发光器件组装到基底的所有单元中。
另一方面,根据该示例,红色半导体发光器件、绿色半导体发光器件和蓝色半导体发光器件中的每个可以被布置在期望的位置处。如果前述半导体发光器件250是蓝色半导体发光器件,则参照图8a至图8e描述的组装工艺可以仅在与蓝色像素对应的单元中产生电场,以将蓝色半导体发光器件组装在对应的位置处。
然后,分别使用绿色半导体发光器件250a和红色半导体发光器件250b执行参照图8a至图8e描述的组装工艺(图8f和图8g)。然而,由于布线基底261已经被装载在组装位置处,所以可以省略将基底装载到组装位置中的工艺。
然后,执行卸载布线基底261的工艺,并且完成组装工艺。
上述自组装装置和方法的特征在于,为了提高流体组装中的组装产量,利用磁场将远距离的部件集中在预设的组装点(assembly site)附近,并且向该组装点施加单独的电场以将这些部件仅选择性地组装于该组装点中。此时,组装基底被放置在水箱的上部部分上,并且组装表面面向下,从而在使由于部件的重量引起的重力影响最小化的同时防止非特定的联接(nonspecific coupling)。换言之,为了提高转移产量,组装基底被放置在顶部上,以使重力或摩擦力的影响最小化,并且防止非特定的联接。
同时,为了使半导体发光器件的非特定联接最小化,半导体发光器件可以具有相对于半导体发光器件的宽度方向对称地形成的结构。
此外,蓝色半导体发光器件、绿色半导体发光器件和红色半导体发光器件可以分别被组装在期望的位置处。
如上所述,根据具有上述构造的本公开,可以在单个像素由半导体发光器件形成的显示装置中一次组装大量的半导体发光器件。
当如上所述完成组装工艺时,可以执行制造显示装置的工艺。在下文中,将参照附图详细地描述这种显示装置的制造工艺。
图9a至图9c是示出在使用图6中的自组装装置将半导体发光器件自组装在布线基底上之后制造显示装置的工艺的视图。
引导半导体发光器件在流体室中的移动,并且通过上述工艺将半导体发光器件组装在基底的预设位置处,然后在将半导体发光器件250、250a、250b组装在基底261的预设位置处的同时使第二导电电极252、256暴露于外部。
为此,执行蚀刻钝化层的与第一导电电极252和第二导电电极256重叠的部分的工艺(图9a)。在该工艺中,仅在将要移除布线电极以及第一导电电极和第二导电电极以用于电连接的部分处蚀刻钝化层170。因此,在钝化层的整个区域上的没有连接到布线电极的部分没有被蚀刻。具体地,在蚀刻工艺中,不是第一导电电极252和第二导电电极256的整个区域都暴露于外部,而是仅第一导电电极252和第二导电电极256的连接到布线电极的部分暴露于外部(图9b)。
然后,执行将第一布线电极和第二布线电极连接到第一导电电极和第二导电电极的工艺(图9c)。在该工艺中,第二布线电极不可避免地与第一导电电极重叠。具体地,由于第一导电电极设置成围绕第二导电电极,所以为了将第二布线电极与第二导电电极电连接,第二布线电极不可避免地与第一导电电极重叠。
然而,由于在蚀刻工序中未移除大部分覆盖第一导电电极的钝化层,因此第二布线电极的部分可以设置成与第一导电电极的部分重叠且钝化层置于二者之间。钝化层防止第一导电电极和第二布线电极彼此电连接。
根据上述的制造方法,由于覆盖大部分半导体发光器件的钝化层是通过半导体发光器件的制造形成的,因此在转移半导体发光器件之后不需要形成附加的钝化层。
另外,根据本公开,不需要在半导体发光器件的制造工艺中执行使半导体发光器件的导电电极暴露于外部的工艺。结果,减少了工艺的数量,并且减少了工艺误差。此外,由于工艺误差的减小,使得半导体发光器件的尺寸可以被减小。
此外,当在半导体发光器件的制造工艺中在使导电电极的部分暴露于外部之后执行图8a至图8g的工艺时,对于每个半导体发光器件而言,使导电电极暴露的位置是不同的。当导电电极不规则地暴露于外部时,难以将布线电极连接到导电电极。根据本公开,由于在转移半导体发光器件之后使导电电极暴露于外部,所以导电电极的暴露于外部的位置变得均匀(uniform)。由此,本公开使得能够在半导体发光器件的转移之后容易地形成布线电极。
在下文中,将更详细地描述通过图9a至图9c中描述的工艺形成的显示装置的结构。
图10a是示出在转移半导体发光器件之前的布线基底的平面图,图10b是示出在转移半导体发光器件之后的布线基底的平面图。
参照图10a,可以在布线基底上形成用于在图8a至图8g中描述的工艺中形成电场的电极261c、用于向半导体发光器件供应外部电源的线电极120、140以及将被放置在指定位置的孔。
图10b示出了将半导体发光器件250放置在布线基底上然后在其上形成布线电极的结构。参照该图,第一导电电极和第二导电电极必须电连接到不同的线电极。连接到第一线电极120的第一布线电极121电连接到第一导电电极252,连接到第二线电极140的第二布线电极141电连接到第二导电电极256。
通过图9a至图9c的工艺制造的显示装置具有图10b的结构。这里,显示装置的结构根据半导体发光器件的结构而变化。
图11a至图12b是示出根据本发明的显示装置的各种修改实施例的视图。
参照图11a至图12b,第一导电电极352以环形形状形成在半导体发光器件的上边缘上,第二导电电极356形成在半导体发光器件的上中心部分处。
另一方面,钝化层170设置为覆盖半导体发光器件的侧表面和上表面的部分。具体地,钝化层170设置为覆盖半导体发光器件的除了第一导电电极352和第二导电电极356的连接到第一布线电极121和第二布线电极141的部分之外的上表面。由于钝化层通过单一工艺形成在半导体发光器件的侧表面和上表面上,因此钝化层可以形成为从半导体发光器件的侧面沿半导体发光器件的宽度方向延伸并且覆盖第一导电电极和第二导电电极的一部分。
另一方面,第一布线电极121和第二布线电极141从半导体发光器件的边缘沿半导体发光器件的中心方向延伸,使得第一布线电极121电连接到第一导电电极352并且第二布线电极141电连接到第二导电电极。因此,第二布线电极141与第一导电电极重叠且钝化层170置于二者之间。
另一方面,第一导电电极和第二导电电极可以相对于半导体发光器件的厚度方向设置有高度差。
首先,参照图11a和图11b,将描述第二导电电极形成在比第一导电电极高的位置处的实施例。图11b是沿着图11a中的线A-A截取的剖视图。
半导体发光器件包括设置在第一导电电极352下方的第一导电半导体层353、设置在第二导电电极356下方的第二导电半导体层355、以及设置在第一导电半导体层353与第二导电半导体层355之间的有源层354。
参照图11b,第二导电电极356可以设置在比第一导电电极352高的位置处。有源层354设置成与设置在半导体发光器件的中心部分处的第二导电电极356重叠。由于从有源层354发射光,因此在图11a和图11b所示的结构中从半导体发光器件的中心部分发射光。
接着,参照图12a和图12b,将描述第一导电电极形成在比第二导电电极高的位置处的实施例。图12b是沿着图12a中的线B-B截取的剖视图。
半导体发光器件包括设置在第一导电电极352下方的第一导电半导体层353、设置在第二导电电极356下方的第二导电半导体层355、以及设置在第一导电半导体层353与第二导电半导体层355之间的有源层354。
参照图12b,第一导电电极352可以设置在比第二导电电极356高的位置处。有源层354以环形形状形成为与第一导电电极352重叠。在图12a和图12b所示的结构中,发光表面以环形形状形成。
另一方面,凹入部可以形成在第一导电半导体层和第二导电半导体层上,第一导电电极和第二导电电极可以设置在凹入部中。
在一个实施例中,参照图13a和图13b,凹入部可以形成在第二导电半导体层455上,并且第二导电电极456可以设置在凹入部中。上述结构可以减小导电半导体层与导电电极之间的高度差,从而使钝化层可以均匀地形成在半导体发光器件的上表面上,然后布线电极可以均匀地形成在半导体发光器件的上表面上。
另一方面,根据本公开的半导体发光器件的形状不限于圆形形状。
图14a和图14b的视图示出导电半导体层与导电电极之间的不同高度差,使得钝化层可以均匀地形成在半导体发光器件的上表面上,然后布线电极可以均匀地形成在半导体发光器件的上表面上。
图15a和图15b的视图示出,第二导电电极456的区域形成为比第二导电半导体层455的上表面小,使得其上表面存在有第二导电半导体层455的一部分以接触钝化层170。
图16是示出根据本公开的被包括在显示装置中的半导体发光器件的形状的视图。
为了使图8a至图8g中描述的自组装工艺中的半导体发光器件的非特定联接最小化,本公开使用具有对称性的半导体发光器件。具体地,根据本公开的被包括在显示装置中的半导体发光器件可以相对于半导体发光器件的宽度方向中心线对称地形成。
根据一实施例,半导体发光器件可以具有如图16的(a)所示的等边三角形形状550a、如图16的(b)所示的正方形形状550b、以及如图16的(c)所示的圆形形状550c。虽然在图16中,半导体发光器件的形状与导电半导体层和导电电极的形状相对应,但是这不是必需的,半导体发光器件的形状可以不同于导电半导体层和导电电极的形状。
当实现通过自组装包括发射不同颜色的光的半导体发光器件的显示装置时,与包括一种类型的半导体发光器件的显示装置相比,发生非特定联接的可能性增大。
本公开通过对从半导体发光器件发射的每种颜色的光实施不同形状的半导体发光器件,可以使非特定联接的可能性最小化。
根据一实施例,发射红光的半导体发光器件可以实施为图16中的(a)所示,发射绿光的半导体发光器件可以实施为图16中的(b)所示,发射蓝光的半导体发光器件可以实施为如图16中的(c)所示。另一方面,不同的形状可以与不同颜色的光相关联。
可以在基底上形成具有分别与红色半导体发光器件、绿色半导体发光器件和蓝色半导体发光器件对应的形状的分隔壁。在自组装期间,红色半导体发光器件、绿色半导体发光器件和蓝色半导体发光器件中的任何一个都可以仅放置在与其对应的分隔壁之间。由此,具有不同颜色的发光器件在自组装期间仅可以被放置在指定的位置处。
在实施例中,第一布线电极和第二布线电极可以彼此垂直地形成。另外,第一导电电极的形状可以不同于第二导电电极的形状。另外,钝化层的厚度可以与第一布线电极的厚度和第二布线电极的厚度不同。
根据上述的本公开的工艺和器件,大量的半导体发光器件可以在具有小尺寸的晶圆上被像素化,然后被直接转移到大面积基底上。由此,能够以低成本制造大面积显示装置。
Claims (14)
1.一种显示装置,包括:
基底;
半导体发光器件,具有设置在所述基底上且环状地形成在所述半导体发光器件的上边缘上的第一导电电极、以及形成在所述半导体发光器件的上中心部分上且被所述第一导电电极围绕的第二导电电极;
钝化层,形成并覆盖在所述半导体发光器件的侧表面和上表面的一部分上;
第一布线电极,电连接到所述第一导电电极;以及
第二布线电极,从所述半导体发光器件的所述上边缘延伸到所述半导体发光器件的所述上中心部分,并且电连接到所述第二导电电极,
其中,所述第二布线电极的一部分与所述第一导电电极的一部分重叠且所述钝化层置于两者之间,以及
其中,所述半导体发光器件包括:第一导电半导体层,设置在所述第一导电电极下方;第二导电半导体层,设置在所述第二导电电极下方;以及有源层,设置在所述第一导电半导体层与所述第二导电半导体层之间,
其中,所述第二导电半导体层的上中心部分包括其上的凹入部,以及所述第二导电半导体层的上中心部分被设置为高于所述第一导电半导体层的上部部分,
其中,所述第二导电电极设置在所述凹入部中,以及
其中,所述第二导电电极的最顶部表面与所述第二导电半导体层的上中心部分的最顶部表面相同。
2.根据权利要求1所述的显示装置,其中,所述半导体发光器件相对于所述半导体发光器件的宽度方向中心线对称地形成。
3.根据权利要求1所述的显示装置,其中,所述第一导电电极和所述第二导电电极相对于所述半导体发光器件的厚度方向设置有高度差。
4.根据权利要求3所述的显示装置,其中,所述第二导电电极的高度大于所述第一导电电极的高度。
5.根据权利要求1所述的显示装置,其中,所述有源层形成为与设置在所述半导体发光器件的上中心部分处的所述第二导电电极重叠。
6.根据权利要求1所述的显示装置,其中,所述第一布线电极和所述第二布线电极彼此垂直地形成。
7.根据权利要求1所述的显示装置,其中,所述半导体发光器件的形状为三角形、矩形和圆形中的一种。
8.根据权利要求1所述的显示装置,其中,所述第一导电电极的形状不同于所述第二导电电极的形状。
9.根据权利要求1所述的显示装置,其中,所述钝化层从所述半导体发光器件的侧表面沿所述半导体发光器件的宽度方向延伸,并且形成为覆盖所述半导体发光器件的所述上表面的除了连接到所述第一布线电极的所述第一导电电极的部分和连接到所述第二布线电极的所述第二导电电极的部分之外的其余部分,以及
其中,所述钝化层的厚度不同于所述第一布线电极的厚度和所述第二布线电极的厚度。
10.一种显示装置的制造方法,所述方法包括:
在晶圆上制造多个半导体发光器件,各半导体发光器件具有环状地形成在所述半导体发光器件的上边缘上的第一导电电极、以及形成在所述半导体发光器件的上中心部分处且被所述第一导电电极围绕的第二导电电极;
形成覆盖所述半导体发光器件的上表面的钝化层;
将基底转移到组装位置,并且将所述多个半导体发光器件放置到流体室中;
引导所述多个半导体发光器件在所述流体室中的移动,以将所述多个半导体发光器件组装在所述基底的预设位置处;
蚀刻所述钝化层的与所述第一导电电极和所述第二导电电极重叠的部分,以使所述第一导电电极的一部分和所述第二导电电极的一部分暴露;以及
在被暴露的部分处分别将第一布线电极连接到所述第一导电电极并且将第二布线电极连接到所述第二导电电极,其中仅所述第一导电电极连接到所述第一布线电极的部分和所述第二导电电极连接到所述第二布线电极的部分暴露于外部。
11.根据权利要求10所述的方法,其中,形成所述钝化层被执行为,覆盖所述半导体发光器件的整个上表面,从而覆盖所述第一导电电极和所述第二导电电极。
12.根据权利要求10所述的方法,其中,在将所述多个半导体发光器件组装在所述基底的所述预设位置处之后,执行蚀刻所述钝化层。
13.根据权利要求10所述的方法,其中,所述第二布线电极的一部分被设置为与所述第一导电电极的一部分重叠且所述钝化层置于两者之间。
14.根据权利要求10所述的方法,其中,所述第一导电电极和所述第二导电电极相对于所对应的半导体发光器件的厚度方向形成有高度差。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020180128470A KR102147443B1 (ko) | 2018-10-25 | 2018-10-25 | 반도체 발광 소자를 이용한 디스플레이 장치 및 이의 제조방법 |
KR10-2018-0128470 | 2018-10-25 | ||
PCT/KR2019/013160 WO2020085678A1 (en) | 2018-10-25 | 2019-10-08 | Display device using semiconductor light emitting device and method for manufacturing the same |
Publications (2)
Publication Number | Publication Date |
---|---|
CN112889155A CN112889155A (zh) | 2021-06-01 |
CN112889155B true CN112889155B (zh) | 2024-05-28 |
Family
ID=69590980
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201980069671.4A Active CN112889155B (zh) | 2018-10-25 | 2019-10-08 | 使用半导体发光器件的显示装置及其制造方法 |
Country Status (5)
Country | Link |
---|---|
US (3) | US10573626B1 (zh) |
EP (1) | EP3871263B1 (zh) |
KR (1) | KR102147443B1 (zh) |
CN (1) | CN112889155B (zh) |
WO (1) | WO2020085678A1 (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112002792B (zh) * | 2020-07-06 | 2022-02-22 | 深圳市隆利科技股份有限公司 | 一种电泳组装制备led显示器的方法 |
EP4177972A4 (en) * | 2020-10-19 | 2023-12-06 | Samsung Electronics Co., Ltd. | DISPLAY MODULE |
KR102514025B1 (ko) * | 2020-11-06 | 2023-03-24 | 고려대학교 산학협력단 | 마이크로 발광소자 구조 및 마이크로 발광소자 전사 방법 |
CN118679568A (zh) * | 2022-02-17 | 2024-09-20 | Lg电子株式会社 | 显示装置的制造装置 |
KR20240099796A (ko) * | 2022-12-22 | 2024-07-01 | 엘지전자 주식회사 | 반도체 발광 소자 및 디스플레이 장치 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103238225A (zh) * | 2010-11-05 | 2013-08-07 | 首尔Opto仪器股份有限公司 | 发光二极管组件及其制造方法 |
CN105742451A (zh) * | 2016-01-29 | 2016-07-06 | 友达光电股份有限公司 | 发光装置及发光装置的制造方法 |
CN107017273A (zh) * | 2015-12-14 | 2017-08-04 | Lg电子株式会社 | 使用半导体发光器件的显示装置及其制造方法 |
CN107833954A (zh) * | 2016-09-15 | 2018-03-23 | 伊乐视有限公司 | 具有表面贴装发光元件的显示器 |
Family Cites Families (26)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI331406B (en) * | 2005-12-14 | 2010-10-01 | Advanced Optoelectronic Tech | Single chip with multi-led |
KR100721143B1 (ko) * | 2006-01-23 | 2007-05-23 | 삼성전기주식회사 | 질화갈륨계 발광다이오드 |
KR100714638B1 (ko) * | 2006-02-16 | 2007-05-07 | 삼성전기주식회사 | 단면 발광형 led 및 그 제조방법 |
WO2008086090A1 (en) * | 2007-01-05 | 2008-07-17 | University Of Washington | Self-assembled heterogeneous integrated optical analysis system |
JP4974867B2 (ja) * | 2007-12-12 | 2012-07-11 | 昭和電工株式会社 | 発光ダイオード及びその製造方法 |
KR101081135B1 (ko) * | 2010-03-15 | 2011-11-07 | 엘지이노텍 주식회사 | 발광 소자, 발광 소자 제조방법 및 발광 소자 패키지 |
CN102386319B (zh) * | 2010-08-30 | 2015-10-14 | 晶元光电股份有限公司 | 发光元件 |
JP5642623B2 (ja) * | 2011-05-17 | 2014-12-17 | 株式会社東芝 | 半導体発光装置 |
JP2013093412A (ja) * | 2011-10-25 | 2013-05-16 | Showa Denko Kk | 発光ダイオード、発光ダイオードの製造方法、発光ダイオードランプ及び照明装置 |
EP2610929B1 (en) * | 2011-12-26 | 2019-09-18 | LG Innotek Co., Ltd. | Light emitting device |
US10115862B2 (en) | 2011-12-27 | 2018-10-30 | eLux Inc. | Fluidic assembly top-contact LED disk |
CN103988322B (zh) * | 2012-07-18 | 2016-10-12 | 世迈克琉明有限公司 | 半导体发光器件 |
JP6221926B2 (ja) | 2013-05-17 | 2017-11-01 | 日亜化学工業株式会社 | 半導体発光素子およびその製造方法 |
KR102080775B1 (ko) * | 2013-06-19 | 2020-02-24 | 엘지이노텍 주식회사 | 발광소자 |
US9318663B2 (en) * | 2013-07-10 | 2016-04-19 | Epistar Corporation | Light-emitting element |
KR20160014263A (ko) * | 2014-07-29 | 2016-02-11 | 엘지이노텍 주식회사 | 발광 소자 및 발광 소자 패키지 |
US9825202B2 (en) | 2014-10-31 | 2017-11-21 | eLux, Inc. | Display with surface mount emissive elements |
KR101620469B1 (ko) * | 2014-11-13 | 2016-05-23 | 엘지전자 주식회사 | 반도체 발광 소자를 이용한 디스플레이 장치의 제조방법 |
KR102239627B1 (ko) * | 2015-03-26 | 2021-04-12 | 엘지이노텍 주식회사 | 발광 소자 패키지 |
WO2017183944A1 (ko) * | 2016-04-22 | 2017-10-26 | 엘지이노텍 주식회사 | 발광소자 및 이를 포함하는 표시장치 |
KR102501181B1 (ko) * | 2016-06-14 | 2023-02-17 | 쑤저우 레킨 세미컨덕터 컴퍼니 리미티드 | 반도체 소자 |
US20190214514A1 (en) * | 2016-07-05 | 2019-07-11 | Lg Innotek Co., Ltd. | Semiconductor element |
KR102476139B1 (ko) * | 2016-08-03 | 2022-12-09 | 삼성전자주식회사 | 반도체 발광소자 |
CN106328641B (zh) * | 2016-10-11 | 2018-12-28 | 华南师范大学 | 具有螺旋电感的可见光通信led及其制备方法 |
CN109599465A (zh) * | 2017-09-30 | 2019-04-09 | 展晶科技(深圳)有限公司 | 发光二极管芯片结构 |
JP6717324B2 (ja) * | 2018-02-27 | 2020-07-01 | 日亜化学工業株式会社 | 発光素子 |
-
2018
- 2018-10-25 KR KR1020180128470A patent/KR102147443B1/ko active IP Right Grant
-
2019
- 2019-05-17 US US16/415,541 patent/US10573626B1/en active Active
- 2019-10-08 CN CN201980069671.4A patent/CN112889155B/zh active Active
- 2019-10-08 EP EP19876785.7A patent/EP3871263B1/en active Active
- 2019-10-08 WO PCT/KR2019/013160 patent/WO2020085678A1/en unknown
-
2020
- 2020-01-28 US US16/774,787 patent/US11411138B2/en active Active
-
2022
- 2022-06-07 US US17/834,452 patent/US12015106B2/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103238225A (zh) * | 2010-11-05 | 2013-08-07 | 首尔Opto仪器股份有限公司 | 发光二极管组件及其制造方法 |
CN107017273A (zh) * | 2015-12-14 | 2017-08-04 | Lg电子株式会社 | 使用半导体发光器件的显示装置及其制造方法 |
CN105742451A (zh) * | 2016-01-29 | 2016-07-06 | 友达光电股份有限公司 | 发光装置及发光装置的制造方法 |
CN107833954A (zh) * | 2016-09-15 | 2018-03-23 | 伊乐视有限公司 | 具有表面贴装发光元件的显示器 |
Also Published As
Publication number | Publication date |
---|---|
KR102147443B1 (ko) | 2020-08-28 |
US11411138B2 (en) | 2022-08-09 |
US10573626B1 (en) | 2020-02-25 |
KR20200046816A (ko) | 2020-05-07 |
CN112889155A (zh) | 2021-06-01 |
WO2020085678A1 (en) | 2020-04-30 |
EP3871263A4 (en) | 2022-07-27 |
US20220302347A1 (en) | 2022-09-22 |
US12015106B2 (en) | 2024-06-18 |
EP3871263B1 (en) | 2023-09-20 |
EP3871263A1 (en) | 2021-09-01 |
US20200168589A1 (en) | 2020-05-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20230119947A1 (en) | A substrate for manufacturing display device and a manufacturing method using the same | |
US10971654B2 (en) | Display device using semiconductor light emitting device and method for manufacturing the same | |
CN112889155B (zh) | 使用半导体发光器件的显示装置及其制造方法 | |
US20230049446A1 (en) | Display apparatus using semiconductor light-emitting device | |
US10607515B2 (en) | Display device using semiconductor light emitting device and method for manufacturing the same | |
US20230005887A1 (en) | Display device using semiconductor light-emitting elements, and manufacturing method therefor | |
CN113228288B (zh) | 使用半导体发光器件的显示装置及其制造方法 | |
KR102145192B1 (ko) | 반도체 발광 소자를 이용한 디스플레이 장치 및 이의 제조방법 | |
US20210399160A1 (en) | Self-assembly apparatus and method for semiconductor light emitting device | |
US11869871B2 (en) | Apparatus and method for self-assembling semiconductor light-emitting device | |
KR20200026683A (ko) | 디스플레이 장치의 제조방법 및 디스플레이 장치 제조를 위한 기판 | |
EP3731275A1 (en) | Display device using semiconductor light emitting elements, and method for manufacturing same | |
KR20200026770A (ko) | 마이크로 엘이디를 이용한 디스플레이 장치 | |
US12080689B2 (en) | Display device using semiconductor light-emitting elements and manufacturing method therefor | |
US20220302351A1 (en) | Display device using semiconductor light emitting diode | |
EP4092748A1 (en) | Display device using semiconductor light-emitting element | |
US20220416126A1 (en) | Display device using semiconductor light emitting element, and method for manufacturing same | |
KR20200026777A (ko) | 반도체 발광 소자를 이용한 디스플레이 장치 및 이의 제조방법 | |
US20230070416A1 (en) | Display device using semiconductor light-emitting elements and method of manufacturing same | |
EP3929990A1 (en) | Display device using semiconductor light emitting element, and method for producing same |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |