CN112712839B - 读操作电路、半导体存储器和读操作方法 - Google Patents
读操作电路、半导体存储器和读操作方法 Download PDFInfo
- Publication number
- CN112712839B CN112712839B CN201911021476.2A CN201911021476A CN112712839B CN 112712839 B CN112712839 B CN 112712839B CN 201911021476 A CN201911021476 A CN 201911021476A CN 112712839 B CN112712839 B CN 112712839B
- Authority
- CN
- China
- Prior art keywords
- data
- dbi
- global bus
- read
- read data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims description 39
- 238000000034 method Methods 0.000 title claims description 23
- 230000005540 biological transmission Effects 0.000 claims abstract description 51
- 238000006243 chemical reaction Methods 0.000 claims abstract description 30
- 230000007306 turnover Effects 0.000 claims abstract description 5
- 239000013641 positive control Substances 0.000 claims description 6
- 238000010586 diagram Methods 0.000 description 11
- 230000008569 process Effects 0.000 description 7
- 239000000463 material Substances 0.000 description 4
- 230000001360 synchronised effect Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 229910044991 metal oxide Inorganic materials 0.000 description 2
- 150000004706 metal oxides Chemical class 0.000 description 2
- 101100498818 Arabidopsis thaliana DDR4 gene Proteins 0.000 description 1
- 230000009471 action Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003252 repetitive effect Effects 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 230000002123 temporal effect Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4091—Sense or sense/refresh amplifiers, or associated sense circuitry, e.g. for coupled bit-line precharging, equalising or isolating
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4093—Input/output [I/O] data interface arrangements, e.g. data buffers
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4096—Input/output [I/O] data management or control circuits, e.g. reading or writing circuits, I/O drivers or bit-line switches
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4097—Bit-line organisation, e.g. bit-line layout, folded bit lines
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/02—Arrangements for writing information into, or reading information out from, a digital store with means for avoiding parasitic signals
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1006—Data managing, e.g. manipulating data before writing or reading out, data bus switches or control circuits therefor
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1015—Read-write modes for single port memories, i.e. having either a random port or a serial port
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1048—Data bus control circuits, e.g. precharging, presetting, equalising
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
- G11C7/1057—Data output buffers, e.g. comprising level conversion circuits, circuits for adapting load
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1078—Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
- G11C7/1084—Data input buffers, e.g. comprising level conversion circuits, circuits for adapting load
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2207/00—Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
- G11C2207/10—Aspects relating to interfaces of memory device to external buses
- G11C2207/107—Serial-parallel conversion of data or prefetch
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Databases & Information Systems (AREA)
- Dram (AREA)
Abstract
本申请实施例至少提供一种读操作电路,包括:DBI编码模块,用于从存储块中读出读取数据,并根据读取数据中为高的数据的位数,确定是否翻转读取数据,以输出供全局总线传输的全局总线数据和供DBI信号线传输的DBI数据,DBI端口用于接收DBI数据;并串转换电路,用于对全局总线数据进行并串转换,以生成DQ端口的输出数据;数据缓冲模块,通过全局总线连接于存储块;预充电模块,连接于预充电信号线,用于将全局总线的初始态设置为低。本申请实施例的技术方案可以实现在Precharge下拉架构的全局总线上传输“0”的数据较多,从而可以减少内部全局总线翻转次数,大幅压缩电流,降低功耗。
Description
技术领域
本申请涉及半导体存储器技术领域,尤其涉及一种读操作电路、半导体存储器和读操作方法。
背景技术
本部分旨在为权利要求书中陈述的本申请的实施例提供背景或上下文。此处的描述不因为包括在本部分中就承认是现有技术。
半导体存储器包括静态随机存取存储器(Static Random-Access Memory,简称SRAM)、动态随机存取存储器(Dynamic Random Access Memory,简称DRAM)、同步动态随机存取内存(Synchronous Dynamic Random Access Memory,简称SDRAM)、只读存储器(Read-Only Memory,简称ROM)、闪存等。
在固态技术协会(Joint Electron Device Engineering Council,JEDEC)的DRAM协议中,对DRAM的速度、省电都有具体要求。如何使DRAM更省电的同时,亦能保证信号的完整性以及数据传输和存储的可靠性,是行业内亟待解决的问题。
发明内容
本申请实施例提供一种读操作电路、半导体存储器和读操作方法,以解决或缓解现有技术中的一项或更多项技术问题。
第一方面,本申请实施例提供一种读操作电路,应用于半导体存储器,半导体存储器包括DQ端口、DBI端口和存储块,读操作电路包括:
DBI编码模块,连接于存储块,用于从存储块中读出读取数据,并根据读取数据中为高的数据的位数,确定是否翻转读取数据,以输出供全局总线传输的全局总线数据和供DBI信号线传输的DBI数据,DBI端口用于接收DBI数据;
并串转换电路,通过全局总线连接于DQ端口和DBI编码模块之间,用于对全局总线数据进行并串转换,以生成DQ端口的输出数据;
数据缓冲模块,通过全局总线连接于存储块;
预充电模块,连接于预充电信号线,用于将全局总线的初始态设置为低。
在一种实施方式中,DBI编码模块用于在读取数据中为高的数据的位数大于预设值的情况下,将读取数据的翻转数据作为全局总线数据输出,并将DBI数据置为高;以及在读取数据中为高的数据的位数小于等于预设值的情况下,将原始的读取数据作为全局总线数据输出,并将DBI数据置为低。
在一种实施方式中,M位DBI数据与M组读取数据一一对应,并且M位DBI数据与M组全局总线数据一一对应,并串转换电路还连接于DBI编码模块和DBI端口之间,用于将M位DBI数据并串转换后输出至DBI端口,其中,M为大于1的整数。
在一种实施方式中,每组读取数据为N位,其中,N为大于1的整数,DBI编码模块用于在输入的一组读取数据中为高的数据的位数大于N/2的情况下,将输入的一组读取数据的翻转数据作为对应的一组全局总线数据输出,并将输入的一组读取数据对应的一位DBI数据置为高;以及在输入的一组读取数据中为高的数据的位数小于等于N/2的情况下,将输入的一组读取数据作为对应的一组全局总线数据输出,并将输入的一组读取数据对应的一位DBI数据置为低。
在一种实施方式中,DBI编码模块包括:
DBI编码单元,DBI编码单元的输入端连接于存储块,DBI编码单元的输出端与DBI信号线连接,DBI编码单元用于在读取数据中为高的数据的位数大于预设值的情况下,将DBI数据置为高;以及在读取数据中为高的数据的位数小于等于预设值的情况下,将DBI数据置为低;
数据选择器,数据选择器的输入端连接于DBI编码单元,用于通过DBI编码单元接收读取数据,数据选择器的输入端还通过DBI信号线接收DBI数据,数据选择器的输出端通过全局总线连接于并串转换电路,数据选择器用于在DBI数据为高的情况下,将读取数据的翻转数据作为全局总线数据输出;以及在DBI数据为高的情况下,将原始的读取数据作为全局总线数据输出。
在一种实施方式中,数据选择器包括多个数据选择单元,数据选择单元包括:
第一反相器,第一反相器的输入端通过DBI信号线接收DBI数据;
第二反相器,第二反相器的输入端连接于DBI编码单元,用于从DBI编码单元接收读取数据;
第一传输门,第一传输门的输入端连接于第二反相器的输出端,第一传输门的输出端与全局总线连接,用于输出全局总线数据,第一传输门的反控制端连接于第一反相器的输出端,第一传输门的正控制端通过DBI信号线接收DBI数据;
第二传输门,第二传输门的输入端连接于DBI编码单元,用于从DBI编码单元接收读取数据,第二传输门的输出端与全局总线连接,用于输出全局总线数据,第二传输门的反控制端通过DBI信号线接收DBI数据,第二传输门的正控制端连接于第一反相器的输出端。
在一种实施方式中,数据选择器包括多个数据选择单元,数据选择单元包括:
第三反相器,第三反相器的输入端通过DBI信号线接收DBI数据;
第四反相器,第四反相器的输入端连接于DBI编码单元,用于从DBI编码单元接收读取数据;
第一逻辑与门,第一逻辑与门的第一输入端连接于DBI编码单元,用于从DBI编码单元接收读取数据,第一逻辑与门的第二输入端连接于第三反相器的输出端;
第二逻辑与门,第二逻辑与门的第一输入端通过DBI信号线接收DBI数据,第二逻辑与门的第二输入端连接于第四反相器的输出端;
逻辑或门,逻辑或门的两个输入端分别连接于第一逻辑与门的输出端和第二逻辑与门的输出端,逻辑或门的输出端与全局总线连接,用于输出全局总线数据。
在一种实施方式中,数据缓冲模块包括多个PMOS晶体管,PMOS晶体管的栅极连接于存储块,PMOS晶体管的漏极连接于全局总线;以及预充电模块包括多个NMOS晶体管和多个保持电路,NMOS晶体管的栅极连接于预充电信号线,NMOS晶体管的漏极连接于全局总线,保持电路的输入和输出端连接于全局总线。
第二方面,本申请实施例提供一种半导体存储器,包括DQ端口、DBI端口、存储块以及以上任一的读操作电路
第三方面,本申请实施例提供一种读操作方法,应用于半导体存储器,其特征在于,包括:
将全局总线的初始态设置为低;
从存储块中读出读取数据;
根据读取数据中为高的数据的位数,确定是否翻转读取数据,以输出供全局总线传输的全局总线数据和供DBI信号线传输的DBI数据;
对全局总线数据进行并串转换,以生成DQ端口的输出数据。
在一种实施方式中,根据读取数据中为高的数据的位数,确定是否翻转读取数据,以输出供全局总线传输的全局总线数据和供DBI信号线传输的DBI数据,包括:
在读取数据中为高的数据的位数大于预设值的情况下,将读取数据的翻转数据作为全局总线数据输出,并将DBI数据置为高;
在读取数据中为高的数据的位数小于等于预设值的情况下,将原始的读取数据作为全局总线数据输出,并将DBI数据置为低。
在一种实施方式中,根据读取数据中为高的数据的位数,确定是否翻转读取数据,以输出供全局总线传输的全局总线数据和供DBI信号线传输的DBI数据,包括:
将读取数据划分为M组,其中,每组读取数据为N位,M和N均为大于1的整数;
在输入的一组读取数据中为高的数据的位数大于N/2的情况下,将输入的一组读取数据的翻转数据作为对应的一组全局总线数据输出,并将输入的一组读取数据对应的一位DBI数据置为高;
在输入的一组读取数据中为高的数据的位数小于等于N/2的情况下,将输入的一组读取数据作为对应的一组全局总线数据输出,并将输入的一组读取数据对应的一位DBI数据置为低。
本申请实施例采用上述技术方案,可以实现在Precharge Low(下拉)架构的全局总线上传输为“0”的数据较多,从而可以减少内部全局总线翻转次数,大幅压缩电流,降低功耗。
上述概述仅仅是为了说明书的目的,并不意图以任何方式进行限制。除上述描述的示意性的方面、实施方式和特征之外,通过参考附图和以下的详细描述,本申请进一步的方面、实施方式和特征将会是容易明白的。
附图说明
在附图中,除非另外规定,否则贯穿多个附图相同的附图标记表示相同或相似的部件或元素。这些附图不一定是按照比例绘制的。应该理解,这些附图仅描绘了根据本申请公开的一些实施方式,而不应将其视为是对本申请范围的限制。
图1示意性地示出了本实施例一种实施方式的半导体存储器部分结构的框图;
图2示意性地示出了本实施例另一种实施方式的半导体存储器部分结构的框图;
图3示意性地示出了本实施例一种实施方式的数据缓冲模块的电路图(对应于一个存储块);
图4示意性地示出了本实施例一种实施方式的数据缓冲模块的电路图(对应于多个存储块);
图5示意性地示出了DBI功能的原理图;
图6示意性地示出了本实施例一种实施方式的DBI编码模块的框图;
图7-1示意性地示出了本实施例一种实施方式的数据选择单元的框图;
图7-2示意性地示出了本实施例另一种实施方式的数据选择单元的框图;
图8示意性地示出了本实施例一种实施方式的读操作方法的流程图。
附图标记说明:
10:控制器;
20:半导体存储器;
21:并串转换电路;
22:数据缓冲模块;
23:DBI编码模块;
24:DQ端口;
25:DBI端口;
26:存储块;
27:预充电模块;
221:PMOS管;
222:NMOS管;
223:保持电路;
231:DBI编码单元;
232:数据选择器;
232′:数据选择单元;
232A:第一反相器;
232B:第二反相器;
232C:第一传输门;
232D:第二传输门;
232E:第三反相器;
232F:第四反相器;
232G:第一逻辑与门;
232F:第二逻辑与门;
232K:逻辑或门。
具体实施方式
现在将参考附图更全面地描述示例实施例。然而,示例实施例能够以多种形式实施,且不应被理解为限于在此阐述的实施例;相反,提供这些实施例使得本申请将全面和完整,并将示例实施例的构思全面地传达给本领域的技术人员。在图中相同的附图标记表示相同或类似的部分,因而将省略对它们的重复描述。
图1示意性地示出了本实施例一种实施方式的半导体存储器部分结构的框图。如图1所示,半导体存储器20包括DQ端口24、数据线翻转(Data Bus Inversion,DBI)端口25、存储块(Bank)26以及读操作电路。其中,读操作电路包括全局总线(Global Bus)、DBI信号线、并串转换电路21、数据缓冲模块(Data BufferData Buffer)22和DBI编码模块(Encoder)23。在一种实施方式中,半导体存储器20为DRAM,如第四代双倍速率同步动态随机存储器(Double Data Rate SDRAM 4,简称DDR4)。
在一个示例中,如图1所示,一次激活(Active)命令打开唯一指定的存储块26,读操作也只能针对一个存储块26进行。也就是说,当八个存储块26(即Bank<7:0>)中有一个Bank工作的时候,其他Bank不工作。通过读操作电路,存储块26中的读取数据D<127:0>通过DQ端口24输出8位输出数据DQ<7:0>。需要说明的是,存储块26的数量、每个存储块26的数据位数以及DQ端口24的数据位数和数量,本实施例不作限定。例如:DQ端口24也可以为一个,用作输出16位输出数据;DQ端口24也可以为两个,即每个DQ端口24用作输出8位输出数据。
例如,如图2所示,输出数据DQ<7:0>通过上述的一个读操作电路对一组存储块Bank<7:0>执行读操作而得到;输出数据DQ<15:8>通过上述的另一个读操作电路对另一组存储块Bank<15:8>执行读操作而得到。相应地,与DQ<15:8>对应的八个存储块26(即Bank<15:8>)中,当有一个Bank工作的时候,其他Bank不工作。
半导体存储器20为阵列式结构,各单元结构可以相同,但因输入的数据不同,各单元输出的数据可能不同。下面以其中一个存储块为例,介绍本实施例的读操作电路。
DBI编码模块23连接于存储块26,用于从存储块26中读出读取数据,如D<127:0>,并根据读取数据中为高的数据的位数,确定是否翻转读取数据,以输出供全局总线传输的全局总线数据和供DBI信号线传输的DBI数据。其中,数据为高可以是数据等于“1”,数据为“低”可以是数据等于“0”。数据的翻转可以理解为从“0”变为“1”,或者,从“1”变为“0”。数据线或信号线的翻转可以理解为高电平变为低电平,或低电平变为高电平。
在一种实施方式中,DBI编码模块23用于在读取数据中为高的数据的位数大于预设值的情况下,将读取数据的翻转数据作为全局总线数据输出,并将DBI数据置为高;以及在读取数据中为高的数据的位数小于等于预设值的情况下,将原始的读取数据作为全局总线数据输出,并将DBI数据置为低。
在一个示例中,多位读取数据没有被分组,即DBI数据可以为一位,DBI编码模块23输出的DBI数据可以不经过并串转换电路21,而直接输出至DBI端口25中。在一个示例中,多位读取数据可以被分组。例如:在一种实施方式中,读取数据和全局总线数据均被划分为M组,DBI数据为M位,M位DBI数据与M组读取数据一一对应,并且M位DBI数据与M组全局总线数据一一对应,并串转换电路21还连接于DBI编码模块23和DBI端口25之间,用于将M位DBI数据并串转换后输出至DBI端口,其中,M为大于1的整数。需要说明的是,并串转换电路21可以包括两个并串转换模块,分别用于对全局总线数据和DBI数据进行并串转换,本实施例不作限定。
进一步地,每组读取数据可以为N位,其中,N为大于1的整数,DBI编码模块23用于在输入的一组读取数据中为高的数据的位数大于N/2的情况下,将输入的一组读取数据的翻转数据作为对应的一组全局总线数据输出,并将输入的一组读取数据对应的一位DBI数据置为高;以及在输入的一组读取数据中为高的数据的位数小于等于N/2的情况下,将输入的一组读取数据作为对应的一组全局总线数据输出,并将输入的一组读取数据对应的一位DBI数据置为低。
例如:读取数据D<127:0>被划分为16组,每组读取数据为8位,每组读取数据与一位DBI数据对应。相应地,DBI数据为16位,如DBI<15:0>。全局总线数据D′<127:0>相应也会被划分为16组。每一位DBI数据与一组全局总线数据对应。对于一组读取数据D<127:120>,如果D<127:120>中等于“1”的位数大于4位,则对应的DBI<15>=1,输出的一组全局总线数据D′<120:127>等于D<127:120>的翻转数据;如果读取数据中等于“1”的位数小于等于4位,则对应的DBI<15>=0,输出的一组全局总线数据D′<120:127>即为D<127:120>。
于是,当DBI<15>=1时,从DBI编码模块23输出的全局总线数据D′<127:120>为存储块26(如Bank0)的读取数据D<127:120>的翻转数据;当DBI<15>=0时,从DBI编码模块23输出的全局总线数据D′<127:120>即为存储块26(如Bank0)的读取数据D<127:120>,即读取数据D′<127:120>=D<127:120>。类似地,当DBI<1>=1时,从DBI编码模块23输出的全局总线数据D′<15:8>为存储块26(如Bank0)的读取数据D<15:8>的翻转数据;当DBI<1>=0时,从DBI编码模块23输出的全局总线数据D′<15:8>即为存储块26(如Bank0)的读取数据D<15:8>,即全局总线数据D′<15:8>=D<15:8>。当DBI<0>=1时,从DBI编码模块23输出的全局总线数据D′<7:0>为存储块26(如Bank0)的读取数据D<7:0>的翻转数据;当DBI<0>=0时,从DBI编码模块23输出的全局总线数据D′<7:0>即为存储块26(如Bank0)的读取数据D<7:0>,即全局总线数据D′<7:0>=D<7:0>。
在一个示例中,全局总线为多根且被划分为M(M为大于1的整数)组,每根全局总线传输一位全局总线数据。例如:全局总线为128根,128根全局总线分为16组。全局总线<0>传输全局总线数据D′<0>;全局总线<1>传输全局总线数据D′<1>;……;全局总线<127>传输全局总线数据D′<127>。
在一个示例中,DBI信号线为16根,每根DBI信号线传输1位DBI数据,如DBI信号线<0>传输DBI数据DBI<0>,并且与全局总线数据D′<7:0>对应,表征D′<7:0>是否为翻转后的数据;DBI信号线<1>传输DBI数据DBI<1>,并且与全局总线数据D′<15:8>对应,表征D′<15:8>是否为翻转后的数据;……;DBI信号线<15>传输DBI数据DBI<15>,并且与全局总线数据D′<127:120>对应,表征D′<127:120>是否为翻转后的数据。
并串转换电路21通过全局总线连接于DQ端口24和DBI编码模块23之间,用于对全局总线数据进行并串转换,以生成DQ端口24的输出数据。例如:并串转换电路21对Bank0的128位的全局总线数据D′<127:0>进行并串转换,进而生成8位的输出数据DQ<7:0>,并通过数据总线(data bus)传输给DQ端口24。从而,在全局总线上传输的全局总线数据D′<127:0>中,为“0”的数据较多。相应地,在图2所示的半导体存储器20中,256位的全局总线数据(包括与DQ<7:0>对应的128位全局总线数据和与DQ<15:8>对应的128位全局总线数据)中,为“0”的数据较多。
数据缓冲模块22通过全局总线连接于存储块26,预充电模块27连接于预充电信号线(Precharge),用于将全局总线的初始态设置为低。也就是说,本实施例中,半导体存储器20采用的是Precharge下拉的全局总线传输结构。
图3示意性地示出了本实施例一种实施方式的数据缓冲模块22和预充电模块27的电路图(对应于一个存储块26)。图4示意性地示出了本实施例一种实施方式的数据缓冲模块22和预充电模块27的电路图(对应于8个存储块26)。
如图3和图4所示,数据缓冲模块22包括多个PMOS(Positive Channel MetalOxide Semiconductor)晶体管221,预充电模块27包括多个NMOS(Negative Channel MetalOxide Semiconductor)晶体管222和多个保持(hold)电路223。其中,PMOS晶体管221的栅极连接于存储块26,PMOS晶体管221的漏极连接于全局总线;NMOS晶体管222的栅极连接于预充电信号线,NMOS晶体管222的漏极连接于全局总线;保持电路223的输入和输出端连接于全局总线,从而形成正反馈电路。
Precharge的作用是将每根全局总线的初始态设置为低,具体过程为Precharge产生一个下拉脉冲(pulse,大约2ns左右),将相应的某根全局总线下拉片刻,保持电路223形成正反馈并将这根全局总线锁在低电平,但是该保持电路223的上拉和下拉电流的能力比较弱;当某根全局总线需要变为高电平的时候,将这根全局总线对应的数据线(即对应的PMOS管221的栅极上连接的数据线)拉低一下(也是一个pulse,大约2ns左右),这样相应的PMOS晶体管221就会将这根全局总线上拉片刻(上拉能力大于保持电路223的下拉能力),然后会通过正反馈将这根全局总线锁到高电平,完成数据线的翻转动作。由于全局总线数据D′<127:0>中,为“0”的数据较多,因此需要的翻转动作就会较少。因此,半导体存储器的IDD4R(读出电流)将会被降低,从而可以降低半导体存储器的功耗。
下面结合图5介绍DBI端口25的作用。从半导体存储器20输出的数据包括DBI端口25的DBI数据和DQ端口24的输出数据。当DBI端口25的DBI数据等于1时,输出数据如DQ<7:0>需要进行翻转后输出给控制器10;当DBI端口25的DBI数据等于0时,原始的输出数据可以直接发送给控制器10。半导体存储器20的片上终结电阻(On-Die Termination,ODT)可以将DQ端口24的电流吸收掉,防止信号在半导体存储器20的内部电路上形成反射。在半导体存储器20的工作过程中调节ODT的大小使之与控制器10匹配。在一个示例中,ODT结构为下拉结构,当DQ端口24的数据为“1”(即为高)时,通过ODT的漏电流较大,这会增加功耗。在本实施例中,由于DQ端口24的输出数据中,为“0”的数据较多,因此可以进一步降低半导体存储器的功耗。
而相关技术中,DBI功能被使能(enable)的情况下,当半导体存储器在执行读操作时,对数据的翻转和编码的模块设置在数据快要出半导体存储器的位置,即位于并串转换的模块之后。因此,在相关技术中,半导体存储器内部全局总线传输的数据“1”较多,会造成IDD4R过大,功耗较高。
根据本实施例的半导体存储器20,在从半导体存储器20读出数据的过程中,当全局总线数据为256位时,需要256位全局总线数据翻转,将变成只有32位DBI数据在翻转,IDD4R电流将会大幅压缩。
在一种实施方式中,如图6所示,DBI编码模块23包括DBI编码单元231和数据选择器232。
DBI编码单元231的输入端通过局部总线(local Bus)连接于存储块26,DBI编码单元231的输出端与DBI信号线连接,并与数据选择器232的输入端连接。DBI编码单元用于在读取数据中为高的数据的位数大于预设值的情况下,将DBI数据置为高;以及在读取数据中为高的数据的位数小于等于预设值的情况下,将DBI数据置为低。
在一个示例中,DBI编码单元231可以包括多个DBI编码子单元,每个DBI编码子单元用于处理一组读取数据,进而输出一位DBI数据。例如:数据选择单元DBI编码子单元可以有16个,分别对应于16组读取数据,进而输出16位DBI数据,其中,每组读取数据可以有8位。
数据选择器232的输入端连接于DBI编码单元231,用于通过DBI编码单元231接收读取数据,数据选择器232的输入端还通过DBI信号线接收DBI数据,数据选择器232的输出端通过全局总线连接于并串转换电路21。数据选择器232用于在DBI数据为高的情况下,将读取数据的翻转数据作为全局总线数据输出;以及在DBI数据为高的情况下,将原始的读取数据作为全局总线数据输出。
在一种实施方式中,数据选择器232包括多个数据选择单元232′,每个数据选择单元232′用于处理一位DBI数据和一组读取数据。例如:数据选择单元232′可以有16个,分别对应于16组读取数据和一位DBI数据,每组读取数据有8位。
图7-1和图7-2示出了数据选择单元232′两种不同的实现方式。
如图7-1所示,数据选择单元232′包括第一反相器232A、第二反相器232B、第一传输门232C和第二传输门232D。第一反相器232A的输入端通过DBI信号线接收DBI数据;第二反相器232B的输入端连接于DBI编码单元231,用于从DBI编码单元231接收读取数据;第一传输门232C的输入端连接于第二反相器232B的输出端,第一传输门232C的输出端与全局总线连接,用于输出全局总线数据,第一传输门232C的反控制端(图7-1中的上方控制端)连接于第一反相器232A的输出端,第一传输门232C的正控制端(图7-1中的下方控制端)通过DBI信号线接收DBI数据;第二传输门232D的输入端连接于DBI编码单元231,用于从DBI编码单元231接收读取数据,第二传输门232D的输出端与全局总线连接,用于输出全局总线数据,第二传输门232D的反控制端通过DBI信号线接收DBI数据,第二传输门232D的正控制端连接于第一反相器232A的输出端。
以DBI<0>和读取数据D<7:0>为例,如图7-1所示,当DBI=1时,全局总线数据D′<7:0>为读取数据D<7:0>的翻转数据;当DBI=0时,全局总线数据D′<7:0>即为读取数据D<7:0>。
需要说明的是,一组第二反相器232B、第一传输门232C和第二传输门232D用于处理一位读取数据,输出一位对应的全局总线数据。也就说说,对应于8位的读取数据D<7:0>,第二反相器232A、第一传输门232C和第二传输门232D也应当有8组,进而输出8位的全局总线数据D<7:0>。
如图7-2所示,数据选择单元232′包括第三反相器232E、第四反相器232F、第一逻辑与门232G、第二逻辑与门232H和逻辑或门232K。第三反相器232E的输入端通过DBI信号线接收DBI数据;第四反相器232F的输入端连接于DBI编码单元231,用于从DBI编码单元231接收读取数据;,第一逻辑与门232G的第一输入端连接于DBI编码单元231,用于从DBI编码单元231接收读取数据,第一逻辑与门232G的第二输入端连接于第三反相器232E的输出端;第二逻辑与门232H的第一输入端通过DBI信号线接收DBI数据,第二逻辑与门232H的第二输入端连接于第四反相器232F的输出端;,逻辑或门232K的两个输入端分别连接于第一逻辑与门232G的输出端和第二逻辑与门232H的输出端,逻辑或门232K的输出端与全局总线连接,用于输出全局总线数据。
以DBI<0>和读取数据D<7:0>为例,如图7-2所示,当DBI=1时,全局总线数据D′<7:0>为读取数据D<7:0>的翻转数据;当DBI=0时,全局总线数据D′<7:0>即为读取数据D<7:0>。
需要说明的是,一组第四反相器232F、第一逻辑与门232G、第二逻辑与门232H和逻辑或门232K用于处理一位读取数据,输出一位对应的全局总线数据。也就说说,对应于8位的读取数据D<7:0>,第三反相器232E、第四反相器232F、第一逻辑与门232G、第二逻辑与门232H和逻辑或门232K也应当有8组,进而输出8位的全局总线数据D<7:0>。
本实施例的半导体存储器20在实际应用中还包括灵敏放大器、预充电电路等其他结构,因其均为现有技术本实施例在此不复赘述。
图8示出示意性地示出了本实施例一种实施方式的读操作方法的流程图。该读操作方法可以应用上述的半导体存储器20中。如图8所示,该读操作方法可以包括:
步骤S801、将全局总线的初始态设置为低;
步骤S802、从存储块中读出读取数据;
步骤S803、根据读取数据中为高的数据的位数,确定是否翻转读取数据,以输出供全局总线传输的全局总线数据和供DBI信号线传输的DBI数据;
步骤S804、对全局总线数据进行并串转换,以生成DQ端口的输出数据。
在一种实施方式中,在步骤S803中可以包括:在读取数据中为高的数据的位数大于预设值的情况下,将读取数据的翻转数据作为全局总线数据输出,并将DBI数据置为高;在读取数据中为高的数据的位数小于等于预设值的情况下,将原始的读取数据作为全局总线数据输出,并将DBI数据置为低。
在一种实施方式中,在步骤S803中可以包括:将读取数据划分为M组,其中,每组读取数据为N位,M和N均为大于1的整数;在输入的一组读取数据中为高的数据的位数大于N/2的情况下,将输入的一组读取数据的翻转数据作为对应的一组全局总线数据输出,并将输入的一组读取数据对应的一位DBI数据置为高;在输入的一组读取数据中为高的数据的位数小于等于N/2的情况下,将输入的一组读取数据作为对应的一组全局总线数据输出,并将输入的一组读取数据对应的一位DBI数据置为低。
本申请实施例提供的读操作电路,应用于全局总线传输结构为Precharge下拉的半导体存储器,通过将DBI编码模块设置在并串转换电路与存储块之间,可以实现全局总线上传输为“0”的数据较多,从而减少内部全局总线翻转次数,可以大幅压缩电流,降低功耗。
在本说明书的描述中,参考术语“一个实施例”、“一些实施例”、“示例”、“具体示例”、或“一些示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本申请的至少一个实施例或示例中。而且,描述的具体特征、结构、材料或者特点可以在任一个或多个实施例或示例中以合适的方式结合。此外,在不相互矛盾的情况下,本领域的技术人员可以将本说明书中描述的不同实施例或示例以及不同实施例或示例的特征进行结合和组合。
此外,所描述的特征、结构或特性可以以任何合适的方式结合在一个或更多实施例中。然而,本领域技术人员将意识到,可以实践本申请的技术方案而没有所述特定细节中的一个或更多,或者可以采用其它的方法、组元、材料、装置、步骤等。在其它情况下,不详细示出或描述公知结构、方法、装置、实现、材料或者操作以避免模糊本申请的各方面。
术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
需要说明的是,尽管在附图中以特定顺序描述了本申请中方法的各个步骤,但是,这并非要求或者暗示必须按照该特定顺序来执行这些步骤,或是必须执行全部所示的步骤才能实现期望的结果。附加的或备选的,可以省略某些步骤,将多个步骤合并为一个步骤执行,以及/或者将一个步骤分解为多个步骤执行等。上述附图仅是根据本申请示例性实施例的方法所包括的处理的示意性说明,而不是限制目的。易于理解,上述附图所示的处理并不表明或限制这些处理的时间顺序。另外,也易于理解,这些处理可以是例如在多个模块中同步或异步执行的。
此外,虽然已经参考若干具体实施方式描述了本申请的精神和原理,但是应该理解,本申请并不限于所公开的具体实施方式,对各方面的划分也不意味着这些方面中的特征不能组合以进行受益,这种划分仅是为了表述的方便。本申请旨在涵盖所附权利要求的精神和范围内所包括的各种修改和等同布置。
以上所述,仅为本申请的具体实施方式,但本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到其各种变化或替换,这些都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应以所述权利要求的保护范围为准。
Claims (9)
1.一种读操作电路,应用于半导体存储器,其特征在于,
所述半导体存储器包括DQ端口、DBI端口和存储块,所述读操作电路包括:
DBI编码模块,连接于所述存储块,用于从所述存储块中读出读取数据,并根据所述读取数据中为高的数据的位数,确定是否翻转所述读取数据,以输出供全局总线传输的全局总线数据和DBI信号线传输的DBI数据,所述DBI端口用于接收所述DBI数据;其中,所述DBI编码模块用于在所述读取数据中为高的数据的位数大于预设值的情况下,将所述读取数据的翻转数据作为所述全局总线数据输出,并将所述DBI数据置为高;以及在所述读取数据中为高的数据的位数小于等于所述预设值的情况下,将原始的所述读取数据作为所述全局总线数据输出,并将所述DBI数据置为低;
并串转换电路,通过所述全局总线连接于所述DQ端口和所述DBI编码模块之间,用于对所述全局总线数据进行并串转换,以生成所述DQ端口的输出数据;
数据缓冲模块,通过所述全局总线连接于所述存储块;
预充电模块,连接于预充电信号线,用于将所述全局总线的初始态设置为低;
所述数据缓冲模块包括多个PMOS晶体管,所述PMOS晶体管的栅极连接于所述存储块,所述PMOS晶体管的漏极连接于所述全局总线;以及所述预充电模块包括多个NMOS晶体管和多个保持电路,所述NMOS晶体管的栅极连接于所述预充电信号线,所述NMOS晶体管的漏极连接于所述全局总线,所述保持电路的输入和输出端连接于所述全局总线。
2.根据权利要求1所述的读操作电路,其特征在于,
所述读取数据和所述全局总线数据均被划分为M组,所述DBI数据为M位,M位DBI数据与M组读取数据一一对应,并且M位DBI数据与M组全局总线数据一一对应,所述并串转换电路还连接于所述DBI编码模块和所述DBI端口之间,用于将M位DBI数据并串转换后输出至所述DBI端口,其中,M为大于1的整数。
3.根据权利要求2所述的读操作电路,其特征在于,
每组读取数据为N位,其中,N为大于1的整数,所述DBI编码模块用于在输入的一组读取数据中为高的数据的位数大于N/2的情况下,将输入的一组读取数据的翻转数据作为对应的一组全局总线数据输出,并将输入的一组读取数据对应的一位DBI数据置为高;以及在输入的一组读取数据中为高的数据的位数小于等于N/2的情况下,将输入的一组读取数据作为对应的一组全局总线数据输出,并将输入的一组读取数据对应的一位DBI数据置为低。
4.根据权利要求1所述的读操作电路,其特征在于,
所述DBI编码模块包括:
DBI编码单元,所述DBI编码单元的输入端连接于所述存储块,所述DBI编码单元的输出端与所述DBI信号线连接,所述DBI编码单元用于在读取数据中为高的数据的位数大于预设值的情况下,将所述DBI数据置为高;以及在所述读取数据中为高的数据的位数小于等于所述预设值的情况下,将所述DBI数据置为低;
数据选择器,所述数据选择器的输入端连接于所述DBI编码单元,用于通过所述DBI编码单元接收所述读取数据,所述数据选择器的输入端还通过所述DBI信号线接收所述DBI数据,所述数据选择器的输出端通过所述全局总线连接于所述并串转换电路,所述数据选择器用于在所述DBI数据为高的情况下,将所述读取数据的翻转数据作为所述全局总线数据输出;以及在所述DBI数据为低的情况下,将原始的读取数据作为所述全局总线数据输出。
5.根据权利要求4所述的读操作电路,其特征在于,
所述数据选择器包括多个数据选择单元,所述数据选择单元包括:
第一反相器,所述第一反相器的输入端通过所述DBI信号线接收所述DBI数据;
第二反相器,所述第二反相器的输入端连接于所述DBI编码单元,用于从所述DBI编码单元接收所述读取数据;
第一传输门,所述第一传输门的输入端连接于所述第二反相器的输出端,所述第一传输门的输出端与所述全局总线连接,用于输出所述全局总线数据,所述第一传输门的反控制端连接于所述第一反相器的输出端,所述第一传输门的正控制端通过所述DBI信号线接收所述DBI数据;
第二传输门,所述第二传输门的输入端连接于所述DBI编码单元,用于从所述DBI编码单元接收所述读取数据,所述第二传输门的输出端与所述全局总线连接,用于输出所述全局总线数据,所述第二传输门的反控制端通过所述DBI 信号线接收所述DBI数据,所述第二传输门的正控制端连接于所述第一反相器的输出端。
6.根据权利要求4所述的读操作电路,其特征在于,
所述数据选择器包括多个数据选择单元,所述数据选择单元包括:
第三反相器,所述第三反相器的输入端通过所述DBI信号线接收所述DBI数据;
第四反相器,所述第四反相器的输入端连接于所述DBI编码单元,用于从所述DBI编码单元接收所述读取数据;
第一逻辑与门,所述第一逻辑与门的第一输入端连接于所述DBI编码单元,用于从所述DBI编码单元接收所述读取数据,所述第一逻辑与门的第二输入端连接于所述第三反相器的输出端;
第二逻辑与门,所述第二逻辑与门的第一输入端通过所述DBI信号线接收所述DBI数据,所述第二逻辑与门的第二输入端连接于所述第四反相器的输出端;
逻辑或门,所述逻辑或门的两个输入端分别连接于所述第一逻辑与门的输出端和所述第二逻辑与门的输出端,所述逻辑或门的输出端与所述全局总线连接,用于输出所述全局总线数据。
7.一种半导体存储器,其特征在于,
包括DQ端口、DBI端口、存储块以及权利要求1至6任一项所述的读操作电路。
8.一种读操作方法,应用于半导体存储器,其特征在于,
包括:
将全局总线的初始态设置为低;
从存储块中读出读取数据;
根据所述读取数据中为高的数据的位数,确定是否翻转所述读取数据,以输出供所述全局总线传输的全局总线数据和供DBI信号线传输的DBI数据;其中,在所述读取数据中为高的数据的位数大于预设值的情况下,将所述读取数据的翻转数据作为所述全局总线数据输出,并将所述DBI数据置为高;在所述读取数据中为高的数据的位数小于等于所述预设值的情况下,将原始的所述读取数据作为所述全局总线数据输出,并将所述DBI数据置为低;
对所述全局总线数据进行并串转换,以生成DQ端口的输出数据;
其中,所述将全局总线的初始态设置为低,包括:
通过预充电信号线生成下拉脉冲,以将所述全局总线的电位拉低;
通过保持电路形成正反馈,以将所述全局总线的电位维持在低电位。
9.根据权利要求8所述的读操作方法,其特征在于,
根据所述读取数据中为高的数据的位数,确定是否翻转所述读取数据,以输出供所述全局总线传输的全局总线数据和供DBI信号线传输的DBI数据,包括:
将所述读取数据划分为M组,其中,每组读取数据为N位,M和N均为大于1的整数;
在输入的一组读取数据中为高的数据的位数大于N/2的情况下,将输入的一组读取数据的翻转数据作为对应的一组全局总线数据输出,并将输入的一组读取数据对应的一位DBI数据置为高;
在输入的一组读取数据中为高的数据的位数小于等于N/2的情况下,将输入的一组读取数据作为对应的一组全局总线数据输出,并将输入的一组读取数据对应的一位DBI数据置为低。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911021476.2A CN112712839B (zh) | 2019-10-25 | 2019-10-25 | 读操作电路、半导体存储器和读操作方法 |
PCT/CN2020/097403 WO2021077777A1 (zh) | 2019-10-25 | 2020-06-22 | 读操作电路、半导体存储器和读操作方法 |
EP20879865.2A EP3893241B1 (en) | 2019-10-25 | 2020-06-22 | Read operation circuit, semiconductor memory and read operation method |
US17/242,173 US11475928B2 (en) | 2019-10-25 | 2021-04-27 | Read operation circuit, semiconductor memory, and read operation method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911021476.2A CN112712839B (zh) | 2019-10-25 | 2019-10-25 | 读操作电路、半导体存储器和读操作方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN112712839A CN112712839A (zh) | 2021-04-27 |
CN112712839B true CN112712839B (zh) | 2024-07-26 |
Family
ID=75541444
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201911021476.2A Active CN112712839B (zh) | 2019-10-25 | 2019-10-25 | 读操作电路、半导体存储器和读操作方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US11475928B2 (zh) |
EP (1) | EP3893241B1 (zh) |
CN (1) | CN112712839B (zh) |
WO (1) | WO2021077777A1 (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112712840B (zh) * | 2019-10-25 | 2024-06-28 | 长鑫存储技术(上海)有限公司 | 读操作电路、半导体存储器和读操作方法 |
CN112712838B (zh) * | 2019-10-25 | 2024-07-26 | 长鑫存储技术(上海)有限公司 | 读操作电路、半导体存储器和读操作方法 |
US12112057B2 (en) * | 2021-07-19 | 2024-10-08 | Micron Technology, Inc. | Strategic memory cell reliability management |
CN116455402A (zh) * | 2022-01-10 | 2023-07-18 | 长鑫存储技术有限公司 | 并串转换电路、并串转换电路版图及存储器 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20190119489A (ko) * | 2018-04-12 | 2019-10-22 | 삼성전자주식회사 | 반도체 메모리 장치 및 이를 포함하는 메모리 시스템 |
CN211404065U (zh) * | 2019-10-25 | 2020-09-01 | 长鑫存储技术(上海)有限公司 | 读操作电路和半导体存储器 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63253425A (ja) * | 1987-04-09 | 1988-10-20 | Nec Ic Microcomput Syst Ltd | バスドライブ回路 |
KR100321164B1 (ko) * | 1999-12-30 | 2002-03-18 | 박종섭 | 메모리 소자의 데이터 기입 및 독출 제어방법 및 회로 |
JP2002184186A (ja) * | 2000-12-11 | 2002-06-28 | Nec Corp | データ送受信方法及びその装置 |
DE102005013322B3 (de) * | 2005-03-22 | 2006-10-05 | Infineon Technologies Ag | Schaltung zur Erzeugung eines Datenbitinvertierungsflags (DBI) |
US9116828B2 (en) * | 2008-06-11 | 2015-08-25 | Micron Technology, Inc. | Data bus inversion usable in a memory system |
US7899961B2 (en) * | 2008-09-02 | 2011-03-01 | Qimonda Ag | Multi-mode bus inversion method and apparatus |
US9153302B2 (en) * | 2012-01-31 | 2015-10-06 | Taiwan Semiconductor Manufacturing Company, Ltd. | Memory and method of operating the same |
KR20140008745A (ko) * | 2012-07-11 | 2014-01-22 | 삼성전자주식회사 | 자기 메모리 장치 |
CN104217752A (zh) * | 2013-06-03 | 2014-12-17 | 辉达公司 | 多端口存储器系统和用于多端口存储器的写电路和读电路 |
KR102123524B1 (ko) * | 2013-09-09 | 2020-06-16 | 에스케이하이닉스 주식회사 | 반도체 장치 |
US9983925B2 (en) * | 2014-04-11 | 2018-05-29 | Micron Technology, Inc. | Apparatuses and methods for fixing a logic level of an internal signal line |
US9405721B2 (en) * | 2014-06-06 | 2016-08-02 | Micron Technology, Inc. | Apparatuses and methods for performing a databus inversion operation |
US9922686B2 (en) * | 2016-05-19 | 2018-03-20 | Micron Technology, Inc. | Apparatuses and methods for performing intra-module databus inversion operations |
CN112712840B (zh) * | 2019-10-25 | 2024-06-28 | 长鑫存储技术(上海)有限公司 | 读操作电路、半导体存储器和读操作方法 |
-
2019
- 2019-10-25 CN CN201911021476.2A patent/CN112712839B/zh active Active
-
2020
- 2020-06-22 WO PCT/CN2020/097403 patent/WO2021077777A1/zh unknown
- 2020-06-22 EP EP20879865.2A patent/EP3893241B1/en active Active
-
2021
- 2021-04-27 US US17/242,173 patent/US11475928B2/en active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20190119489A (ko) * | 2018-04-12 | 2019-10-22 | 삼성전자주식회사 | 반도체 메모리 장치 및 이를 포함하는 메모리 시스템 |
CN211404065U (zh) * | 2019-10-25 | 2020-09-01 | 长鑫存储技术(上海)有限公司 | 读操作电路和半导体存储器 |
Also Published As
Publication number | Publication date |
---|---|
EP3893241A1 (en) | 2021-10-13 |
EP3893241A4 (en) | 2022-02-23 |
US20210249055A1 (en) | 2021-08-12 |
WO2021077777A1 (zh) | 2021-04-29 |
CN112712839A (zh) | 2021-04-27 |
US11475928B2 (en) | 2022-10-18 |
EP3893241B1 (en) | 2023-05-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN112712839B (zh) | 读操作电路、半导体存储器和读操作方法 | |
CN210667806U (zh) | 读操作电路和半导体存储器 | |
CN211404066U (zh) | 读操作电路和半导体存储器 | |
CN210575117U (zh) | 写操作电路和半导体存储器 | |
CN112712840B (zh) | 读操作电路、半导体存储器和读操作方法 | |
CN211404065U (zh) | 读操作电路和半导体存储器 | |
CN210667805U (zh) | 写操作电路和半导体存储器 | |
CN112712836B (zh) | 写操作电路、半导体存储器和写操作方法 | |
CN211125039U (zh) | 写操作电路和半导体存储器 | |
CN211125038U (zh) | 写操作电路和半导体存储器 | |
CN112712832B (zh) | 写操作电路、半导体存储器和写操作方法 | |
CN112712833B (zh) | 写操作电路、半导体存储器和写操作方法 | |
CN210667807U (zh) | 读操作电路和半导体存储器 | |
CN112712842B (zh) | 读操作电路、半导体存储器和读操作方法 | |
CN112712834B (zh) | 写操作电路、半导体存储器和写操作方法 | |
CN210667808U (zh) | 读操作电路和半导体存储器 | |
CN211125037U (zh) | 写操作电路和半导体存储器 | |
CN112712835B (zh) | 读操作电路、半导体存储器和读操作方法 | |
CN112712838B (zh) | 读操作电路、半导体存储器和读操作方法 | |
CN112712841B (zh) | 写操作电路、半导体存储器和写操作方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |