CN210667808U - 读操作电路和半导体存储器 - Google Patents
读操作电路和半导体存储器 Download PDFInfo
- Publication number
- CN210667808U CN210667808U CN201921804775.9U CN201921804775U CN210667808U CN 210667808 U CN210667808 U CN 210667808U CN 201921804775 U CN201921804775 U CN 201921804775U CN 210667808 U CN210667808 U CN 210667808U
- Authority
- CN
- China
- Prior art keywords
- data
- global bus
- read
- transmission gate
- identification
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Dram (AREA)
Abstract
本申请实施例至少提供一种读操作电路和半导体存储器。该读操作电路包括:数据判断模块,从存储块中读出读取数据,并根据读取数据中为低的数据的位数,确定是否翻转读取数据,以输出供全局总线传输的全局总线数据和供翻转标识信号线传输的翻转标识数据;数据接收模块,根据翻转标识数据,确定是否翻转全局总线数据,以输出缓存数据;并串转换电路,对缓存数据进行并串转换,以生成DQ端口的输出数据;预充电模块,将全局总线的初始态设置为高。本申请实施例的技术方案可以实现在Precharg上拉架构的全局总线上传输“1”的数据较多,从而可以减少内部全局总线翻转次数,大幅压缩电流,降低功耗。
Description
技术领域
本申请涉及半导体存储器技术领域,尤其涉及一种读操作电路和半导体存储器。
背景技术
本部分旨在为权利要求书中陈述的本申请的实施例提供背景或上下文。此处的描述不因为包括在本部分中就承认是现有技术。
半导体存储器包括静态随机存取存储器(Static Random-Access Memory,简称SRAM)、动态随机存取存储器(Dynamic Random Access Memory,简称DRAM)、同步动态随机存取内存(Synchronous Dynamic Random Access Memory,简称SDRAM)、只读存储器(Read-Only Memory,简称ROM)、闪存等。
在固态技术协会(Joint Electron Device Engineering Council,JEDEC)的DRAM协议中,对DRAM的速度、省电都有具体要求。如何使DRAM更省电的同时,亦能保证信号的完整性以及数据传输和存储的可靠性,是行业内亟待解决的问题。
实用新型内容
本申请实施例提供一种读操作电路和半导体存储器,以解决或缓解现有技术中的一项或更多项技术问题。
第一方面,本申请实施例提供一种读操作电路,应用于半导体存储器,半导体存储器包括DQ端口和存储块,读操作电路包括:
数据判断模块,连接于存储块,用于从存储块中读出读取数据,并根据读取数据中为低的数据的位数,确定是否翻转读取数据,以输出供全局总线传输的全局总线数据和供翻转标识信号线传输的翻转标识数据;
数据接收模块,与全局总线和翻转标识信号线连接,用于根据翻转标识数据,确定是否翻转全局总线数据,以输出缓存数据;
并串转换电路,连接于数据接收模块和DQ端口之间,用于对缓存数据进行并串转换,以生成DQ端口的输出数据;
数据缓冲模块,通过全局总线连接于存储块;
预充电模块,连接于预充电信号线,用于将全局总线的初始态设置为高。
在一种实施方式中,数据判断模块用于在读取数据中为低的数据的位数大于预设值的情况下,将读取数据的翻转数据作为全局总线数据输出,并将翻转标识数据置为高;以及在读取数据中为低的数据的位数小于等于预设值的情况下,将原始的读取数据作为全局总线数据输出,并将翻转标识数据置为低。
在一种实施方式中,读取数据和全局总线数据均被划分为M组,翻转标识数据为M位,M位翻转标识数据与M组读取数据一一对应,并且M位翻转标识数据与M组全局总线数据一一对应,其中,M为大于1的整数。
在一种实施方式中,每组读取数据为N位,其中,N为大于1的整数,数据判断模块用于在输入的一组读取数据中为低的数据的位数大于N/2的情况下,将输入的一组读取数据的翻转数据作为对应的一组全局总线数据输出,并将输入的一组读取数据对应的一位翻转标识数据置为高;以及在输入的一组读取数据中为低的数据的位数小于等于N/2的情况下,将输入的一组读取数据作为对应的一组全局总线数据输出,并将输入的一组读取数据对应的一位翻转标识数据置为低。
在一种实施方式中,数据判断模块包括:
数据判断单元,数据判断单元的输入端连接于存储块,数据判断单元的输出端与翻转标识信号线连接,数据判断单元用于在读取数据中为低的数据的位数大于预设值的情况下,将翻转标识数据置为高;以及在读取数据中为低的数据的位数小于等于预设值的情况下,将翻转标识数据置为低;
数据选择器,数据选择器的输入端连接于数据判断单元,用于通过数据判断单元接收读取数据,数据选择器的输入端还通过翻转标识信号线接收翻转标识数据,数据选择器的输出端与全局总线连接,数据选择器用于在翻转标识数据为高的情况下,将读取数据的翻转数据作为全局总线数据输出;以及在翻转标识数据为低的情况下,将原始的读取数据作为全局总线数据输出。
在一种实施方式中,数据选择器包括多个数据选择单元,数据选择单元包括:
第一反相器,第一反相器的输入端通过翻转标识信号线接收翻转标识数据;
第二反相器,第二反相器的输入端连接于数据判断单元,用于从数据判断单元接收读取数据;
第一传输门,第一传输门的输入端连接于第二反相器的输出端,第一传输门的输出端与全局总线连接,用于输出全局总线数据,第一传输门的反控制端连接于第一反相器的输出端,第一传输门的正控制端通过翻转标识信号线接收翻转标识数据;
第二传输门,第二传输门的输入端连接于数据判断单元,用于从数据判断单元接收读取数据,第二传输门的输出端与全局总线连接,用于输出全局总线数据,第二传输门的反控制端通过翻转标识信号线接收翻转标识数据,第二传输门的正控制端连接于第一反相器的输出端。
在一种实施方式中,数据接收模块用于在翻转标识数据为高的情况下,将全局总线数据的翻转数据作为缓存数据输出;以及在翻转标识数据为低的情况下,将原始的全局总线数据作为缓存数据输出。
在一种实施方式中,数据接收模块包括多个数据接收单元,数据接收单元包括:
第三反相器,第三反相器的输入端通过翻转标识信号线接收翻转标识数据;
第四反相器,第四反相器的输入端通过全局总线接收全局总线数据;
第三传输门,第三传输门的输入端连接于第四反相器的输出端,第三传输门的输出端与并串转换电路连接,用于向并串转换电路输出缓存数据,第三传输门的反控制端连接于第三反相器的输出端,第三传输门的正控制端通过翻转标识信号线接收翻转标识数据;
第四传输门,第四传输门的输入端通过全局总线接收全局总线数据,第四传输门的输出端与并串转换电路连接,用于向并串转换电路输出缓存数据,第四传输门的反控制端通过翻转标识信号线接收翻转标识数据,第四传输门的正控制端连接于第三反相器的输出端。
在一种实施方式中,数据缓冲模块包括多个NMOS晶体管,NMOS晶体管的栅极连接于存储块,NMOS晶体管的漏极连接于全局总线;以及预充电模块包括多个PMOS晶体管和多个保持电路,PMOS晶体管的栅极连接于预充电信号线,PMOS晶体管的漏极连接于全局总线,保持电路的输入和输出端连接于全局总线。
第二方面,本申请实施例提供一种半导体存储器,包括DQ端口、存储块以及以上任一项的读操作电路。
本申请实施例采用上述技术方案,可以实现在Precharge High(上拉)架构的全局总线上传输为“1”的数据较多,从而可以减少内部全局总线翻转次数,大幅压缩电流,降低功耗。
上述概述仅仅是为了说明书的目的,并不意图以任何方式进行限制。除上述描述的示意性的方面、实施方式和特征之外,通过参考附图和以下的详细描述,本申请进一步的方面、实施方式和特征将会是容易明白的。
附图说明
在附图中,除非另外规定,否则贯穿多个附图相同的附图标记表示相同或相似的部件或元素。这些附图不一定是按照比例绘制的。应该理解,这些附图仅描绘了根据本申请公开的一些实施方式,而不应将其视为是对本申请范围的限制。
图1示意性地示出了本实施例一种实施方式的半导体存储器部分结构的框图;
图2示意性地示出了本实施例另一种实施方式的半导体存储器部分结构的框图;
图3示意性地示出了本实施例一种实施方式的数据缓冲模块和预充电模块的电路图(对应于一个存储块);
图4示意性地示出了本实施例一种实施方式的数据缓冲模块和预充电模块的电路图(对应于多个存储块);
图5示意性地示出了本实施例一种实施方式的数据判断模块的框图;
图6示意性地示出了本实施例一种实施方式的数据选择单元的框图;
图7示意性地示出了本实施例一种实施方式的数据接收模块的框图
图8示意性的实录了本实施例一种实施方式的数据接收单元的框图。
附图标记说明:
20:半导体存储器;
21:并串转换电路;
22:数据缓冲模块;
23:数据判断模块;
24:DQ端口;
25:数据接收模块;
26:存储块;
27:预充电模块;
221:PMOS管;
222:NMOS管;
223:保持电路;
231:数据判断单元;
232:数据选择器;
232′:数据选择单元;
232A:第一反相器;
232B:第二反相器;
232C:第一传输门;
232D:第二传输门;
250:数据接收单元;
251:第三反相器;
252:第四反相器;
253:第三传输门;
254:第四传输门。
具体实施方式
现在将参考附图更全面地描述示例实施例。然而,示例实施例能够以多种形式实施,且不应被理解为限于在此阐述的实施例;相反,提供这些实施例使得本申请将全面和完整,并将示例实施例的构思全面地传达给本领域的技术人员。在图中相同的附图标记表示相同或类似的部分,因而将省略对它们的重复描述。
图1示意性地示出了本实施例一种实施方式的半导体存储器部分结构的框图。如图1所示,半导体存储器20包括DQ端口24、存储块(Bank)26以及读操作电路。其中,读操作电路包括全局总线(Global Bus)、翻转标识(Flag)信号线、数据判断模块23、数据缓冲模块(Data Buffer)22、数据接收模块25以及并串转换电路21。在一种实施方式中,半导体存储器20为DRAM,如第四代双倍速率同步动态随机存储器(Double Data Rate SDRAM 4,简称DDR4)。
在一个示例中,如图1所示,一次激活(Active)命令打开唯一指定的存储块26,读操作也只能针对一个存储块26进行。也就是说,当八个存储块26(即Bank<7:0>)中有一个Bank工作的时候,其他Bank不工作。通过读操作电路,存储块26中的读取数据D<127:0>通过DQ端口24输出8位输出数据DQ<7:0>。需要说明的是,存储块26的数量、每个存储块26的数据位数以及DQ端口24的数据位数和数量,本实施例不作限定。例如:DQ端口24也可以为一个,用作输出16位输出数据;DQ端口24也可以为两个,即每个DQ端口24用作输出8位输出数据。
例如,如图2所示,输出数据DQ<7:0>通过上述的一个读操作电路对一组存储块Bank<7:0>执行读操作而得到;输出数据DQ<15:8>通过上述的另一个读操作电路对另一组存储块Bank<15:8>执行读操作而得到。相应地,与DQ<15:8>对应的八个存储块26(即Bank<15:8>)中,当有一个Bank工作的时候,其他Bank不工作。
半导体存储器20为阵列式结构,各单元结构可以相同,但因输入的数据不同,各单元输出的数据可能不同。下面以其中一个存储块为例,介绍本实施例的读操作电路。
数据判断模块23连接于存储块26,用于从存储块26中读出读取数据,如D<127:0>,并根据读取数据中为低的数据的位数,确定是否翻转读取数据,以输出供全局总线传输的全局总线数据和供Flag信号线传输的Flag数据。其中,数据为高可以是数据等于“1”,数据为“低”可以是数据等于“0”。数据的翻转可以理解为从“0”变为“1”,或者,从“1”变为“0”。数据线或信号线的翻转可以理解为高电平变为低电平,或低电平变为高电平。
在一种实施方式中,数据判断模块23用于在读取数据中为低的数据的位数大于预设值的情况下,将读取数据的翻转数据作为全局总线数据输出,并将Flag数据置为高;以及在读取数据中为低的数据的位数小于等于预设值的情况下,将原始的读取数据作为全局总线数据输出,并将Flag数据置为低。
在一个示例中,多位读取数据没有被分组,即Flag数据可以为一位。在一个示例中,多位读取数据可以被分组。例如:在一种实施方式中,读取数据和全局总线数据均被划分为M组,Flag数据为M位,M位Flag数据与M组读取数据一一对应,并且M位Flag数据与M组全局总线数据一一对应,其中,M为大于1的整数。
进一步地,每组读取数据可以为N位,其中,N为大于1的整数,数据判断模块23用于在输入的一组读取数据中为低的数据的位数大于N/2的情况下,将输入的一组读取数据的翻转数据作为对应的一组全局总线数据输出,并将输入的一组读取数据对应的一位Flag数据置为高;以及在输入的一组读取数据中为低的数据的位数小于等于N/2的情况下,将输入的一组读取数据作为对应的一组全局总线数据输出,并将输入的一组读取数据对应的一位Flag数据置为低。
例如:读取数据D<127:0>被划分为16组,每组读取数据为8位,每组读取数据与一位Flag数据对应。相应地,Flag数据为16位,如Flag<15:0>。全局总线数据D1′<127:0>相应也会被划分为16组。每一位Flag数据与一组全局总线数据对应。对于一组读取数据D<127:120>,如果D<127:120>中等于“0”的位数大于4位,则对应的Flag<15>=1,输出的一组全局总线数据D1′<120:127>等于D<127:120>的翻转数据;如果读取数据中等于“0”的位数小于等于4位,则对应的Flag<15>=0,输出的一组全局总线数据D1′<120:127>即为D<127:120>。
于是,当Flag<15>=1时,从数据判断模块23输出的全局总线数据D1′<127:120>为存储块26(如Bank0)的读取数据D<127:120>的翻转数据;当Flag<15>=0时,从数据判断模块23输出的全局总线数据D1′<127:120>即为存储块26(如Bank0)的读取数据D<127:120>,即读取数据D1′<127:120>=D<127:120>。类似地,当Flag<1>=1时,从数据判断模块23输出的全局总线数据D1′<15:8>为存储块26(如Bank0)的读取数据D<15:8>的翻转数据;当Flag<1>=0时,从数据判断模块23输出的全局总线数据D1′<15:8>即为存储块26(如Bank0)的读取数据D<15:8>,即全局总线数据D1′<15:8>=D<15:8>。当Flag<0>=1时,从数据判断模块23输出的全局总线数据D1′<7:0>为存储块26(如Bank0)的读取数据D<7:0>的翻转数据;当Flag<0>=0时,从数据判断模块23输出的全局总线数据D1′<7:0>即为存储块26(如Bank0)的读取数据D<7:0>,即全局总线数据D1′<7:0>=D<7:0>。
在一个示例中,全局总线为多根且被划分为M(M为大于1的整数)组,每根全局总线传输一位全局总线数据。例如:全局总线为128根,128根全局总线分为16组。全局总线<0>传输全局总线数据D1′<0>;全局总线<1>传输全局总线数据D1′<1>;……;全局总线<127>传输全局总线数据D1′<127>。
在一个示例中,Flag信号线为16根,每根Flag信号线传输1位Flag数据,如Flag信号线<0>传输Flag数据Flag<0>,并且与全局总线数据D1′<7:0>对应,表征D1′<7:0>是否为翻转后的数据;Flag信号线<1>传输Flag数据Flag<1>,并且与全局总线数据D1′<15:8>对应,表征D1′<15:8>是否为翻转后的数据;……;Flag信号线<15>传输Flag数据Flag<15>,并且与全局总线数据D1′<127:120>对应,表征D1′<127:120>是否为翻转后的数据。
从而,在全局总线上传输的全局总线数据D1′<127:0>中,为“1”的数据较多。相应地,在图2所示的半导体存储器20中,256位的全局总线数据(包括与DQ<7:0>对应的128位全局总线数据和与DQ<15:8>对应的128位全局总线数据)中,为“1”的数据较多。
数据缓冲模块22通过全局总线连接于存储块26,预充电模块27连接于预充电信号线(Precharge),用于将全局总线的初始态设置为高。也就是说,本实施例中,半导体存储器20采用的是Precharge上拉的全局总线传输结构。
图3示意性地示出了本实施例一种实施方式的数据缓冲模块22和预充电模块27的电路图(对应于一个存储块26)。图4示意性地示出了本实施例一种实施方式的数据缓冲模块22和预充电模块27的电路图(对应于8个存储块26)。
如图3和图4所示,数据缓冲模块22包括多个NMOS(Negative Channel MetalOxide Semiconductor)晶体管222,预充电模块27包括多个PMOS(Positive Channel MetalOxide Semiconductor)晶体管221、和多个保持(hold)电路223。其中,PMOS晶体管221的栅极连接于预充电信号线,PMOS晶体管221的漏极连接于全局总线;NMOS晶体管222的栅极连接于存储块26,NMOS晶体管222的漏极连接于全局总线(Global Bus);保持电路223的输入和输出端连接于全局总线,从而形成正反馈电路。
Precharge的作用是将每根全局总线的初始态设置为高,具体过程为Precharge产生一个上拉脉冲(pulse,大约2ns左右),将相应的某根全局总线上拉片刻,保持电路223形成正反馈并将这根全局总线锁在高电平,但是该保持电路223的上拉和下拉电流的能力比较弱;当某根全局总线需要变为低电平的时候,将代表这根全局总线对应的数据线(即对应的NMOS晶体管222的栅极上连接的数据线)拉高一下(也是一个pulse,大约2ns左右),这样相应的NMOS晶体管222就会将这根全局总线下拉片刻(下拉能力大于保持电路223的上拉能力),然后会通过正反馈将这根全局总线锁到低电平,完成数据线的翻转动作。由于全局总线数据D1′<127:0>中,为“1”的数据较多,因此需要的翻转动作就会较少。因此,半导体存储器的IDD4R(读出电流)将会被降低,从而可以降低半导体存储器的功耗。
在一种实施方式中,如图5所示,数据判断模块23包括数据判断单元231和数据选择器232。
数据判断单元231的输入端通过局部总线(local Bus)连接于存储块26,数据判断单元231的输出端与Flag信号线连接,并与数据选择器232的输入端连接。数据判断单元231用于在读取数据中为低的数据的位数大于预设值的情况下,将Flag数据置为高;以及在读取数据中为低的数据的位数小于等于预设值的情况下,将Flag数据置为低。
在一个示例中,数据判断单元231可以包括多个数据判断子单元,每个数据判断子单元用于处理一组读取数据,进而输出一位Flag数据。例如:数据选择单元子单元可以有16个,分别对应于16组读取数据,进而输出16位Flag数据,其中,每组读取数据可以有8位。
数据选择器232的输入端连接于数据判断单元231,用于通过数据判断单元231接收读取数据,数据选择器232的输入端还通过Flag信号线接收Flag数据,数据选择器232的输出端与全局总线连接。数据选择器232用于在Flag数据为高的情况下,将读取数据的翻转数据作为全局总线数据输出;以及在Flag数据为高的情况下,将原始的读取数据作为全局总线数据输出。
在一种实施方式中,数据选择器232包括多个数据选择单元232′,每个数据选择单元232′用于处理一位Flag数据和一组读取数据。例如:数据选择单元232′可以有16个,分别对应于16组读取数据和一位Flag数据,每组读取数据可以有8位。
图6示出了数据选择单元232′的一种实现方式。如图6所示,数据选择单元232′包括第一反相器232A、第二反相器232B、第一传输门232C和第二传输门232D。
第一反相器232A的输入端通过Flag信号线接收Flag数据;第二反相器232B的输入端连接于数据判断单元231,用于从数据判断单元231接收读取数据;第一传输门232C的输入端连接于第二反相器232B的输出端,第一传输门232C的输出端与全局总线连接,用于输出全局总线数据,第一传输门232C的反控制端(图6中的上方控制端)连接于第一反相器232A的输出端,第一传输门232C的正控制端(图6中的下方控制端)通过Flag信号线接收Flag数据;第二传输门232D的输入端连接于数据判断单元231,用于从数据判断单元231接收读取数据,第二传输门232D的输出端与全局总线连接,用于输出全局总线数据,第二传输门232D的反控制端通过Flag信号线接收Flag数据,第二传输门232D的正控制端连接于第一反相器232A的输出端。
以Flag<0>和读取数据D<7:0>为例,如图6所示,当Flag=1时,全局总线数据D1′<7:0>为读取数据D<7:0>的翻转数据;当Flag=0时,全局总线数据D1′<7:0>即为读取数据D<7:0>。
需要说明的是,一组第二反相器232B、第一传输门232C和第二传输门232D用于处理一位读取数据,输出一位对应的全局总线数据。也就说说,对应于8位的读取数据D<7:0>,第二反相器232A、第一传输门232C和第二传输门232D也应当有8组,进而输出8位的全局总线数据D1′<7:0>。
如图1、图2和图7所示,本实施例中的读操作电路还包括数据接收模块25,分别与全局总线和Flag信号连接,用于根据Flag数据,确定是否翻转全局总线数据,以输出缓存数据。例如:在Flag数据为高的情况下,将全局总线数据的翻转数据作为缓存数据输出;以及在Flag数据为低的情况下,将原始的全局总线数据作为缓存数据输出。
由此,缓存数据恢复为存储块26中的读取数据。进而,半导体存储器20的外部端口,如DQ端口24以及DBI端口(图中未示出)的数据和功能都不会被改变。
在一种实施方式中,数据接收模块25可以包括多个数据接收单元250,每个数据接收单元250用于处理一位Flag数据和一组全局总线数据。例如:数据接收单元250可以有16个,分别对应于16组全局总线数据和一位Flag数据。图8示出了数据接收单元250的一种实现方式。
如图8所示,数据接收单元250包括第三反相器251、第四反相器252、第三传输门253和第四传输门254。
第三反相器251的输入端通过Flag信号线接收Flag数据;第四反相器252的输入端通过全局总线接收全局总线数据;第三传输门253的输入端连接于第四反相器252的输出端,第三传输门253的输出端与并串转换电路21连接,用于向并串转换电路21输出缓存数据,第三传输门253的反控制端(图8中的上方控制端)连接于第三反相251器的输出端,第三传输门253的正控制端通过Flag信号线接收Flag数据;第四传输门254的输入端通过全局总线接收全局总线数据,第四传输门254的输出端与并串转换电路21连接,用于向并串转换电路21输出缓存数据,第四传输门254的反控制端(图8中的上方控制端)通过Flag信号线接收Flag数据,第四传输门254的正控制端(图8中的下方控制端)连接于第三反相器251的输出端。
以Flag<0>和全局总线数据D1′<7:0>为例,如图8所示,当Flag=1时,缓存数据D2′<7:0>为全局总线数据D1′<7:0>的翻转数据;当Flag=0时,缓存数据D2′<7:0>即为全局总线数据D1′<7:0>,即D2′<7:0>=D1′<7:0>。
需要说明的是,一组第四反相器252、第三传输门253和第四传输门254用于处理一位全局总线数据,输出一位对应的缓存数据。也就说说,对应于8位的全局总线数据D1′<7:0>,第四反相器252、第三传输门253和第四传输门254也应当有8组,进而输出8位的缓存数据D2′<7:0>。
如图1和图2所示,本实施例的读操作电路还包括并串转换电路21。并串转换电路21连接于数据接收模块25,用于对缓存数据进行并串转换,以生成DQ端口24的输出数据,并通过数据总线(data bus)传输给DQ端口24。例如:并串转换电路21对Bank0对应的128位的缓存数据D2′<127:0>进行并串转换,进而生成8位的输出数据DQ<7:0>。
根据本实施例的半导体存储器20,在从半导体存储器20读出数据(DQ<7:0>=<00000000>;DQ<15:8>=<00000000>)的过程中,全局总线数据为256位,如果需要256位全局总线数据翻转,将变成只有32位Flag数据在翻转,IDD4R电流将会大幅压缩。
本实施例的半导体存储器20在实际应用中还包括灵敏放大器、预充电电路等其他结构,因其均为现有技术本实施例在此不复赘述。
本申请实施例提供的读操作电路,应用于全局总线传输结构为Precharge上拉的半导体存储器,通过数据判断模块对读取数据进行翻转,可以实现全局总线上传输为“1”的数据较多,从而减少内部全局总线翻转次数,可以大幅压缩电流,降低功耗。
在本说明书的描述中,参考术语“一个实施例”、“一些实施例”、“示例”、“具体示例”、或“一些示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本申请的至少一个实施例或示例中。而且,描述的具体特征、结构、材料或者特点可以在任一个或多个实施例或示例中以合适的方式结合。此外,在不相互矛盾的情况下,本领域的技术人员可以将本说明书中描述的不同实施例或示例以及不同实施例或示例的特征进行结合和组合。
此外,所描述的特征、结构或特性可以以任何合适的方式结合在一个或更多实施例中。然而,本领域技术人员将意识到,可以实践本申请的技术方案而没有所述特定细节中的一个或更多,或者可以采用其它的方法、组元、材料、装置、步骤等。在其它情况下,不详细示出或描述公知结构、方法、装置、实现、材料或者操作以避免模糊本申请的各方面。
术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
此外,虽然已经参考若干具体实施方式描述了本申请的精神和原理,但是应该理解,本申请并不限于所公开的具体实施方式,对各方面的划分也不意味着这些方面中的特征不能组合以进行受益,这种划分仅是为了表述的方便。本申请旨在涵盖所附权利要求的精神和范围内所包括的各种修改和等同布置。
以上所述,仅为本申请的具体实施方式,但本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到其各种变化或替换,这些都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应以所述权利要求的保护范围为准。
Claims (10)
1.一种读操作电路,应用于半导体存储器,其特征在于,所述半导体存储器包括DQ端口和存储块,所述读操作电路包括:
数据判断模块,连接于所述存储块,用于从所述存储块中读出读取数据,并根据所述读取数据中为低的数据的位数,确定是否翻转所述读取数据,以输出供全局总线传输的全局总线数据和供翻转标识信号线传输的翻转标识数据;
数据接收模块,与所述全局总线和所述翻转标识信号线连接,用于根据所述翻转标识数据,确定是否翻转所述全局总线数据,以输出缓存数据;
并串转换电路,连接于所述数据接收模块和所述DQ端口之间,用于对所述缓存数据进行并串转换,以生成所述DQ端口的输出数据;
数据缓冲模块,通过所述全局总线连接于所述存储块;
预充电模块,连接于预充电信号线,用于将所述全局总线的初始态设置为高。
2.根据权利要求1所述的读操作电路,其特征在于,所述数据判断模块用于在所述读取数据中为低的数据的位数大于预设值的情况下,将所述读取数据的翻转数据作为所述全局总线数据输出,并将所述翻转标识数据置为高;以及在所述读取数据中为低的数据的位数小于等于所述预设值的情况下,将原始的读取数据作为所述全局总线数据输出,并将所述翻转标识数据置为低。
3.根据权利要求1所述的读操作电路,其特征在于,所述读取数据和所述全局总线数据均被划分为M组,所述翻转标识数据为M位,M位翻转标识数据与M组读取数据一一对应,并且M位翻转标识数据与M组全局总线数据一一对应,其中,M为大于1的整数。
4.根据权利要求3所述的读操作电路,其特征在于,每组读取数据为N位,其中,N为大于1的整数,所述数据判断模块用于在输入的一组读取数据中为低的数据的位数大于N/2的情况下,将输入的一组读取数据的翻转数据作为对应的一组全局总线数据输出,并将输入的一组读取数据对应的一位翻转标识数据置为高;以及在输入的一组读取数据中为低的数据的位数小于等于N/2的情况下,将输入的一组读取数据作为对应的一组全局总线数据输出,并将输入的一组读取数据对应的一位翻转标识数据置为低。
5.根据权利要求1所述的读操作电路,其特征在于,所述数据判断模块包括:
数据判断单元,所述数据判断单元的输入端连接于所述存储块,所述数据判断单元的输出端与所述翻转标识信号线连接,所述数据判断单元用于在读取数据中为低的数据的位数大于预设值的情况下,将所述翻转标识数据置为高;以及在所述读取数据中为低的数据的位数小于等于所述预设值的情况下,将所述翻转标识数据置为低;
数据选择器,所述数据选择器的输入端连接于所述数据判断单元,用于通过所述数据判断单元接收所述读取数据,所述数据选择器的输入端还通过所述翻转标识信号线接收所述翻转标识数据,所述数据选择器的输出端与所述全局总线连接,所述数据选择器用于在所述翻转标识数据为高的情况下,将所述读取数据的翻转数据作为所述全局总线数据输出;以及在所述翻转标识数据为低的情况下,将原始的读取数据作为所述全局总线数据输出。
6.根据权利要求5所述的读操作电路,其特征在于,所述数据选择器包括多个数据选择单元,所述数据选择单元包括:
第一反相器,所述第一反相器的输入端通过所述翻转标识信号线接收所述翻转标识数据;
第二反相器,所述第二反相器的输入端连接于所述数据判断单元,用于从所述数据判断单元接收所述读取数据;
第一传输门,所述第一传输门的输入端连接于所述第二反相器的输出端,所述第一传输门的输出端与所述全局总线连接,用于输出所述全局总线数据,所述第一传输门的反控制端连接于所述第一反相器的输出端,所述第一传输门的正控制端通过所述翻转标识信号线接收所述翻转标识数据;
第二传输门,所述第二传输门的输入端连接于所述数据判断单元,用于从所述数据判断单元接收所述读取数据,所述第二传输门的输出端与所述全局总线连接,用于输出所述全局总线数据,所述第二传输门的反控制端通过所述翻转标识信号线接收所述翻转标识数据,所述第二传输门的正控制端连接于所述第一反相器的输出端。
7.根据权利要求1所述的读操作电路,其特征在于,所述数据接收模块用于在所述翻转标识数据为高的情况下,将所述全局总线数据的翻转数据作为所述缓存数据输出;以及在所述翻转标识数据为低的情况下,将原始的全局总线数据作为所述缓存数据输出。
8.根据权利要求1所述的读操作电路,其特征在于,所述数据接收模块包括多个数据接收单元,所述数据接收单元包括:
第三反相器,所述第三反相器的输入端通过所述翻转标识信号线接收所述翻转标识数据;
第四反相器,所述第四反相器的输入端通过所述全局总线接收所述全局总线数据;
第三传输门,所述第三传输门的输入端连接于所述第四反相器的输出端,所述第三传输门的输出端与所述并串转换电路连接,用于向所述并串转换电路输出所述缓存数据,所述第三传输门的反控制端连接于所述第三反相器的输出端,所述第三传输门的正控制端通过所述翻转标识信号线接收所述翻转标识数据;
第四传输门,所述第四传输门的输入端通过所述全局总线接收所述全局总线数据,所述第四传输门的输出端与所述并串转换电路连接,用于向所述并串转换电路输出所述缓存数据,所述第四传输门的反控制端通过所述翻转标识信号线接收所述翻转标识数据,所述第四传输门的正控制端连接于所述第三反相器的输出端。
9.根据权利要求1至8任一项所述的读操作电路,其特征在于,所述数据缓冲模块包括多个NMOS晶体管,所述NMOS晶体管的栅极连接于所述存储块,所述NMOS晶体管的漏极连接于所述全局总线;以及所述预充电模块包括多个PMOS晶体管和多个保持电路,所述PMOS晶体管的栅极连接于所述预充电信号线,所述PMOS晶体管的漏极连接于所述全局总线,所述保持电路的输入和输出端连接于所述全局总线。
10.一种半导体存储器,其特征在于,包括DQ端口、存储块以及权利要求1至9任一项所述的读操作电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201921804775.9U CN210667808U (zh) | 2019-10-25 | 2019-10-25 | 读操作电路和半导体存储器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201921804775.9U CN210667808U (zh) | 2019-10-25 | 2019-10-25 | 读操作电路和半导体存储器 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN210667808U true CN210667808U (zh) | 2020-06-02 |
Family
ID=70818622
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201921804775.9U Active CN210667808U (zh) | 2019-10-25 | 2019-10-25 | 读操作电路和半导体存储器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN210667808U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112712835A (zh) * | 2019-10-25 | 2021-04-27 | 长鑫存储技术(上海)有限公司 | 读操作电路、半导体存储器和读操作方法 |
-
2019
- 2019-10-25 CN CN201921804775.9U patent/CN210667808U/zh active Active
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112712835A (zh) * | 2019-10-25 | 2021-04-27 | 长鑫存储技术(上海)有限公司 | 读操作电路、半导体存储器和读操作方法 |
CN112712835B (zh) * | 2019-10-25 | 2024-07-26 | 长鑫存储技术(上海)有限公司 | 读操作电路、半导体存储器和读操作方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN210667806U (zh) | 读操作电路和半导体存储器 | |
CN211404066U (zh) | 读操作电路和半导体存储器 | |
CN112712839B (zh) | 读操作电路、半导体存储器和读操作方法 | |
CN210575117U (zh) | 写操作电路和半导体存储器 | |
CN211125039U (zh) | 写操作电路和半导体存储器 | |
CN211404065U (zh) | 读操作电路和半导体存储器 | |
CN210667805U (zh) | 写操作电路和半导体存储器 | |
CN211125038U (zh) | 写操作电路和半导体存储器 | |
CN112712840B (zh) | 读操作电路、半导体存储器和读操作方法 | |
CN112712836B (zh) | 写操作电路、半导体存储器和写操作方法 | |
CN210667808U (zh) | 读操作电路和半导体存储器 | |
CN211125037U (zh) | 写操作电路和半导体存储器 | |
CN210667807U (zh) | 读操作电路和半导体存储器 | |
CN112712834B (zh) | 写操作电路、半导体存储器和写操作方法 | |
CN112712842B (zh) | 读操作电路、半导体存储器和读操作方法 | |
CN112712832B (zh) | 写操作电路、半导体存储器和写操作方法 | |
CN112712833B (zh) | 写操作电路、半导体存储器和写操作方法 | |
CN112712835B (zh) | 读操作电路、半导体存储器和读操作方法 | |
CN112712838A (zh) | 读操作电路、半导体存储器和读操作方法 | |
CN112712841B (zh) | 写操作电路、半导体存储器和写操作方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |