CN112653532A - 时钟同步的方法、装置和系统 - Google Patents

时钟同步的方法、装置和系统 Download PDF

Info

Publication number
CN112653532A
CN112653532A CN202011433225.8A CN202011433225A CN112653532A CN 112653532 A CN112653532 A CN 112653532A CN 202011433225 A CN202011433225 A CN 202011433225A CN 112653532 A CN112653532 A CN 112653532A
Authority
CN
China
Prior art keywords
node
clock
master node
synchronization
timer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202011433225.8A
Other languages
English (en)
Other versions
CN112653532B (zh
Inventor
郭涛
李强国
张聪慧
周晶晶
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xian Novastar Electronic Technology Co Ltd
Original Assignee
Xian Novastar Electronic Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xian Novastar Electronic Technology Co Ltd filed Critical Xian Novastar Electronic Technology Co Ltd
Priority to CN202011433225.8A priority Critical patent/CN112653532B/zh
Publication of CN112653532A publication Critical patent/CN112653532A/zh
Application granted granted Critical
Publication of CN112653532B publication Critical patent/CN112653532B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0658Clock or time synchronisation among packet nodes
    • H04J3/0661Clock or time synchronisation among packet nodes using timestamps

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)

Abstract

本发明公开了一种时钟同步的方法、装置和系统。其中,该方法包括:确定视频输出节点的类型,其中,类型包括:主节点和从节点;依据预设协议对从节点与主节点进行时钟同步;通过定时器对时钟同步后的主节点和从节点输出的时钟信号进行修正。本发明解决了由于现有技术在保障输出显示同步时依赖外部时钟进行显示同步,导致多个输出节点无法确保所有节点的时钟同步的技术问题。

Description

时钟同步的方法、装置和系统
技术领域
本发明涉及显示技术领域,具体而言,涉及一种时钟同步的方法、装置和系统。
背景技术
随着技术的不断进步,设备功能越来越多,显示的分辨率越来也高,LED显示屏的体积越来越大,因此一路输出已经不能满足LED的大屏显示的需求,往往需要多路输出进行拼接或者多个设备进行拼接完成LED的显示,因此多个输出显示如何同步,成为了此领域的热门问题。
在一种可实现的相关技术中,外接genlock(同步锁定)同步,节点外接genlock(同步锁定)源,现场可编程逻辑门阵列(Field Programmable Gate Array,FPGA)显示使用外接genlock(同步锁定)源做同步源,每个输出节点使用genlock(同步锁定)源的时钟,从而保证输出显示同步。但是需要依赖于外接genlock(同步锁定)源,当有多个输出节点时,很难保证所有节点的genlock信号时钟和相位都是同步的。
在另一种可实现的相关技术中,输入源同步,与genlock(同步锁定)同步类似,使用输入源作为同步源,使用输入源时钟作为同步时钟,原理与genlock(同步锁定)同步一致。但是设备中需要外接输入源,当设备规格中无输入源时,此方案不能使用。
针对上述由于现有技术在保障输出显示同步时依赖外部时钟进行显示同步,导致多个输出节点无法确保所有节点的时钟同步的问题,目前尚未提出有效的解决方案。
发明内容
本发明实施例提供了一种时钟同步的方法、装置和系统,以至少解决由于现有技术在保障输出显示同步时依赖外部时钟进行显示同步,导致多个输出节点无法确保所有节点的时钟同步的技术问题。
根据本发明实施例的一个方面,提供了一种时钟同步的方法,包括:确定视频输出节点的类型,其中,类型包括:主节点和从节点;依据预设协议对从节点与主节点进行时钟同步;通过定时器对时钟同步后的主节点和从节点输出的时钟信号进行修正。
可选的,依据预设协议对从节点与主节点进行时钟同步包括:依据主节点的时钟,周期性发布的时间同步及时间信息,其中,时间信息包括:时间戳信息;通过从节点的时钟端口接收主节点的时钟端口发送的时间戳信息;根据时间戳信息计算主节点和从节点的时间差,并依据时间差调整定时器的本地时间,得到主节点和从节点的时钟频率和相位一致。
可选的,通过定时器对时钟同步后的主节点和从节点输出的时钟信号进行修正包括:根据输入视频输出节点的视频源的帧率设置定时器的定时时长,得到设置后的定时器;依据设置后的定时器对主节点和从节点的时钟信号进行相位同步,得到修正后的时钟信号。
进一步地,可选的,依据设置后的定时器对主节点和从节点的时钟信号进行相位同步,得到修正后的时钟信号包括:控制主节点和从节点的设置后的定时器共同在指定时间的起点启动,将主节点和从节点的时钟信号进行同步输出,得到修正后的时钟信号。
可选的,依据设置后的定时器对主节点和从节点的时钟信号进行相位同步,得到修正后的时钟信号包括:通过主节点向从节点发出组播指令,其中,组播指令用于指示所有节点的定时器启动,将主节点和从节点的时钟信号进行同步输出,得到修正后的时钟信号。
根据本发明实施例的另一方面,还提供了一种时钟同步的装置,包括:类型确定模块,用于确定视频输出节点的类型,其中,类型包括:主节点和从节点;同步模块,用于依据预设协议对从节点与主节点进行时钟同步;修正模块,用于通过定时器对时钟同步后的主节点和从节点输出的时钟信号进行修正。
进一步地,可选的,修正模块包括:设置单元,用于根据输入视频输出节点的视频源的帧率设置定时器,得到设置后的定时器;修正单元,用于依据设置后的定时器对主节点和从节点的时钟信号进行相位同步,得到修正后的时钟信号。
可选的,修正单元包括:第一修正子单元,用于控制主节点和从节点的设置后的定时器共同在指定时间的起点启动,将主节点和从节点的时钟信号进行同步输出,得到修正后的时钟信号。
可选的,修正单元包括:第二修正子单元,用于通过主节点向从节点发出组播指令,其中,组播指令用于指示所有节点的定时器启动,将主节点和从节点的时钟信号进行同步输出,得到修正后的时钟信号。
根据本发明实施例的另一方面,还提供了一种时钟同步的系统,包括:交换机和显示设备,时钟同步系统还包括:至少两个多媒体播放盒,其中,交换机分别与至少两个多媒体播放盒连接,每个多媒体播放盒与对应的显示设备连接,显示设备的数量与多媒体播放盒的数量相同;确定至少两个多媒体播放盒的类型,类型包括:主节点和从节点;依据预设协议对从节点与主节点进行时钟同步;通过定时器对时钟同步后的主节点和从节点输出的时钟信号进行修正。
可选的,每个多媒体播放盒包括:第一类数据处理模块和现场可编程逻辑门阵列模块,其中,第一类数据处理模块的一端与交换机连接,第一类数据处理模块的另一端与现场可编程逻辑门阵列模块的一端连接,用于存储及执行系统程序,并获取交换机输出的多媒体数据中的帧率,依据帧率设置定时器的定时时长,依据设置后的定时器控制每个多媒体播放盒之间输出的时钟信号同步;现场可编程逻辑门阵列模块的另一端与显示设备连接,用于向显示设备输出时钟信号同步的多媒体数据。
可选的,每个多媒体播放盒包括:第一类数据处理模块、第二类数据处理模块和现场可编程逻辑门阵列模块,其中,第一类数据处理模块的一端与交换机连接,第一类数据处理模块的另一端与第二类数据处理模块的一端连接,第二类数据处理模块与现场可编程逻辑门阵列模块的一端连接;第一类数据处理模块用于存储及执行系统程序;并依据业务请求获取交换机输出的多媒体数据中的帧率,依据帧率设置定时器的定时时长,依据设置后的定时器控制每个多媒体播放盒之间输出的时钟信号同步;或,将业务请求发送至第二类数据处理模块,由第二类数据处理模块根据交换机输出的多媒体数据中的帧率设置定时器,并依据设置后的定时器控制每个多媒体播放盒之间输出的时钟信号同步;现场可编程逻辑门阵列模块的另一端与显示设备连接,用于向显示设备输出时钟信号同步的多媒体数据。
根据本发明实施例的另一方面,还提供了一种存储介质,其中,存储介质包括存储的程序,其中,在程序运行时控制存储介质所在设备执行上述方法。
根据本发明实施例的另一方面,还提供了一种处理器,其中,处理器用于运行程序,其中,程序运行时执行上述方法。
在本发明实施例中,采用分布式系统的时钟同步的方式,通过确定视频输出节点的类型,其中,类型包括:主节点和从节点;依据预设协议对从节点与主节点进行时钟同步;通过定时器对时钟同步后的主节点和从节点输出的时钟信号进行修正,达到了不依靠外接时钟仍能够在分布式系统中实现多个输出节点拼接时的视频同步的目的,从而实现了在分布式系统中实现多个输出节点拼接时的时钟同步的技术效果,进而解决了由于现有技术在保障输出显示同步时依赖外部时钟进行显示同步,导致多个输出节点无法确保所有节点的时钟同步的技术问题。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本申请的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:
图1是根据本发明实施例的时钟同步的方法的流程示意图;
图2a和2b是根据本发明实施例的时钟同步的方法中的架构的示意图;
图3是根据本发明实施例的时钟同步的装置的示意图;
图4是根据本发明实施例的时钟同步的系统的示意图;
图5a是根据本发明实施例的一种时钟同步的系统的示意图;
图5b是根据本发明实施例的另一种时钟同步的系统的示意图。
具体实施方式
为了使本技术领域的人员更好地理解本发明方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分的实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
需要说明的是,本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
实施例1
根据本发明实施例,提供了一种时钟同步的方法的方法实施例,需要说明的是,在附图的流程图示出的步骤可以在诸如一组计算机可执行指令的计算机系统中执行,并且,虽然在流程图中示出了逻辑顺序,但是在某些情况下,可以以不同于此处的顺序执行所示出或描述的步骤。
图1是根据本发明实施例的时钟同步的方法的流程示意图,如图1所示,该方法包括如下步骤:
步骤S102,确定视频输出节点的类型,其中,类型包括:主节点和从节点;
具体的,在本申请实施例提供的时钟同步的方法可以适用于分布式系统中,特别的可以应用于视频拼接显示场景中,其中,在本申请实施例中视频输出节点至少为两个,视频输出节点的数量依据显示业务的需要确定,例如,4×4的显示结构,6×6,8×8等,每个视频输出节点对应一路输出至LED大屏显示,通过多路输出,拼接得到1080P,2K,4K的分辨率要求。
在本申请实施例中由于是应用于分布式系统,因此多个视频输出节点可以依据确定类型,得到一个主节点,和多个从节点,在一种可实现的方式中,图2a和2b是根据本发明实施例的时钟同步的方法中的架构的示意图,如图2a和2b所示,以三路视频输出节点的时钟同步为例进行说明:
三路视频输出节点根据软件指定,确定得到一个主节点和两个从节点。
步骤S104,依据预设协议对从节点与主节点进行时钟同步;
具体的,基于步骤S102得到的主节点和从节点,结合图2a和2b,从节点依据预设协议与主节点进行时钟同步,其中,在本申请实施例中预设协议以1588协议为例进行说明,即,步骤S104在实现时为从节点通过1588协议与主节点进行时钟同步。
可选的,依据预设协议对从节点与主节点进行时钟同步包括:依据主节点的时钟,周期性发布的时间同步及时间信息,其中,时间信息包括:时间戳信息;通过从节点的时钟端口接收主节点的时钟端口发送的时间戳信息;根据时间戳信息计算出主节点与从节点之间线路时间延迟及主节点和从节点的时间差,并依据时间差调整定时器的本地时间,得到主节点和从节点的时钟频率和相位一致。
具体的,本申请实施例中以1588协议为例进行说明,其中,1588是一种主从同步系统。在系统的同步过程中,主时钟周期性发布PTP时间同步及时间信息,从时钟端口接收主时钟端口发来的时间戳信息,系统根据此信息计算出主从线路时间延迟及主从时间差,并利用该时间差调整本地时间,从而使设备时间保持与主设备时间一致的频率和相位。1588可以同时实现频率同步和相位同步。
下面说明1588实现时间同步的处理过程:
(假设从Master(主节点)到Slave(从节点)的延时与Slave到Master的延时相同。)
1.主节点(Master)向从节点(Slave)发送一个“同步”(Sync)报文,并将发送时间T1记入寄存器。
2.从节点(Slave)收到这个“同步”报文,记上接收到的时间T2。
3.主节点(Master)向从节点(Slave)发送“跟随”(Follow_Up)报文,将时间T1嵌入到“跟随”报文中。
4.从节点向主节点发送一个“延时请求”(Delay_Req)报文,并嵌入时间戳T3。
5.主节点收到“延时请求”报文并记住时间T4。
6.主节点将T4嵌入“延时应答”(Delay_Resp)报文中,发送给从节点。
根据这四个时间可计算出Slave和Master之间的延时(Delay)和时间偏移(Offset):
平均路径时延:
1.主节点(Master)向从节点(Slave)发送一个“同步”(Sync)报文,并将发送时间T1记入寄存器。
2.从节点(Slave)收到这个“同步”报文,记上接收到的时间T2。
3.主节点(Master)向从节点(Slave)发送“跟随”(Follow_Up)报文,将时间T1嵌入到“跟随”报文中。
4.从节点向主节点发送一个“延时请求”(Delay_Req)报文,并嵌入时间戳T3。
5.主节点收到“延时请求”报文并记住时间T4。
6.主节点将T4嵌入“延时应答”(Delay_Resp)报文中,发送给从节点。
根据这四个时间可计算出Slave和Master之间的延时(Delay)和时间偏移(Offset):
根据该Offset即可校正Slave端时钟,实现同步。
步骤S106,通过定时器对时钟同步后的主节点和从节点输出的时钟信号进行修正。
具体的,基于步骤S104中从节点与主节点进行时钟同步,为提升多路节点输出的视频同步播放的精度,因此需要对各节点输出的时钟进行进一步地修正,从而修改各节点指定输入输出IO的高低电平所产生的时钟。
其中,图2a和图2b的区别在于,所使用的定时器中一种是图2a所示的高级Linux定时器,一种是图2b所示的高级MCU定时器。二者主要的区别在于业务场景上的需求不同,高级MCU定时器由于位于MCU处理器中,基于MCU处理器能够处理实时数据的特性,在本申请实施例中通过高级MCU定时器能够得到更准确的时钟信号。
可选的,步骤S106中通过定时器对时钟同步后的主节点和从节点输出的时钟信号进行修正包括:
步骤S1061,根据输入视频输出节点的视频源的帧率设置定时器的定时时长,得到设置后的定时器;
具体的,本申请实施例的最终要呈现的是多路节点输出的视频源在LED屏幕的显示上是通过拼接同步显示的,因此如何确保同步显示,则需要依据视频源的帧率设置定时器的定时时长。需要说明的是,在本申请实施例中为在一个LED屏中同步显示多路节点输出的视频源,设定每路节点输出的视频源的帧率相同。
步骤S1062,依据设置后的定时器对主节点和从节点的时钟信号进行相位同步,得到修正后的时钟信号。
基于步骤S1061中依据帧率设置的定时器,通过该设置后的定时器触发视频源的输出,从而修改指定输入输出端口IO的高低电平产生的时钟。
具体的,需要说明的是,这里产生时钟需要相位同步,即所有时钟上升沿与下降沿对应,因此在实现步骤S1062的过程中本申请实施例包括两种方式:
方式一:控制主节点和从节点的设置后的定时器共同在指定时间的起点启动,将主节点和从节点的时钟信号进行同步输出,得到修正后的时钟信号。
具体的,控制所有定时器统一在1s的起点启动定时器,其中,该方式一实现的前提条件是:需保证产生的时钟对应整数帧率,这样在每秒的起点,电平变换在每秒都是一致的。
方式二:通过主节点向从节点发出组播指令,其中,组播指令用于指示所有节点的定时器启动,将主节点和从节点的时钟信号进行同步输出,得到修正后的时钟信号。
具体的,锁定成功后由主节点发出组播命令,告知所有节点启动,其中,该方式二实现的前提条件是:需要保证所有节点同时收到启动指令,因此对网络环境要求较高。
在本发明实施例中,采用分布式系统的时钟同步的方式,通过确定视频输出节点的类型,其中,类型包括:主节点和从节点;依据预设协议对从节点与主节点进行时钟同步;通过定时器对时钟同步后的主节点和从节点输出的时钟信号进行修正,达到了不依靠外接时钟仍能够在分布式系统中实现多个输出节点拼接时的视频同步的目的,从而实现了在分布式系统中实现多个输出节点拼接时的时钟同步的技术效果,进而解决了由于现有技术在保障输出显示同步时依赖外部时钟进行显示同步,导致多个输出节点无法确保所有节点的时钟同步的技术问题。
实施例2
根据本发明实施例的另一方面,还提供了一种时钟同步的装置,图3是根据本发明实施例的时钟同步的装置的示意图,如图3所示,包括:类型确定模块32,用于确定视频输出节点的类型,其中,类型包括:主节点和从节点;同步模块34,用于依据预设协议对从节点与主节点进行时钟同步;修正模块36,用于通过定时器对时钟同步后的主节点和从节点输出的时钟信号进行修正。
可选的,同步模块34包括:发送单元,用于依据主节点的时钟,周期性发布的时间同步及时间信息,其中,时间信息包括:时间戳信息;接收单元,用于通过从节点的时钟端口接收主节点的时钟端口发送的时间戳信息;同步单元,用于根据时间戳信息计算主节点和从节点的时间差,并依据时间差调整定时器的本地时间,得到主节点和从节点的时钟频率和相位一致。
进一步地,可选的,修正模块36包括:设置单元,用于根据输入视频输出节点的视频源的帧率设置定时器的定时时长,得到设置后的定时器;修正单元,用于依据设置后的定时器对主节点和从节点的时钟信号进行相位同步,得到修正后的时钟信号。
可选的,修正单元包括:第一修正子单元,用于控制主节点和从节点的设置后的定时器共同在指定时间的起点启动,将主节点和从节点的时钟信号进行同步输出,得到修正后的时钟信号。
可选的,修正单元包括:第二修正子单元,用于通过主节点向从节点发出组播指令,其中,组播指令用于指示所有节点的定时器启动,将主节点和从节点的时钟信号进行同步输出,得到修正后的时钟信号。
实施例3
根据本发明实施例的另一方面,还提供了一种时钟同步的系统,图4是根据本发明实施例的时钟同步的系统的示意图,如图4所示,包括:交换机42和显示设备44,本申请实施例提供的时钟同步系统还包括:至少两个多媒体播放盒46,其中,交换机42分别与至少两个多媒体播放盒46连接,每个多媒体播放盒46与对应的显示设备44连接,显示设备44的数量与多媒体播放盒46的数量相同;确定至少两个多媒体播放盒46的类型,类型包括:主节点和从节点;依据预设协议对从节点与主节点进行时钟同步;通过定时器对时钟同步后的主节点和从节点输出的时钟信号进行修正。
具体的,在本申请实施例提供的时钟同步的系统中,多媒体播放盒的结构包括如下两种方式:
方式一:每个多媒体播放盒46包括:第一类数据处理模块和现场可编程逻辑门阵列模块,其中,第一类数据处理模块的一端与交换机连接,第一类数据处理模块的另一端与现场可编程逻辑门阵列模块的一端连接,用于存储及执行系统程序,并获取交换机输出的多媒体数据中的帧率,依据帧率设置定时器的定时时长,依据设置后的定时器控制每个多媒体播放盒之间输出的时钟信号同步;现场可编程逻辑门阵列模块的另一端与显示设备连接,用于向显示设备输出时钟信号同步的多媒体数据。
具体的,第一类数据处理模块可以包括:ARM处理器(Advanced RISC Machines,简称ARM),其中,该ARM处理器包括:linux高级定时器,在提供定时器功能的同时由于基于Linux架构,能够进行系统级别的数据处理功能,在本申请实施例中通过linux高级定时器产生时钟信号(vsync),现场可编程逻辑门阵列模块表示为FPGA,图5a是根据本发明实施例的一种时钟同步的系统的示意图,如图5a所示,所有的ARM设备通过PHY(端口物理层PortPhysical Layer)连接到同一交换机中,输出节点包含ARM+FPGA(即,每个节点包括ARM和FPGA,其中,FPGA分别与ARM和显示设备连接),由FPGA完成输出。这里需要注意ARM上的PHY必须为支持1588协议的PHY。
方式二:每个多媒体播放盒46包括:第一类数据处理模块、第二类数据处理模块和现场可编程逻辑门阵列模块,其中,第一类数据处理模块的一端与交换机连接,第一类数据处理模块的另一端与第二类数据处理模块的一端连接,第二类数据处理模块与现场可编程逻辑门阵列模块的一端连接;第一类数据处理模块用于存储及执行系统程序;并依据业务请求获取交换机输出的多媒体数据中的帧率,依据帧率设置定时器的定时时长,依据设置后的定时器控制每个多媒体播放盒之间输出的时钟信号同步;或,将业务请求发送至第二类数据处理模块,由第二类数据处理模块根据交换机输出的多媒体数据中的帧率设置定时器,并依据设置后的定时器控制每个多媒体播放盒之间输出的时钟信号同步;现场可编程逻辑门阵列模块的另一端与显示设备连接,用于向显示设备输出时钟信号同步的多媒体数据。
具体的,第一类数据处理模块可以包括:ARM处理器,第二类数据处理模块可以包括:MCU处理器(Microcontroller Unit,简称MCU),现场可编程逻辑门阵列模块表示为FPGA,图5b是根据本发明实施例的另一种时钟同步的系统的示意图,如图5b所示,所有的ARM设备通过PHY(端口物理层Port Physical Layer)连接到同一交换机中,输出节点包含ARM+MCU+FPGA(即,每个节点包括ARM、MCU和FPGA,其中,FPGA分别与MCU和显示设备连接),由FPGA完成输出。这里需要注意ARM上的PHY必须为支持1588协议的PHY。
实施例4
根据本发明实施例的另一方面,还提供了一种存储介质,其中,存储介质包括存储的程序,其中,在程序运行时控制存储介质所在设备执行上述实施例1中的方法。
实施例5
根据本发明实施例的另一方面,还提供了一种处理器,其中,处理器用于运行程序,其中,程序运行时执行上述实施例1中的方法。
上述本发明实施例序号仅仅为了描述,不代表实施例的优劣。
在本发明的上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
在本申请所提供的几个实施例中,应该理解到,所揭露的技术内容,可通过其它的方式实现。其中,以上所描述的装置实施例仅仅是示意性的,例如所述单元的划分,可以为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,单元或模块的间接耦合或通信连接,可以是电性或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
所述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可为个人计算机、服务器或者网络设备等)执行本发明各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、移动硬盘、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (10)

1.一种时钟同步的方法,其特征在于,包括:
确定视频输出节点的类型,其中,所述类型包括:主节点和从节点;
依据预设协议对所述从节点与所述主节点进行时钟同步;
通过定时器对所述时钟同步后的所述主节点和所述从节点输出的时钟信号进行修正。
2.根据权利要求1所述的方法,其特征在于,依据预设协议对所述从节点与所述主节点进行时钟同步包括:
依据所述主节点的时钟,周期性发布的时间同步及时间信息,其中,所述时间信息包括:时间戳信息;
通过所述从节点的时钟端口接收所述主节点的时钟端口发送的所述时间戳信息;
根据所述时间戳信息计算所述主节点和所述从节点的时间差,并依据所述时间差调整定时器的本地时间,得到所述主节点和所述从节点的时钟频率和相位一致。
3.根据权利要求1或2所述的方法,其特征在于,通过定时器对所述时钟同步后的所述主节点和所述从节点输出的时钟信号进行修正包括:
根据输入所述视频输出节点的视频源的帧率设置所述定时器的定时时长,得到设置后的定时器;
依据所述设置后的定时器对所述主节点和所述从节点的时钟信号进行相位同步,得到修正后的时钟信号。
4.根据权利要求3所述的方法,其特征在于,所述依据所述设置后的定时器对所述主节点和所述从节点的时钟信号进行相位同步,得到修正后的时钟信号包括:
控制所述主节点和所述从节点的所述设置后的定时器共同在指定时间的起点启动,将所述主节点和所述从节点的时钟信号进行同步输出,得到修正后的时钟信号。
5.根据权利要求3所述的方法,其特征在于,所述依据所述设置后的定时器对所述主节点和所述从节点的时钟信号进行相位同步,得到修正后的时钟信号包括:
通过所述主节点向所述从节点发出组播指令,其中,所述组播指令用于指示所有节点的定时器启动,将所述主节点和所述从节点的时钟信号进行同步输出,得到修正后的时钟信号。
6.一种时钟同步的装置,其特征在于,包括:
类型确定模块,用于确定视频输出节点的类型,其中,所述类型包括:主节点和从节点;
同步模块,用于依据预设协议对所述从节点与所述主节点进行时钟同步;
修正模块,用于通过定时器对所述时钟同步后的所述主节点和所述从节点输出的时钟信号进行修正。
7.一种时钟同步的系统,包括:交换机和显示设备,其特征在于,所述时钟同步系统还包括:至少两个多媒体播放盒,其中,
所述交换机分别与所述至少两个多媒体播放盒连接,每个多媒体播放盒与对应的所述显示设备连接,所述显示设备的数量与所述多媒体播放盒的数量相同;
确定所述至少两个多媒体播放盒的类型,所述类型包括:主节点和从节点;依据预设协议对所述从节点与所述主节点进行时钟同步;通过定时器对所述时钟同步后的所述主节点和所述从节点输出的时钟信号进行修正。
8.根据权利要求7所述的系统,其特征在于,每个多媒体播放盒包括:第一类数据处理模块和现场可编程逻辑门阵列模块,其中,
所述第一类数据处理模块的一端与所述交换机连接,所述第一类数据处理模块的另一端与所述现场可编程逻辑门阵列模块的一端连接,用于存储及执行系统程序,并获取所述交换机输出的多媒体数据中的帧率,依据所述帧率设置定时器的定时时长,依据设置后的定时器控制每个多媒体播放盒之间输出的时钟信号同步;
所述现场可编程逻辑门阵列模块的另一端与所述显示设备连接,用于向所述显示设备输出时钟信号同步的多媒体数据。
9.根据权利要求7所述的系统,其特征在于,每个多媒体播放盒包括:第一类数据处理模块、第二类数据处理模块和现场可编程逻辑门阵列模块,其中,
所述第一类数据处理模块的一端与所述交换机连接,所述第一类数据处理模块的另一端与所述第二类数据处理模块的一端连接,所述第二类数据处理模块与所述现场可编程逻辑门阵列模块的一端连接;
所述第一类数据处理模块用于存储及执行系统程序;并依据业务请求获取所述交换机输出的多媒体数据中的帧率,依据所述帧率设置定时器的定时时长,依据设置后的定时器控制每个多媒体播放盒之间输出的时钟信号同步;或,将所述业务请求发送至所述第二类数据处理模块,由所述第二类数据处理模块根据所述交换机输出的所述多媒体数据中的帧率设置定时器,并依据设置后的定时器控制每个多媒体播放盒之间输出的时钟信号同步;
所述现场可编程逻辑门阵列模块的另一端与所述显示设备连接,用于向所述显示设备输出时钟信号同步的多媒体数据。
10.一种处理器,其中,所述处理器用于运行程序,其中,所述程序运行时执行权利要求1所述方法。
CN202011433225.8A 2020-12-09 2020-12-09 时钟同步的方法、装置和系统 Active CN112653532B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011433225.8A CN112653532B (zh) 2020-12-09 2020-12-09 时钟同步的方法、装置和系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011433225.8A CN112653532B (zh) 2020-12-09 2020-12-09 时钟同步的方法、装置和系统

Publications (2)

Publication Number Publication Date
CN112653532A true CN112653532A (zh) 2021-04-13
CN112653532B CN112653532B (zh) 2023-04-11

Family

ID=75350718

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011433225.8A Active CN112653532B (zh) 2020-12-09 2020-12-09 时钟同步的方法、装置和系统

Country Status (1)

Country Link
CN (1) CN112653532B (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113453053A (zh) * 2021-06-25 2021-09-28 杭州海康威视数字技术股份有限公司 分布式视频同步显示系统及视频同步显示方法、存储介质
CN113839732A (zh) * 2021-09-18 2021-12-24 阿里巴巴达摩院(杭州)科技有限公司 时钟同步方法、装置及设备
CN114095166A (zh) * 2021-11-23 2022-02-25 北京京东方技术开发有限公司 生成节点临时身份标识的方法、节点及系统
CN115037403A (zh) * 2022-08-10 2022-09-09 中国电子科技集团公司第十研究所 一种多arm-fpga联合仿真时间同步方法
CN117440190A (zh) * 2023-11-23 2024-01-23 北京视睿讯科技有限公司 一种分布式视频同步方法、系统、设备和介质

Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101977104A (zh) * 2010-11-13 2011-02-16 上海交通大学 基于ieee1588精确时钟同步协议系统及其同步方法
CN105376043A (zh) * 2015-11-04 2016-03-02 国网电力科学研究院武汉南瑞有限责任公司 一种双板卡系统的时间同步方法
CN105790920A (zh) * 2016-02-24 2016-07-20 华东交通大学 网络系统中分布节点时钟同步方法
CN106131947A (zh) * 2016-09-14 2016-11-16 潘进 一种无线网络设备间时钟同步的方法
CN106301953A (zh) * 2016-09-20 2017-01-04 中国科学院计算技术研究所 适用于时间触发以太网的分布式容错时钟同步方法及系统
CN106712885A (zh) * 2016-12-14 2017-05-24 北京华为数字技术有限公司 时钟同步方法、网络设备和网络系统
US20180206203A1 (en) * 2015-07-17 2018-07-19 Telefonaktiebolaget Lm Ericsson (Publ) Synchronisation of Wireless Base Stations
CN109547146A (zh) * 2019-01-14 2019-03-29 北京邮电大学 一种基于超宽带无线通信的无线时钟同步方法及装置
CN110475137A (zh) * 2019-09-06 2019-11-19 北京市博汇科技股份有限公司 一种高精度分布式显控帧同步方法和系统
CN110808807A (zh) * 2019-11-12 2020-02-18 中国民航大学 一种局域网络中设备的时钟同步方法
CN111130676A (zh) * 2019-12-02 2020-05-08 上海赫千电子科技有限公司 一种应用于主时钟与从时钟的时间同步修正方法、装置
CN111147179A (zh) * 2020-03-10 2020-05-12 浙江赛思电子科技有限公司 一种基于e1的精密时钟同步技术
CN112054865A (zh) * 2019-06-05 2020-12-08 北京国盾量子信息技术有限公司 基于以太网的时间同步方法、同步系统及量子密钥分发系统

Patent Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101977104A (zh) * 2010-11-13 2011-02-16 上海交通大学 基于ieee1588精确时钟同步协议系统及其同步方法
US20180206203A1 (en) * 2015-07-17 2018-07-19 Telefonaktiebolaget Lm Ericsson (Publ) Synchronisation of Wireless Base Stations
CN105376043A (zh) * 2015-11-04 2016-03-02 国网电力科学研究院武汉南瑞有限责任公司 一种双板卡系统的时间同步方法
CN105790920A (zh) * 2016-02-24 2016-07-20 华东交通大学 网络系统中分布节点时钟同步方法
CN106131947A (zh) * 2016-09-14 2016-11-16 潘进 一种无线网络设备间时钟同步的方法
CN106301953A (zh) * 2016-09-20 2017-01-04 中国科学院计算技术研究所 适用于时间触发以太网的分布式容错时钟同步方法及系统
CN106712885A (zh) * 2016-12-14 2017-05-24 北京华为数字技术有限公司 时钟同步方法、网络设备和网络系统
CN109547146A (zh) * 2019-01-14 2019-03-29 北京邮电大学 一种基于超宽带无线通信的无线时钟同步方法及装置
CN112054865A (zh) * 2019-06-05 2020-12-08 北京国盾量子信息技术有限公司 基于以太网的时间同步方法、同步系统及量子密钥分发系统
CN110475137A (zh) * 2019-09-06 2019-11-19 北京市博汇科技股份有限公司 一种高精度分布式显控帧同步方法和系统
CN110808807A (zh) * 2019-11-12 2020-02-18 中国民航大学 一种局域网络中设备的时钟同步方法
CN111130676A (zh) * 2019-12-02 2020-05-08 上海赫千电子科技有限公司 一种应用于主时钟与从时钟的时间同步修正方法、装置
CN111147179A (zh) * 2020-03-10 2020-05-12 浙江赛思电子科技有限公司 一种基于e1的精密时钟同步技术

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
寸天睿: "TDM网络时钟同步改进方法研究", 《电子技术与软件工程》 *
张鹤鸣等: "IEEE 1588v2基于透明时钟的误差分析与修正", 《计算机应用》 *

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113453053A (zh) * 2021-06-25 2021-09-28 杭州海康威视数字技术股份有限公司 分布式视频同步显示系统及视频同步显示方法、存储介质
CN113839732A (zh) * 2021-09-18 2021-12-24 阿里巴巴达摩院(杭州)科技有限公司 时钟同步方法、装置及设备
CN114095166A (zh) * 2021-11-23 2022-02-25 北京京东方技术开发有限公司 生成节点临时身份标识的方法、节点及系统
CN115037403A (zh) * 2022-08-10 2022-09-09 中国电子科技集团公司第十研究所 一种多arm-fpga联合仿真时间同步方法
CN117440190A (zh) * 2023-11-23 2024-01-23 北京视睿讯科技有限公司 一种分布式视频同步方法、系统、设备和介质

Also Published As

Publication number Publication date
CN112653532B (zh) 2023-04-11

Similar Documents

Publication Publication Date Title
CN112653532B (zh) 时钟同步的方法、装置和系统
CN108366283B (zh) 多设备间的媒体同步播放方法
CN113365127B (zh) 局域网多屏显示同步方法及装置
CN101820500B (zh) 从装置、从装置的时刻同步化方法、主装置以及电子设备系统
CN104375789B (zh) 拼接屏的同步显示方法及系统
KR100902013B1 (ko) 타일드 디스플레이 시스템 및 상기 시스템에서의 동기화방법
US20160357493A1 (en) Synchronization of videos in a display wall
CN103402140B (zh) 一种分布式ip视频解码器同步拼接上墙的方法和系统
US20120050613A1 (en) Method of synchronization, corresponding system and device
CN107465474B (zh) 数控系统总线设备的时间同步系统及方法
CN111954050B (zh) 一种多设备间视频同步的方法及系统
CN101807988A (zh) 从装置、从装置的时刻同步化方法、主装置以及电子设备系统
CN103198851A (zh) 一种基于时间戳消息的多终端同步播放方法
CN101330342B (zh) 一种用端口镜像实现时间同步协议的方法及其装置
CN106412633A (zh) 分布式多画面拼控器屏幕映射方法及显示时钟同步控制方法及系统
WO2018121012A1 (zh) 一种数字矩阵同步输出控制方法、装置及电子设备
KR102566550B1 (ko) 복수의 커넥티드 장치 간 디지털 콘텐츠의 재생 동기화를 맞추는 방법 및 이를 이용한 장치
CN102739386A (zh) 大型网络上克服偏离累积实现精确时钟分配的系统和方法
CN103491317A (zh) 一种三维图形图像多屏同步播放方法、设备及系统
CN103297707A (zh) 一种超高清视频播放系统
US20210152322A1 (en) Communication apparatus, communication system, communication method, and computer readable medium
CN111769895B (zh) 多设备校时方法及系统和设备校时方法及装置
TWI488505B (zh) 能夠在封包通訊網路上發送封包之發送裝置以及接收封包之接收裝置
CN111031194A (zh) 一种多路解码器同步控制方法、设备及存储介质
JP2018085671A (ja) デジタルサイネージシステム

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant