CN112599082A - 自适应寻址及编址方法、装置、设备及存储介质 - Google Patents

自适应寻址及编址方法、装置、设备及存储介质 Download PDF

Info

Publication number
CN112599082A
CN112599082A CN202011533671.6A CN202011533671A CN112599082A CN 112599082 A CN112599082 A CN 112599082A CN 202011533671 A CN202011533671 A CN 202011533671A CN 112599082 A CN112599082 A CN 112599082A
Authority
CN
China
Prior art keywords
addressing
host
address
slave
instruction
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202011533671.6A
Other languages
English (en)
Other versions
CN112599082B (zh
Inventor
李照华
陈克勇
刘宇洋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Sunmoon Microelectronics Co Ltd
Original Assignee
Shenzhen Sunmoon Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Sunmoon Microelectronics Co Ltd filed Critical Shenzhen Sunmoon Microelectronics Co Ltd
Priority to CN202011533671.6A priority Critical patent/CN112599082B/zh
Publication of CN112599082A publication Critical patent/CN112599082A/zh
Application granted granted Critical
Publication of CN112599082B publication Critical patent/CN112599082B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

本发明涉及用于自适应寻址及编址的方法、装置、设备、存储介质以及显示系统。其中,公开了一种自适应寻址及编址方法,包括:响应于接收到控制器发送的第一寻址指令,并联主机组中的每个主机根据所述第一寻址指令中的预定寻址方式向与该主机级联的级联从机组发送第二寻址指令以进行寻址;并联主机组中的每个主机基于来自与其级联的级联从机组的反馈指令,确定每个主机带载的从机数量;响应于接收到控制器发送的编址指令,并联主机组根据所确定的多个所述从机数量和所述编址指令中的预定编址方式逐级进行主机编址。

Description

自适应寻址及编址方法、装置、设备及存储介质
技术领域
本发明涉及集成电路设计技术领域,尤其涉及一种自适应寻址及编址方法、装置、设备、存储介质以及一种显示系统。
背景技术
随着集成电路的发展,实现更高效、更准确、更大规模、更复杂的景观照明系统成为LED驱动集成电路的重要衡量标准。传统的LED景观显示系统采用将各显示模块与控制器串联的方式进行数据通信,随着显示需求逐渐增多,显示模块的个数随着显示规模成正比例增长。
然而,在串联的通信方式中,当与控制器串联的多个显示模块中的任一显示模块出现问题时,该显示模块后面的显示模块均不能正常工作,而且不宜排查和替换,容易造成整个景观照明系统紊乱,相应地导致成本较高。另外,在各个显示模块并联的显示系统中,各个显示模块都向主机发送请求,主机接收到请求后再向各个显示模块进行地址传输,同一时间可能有大量显示模块向控制器发送请求,容易造成错误传输,并且存在较大延迟,效率低。
发明内容
本发明的主要目的在于提供一种自适应寻址及编址方法、装置、设备及存储介质以及一种显示系统,旨在解决当前景观显示系统的显示模块延迟高、效率低、不宜排查和替换、成本较高的技术问题。
为实现上述目的,本发明实施例提供一种自适应寻址及编址方法,所述自适应寻址及编址方法包括:响应于接收到控制器发送的第一寻址指令,并联主机组中的每个主机根据所述第一寻址指令中的预定寻址方式向与该主机级联的级联从机组发送第二寻址指令以进行寻址;并联主机组中的每个主机基于来自与其级联的级联从机组的反馈指令,确定每个主机带载的从机数量;响应于接收到控制器发送的编址指令,并联主机组根据所确定的多个所述从机数量和所述编址指令中的预定编址方式逐级进行主机编址。
优选地,响应于接收到控制器发送的第一寻址指令,并联主机组中的每个主机根据所述第一寻址指令中的预定寻址方式向与该主机级联的级联从机组发送第二寻址指令以进行寻址包括:并联主机组中的每个主机向与其级联的第一级从机发送第二寻址指令;响应于接收到所述第二寻址指令,所述第一级从机判断反馈次数是否小于1,其中,当反馈次数小于1时,第一级从机向所级联的主机发送反馈指令;其中,当反馈次数大于或等于1时,第一级从机向下一级从机转发第二寻址指令,并且所述下一级从机继续进行判断步骤;主机判断反馈指令等待时间是否大于预定阈值,当反馈指令等待时间大于预定阈值时,结束寻址。
优选地,响应于接收到控制器发送的第一寻址指令,并联主机组中的每个主机根据所述第一寻址指令中的预定寻址方式向与该主机级联的级联从机组发送第二寻址指令以进行寻址包括:每个主机将第二寻址指令发送至与其级联的级联从机组中的每个从机;所有从机接收到第二寻址指令后,从后向前回传反馈指令,其中,所述反馈指令包括从机地址信息,并且在回传中逐级累加从机地址信息;主机判断是否接收到反馈指令以及等待时间是否大于预定阈值,当接收到反馈指令或者反馈指令等待时间大于预定阈值时,结束寻址。
优选地,所述并联主机组中的每个主机基于来自与其级联的级联从机组的反馈指令,确定每个主机带载的从机数量的步骤包括:检测是否接收到所述级联从机组响应于所述第二寻址指令发送的反馈指令;若接收到所述反馈指令,对所述反馈指令进行解析,得到所述级联从机组的反馈信息;根据所述反馈信息,确定所述并联主机组中的每个主机带载的从机数量。
优选地,所述响应于接收到控制器发送的编址指令,并联主机组根据所确定的多个所述从机数量和所述编址指令中的预定编址方式逐级进行主机编址的步骤包括:响应于接收到控制器发送的编址指令,并联主机组中的第一主机进入自动编址模式;当第一主机接收到数据时,第一地址被控制器写入第一主机;第一主机计算第二主机的第二地址,将第二地址通过地址输出接口发送给第二主机;响应于接收到第二地址,第二主机进入自动编址模式,将第二地址写入第二主机,向后逐级计算后一级主机的地址并向后一级主机发送计算出的地址。
优选地,所述方法还包括:当并联主机组中的任一主机被更换时,更换后的新的后一级主机向前一级主机发送更新地址请求;响应于所述更新地址请求,所述前一级主机为新的后一级主机计算地址并发送给新的后一级主机。
优选地,所述后一级主机的地址是由前一级主机基于前一级主机的地址、前一级主机自身控制的通道数以及前一级主机带载的通道数计算的。
优选地,所述后一级主机的地址是基于下式计算的:后一级主机的地址=前一级主机的地址+前一级主机自身控制的通道数+(前一级主机带载的从机数*每个从机驱动的通道数)。
优选地,所述响应于接收到控制器发送的编址指令,并联主机组根据所确定的多个所述从机数量和所述编址指令中的预定编址方式逐级进行主机编址的步骤包括:并联主机组中的每个主机逐级从控制器接收各自的地址,并写入自身主机,其中,每个主机各自的地址是由控制器根据所确定的多个所述从机数量预先计算出的。
优选地,所述并联主机组中的各个主机以并联的方式通过地址输入端口和地址输出端口进行第一寻址指令及编址指令传输;所述级联从机组中的各个从机以级联的方式通过数据输入端口和数据输出端口进行第二寻址指令传输。
为实现上述目的,本发明还提供一种自适应寻址及编址设备,所述自适应寻址及编址设备包括:存储器,其上存储有指令;处理器,被配置为执行存储在所述存储器上的指令,以使所述自适应寻址及编址设备执行如本公开所述的自适应寻址及编址方法。
进一步地,为实现上述目的,本发明还提供一种存储介质,所述存储介质上存储有自适应寻址及编址程序,所述自适应寻址及编址程序被处理器执行时实现如本公开所述的自适应寻址及编址方法。
进一步地,为实现上述目的,本发明还提供一种自适应寻址及编址装置,包括用于执行如本公开所述的自适应寻址及编址方法的单元。
进一步地,为实现上述目的,本发明还提供一种显示系统,其特征在于,所述系统包括:控制器;并联主机组,所述并联主机组中的各个主机以并联的方式连接到控制器;级联从机组,所述级联从机组中的一个或多个从机以串联级联的方式连接到并联主机组中的各个主机,其中,所述显示系统执行如本公开所述的自适应寻址及编址方法。
本发明实施例提供了一种自适应寻址及编址方法、装置、设备及存储介质以及一种显示系统。根据本公开,能够自动准确地得到级联从机组中的从机数量,实现了自动寻址和编址,提高了传输指令的速度和准确率,降低了系统延迟,有助于排查和替换问题显示模块,整体上提高了LED显示系统的效率和性能,并且降低了成本。
附图说明
图1是根据本公开的实施例的自适应寻址及编址方法所应用于的硬件运行环境的结构示意图;
图2是根据本公开的实施例的显示系统的示意结构图;
图3是根据本公开的实施例的自适应寻址及编址方法的流程图;
图4是根据本公开的实施例的根据顺序寻址方式进行寻址的流程图;
图5是根据本公开的实施例的根据倒序寻址方式进行寻址的流程图。
本发明目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
如图1所示,图1是根据本公开的实施例的自适应寻址及编址方法所应用于的硬件运行环境的结构示意图。
在后续的描述中,使用用于表示元件的诸如“模块”、“部件”或“单元”的后缀仅为了有利于本发明的说明,其本身没有特定的意义。因此,“模块”、“部件”或“单元”可以混合地使用。
本发明实施例自适应寻址及编址设备可以是PC,也可以是平板电脑、便携计算机等可移动式终端设备。
如图1所示,该自适应寻址及编址设备可以包括:处理器1001(例如CPU),网络接口1004,用户接口1003,存储器1005,通信总线1002。其中,通信总线1002用于实现这些组件之间的连接通信。用户接口1003可以包括显示屏(Display)、输入单元(比如键盘(Keyboard)),还可以包括标准的有线接口、无线接口。网络接口1004可选地可以包括标准的有线接口、无线接口(如WI-FI接口)。存储器1005可以是高速RAM存储器,也可以是非易失性存储器(non-volatile memory),例如磁盘存储器。存储器1005可选地还可以是独立于前述处理器1001的存储装置。
本领域技术人员可以理解,图1中示出的自适应寻址及编址设备结构并不构成对自适应寻址及编址设备的限定,可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件布置。
如图1所示,作为一种存储介质的存储器1005中可以包括操作系统、网络通信模块、用户接口模块以及自适应寻址及编址程序。
在图1所示的设备中,网络接口1004主要用于连接后台服务器,与后台服务器进行数据通信;用户接口1003主要用于连接客户端(用户端),与客户端进行数据通信;而处理器1001可以用于调用存储器1005中存储的自适应寻址及编址程序,并执行以下操作:
响应于接收到控制器发送的第一寻址指令,并联主机组中的每个主机根据所述第一寻址指令中的预定寻址方式向与该主机级联的级联从机组发送第二寻址指令以进行寻址;
并联主机组中的每个主机基于来自与其级联的级联从机组的反馈指令,确定每个主机带载的从机数量;
响应于接收到控制器发送的编址指令,并联主机组根据所确定的多个所述从机数量和所述编址指令中的预定编址方式逐级进行主机编址。
进一步地,响应于接收到控制器发送的第一寻址指令,并联主机组中的每个主机根据所述第一寻址指令中的预定寻址方式向与该主机级联的级联从机组发送第二寻址指令以进行寻址包括:
并联主机组中的每个主机向与其级联的第一级从机发送第二寻址指令;
响应于接收到所述第二寻址指令,所述第一级从机判断反馈次数是否小于1,
其中,当反馈次数小于1时,第一级从机向所级联的主机发送反馈指令;
其中,当反馈次数大于或等于1时,第一级从机向下一级从机转发第二寻址指令,并且所述下一级从机继续进行判断步骤;
主机判断反馈指令等待时间是否大于预定阈值,当反馈指令等待时间大于预定阈值时,结束寻址。
进一步地,响应于接收到控制器发送的第一寻址指令,并联主机组中的每个主机根据所述第一寻址指令中的预定寻址方式向与该主机级联的级联从机组发送第二寻址指令以进行寻址包括:
每个主机将第二寻址指令发送至与其级联的级联从机组中的每个从机;
所有从机接收到第二寻址指令后,从后向前回传反馈指令,其中,所述反馈指令包括从机地址信息,并且在回传中逐级累加从机地址信息;
主机判断是否接收到反馈指令以及等待时间是否大于预定阈值,当接收到反馈指令或者反馈指令等待时间大于预定阈值时,结束寻址。
进一步地,所述并联主机组中的每个主机基于来自与其级联的级联从机组的反馈指令,确定每个主机带载的从机数量的步骤包括:
检测是否接收到所述级联从机组响应于所述第二寻址指令发送的反馈指令;
若接收到所述反馈指令,对所述反馈指令进行解析,得到所述级联从机组的反馈信息;
根据所述反馈信息,确定所述并联主机组中的每个主机带载的从机数量。
进一步地,所述响应于接收到控制器发送的编址指令,并联主机组根据所确定的多个所述从机数量和所述编址指令中的预定编址方式逐级进行主机编址的步骤包括:
响应于接收到控制器发送的编址指令,并联主机组中的第一主机进入自动编址模式;
当第一主机接收到数据时,第一地址被控制器写入第一主机;
第一主机计算第二主机的第二地址,将第二地址通过地址输出接口发送给第二主机;
响应于接收到第二地址,第二主机进入自动编址模式,将第二地址写入第二主机,向后逐级计算后一级主机的地址并向后一级主机发送计算出的地址。
进一步地,当并联主机组中的任一主机被更换时,更换后的新的后一级主机向前一级主机发送更新地址请求;
响应于所述更新地址请求,所述前一级主机为新的后一级主机计算地址并发送给新的后一级主机。
进一步地,所述后一级主机的地址是由前一级主机基于前一级主机的地址、前一级主机自身控制的通道数以及前一级主机带载的通道数计算的。
进一步地,所述后一级主机的地址是基于下式计算的:后一级主机的地址=前一级主机的地址+前一级主机自身控制的通道数+(前一级主机带载的从机数*每个从机驱动的通道数)。
进一步地,所述响应于接收到控制器发送的编址指令,并联主机组根据所确定的多个所述从机数量和所述编址指令中的预定编址方式逐级进行主机编址的步骤包括:
并联主机组中的每个主机逐级从控制器接收各自的地址,并写入自身主机,
其中,每个主机各自的地址是由控制器根据所确定的多个所述从机数量预先计算出的。
进一步地,所述并联主机组中的各个主机以并联的方式通过地址输入端口和地址输出端口进行第一寻址指令及编址指令传输;所述级联从机组中的各个从机以级联的方式通过数据输入端口和数据输出端口进行第二寻址指令传输。
为了更好的理解上述技术方案,下面将参照图2-图5更详细地描述本公开的示例性实施例。虽然附图中显示了本公开的示例性实施例,然而应当理解,可以以各种形式实现本公开而不应被这里阐述的实施例所限制。相反,提供这些实施例是为了能够更透彻地理解本公开,并且能够将本公开的范围完整的传达给本领域的技术人员。
为了更好的理解上述技术方案,下面将结合说明书附图以及具体的实施方式对上述技术方案进行详细的说明。
根据本公开的自适应寻址及编址方法应用于由控制器、主机、从机组成的寻址系统。图2是根据本公开的实施例的显示系统的示意结构图。如图2所示,其中主机的数量可以为一个或多个(例如,1~n个),多个主机以并联的方式通过显示数据线与控制器连接,形成并联主机组,并联主机组中的各个主机之间通过adri(地址输入)端口和adro(地址输出)端口进行编址指令传输,即当前主机通过adro端口将编址指令或者寻址得到的从机数量传输至下一主机,而下一主机通过adri端口进行接收。其中显示数据线可以是差分线,也可以是单线,差分线可以是A、B差分线。从机的数量可以为一个或多个(例如,1~m个),多个从机通过串联级联的方式与主机连接,形成级联从机组。级联从机组中各从机通过din(数据输入)端口和 dout(数据输出)端口进行寻址指令传输,即当前从机通过dout端口将寻址指令或者寻址数据传输至下一从机,而下一从机通过din端口进行接收。并联主机组中每一主机均分别对应有级联从机组,可以理解为显示系统可以由一个控制器、一个并联主机组与多个级联从机组构成。控制器用于完成协调和指挥整个寻址系统的操作。在本实施例中主机可以为主芯片,从机可以为显示模块,每个显示模块有R、G、B三个二极管根据发光指令进行发光显示。
可以理解地,传统的LED(Light Emitting Diode,发光二极管)景观显示系统采用将各显示模块与控制器串联的方式进行数据通信,随着显示需求逐渐增多,显示模块的个数随着显示规模成正比例增长,并且串联的通信方式在与控制器串联的多个显示模块中任一显示模块出现问题时,其余的显示模块均不能正常工作,不易排查和替换,容易造成整个景观照明系统紊乱,成本较高。另外,传统LED显示系统中错误率高、地址传输延迟大、效率低。
如图2所示,本公开的显示系统采用主机与控制器串联、主机之间并联、从机串联级联到各个主机的结构。如此,当一个从机出现问题时,只会影响该从机后面的从机,避免了影响整个显示系统,一定程度上降低了成本。此外,主机并行和从机级联能够提高准确率、加快数据和指令传输速度,缩短延迟。
参照图3,示出了根据本公开的实施例的自适应寻址及编址方法的流程图。
如图3所示,在步骤S310中,响应于接收到控制器发送的第一寻址指令,并联主机组中的每个主机根据第一寻址指令中的预定寻址方式向与该主机级联的级联从机组发送第二寻址指令以进行寻址。
可以理解地,在具有进行显示模块的数量查询需求时,用户可以通过控制器设置用于主机对级联从机组进行主机与各从机间寻址的寻址方式,以及用于并联主机组中的各个主机之间的编址方式。其中寻址方式在本实施例中至少包括顺序寻址方式和倒序寻址方式,编址方式在本实施例中至少包含自动编址方式、手动编址方式、智能编址方式。用户在设置寻址方式与编址方式时,可以根据实际需求进行设置。
进一步地,当检测接收到控制器通过显示数据线发送的第一寻址指令时,并联主机组可以对第一寻址指令进行解析,得到用户所设置的主机对级联从机组中各从机进行寻址的寻址方式,根据寻址方式生成第二寻址指令,并将生成的第二寻址指令发送至级联从机组中,对级联从机组中的各从机进行寻址。
接下来,在步骤S320中,并联主机组中的每个主机基于来自与其级联的级联从机组的反馈指令,确定每个主机带载的从机数量。
具体地,并联主机组中的每个主机检测是否接收到级联从机组响应于第二寻址指令发送的反馈指令;若接收到反馈指令,对反馈指令进行解析,得到级联从机组的反馈信息;根据反馈信息,确定并联主机组中的每个主机带载的从机数量。进一步地,并联主机组将所确定地带载从机数量存储在主机地非易失性存储器中,供主机间自动编址使用。
作为示例,图4示出了根据本公开的实施例的根据顺序寻址方式进行寻址的流程图。
如图4所示,在步骤S410中,并联主机组中的每个主机向与其级联的第一级从机发送第二寻址指令。在一些实施例中,每个主机根据第一寻址指令中的顺序寻址方式生成第二寻址指令,通过与级联从机组中第一级从机连接进行输出的dout端口将第二寻址指令发送给与该主机对应的级联从机组,在发送成功后将dout端口转换为din端口,以接收级联从机组返回的反馈指令。
接下来,在步骤S420中,响应于接收到所述第二寻址指令,第一级从机判断反馈次数是否小于1,其中,当反馈次数小于1时,第一级从机向所级联的主机发送反馈指令;其中,当反馈次数大于或等于1时,第一级从机向下一级从机转发第二寻址指令,并且所述下一级从机继续进行判断步骤。
在一些实施例中,当级联从机组中第一级从机通过与主机连接的din端口接收到第二寻址指令时,将din端口转换为dout端口,同时判断反馈次数是否小于1。在一些实施例中,若反馈次数小于1,说明第一级从机未向主机回传过数据,则通过dout端口向主机发送反馈指令。主机对反馈指令的次数进行统计,每接收到一次反馈指令便对计数器加1,并且主机在接收到反馈指令后继续向第二级从机发送第二寻址指令。在一些实施例中,若反馈次数大于或等于1,说明第一级从机已经向主机回传过反馈指令,则将第二寻址指令通过dout端口转发至第二级从机。依此类推,直到对级联从机组中所有从机完成寻址。主机通过din端口接收各个从机发送的反馈指令,并在判断接收到上一次反馈指令之后的反馈指令等待时间是否大于用户根据实际情况设置的预定阈值时,当大于预定阈值时,结束寻址。
作为另一示例,图5示出了根据本公开的实施例的根据倒序寻址方式进行寻址的流程图。
如图5所示,在步骤S510中,每个主机将第二寻址指令发送至与其级联的级联从机组中的每个从机。在一些实施例中,主机根据倒序寻址方式生成第二寻址指令,并通过dout端口将第二寻址指令发送至级联从机组。
接下来,在步骤S520中,所有从机接收到第二寻址指令后,从后向前回传反馈指令,其中,所述反馈指令包括从机地址信息,并且在回传中逐级累加从机地址信息。作为示例,当级联从机组中所有的从机均接收到第二寻址指令时,处于级联从机组最后一级的从机通过控制从机芯片内置的上拉电阻来将dout端口拉高,在dout端口拉高的同时开始发送反馈指令,并在反馈指令发送完毕后,通过控制从机芯片内置的下拉电阻将din端口下拉进行反向输出端口设置,通知前一级从机将dout端口拉高,前一级从机接收反馈指令后,从后向前回传反馈指令,所述反馈指令包括从机地址信息,并且在回传中逐级累加从机地址信息。在一些实施例中,在从机内部将从机地址信息累加,形成新的反馈指令,再将新的反馈指令发送给当前从机的前一级从机,并通过控制从机芯片内置的下拉电阻将din端口下拉进行反向输出端口设置。依此类推,直至第一级从机接收到第二级从机发送的反馈指令,将反馈指令中包含的从机地址信息与第一级从机的地址信息累加形成新的反馈指令,将新的反馈指令发送至主机,并将第一级从机的din端口下拉进行反向输出端口设置。
接下来,在步骤S530中,主机判断是否接收到反馈指令以及等待时间是否大于用户根据实际情况设置的预定阈值,当接收到反馈指令或者反馈指令等待时间大于预定阈值时,结束寻址。
根据本公开的寻址方式,能够自动准确地得到级联从机组中的从机数量,便于快速编址。在一些实施例中,当预先知道从机数量时,将寻址得到的从机数量与已知的从机数量进行比较,若不相等,则说明存在从机故障,寻址得到的从机数量加一即对应于故障从机,如此能够便于排查和替换问题从机。
返回图2,接下来,在步骤S330中,响应于接收到控制器发送的编址指令,并联主机组根据所确定的多个所述从机数量和所述编址指令中的预定编址方式逐级进行主机编址。
在一些实施例中,为了在通过寻址方式对级联从机组进行寻址后,能够及时对并联主机组中的各个主机进行主机编址,并联主机组需要对编址指令进行解析,解析出用户所设置的预定编址方式。进一步地,各个主机根据寻址所得到的多个从机数量与解析得到的预定编址方式对并联主机组中各个主机进行主机编址。
作为示例,若解析得到的编址方式为自动编址方式,则第一主机接收一定数据量(例如,1比特)的地址数据时,将第一地址写入第一主机中作为第一主机的本级地址,并在对本级地址进行两次存储校验后,将本级地址存储至非易失性存储器中,其中存储校验可以是数据完整性校验,非易失性存储器可以为EEPROM、FLASH等。
接下来,第一主机获取第一主机自身控制的通道数与带载通道数。根据该实施例,带载通道数为每个从机驱动的通道数与第一主机带载的从机数的乘积。将本级地址、控制的通道数与带载通道数进行加和运算得到第二地址。作为示例,假定第一主机的本级地址为1、第一主机自身控制的通道数为X个、第一主机带载的从机数为m1个、每个从机驱动的通道数为Y个,则第二地址为1+X+(Y*m1)。
根据该实施例,将adro端口拉高并将第二地址通过adro端口发送至第二主机,以便于第二主机根据第二地址进行自动编址。具体地,第二主机接收第二地址,并在对第二地址进行两次存储校验后,存储至第二主机的非易失性存储器中。接下来,获取第二主机自身控制的通道数与带载通道数,将第二地址、控制通道数与带载通道数进行加和运算得到第三地址后,将adro端口拉高并将第三地址通过adro端口发送至第三主机,以便于第三主机根据第三地址进行自动编址。依此类推,直至并联主机组中最后一级主机完成编址,将所得到的最后一级主机的地址进行存储校验后存储至非易失性存储器中。作为示例,假定第一主机的本级地址为1、控制通道数X为3,每个从机驱动通道数Y为4,第一主机带载的从机数量m1为3,则按照根据本实施例的自动编址方式,所得到的第二地址为1+3+(4*3)=16。如果第二主机带载的从机数量m2为3,第二主机控制的通道数也为3,则第三地址为16+3+(4*3)=31。依此类推,对并联主机组的各个主机进行自动编址,直至得到最后一级主机的地址。
作为另一示例,若解析得到的编址方式为手动编址,控制器预先计算出并联主机组中的每个主机的主机地址,并通过编址指令将每一主机分别对应的主机地址直接写入每一主机中。在一些实施例中,每个主机各自的地址是由控制器根据按照本公开的自动寻址方法所确定的多个从机数量预先计算出的。根据该实施例,并联主机组中的每个主机逐级从控制器接收各自的地址,写入自身主机,然后通过内置的上拉电阻将adro端口拉高,直至并联主机组中的所有主机完成地址写入。
作为另一示例,编址方式可以为智能编址。根据该实施例,当并联主机组中存在更换主机时,智能编址用于对更换后的主机进行主机地址写入。根据该实施例,更换后的主机在接收到编址指令时开启自动寻址模式,更换后的主机向并联主机组中的前一级主机发送更新地址请求。然后,响应于更新地址请求,前一级主机为更换后的主机计算地址并发送给更换后的主机。根据一些实施例,将本级地址与步进值进行加和运算,为更换后的主机生成对应的地址,并发送至更换后的主机,然后将adro拉高。在一些实施例中,步进值为前一级主机的带载通道数与前一级主机控制的通道数的加和,带载通道数为每个从机的驱动通道数与该主机带载的从机数的乘积。当更换后的主机接收到地址时,将该地址作为更换后的主机的主机地址。
在一些实施例中,控制器还内设或外接有显示屏幕,可以将得到从机数量作为显示模块的数量进行显示,以供用户通过显示屏幕显示的内容查询得到显示模块的数量。
在一些实施例中,控制器在确定从机数量后,还可以根据用户输入的控制信息向各主机发送灰度数据,通知各主机根据灰度数据控制各从机进入运行状态。
在一些实施例中,寻址指令、编址指令和反馈指令的长度可以由用户根据需要进行设置,并且可以对其进行校验,例如首尾校验和取反校验等。作为示例,可以分别通过首尾校验与取反校验的方式对寻址指令进行校验,得到两个校验结果,若两个校验结果均为校验成功,则判定寻址指令通过校验。
另外,本公开还提供了一种自适应寻址及编址设备,包括:存储器,其上存储有指令;处理器,被配置为执行存储在所述存储器上的指令,以使所述自适应寻址及编址设备执行如本公开所述的自适应寻址及编址方法。
另外,本公开还提供了一种存储介质,所述存储介质优选为计算机可读存储介质,所述存储介质上存储有自适应寻址及编址程序,所述自适应寻址及编址程序被处理器执行时实现如本公开所述的自适应寻址及编址方法。
另外,本公开还提供了一种自适应寻址及编址装置,包括用于执行如本公开所述的自适应寻址及编址方法的单元。
在本发明自适应寻址及编址设备、存储介质、装置的实施例中,包含了上述自适应寻址及编址方法的全部技术特征,说明和解释内容与上述自适应寻址及编址基本相同,在此不做赘述。
如上所述,根据本公开的显示系统,能够避免一个问题显示模块影响整个系统的工作,降低了成本,提高准确率、加快了数据和指令传输速度,缩短了延迟。根据本公开的自适应寻址及编址方法,实现了自动寻址和编址,能够自动准确地得到级联从机组中的从机数量,便于快速编址和排查问题从机,进一步提高了传输速度和准确率,降低了系统延迟,整体上提高了LED显示系统的效率和性能,并且进一步降低了成本。
通过以上的实施方式的描述,本领域的技术人员可以清楚地了解到上述实施例方法可借助软件加必需的通用硬件平台的方式来实现,当然也可以通过硬件,但很多情况下前者是更佳的实施方式。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质(如ROM/RAM、磁碟、光盘)中,包括若干指令用以使得一台终端设备(可以是固定终端,如物联网智能设备,包括智能空调、智能电灯、智能电源、智能路由器等智能家居;也可以是移动终端,包括智能手机、可穿戴的联网AR/VR装置、智能音箱、自动驾驶汽车等诸多联网设备)执行本发明各个实施例所述的方法。
本公开可以被实现为设备、装置、系统、集成电路和非瞬时性计算机可读介质上的计算机程序的任何组合。本公开包括软件、应用程序、计算机程序或算法的使用。可以将软件、应用程序、计算机程序或算法存储在非瞬时性计算机可读介质上,以使诸如一个或多个处理器的计算机执行上述步骤和附图中描述的步骤。例如,一个或多个存储器以可执行指令存储软件或算法,并且一个或多个处理器可以关联执行该软件或算法的一组指令,以根据本公开中描述的实施例提供自适应寻址及编址设备的功能。
软件和计算机程序(也可以称为程序、软件应用程序、应用程序、组件或代码)包括用于可编程处理器的机器指令。术语“存储介质”是指用于向可编程数据处理器提供机器指令或数据的任何计算机程序产品、装置或设备,例如磁盘、光盘、固态存储设备、存储器和可编程逻辑设备(PLD),包括将机器指令作为计算机可读信号来接收的计算机可读介质。
注意,虽然在附图中以特定次序描绘了操作,但是这不应该被理解为要求以所示的特定次序或者以顺序次序执行这样的操作,或者要求执行所有图示的操作以实现所希望的结果。在某些情况下,多任务处理和并行处理可以是有利的。
需要说明的是,在本文中,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者装置不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者装置所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括该要素的过程、方法、物品或者装置中还存在另外的相同要素。
以上仅为本发明的优选实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (14)

1.一种自适应寻址及编址方法,其特征在于,所述自适应寻址及编址方法包括:
响应于接收到控制器发送的第一寻址指令,并联主机组中的每个主机根据所述第一寻址指令中的预定寻址方式向与该主机级联的级联从机组发送第二寻址指令以进行寻址;
并联主机组中的每个主机基于来自与其级联的级联从机组的反馈指令,确定每个主机带载的从机数量;
响应于接收到控制器发送的编址指令,并联主机组根据所确定的多个所述从机数量和所述编址指令中的预定编址方式逐级进行主机编址。
2.如权利要求1所述的自适应寻址及编址方法,其特征在于,响应于接收到控制器发送的第一寻址指令,并联主机组中的每个主机根据所述第一寻址指令中的预定寻址方式向与该主机级联的级联从机组发送第二寻址指令以进行寻址包括:
并联主机组中的每个主机向与其级联的第一级从机发送第二寻址指令;
响应于接收到所述第二寻址指令,所述第一级从机判断反馈次数是否小于1,
其中,当反馈次数小于1时,第一级从机向所级联的主机发送反馈指令;
其中,当反馈次数大于或等于1时,第一级从机向下一级从机转发第二寻址指令,并且所述下一级从机继续进行判断步骤;
主机判断反馈指令等待时间是否大于预定阈值,当反馈指令等待时间大于预定阈值时,结束寻址。
3.如权利要求1所述的自适应寻址及编址方法,其特征在于,响应于接收到控制器发送的第一寻址指令,并联主机组中的每个主机根据所述第一寻址指令中的预定寻址方式向与该主机级联的级联从机组发送第二寻址指令以进行寻址包括:
每个主机将第二寻址指令发送至与其级联的级联从机组中的每个从机;
所有从机接收到第二寻址指令后,从后向前回传反馈指令,其中,所述反馈指令包括从机地址信息,并且在回传中逐级累加从机地址信息;
主机判断是否接收到反馈指令以及等待时间是否大于预定阈值,当接收到反馈指令或者反馈指令等待时间大于预定阈值时,结束寻址。
4.如权利要求1所述的自适应寻址及编址方法,其特征在于,所述并联主机组中的每个主机基于来自与其级联的级联从机组的反馈指令,确定每个主机带载的从机数量的步骤包括:
检测是否接收到所述级联从机组响应于所述第二寻址指令发送的反馈指令;
若接收到所述反馈指令,对所述反馈指令进行解析,得到所述级联从机组的反馈信息;
根据所述反馈信息,确定所述并联主机组中的每个主机带载的从机数量。
5.如权利要求1所述的自适应寻址及编址方法,其特征在于,所述响应于接收到控制器发送的编址指令,并联主机组根据所确定的多个所述从机数量和所述编址指令中的预定编址方式逐级进行主机编址的步骤包括:
响应于接收到控制器发送的编址指令,并联主机组中的第一主机进入自动编址模式;
当第一主机接收到数据时,第一地址被控制器写入第一主机;
第一主机计算第二主机的第二地址,将第二地址通过地址输出接口发送给第二主机;
响应于接收到第二地址,第二主机进入自动编址模式,将第二地址写入第二主机,向后逐级计算后一级主机的地址并向后一级主机发送计算出的地址。
6.如权利要求1所述的自适应寻址及编址方法,其特征在于,所述方法还包括:
当并联主机组中的任一主机被更换时,更换后的新的后一级主机向前一级主机发送更新地址请求;
响应于所述更新地址请求,所述前一级主机为新的后一级主机计算地址并发送给新的后一级主机。
7.如权利要求5或6所述的自适应寻址及编址方法,其中,所述后一级主机的地址是由前一级主机基于前一级主机的地址、前一级主机自身控制的通道数以及前一级主机带载的通道数计算的。
8.如权利要求7所述的自适应寻址及编址方法,其中,所述后一级主机的地址是基于下式计算的:
后一级主机的地址=前一级主机的地址+前一级主机自身控制的通道数+(前一级主机带载的从机数*每个从机驱动的通道数)。
9.如权利要求1所述的自适应寻址及编址方法,其特征在于,所述响应于接收到控制器发送的编址指令,并联主机组根据所确定的多个所述从机数量和所述编址指令中的预定编址方式逐级进行主机编址的步骤包括:
并联主机组中的每个主机逐级从控制器接收各自的地址,并写入自身主机,
其中,每个主机各自的地址是由控制器根据所确定的多个所述从机数量预先计算出的。
10.如权利要求1所述的自适应寻址及编址方法,其特征在于,所述并联主机组中的各个主机以并联的方式通过地址输入端口和地址输出端口进行第一寻址指令及编址指令传输;所述级联从机组中的各个从机以级联的方式通过数据输入端口和数据输出端口进行第二寻址指令传输。
11.一种自适应寻址及编址设备,其特征在于,所述自适应寻址及编址设备包括:
存储器,其上存储有指令;
处理器,被配置为执行存储在所述存储器上的指令,以使所述自适应寻址及编址设备执行如权利要求1-10中任一项所述的方法。
12.一种存储介质,其特征在于,所述存储介质上存储有自适应寻址及编址程序,所述自适应寻址及编址程序被处理器执行时实现如权利要求1-10中任一项所述的自适应寻址及编址方法。
13.一种自适应寻址及编址装置,包括用于执行如权利要求1-10中任一项所述的自适应寻址及编址方法的单元。
14.一种显示系统,其特征在于,所述系统包括:
控制器;
并联主机组,所述并联主机组中的各个主机以并联的方式连接到控制器;
级联从机组,所述级联从机组中的一个或多个从机以串联级联的方式连接到并联主机组中的各个主机,
其中,所述显示系统执行如权利要求1-10中任一项所述的自适应寻址及编址方法。
CN202011533671.6A 2020-12-22 2020-12-22 自适应寻址及编址方法、装置、设备及存储介质 Active CN112599082B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011533671.6A CN112599082B (zh) 2020-12-22 2020-12-22 自适应寻址及编址方法、装置、设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011533671.6A CN112599082B (zh) 2020-12-22 2020-12-22 自适应寻址及编址方法、装置、设备及存储介质

Publications (2)

Publication Number Publication Date
CN112599082A true CN112599082A (zh) 2021-04-02
CN112599082B CN112599082B (zh) 2022-02-11

Family

ID=75200330

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011533671.6A Active CN112599082B (zh) 2020-12-22 2020-12-22 自适应寻址及编址方法、装置、设备及存储介质

Country Status (1)

Country Link
CN (1) CN112599082B (zh)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113111018A (zh) * 2021-04-08 2021-07-13 深圳力维智联技术有限公司 总线设备编址方法及计算机可读存储介质
CN113286015A (zh) * 2021-06-10 2021-08-20 北京华威创联科技有限公司 一种自动分配地址的方法
CN113572675A (zh) * 2021-06-30 2021-10-29 摩拜(北京)信息技术有限公司 充换电柜的通信系统及充换电柜
CN113596189A (zh) * 2021-07-14 2021-11-02 东莞新能安科技有限公司 一种并联编址方法、电池包及并联编址系统
CN113727497A (zh) * 2021-08-31 2021-11-30 萤火虫(深圳)灯光科技有限公司 定位识别方法、系统、灯光控制装置、设备及存储介质
CN114017118A (zh) * 2021-10-12 2022-02-08 天地(常州)自动化股份有限公司 用于多回路矿用防爆开关的多功能编址装置及其编址方法
CN114598690A (zh) * 2022-02-24 2022-06-07 深圳市海洋王照明工程有限公司 级联设备系统的通信方法、装置及电子设备
CN114938314A (zh) * 2022-03-15 2022-08-23 科博达技术股份有限公司 基于位置时序的从控制器自动编址方法
CN115793983A (zh) * 2022-12-23 2023-03-14 摩尔线程智能科技(北京)有限责任公司 编址的方法、装置、系统、计算设备及存储介质

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101140553A (zh) * 2007-08-29 2008-03-12 银庆宇 一种主从式串行通信中的从机地址检测方法
CN101577086A (zh) * 2008-05-09 2009-11-11 联阳半导体股份有限公司 串联电路的自动寻址方法及串接数量的自动检测方法
CN201765779U (zh) * 2010-07-19 2011-03-16 广州中大中鸣科技有限公司 一种led灯具及其级联结构
CN102821017A (zh) * 2011-06-08 2012-12-12 中兴通讯股份有限公司 主从式现场总线中从机地址顺序识别的方法及系统
US20160180823A1 (en) * 2014-12-22 2016-06-23 Samsung Display Co., Ltd Scanline driver chip and display device including the same
CN106231759A (zh) * 2016-09-13 2016-12-14 深圳市明微电子股份有限公司 一种景观装饰灯系统及其自动地址编码方法
CN109027736A (zh) * 2018-06-14 2018-12-18 擎茂微电子(深圳)有限公司 一种电源线传输信号的led程控灯串的二级寻址方法
CN109257841A (zh) * 2018-07-26 2019-01-22 深圳市明微电子股份有限公司 编码地址的写入系统及写入方法

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101140553A (zh) * 2007-08-29 2008-03-12 银庆宇 一种主从式串行通信中的从机地址检测方法
CN101577086A (zh) * 2008-05-09 2009-11-11 联阳半导体股份有限公司 串联电路的自动寻址方法及串接数量的自动检测方法
CN201765779U (zh) * 2010-07-19 2011-03-16 广州中大中鸣科技有限公司 一种led灯具及其级联结构
CN102821017A (zh) * 2011-06-08 2012-12-12 中兴通讯股份有限公司 主从式现场总线中从机地址顺序识别的方法及系统
US20160180823A1 (en) * 2014-12-22 2016-06-23 Samsung Display Co., Ltd Scanline driver chip and display device including the same
CN106231759A (zh) * 2016-09-13 2016-12-14 深圳市明微电子股份有限公司 一种景观装饰灯系统及其自动地址编码方法
CN109027736A (zh) * 2018-06-14 2018-12-18 擎茂微电子(深圳)有限公司 一种电源线传输信号的led程控灯串的二级寻址方法
CN109257841A (zh) * 2018-07-26 2019-01-22 深圳市明微电子股份有限公司 编码地址的写入系统及写入方法

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113111018A (zh) * 2021-04-08 2021-07-13 深圳力维智联技术有限公司 总线设备编址方法及计算机可读存储介质
CN113286015A (zh) * 2021-06-10 2021-08-20 北京华威创联科技有限公司 一种自动分配地址的方法
CN113572675A (zh) * 2021-06-30 2021-10-29 摩拜(北京)信息技术有限公司 充换电柜的通信系统及充换电柜
CN113572675B (zh) * 2021-06-30 2022-11-11 摩拜(北京)信息技术有限公司 充换电柜的通信系统及充换电柜
CN113596189B (zh) * 2021-07-14 2023-06-30 东莞新能安科技有限公司 一种并联编址方法、电池包及并联编址系统
CN113596189A (zh) * 2021-07-14 2021-11-02 东莞新能安科技有限公司 一种并联编址方法、电池包及并联编址系统
CN113727497A (zh) * 2021-08-31 2021-11-30 萤火虫(深圳)灯光科技有限公司 定位识别方法、系统、灯光控制装置、设备及存储介质
CN113727497B (zh) * 2021-08-31 2024-01-23 萤火虫(深圳)灯光科技有限公司 定位识别方法、系统、灯光控制装置、设备及存储介质
CN114017118A (zh) * 2021-10-12 2022-02-08 天地(常州)自动化股份有限公司 用于多回路矿用防爆开关的多功能编址装置及其编址方法
CN114017118B (zh) * 2021-10-12 2023-11-03 天地(常州)自动化股份有限公司 用于多回路矿用防爆开关的多功能编址装置及其编址方法
CN114598690A (zh) * 2022-02-24 2022-06-07 深圳市海洋王照明工程有限公司 级联设备系统的通信方法、装置及电子设备
CN114938314B (zh) * 2022-03-15 2023-06-16 科博达技术股份有限公司 基于位置时序的从控制器自动编址方法
CN114938314A (zh) * 2022-03-15 2022-08-23 科博达技术股份有限公司 基于位置时序的从控制器自动编址方法
CN115793983A (zh) * 2022-12-23 2023-03-14 摩尔线程智能科技(北京)有限责任公司 编址的方法、装置、系统、计算设备及存储介质
CN115793983B (zh) * 2022-12-23 2024-01-30 摩尔线程智能科技(北京)有限责任公司 编址的方法、装置、系统、计算设备及存储介质

Also Published As

Publication number Publication date
CN112599082B (zh) 2022-02-11

Similar Documents

Publication Publication Date Title
CN112599082B (zh) 自适应寻址及编址方法、装置、设备及存储介质
CN112291387B (zh) 主从机自动寻址方法、装置、设备及存储介质
CN109254842B (zh) 分布式流式系统的资源管理方法、装置及可读存储介质
US10802960B2 (en) Flash medium access method and controller
EP3255553B1 (en) Transmission control method and device for direct memory access
CN108153670A (zh) 一种接口测试方法、装置及电子设备
CN105808407B (zh) 管理设备的方法、设备和设备管理控制器
EP2515232A1 (en) Priority level arbitration method and device
CN108803577B (zh) 一种诊断方法、上位机及下位机
CN110460653A (zh) 自动驾驶车辆数据传输的方法及装置
CN104516838A (zh) 管理路径确定方法及装置
CN114117973A (zh) 逻辑综合方法、设备和存储介质
CN105629926A (zh) 工业控制器中的事件生成管理
CN103186440A (zh) 检测子卡在位的方法、装置及系统
CN101692213A (zh) 通用串行总线主机控制方法和通用串行总线主机控制器
CN107368432A (zh) 逻辑地址分配方法
US10120715B2 (en) Distributed network management system and method for a vehicle
CN109683470A (zh) 一种软硬件自适应匹配方法、装置及驱动装置
US11550286B2 (en) Control apparatus, monitoring method, and monitoring program
CN111708582A (zh) 上线配置方法、装置、电子设备
TWI480737B (zh) 裝置擴充系統及其裝置擴充之方法
US20180004182A1 (en) Controller system and control method
CN114487758B (zh) 半导体设备的测试方法、测试系统
CN103079094B (zh) 机顶盒主芯片与前面板的通信方法及机顶盒
JP6878705B1 (ja) 通信装置、通信システム、通信方法、およびプログラム

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant