CN115793983A - 编址的方法、装置、系统、计算设备及存储介质 - Google Patents

编址的方法、装置、系统、计算设备及存储介质 Download PDF

Info

Publication number
CN115793983A
CN115793983A CN202211663365.3A CN202211663365A CN115793983A CN 115793983 A CN115793983 A CN 115793983A CN 202211663365 A CN202211663365 A CN 202211663365A CN 115793983 A CN115793983 A CN 115793983A
Authority
CN
China
Prior art keywords
addressing
type
class
devices
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202211663365.3A
Other languages
English (en)
Other versions
CN115793983B (zh
Inventor
请求不公布姓名
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Moore Threads Technology Co Ltd
Original Assignee
Moore Threads Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Moore Threads Technology Co Ltd filed Critical Moore Threads Technology Co Ltd
Priority to CN202211663365.3A priority Critical patent/CN115793983B/zh
Publication of CN115793983A publication Critical patent/CN115793983A/zh
Application granted granted Critical
Publication of CN115793983B publication Critical patent/CN115793983B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Bus Control (AREA)
  • Information Transfer Systems (AREA)

Abstract

本申请公开了一种编址的方法、系统、装置、计算设备、存储介质及程序产品,该方法包括:获取多个第一类设备的设备信息,第一类设备的每一个包括图形处理器和存储器,设备信息包括第一类设备的编号和存储器信息;基于多个第一类设备的设备信息,确定多个第一类设备中各个第一类设备的编址范围;以及,将所确定的各个第一类设备的编址范围发送至多个第一类设备,以使得多个第一类设备中各个第一类设备基于其编址范围对其存储器进行编址。根据本申请的实施例,可以对多个第一类设备进行统一编址,使得多个第一类设备进行联合计算时具备更高的效率。

Description

编址的方法、装置、系统、计算设备及存储介质
技术领域
本申请涉及计算机技术领域,特别涉及编址的方法、装置、系统、计算设备、计算机可读存储介质及计算机程序产品。
背景技术
现代社会对计算和存储的需求越来越大,为了提升计算和存储的能力,常常使用多个设备(例如GPU卡)进行联合计算和存储。但各个设备的编址和寻址都只限于自身存储空间,这不仅增加了多个设备联合计算的操作难度,也降低了多个设备联合计算的实现效率。
发明内容
发明人注意到,如何对多个设备进行统一编址,使得多个设备进行联合计算时具备更高的实现效率,是一个亟待解决的问题。鉴于此,本申请提供了编址的方法和装置、系统、计算设备、计算机可读存储介质及计算机程序产品,期望满足设备之间的通信需求。
根据本申请的一个方面,提供了一种在第二类设备处实现的用于多个第一类设备编址的方法,该方法包括:获取多个第一类设备的设备信息,第一类设备的每一个包括图形处理器和存储器,设备信息包括第一类设备的编号和存储器信息;基于多个第一类设备的设备信息,确定多个第一类设备中各个第一类设备的编址范围;以及,将所确定的各个第一类设备的编址范围发送至多个第一类设备,以使得多个第一类设备中各个第一类设备基于其编址范围对其存储器进行编址。
根据本申请的另一方面,提供了一种在一个第一类设备处实现的用于第一类设备编址的方法,第一类设备包括图形处理器和存储器,该方法包括:一个第一类设备从第二类设备获取一个第一类设备的编址范围;以及,基于一个第一类设备的编址范围对一个第一类设备的存储器的地址进行编址,使得一个第一类设备的存储器的地址范围经过编址与编址范围一致。
根据本申请的另一方面,提供了一种用于编址的系统,包括多个第一类设备和第二类设备,多个第一类设备的每一个包括图形处理器和存储器,系统包括:第二类设备获取多个第一类设备的设备信息,设备信息包括第一类设备的编号和存储器信息;第二类设备基于多个第一类设备的设备信息,确定多个第一类设备中各个第一类设备的编址范围;第二类设备将所确定的各个第一类设备的编址范围发送至多个第一类设备,以使得多个第一类设备中各个第一类设备基于其编址范围对其存储器进行编址;多个第一类设备中的各个第一类设备从第二类设备获取其编址范围;以及,多个第一类设备中的各个第一类设备基于其的编址范围对其存储器的地址进行编址,使得其存储器的地址范围经过编址与其编址范围一致。
根据本申请的另一方面,提供了一种在第二类设备处实现的用于多个第一类设备编址的编址装置,该编址装置包括:第一获取模块,其被配置成获取多个第一类设备的设备信息,第一类设备的每一个包括图形处理器和存储器,设备信息包括第一类设备的编号和存储器信息;确定模块,其被配置成基于多个第一类设备的设备信息,确定多个第一类设备中各个第一类设备的编址范围;以及,发送模块,其被配置成将所确定的各个第一类设备的编址范围发送至多个第一类设备,以使得多个第一类设备中各个第一类设备基于其编址范围对其存储器进行编址。
在根据本申请的一些实施例的编址装置中,第一类设备的每一个进一步包括用于互联的端口,该方法进一步包括:获取多个第一类设备之间通信的通信端口信息;基于多个第一类设备的编址范围和通信端口信息,确定多个第一类设备中各个第一类设备的寻址策略;以及,将各个第一类设备的寻址策略分别发送至各个第一类设备,以使得各个第一类设备基于其寻址策略对多个第一类设备的存储器进行寻址。
在根据本申请的一些实施例的编址装置中,寻址策略包括第一寻址策略和第二寻址策略,其中基于多个第一类设备的编址范围和通信端口信息,确定多个第一类设备中各个第一类设备的寻址策略包括:基于多个第一类设备中各个第一类设备的编址范围,确定多个第一类设备中各个第一类设备对其存储器进行寻址的第一寻址策略;以及,基于多个第一类设备中各个第一类设备的编址范围和通信端口信息,确定多个第一类设备中各个第一类设备对其他第一类设备的存储器进行寻址的第二寻址策略。
在根据本申请的一些实施例的编址装置中,其中基于多个第一类设备中各个第一类设备的编址范围和通信端口信息,确定多个第一类设备中各个第一类设备对其他第一类设备的存储器进行寻址的第二寻址策略包括:针对各个第一类设备执行第二寻址策略确定操作,第二寻址策略确定操作包括:获取一个第一类设备中与目标第一类设备进行通信的通信端口信息,基于通信端口信息确定目标第一类设备的编码地址与通信端口的映射关系,以及,基于映射关系确定一个第一类设备的到目标第一类设备的存储器的第二寻址策略。
在根据本申请的一些实施例的编址装置中,通信端口信息包括通信端口编号和通信端口数量,其中基于通信端口信息确定目标第一类设备的编码地址与通信端口的映射关系包括:确定地址集,地址集包括目标第一类设备的编址范围内的全部地址;将地址集平均划分为通信端口数量个子地址集;将通信端口数量个子地址集与通信端口分别对应;以及确定目标第一类设备的编码地址与通信端口的映射关系,映射关系包括子地址集中的地址与子地址集对应的通信端口之间的映射。
在根据本申请的一些实施例的编址装置中,存储器信息包括存储器的存储容量,编址范围包括起始地址和结束地址,多个第一类设备中的一个第一类设备的编址范围起始地址、编号和存储器容量满足等式:
Figure 100002_DEST_PATH_IMAGE002
以及,多个第一类设备中的一个第一类设备的编址范围结束地址、编号和存储器容量满足等式:
Figure 100002_DEST_PATH_IMAGE004
其中,i指一个第一类设备的设备编号,
Figure 100002_DEST_PATH_IMAGE006
指编号为i的第一类设备的编址范围起始地址,
Figure 100002_DEST_PATH_IMAGE008
指编号为i的第一类设备的编址范围结束地址,
Figure 100002_DEST_PATH_IMAGE010
指编号为k的第一类设备的存储器容量,i、k均为自然数。
根据本申请的另一方面,提供了一种在一个第一类设备处实现的用于第一类设备编址的编址装置,第一类设备包括图形处理器和存储器,该编址装置包括:第二获取模块,其被配置成从第二类设备获取一个第一类设备的编址范围;以及,编址模块,其配置成基于一个第一类设备的编址范围对一个第一类设备的存储器的地址进行编址,使得一个第一类设备的存储器的地址范围经过编址与编址范围一致。
在根据本申请的一些实施例的编址装置中,该编址的装置进一步包括:一个第一类设备从第二类设备获取一个第一类设备的寻址策略;以及,一个第一类设备基于寻址策略对一个第一类设备进行配置,以使得一个第一类设备基于寻址策略进行寻址。
在根据本申请的一些实施例的编址装置中,寻址策略包括用于对一个第一类设备的存储器进行寻址的第一寻址策略,其中一个第一类设备基于寻址策略对一个第一类设备进行配置,以使得一个第一类设备基于寻址策略进行寻址包括:一个第一类设备基于第一寻址策略对一个第一类设备进行配置,以使得一个第一类设备基于第一寻址策略对其存储器进行寻址。
在根据本申请的一些实施例的编址装置中,第一类设备的每一个进一步包括用于向多个其它第一类设备进行路由的路由装置和与其他设备通信的端口,寻址策略进一步包括用于对其他第一类设备的存储器进行寻址的第二寻址策略,其中一个第一类设备基于寻址策略对一个第一类设备进行配置包括:一个第一类设备基于第二寻址策略配置其路由装置,使得路由装置通过与其他第一类设备通信的端口寻址到其他第一类设备的存储器。
根据本申请的另一方面,提供了一种计算设备,包括:存储器,其被配置成存储计算机可执行指令;以及处理器,其被配置成当计算机可执行指令被处理器执行时执行根据本申请一些实施例的编址的方法的步骤。
根据本申请的另一方面,提供了一种计算机可读存储介质,其存储有计算机可执行指令,计算机可执行指令在被执行时实现根据本申请一些实施例的编址的方法的步骤。
根据本申请的另一方面,提供了一种计算机程序产品,包括计算机程序,计算机程序在被处理器执行时实现根据本申请一些实施例的编址的方法的步骤。
在本申请要求保护的编址的方法和装置中,首先获取多个第一类设备的设备信息,并基于多个第一类设备的设备信息,确定了多个第一类设备中各个第一类设备的编址范围。然后,该方法将所确定的各个第一类设备的编址范围发送至多个第一类设备,使得多个第一类设备的各个第一类设备基于其编址范围对其存储器进行编址,实现了多个第一类设备的统一编址。
可见,在本申请公开的编址的方法中,第一类设备的编址范围不再限于自身存储空间,实现了多个第一类设备的统一编址。这为多个第一类设备(例如GPU卡)进行联合计算和存储提供了架构基础。
根据下文描述的实施例,本申请的这些和其它优点将变得清楚,并且参考下文描述的实施例来阐明本申请的这些和其它优点。
附图说明
现在将更详细并且参考附图来描述本申请的实施例,其中:
图1示出了根据本申请的一些实施例的编址方法的示例性应用场景;
图2示出了根据本申请的一些实施例的在第一类设备处实现的编址方法的示例性流程图;
图3示出了根据本申请的一些实施例的地址映射的示意图;
图4示出了根据本申请的一些实施例的在第一类设备处实现的编址方法的示例性流程图;
图5示出了根据本申请的一些实施例的编址装置的示例性结构框图;
图6示出了根据本申请的一些实施例的编址装置的示例性结构框图;以及
图7示出了一个示例系统,其包括代表可以实现本文描述的各种方法的一个或多个系统和/或设备的示例计算设备。
具体实施方式
现在将参考附图更全面地描述示例实施例。然而,示例实施例能够以多种形式实施,且不应被理解为限于在此阐述的实施例;相反,提供这些实施例使得本申请将全面和完整,并将示例实施例的构思全面地传达给本领域的技术人员。在图中相同的附图标记表示相同或类似的部分,因而将省略对它们的重复描述。
此外,所描述的特征、结构或特性可以以任何合适的方式结合在一个或更多实施例中。在下面的描述中,提供许多具体细节从而给出对本申请的实施例的充分理解。然而,本领域技术人员将意识到,可以实践本申请的技术方案而没有特定细节中的一个或更多,或者可以采用其它的方法、组件、装置、步骤等。在其它情况下,不详细示出或描述公知方法、装置、实现或者操作以避免模糊本申请的各方面。
附图中所示的方框图仅仅是功能实体,不必然与物理上独立的实体相对应。即,可以采用软件形式来实现这些功能实体,或在一个或多个硬件模块或集成电路中实现这些功能实体,或在不同网络和/或处理器装置和/或微控制器装置中实现这些功能实体。
附图中所示的流程图仅是示例性说明,不是必须包括所有的信息和操作/步骤,也不是必须按所描述的顺序执行。例如,有的操作/步骤还可以分解,而有的操作/步骤可以合并或部分合并,因此实际执行的顺序有可能根据实际情况改变。
应理解,虽然本文中可能使用术语第一、第二、第三等来描述各种组件,但这些组件不应受这些术语限制。这些术语乃用以区分一组件与另一组件。因此,下文论述的第一组件可称为第二组件而不偏离本申请概念的教示。如本文中所使用,术语“和/或”及类似术语包括相关联的列出项目中的任一个、多个和全部的所有组合。
本领域技术人员可以理解,附图只是示例实施例的示意图,附图中的模块或流程并不一定是实施本申请所必须的,因此不能用于限制本申请的保护范围。
在详细介绍本申请的实施例之前,首先对编址及相关技术的概念进行解释。
编址:存储器是由一个个存储单元构成的,为了对存储器进行有效的管理,就需要对各个存储单元编上号,即给每个单元赋予一个地址码,即编址。经编址后,存储器在逻辑上便形成一个线性地址空间。
寻址:存取数据时,必须先给出地址码,再由硬件电路译码找到数据所在地址,即寻址。
GPU(graphics processing unit):即图形处理器,又称显示核心、视觉处理器、显示芯片,是一种专门在个人电脑、工作站、游戏机和一些移动设备(如平板电脑、智能手机等)上做图像和图形相关运算工作的微处理器.
显存:显存,也被叫做帧缓存,它的作用是用来存储显卡芯片处理过或者即将提取的渲染数据。如同计算机的内存一样,显存是用来存储要处理的图形信息的部件。
通信协议:通信协议是指双方实体完成通信或服务所必须遵循的规则和约定。
Host设备:也称为主机,可以是主计算机等。当进行多个终端的通信时,需要依靠主机进行处理。
拓扑结构:拓扑结构是指用传输媒体把计算机等各种设备互相连接起来的物理布局,是指互连过程中构成的几何形状,它能表示出网络服务器、工作站的网络配置和互相之间的连接。
图1示出了根据本申请的一些实施例的编址方法的示例性应用场景。如图1所示,该应用场景可以包括至少一个第二类设备以及多个第一类设备。第一类设备可以通过有线通信或无线通信的方式与第二类设备进行通信,例如可以通过总线进行通信。以及,第一类设备之间可以通过端口相互连接和通信。其中,第一类设备可以是GPU卡等计算设备。第二类设备可以是包含计算功能的设备,例如HOST设备等。
在该实施例中,第二类设备首先获取多个第一类设备的设备信息,并基于多个第一类设备的设备信息,确定了多个第一类设备中各个第一类设备的编址范围。然后,第二类设备将所确定的各个第一类设备的编址范围发送至多个第一类设备,使得多个第一类设备的各个第一类设备基于其编址范围对其存储器进行编址,实现了多个第一类设备的统一编址。
应当指出,图1仅示出了一种应用场景的示例性实施例。针对不同的应用场景,第一类设备的数量、第二类设备的数量、第一类设备的端口数量以及第一类设备之间的连接关系等均可以随之改变,此处不做限制。以及第二类设备与第一类设备的连接方式,可以采用常见的连接方式,包括但不限于有线连接、无线连接等,例如可以通过总线进行连接,此处不做限制。
应当指出,第一类设备、第二类设备均可以包含能够持久存储信息的介质和/或设备,和/或有形的存储装置。因此,计算机可读存储介质是指非信号承载介质。计算机可读存储介质包括诸如易失性和非易失性、可移动和不可移动介质和/或以适用于存储信息(诸如计算机可读指令、数据结构、程序模块、逻辑元件/电路或其他数据)的方法或技术实现的存储设备之类的硬件。
图2示出了根据本申请的一些实施例的在第二类设备处实现的编址方法200的示例性流程图。如图2所示,方法200包括步骤S210、步骤S220和步骤S230。
在步骤S210,获取多个第一类设备的设备信息,第一类设备的每一个包括图形处理器和存储器,设备信息包括第一类设备的编号和存储器信息。例如,存储器可以包括闪存,存储器信息可以包括闪存的存储容量。作为示例,第一类设备可以是如图1的实施例示出的第一类设备0、第一类设备1……第一类设备N。此时,0-N可以作为第一类设备的编号,存储器信息可以包括存储器的存储容量。以及,第一类设备之间可以通过端口连接,第一类设备与第二类设备之间可以通过总线连接。
在步骤S220,基于多个第一类设备的设备信息,确定多个第一类设备中各个第一类设备的编址范围。作为示例,可以根据多个第一类设备中各个第一类设备的存储器的存储容量,以及该设备的编号,确定各个第一类设备的编址范围。例如,编号为0的第一类设备的存储器的存储容量是4G,则其编址范围可以是[0, 0xffffffff]。编号为1的第一类设备的存储器的存储容量是2G,则其编址范围可以是[0x100000000, 0x17fffffff]。
在步骤S230,将所确定的各个第一类设备的编址范围发送至多个第一类设备,以使得多个第一类设备中各个第一类设备基于其编址范围对其存储器进行编址。作为示例,第二类设备将编址范围[0, 0xffffffff]发送至第一类设备0,将编址范围[0x100000000,0x17fffffff]发送至第一类设备1。第一类设备0在接收到期编址范围后,根据编址范围[0,0xffffffff]对其存储器进行编址。第一类设备1在接收到期编址范围后,根据编址范围[0x100000000, 0x17fffffff]对其存储器进行编址。
可见,通过方法200,第一类设备的编址范围不再限于自身存储空间,实现了多个第一类设备的统一编址。这为多个第一类设备(例如GPU卡)进行联合计算和存储提供了架构基础。
在一些实施例中,存储器信息包括存储器的存储容量,编址范围包括起始地址和结束地址,多个第一类设备中的一个第一类设备的编址范围起始地址、编号和存储器容量满足等式:
Figure DEST_PATH_IMAGE002A
以及,多个第一类设备中的一个第一类设备的编址范围结束地址、编号和存储器容量满足等式:
Figure DEST_PATH_IMAGE004A
其中,i指一个第一类设备的设备编号,
Figure 857830DEST_PATH_IMAGE006
指编号为i的第一类设备的编址范围起始地址,
Figure 40550DEST_PATH_IMAGE008
指编号为i的第一类设备的编址范围结束地址,
Figure 164495DEST_PATH_IMAGE010
指编号为k的第一类设备的存储器容量,i、k均为自然数。
作为示例,在一些实施例中,第一类设备0的存储器的存储容量是4G,第一类设备1的存储器的存储容量是2G,第一类设备2的存储器的存储容量是4G。此时,第一类设备0的编址范围起始地址可以被确定为0,第一类设备0的编址范围结束地址可以被确定为0xffffffff。第一类设备1的编址范围起始地址可以被确定为0x100000000,第一类设备1的编址范围结束地址可以被确定为0x17fffffff。第一类设备2的编址范围起始地址可以被确定为0x180000000,第一类设备2的编址范围结束地址可以被确定为0x27fffffff。
在一些实施例中,第一类设备的每一个进一步包括用于互联的端口,方法200进一步包括:获取多个第一类设备之间通信的通信端口信息;基于多个第一类设备的编址范围和通信端口信息,确定多个第一类设备中各个第一类设备的寻址策略;以及,将各个第一类设备的寻址策略分别发送至各个第一类设备,以使得各个第一类设备基于其寻址策略对多个第一类设备的存储器进行寻址。
作为示例,在一些实施例中,多个第一类设备之间进行互联的端口可以如图1所示。此时,第二类设备可以基于多个第一类设备之间互联的端口,确定多个第一类设备中各个第一类设备的寻址策略。所确定的寻址策略用于指导各个第一类设备对多个第一类设备的存储器的寻址。例如,当第一类设备0要寻址的目标地址是第一类设备1的编码地址时,则其可以通过端口3和端口4寻址到第一类设备1的存储器。例如,当第一类设备2要寻址的目标地址是第一类设备2的编码地址时,则其可以直接访问自身的存储器。
在一些实施例中,寻址策略包括第一寻址策略和第二寻址策略,其中基于多个第一类设备的编址范围和通信端口信息,确定多个第一类设备中各个第一类设备的寻址策略包括:基于多个第一类设备中各个第一类设备的编址范围,确定多个第一类设备中各个第一类设备对其存储器进行寻址的第一寻址策略;以及,基于多个第一类设备中各个第一类设备的编址范围和通信端口信息,确定多个第一类设备中各个第一类设备对其他第一类设备的存储器进行寻址的第二寻址策略。作为示例,第一类设备在从第二类设备获取其寻址策略后,可以根据第一寻址策略对其自身的存储器进行寻址,以及根据第二寻址策略对其他第一类设备的存储器进行寻址。
在一些实施例中,基于多个第一类设备中各个第一类设备的编址范围和通信端口信息,确定多个第一类设备中各个第一类设备对其他第一类设备的存储器进行寻址的第二寻址策略包括:针对各个第一类设备执行第二寻址策略确定操作。
作为示例,第二寻址策略确定操作可以包括:获取一个第一类设备中与目标第一类设备进行通信的通信端口信息,基于通信端口信息确定目标第一类设备的编码地址与通信端口的映射关系,以及,基于映射关系确定一个第一类设备的到目标第一类设备的存储器的第二寻址策略。例如,第二类设备在确定第一类设备0与第二类设备1的通信端口以及第一类设备1的编址地址后,可以确定第一类设备0到第二类设备1的存储器的寻址策略。例如,如果第一类设备1的编址范围是[0x100000000, 0x17fffffff],则当第一类设备0要寻址的地址在第一类设备1的编址范围内时,则可以通过其通信端口3和通信端口4进行寻址。
在一些实施例中,通信端口信息包括通信端口编号和通信端口数量,其中基于通信端口信息确定目标第一类设备的编码地址与通信端口的映射关系包括:确定地址集,地址集包括目标第一类设备的编址范围内的全部地址;将地址集平均划分为通信端口数量个子地址集;将通信端口数量个子地址集与通信端口分别对应;以及确定目标第一类设备的编码地址与通信端口的映射关系,映射关系包括子地址集中的地址与子地址集对应的通信端口之间的映射。
图3示出了根据本申请的一些实施例的地址映射的示意图。如图3所示,作为示例,图3中第一类设备的端口连接关系可以如图1所示。此时,第一类设备0可以通过端口3和端口4与第一类设备1进行通信。第一类设备0可以通过端口5与第一类设备2进行通信。作为示例,在另外一些实施例中,第一类设备0也可以通过第一类设备1进行通信中转以实现通过端口3和端口4与第一类设备2进行通信。作为示例,第一类设备的存储器的存储容量可以均是64G,此时,第一类设备i的地址集是[64G*(i-1),64G*i-1]。
具体地,图3示例性地示出了此时为第一类设备0确定的寻址策略。当第一类设备0所要寻址的地址落在地址集[0,64G-1]中时,第一类设备0将根据第一寻址策略,对其自身的存储器(例如其显存)进行寻址。当第一类设备0所要寻址的地址落在地址集[64G,128G-1]中时,第一类设备0将根据第二寻址策略,通过其端口3和端口4对第一类设备1的存储器(例如第一类设备1的显存)进行寻址。此时,根据第二寻址策略,地址集[64G,128G-1]将被划分为子地址集[64G, 96G-1]和子地址集[96G, 128G-1]。可选地,端口3被分配为对子地址集[64G, 96G-1]中的地址进行寻址,端口4被分配为对子地址集[96G, 128G-1]中的地址进行寻址。当第一类设备0所要寻址的地址落在地址集[128G,192G-1]中时,第一类设备0将根据第二寻址策略,通过其端口5对第一类设备2的存储器(例如第一类设备1的显存)进行寻址。
图4示出了根据本申请的一些实施例的在第一类设备处实现的编址方法400的示例性流程图。作为示例,第一类设备可以是如图1的实施例示出的第一类设备0、第一类设备1……第一类设备N。第一类设备之间可以通过端口连接,第一类设备与第二类设备之间可以通过总线连接。如图4所示,方法400包括步骤S410和步骤S420。
在步骤S410,一个第一类设备从第二类设备获取一个第一类设备的编址范围。例如,第一类设备1可以从第二类设备处获取其编址范围为[64G,128G-1]。
在步骤S420,基于一个第一类设备的编址范围对一个第一类设备的存储器的地址进行编址,使得一个第一类设备的存储器的地址范围经过编址与编址范围一致。例如,第一类设备1根据从第二类设备获取的其编址范围为[64G,128G-1]对其存储器进行编址,使得其存储器的地址范围与编址范围[64G,128G-1]一致。
可见,在方法400中,第一类设备根据从第二类设备获取的其编址范围进行编址,使得其编址范围不再限于自身存储空间,实现了多个第一类设备的统一编址。这为多个第一类设备(例如GPU卡)进行联合计算和存储提供了架构基础。
在一些实施例中,方法400进一步包括:一个第一类设备从第二类设备获取一个第一类设备的寻址策略;以及,一个第一类设备基于寻址策略对一个第一类设备进行配置,以使得一个第一类设备基于寻址策略进行寻址。例如,第一类设备0从第二类设备获取第一类设备0的寻址策略,然后根据该寻址策略对其自身进行配置,以使得其之后的寻址基于该寻址策略。
在一些实施例中,寻址策略包括用于对一个第一类设备的存储器进行寻址的第一寻址策略。并且,一个第一类设备基于寻址策略对一个第一类设备进行配置,以使得一个第一类设备基于寻址策略进行寻址包括:一个第一类设备基于第一寻址策略对一个第一类设备进行配置,以使得一个第一类设备基于第一寻址策略对其存储器进行寻址。例如,第一类设备0的编址范围是[0, 64G-1],当第一类设备0需要对地址0x8ffffffff进行寻址时,它将对其自身的存储器进行寻址。
在一些实施例中,第一类设备的每一个进一步包括用于向多个其它第一类设备进行路由的路由装置和与其他设备通信的端口,寻址策略进一步包括用于对其他第一类设备的存储器进行寻址的第二寻址策略,其中一个第一类设备基于寻址策略对一个第一类设备进行配置包括:一个第一类设备基于第二寻址策略配置其路由装置,使得路由装置通过与其他第一类设备通信的端口寻址到其他第一类设备的存储器。例如,第一类设备1的编址范围是[64G, 128G-1],当第一类设备0需要对地址0xfffffffff进行寻址时,它将通过与第一类设备1通信的端口对第一类设备1的存储器进行寻址。
此外,还公开了一种用于编址的系统,包括多个第一类设备和第二类设备,多个第一类设备的每一个包括图形处理器和存储器。该系统包括:第二类设备获取多个第一类设备的设备信息,设备信息包括第一类设备的编号和存储器信息;第二类设备基于多个第一类设备的设备信息,确定多个第一类设备中各个第一类设备的编址范围;第二类设备将所确定的各个第一类设备的编址范围发送至多个第一类设备,以使得多个第一类设备中各个第一类设备基于其编址范围对其存储器进行编址;多个第一类设备中的各个第一类设备从第二类设备获取其编址范围;以及,多个第一类设备中的各个第一类设备基于其的编址范围对其存储器的地址进行编址,使得其存储器的地址范围经过编址与其编址范围一致。
通过用于编址的系统,第一类设备的编址范围不再限于自身存储空间,实现了多个第一类设备的统一编址。这为多个第一类设备(例如GPU卡)进行联合计算和存储提供了架构基础。
图5示出了根据本申请的一些实施例的编址装置500的示例性结构框图。如图5所示,编址装置500包括第一获取模块510、确定模块520和发送模块530。
第一获取模块510被配置成获取多个第一类设备的设备信息,第一类设备的每一个包括图形处理器和存储器,设备信息包括第一类设备的编号和存储器信息。
确定模块520被配置成基于多个第一类设备的设备信息,确定多个第一类设备中各个第一类设备的编址范围。
发送模块530被配置成将所确定的各个第一类设备的编址范围发送至多个第一类设备,以使得多个第一类设备中各个第一类设备基于其编址范围对其存储器进行编址。
可见,通过编址装置500,第一类设备的编址范围不再限于自身存储空间,实现了多个第一类设备的统一编址。这为多个第一类设备(例如GPU卡)进行联合计算和存储提供了架构基础。
图6示出了根据本申请的一些实施例的编址装置600的示例性结构框图。如图6所示,装置600包括第二获取模块610和编址模块620。
第二获取模块610被配置成从第二类设备获取一个第一类设备的编址范围。
编址模块620被配置成基于一个第一类设备的编址范围对一个第一类设备的存储器的地址进行编址,使得一个第一类设备的存储器的地址范围经过编址与编址范围一致。
可见,通过编址装置600,第一类设备根据从第二类设备获取的其编址范围进行编址,使得其编址范围不再限于自身存储空间,实现了多个第一类设备的统一编址。这为多个第一类设备(例如GPU卡)进行联合计算和存储提供了架构基础。
图7图示了示例系统700,其包括代表可以实现本文描述的各种方法的一个或多个系统和/或设备的示例计算设备710。计算设备710可以是例如服务提供商的服务器、与服务器相关联的设备、片上系统、和/或任何其它合适的计算设备或计算系统。上面参照图5描述的编址装置500或者图6描述的编址装置600可以采取计算设备710的形式。替换地,编址装置500或编址装置600可以以应用716的形式被实现为计算机程序。
如图示的示例计算设备710包括彼此通信耦合的处理系统711、一个或多个计算机可读介质712以及一个或多个I/O接口713。尽管未示出,但是计算设备710还可以包括系统总线或其他数据和命令传送系统,其将各种组件彼此耦合。系统总线可以包括不同总线结构的任何一个或组合,总线结构诸如存储器总线或存储器控制器、外围总线、通用串行总线、和/或利用各种总线架构中的任何一种的处理器或局部总线。还构思了各种其他示例,诸如控制和数据线。
处理系统711代表使用硬件执行一个或多个操作的功能。因此,处理系统711被图示为包括可被配置成处理器、功能块等的硬件元件714。这可以包括在硬件中实现为专用集成电路或使用一个或多个半导体形成的其它逻辑器件。硬件元件714不受其形成的材料或其中采用的处理机构的限制。例如,处理器可以由(多个)半导体和/或晶体管(例如,电子集成电路(IC))组成。在这样的上下文中,处理器可执行指令可以是电子可执行指令。
计算机可读介质712被图示为包括存储器/存储装置716。存储器/存储装置716表示与一个或多个计算机可读介质相关联的存储器/存储容量。存储器/存储装置716可以包括易失性介质(诸如随机存取存储器(RAM))和/或非易失性介质(诸如只读存储器(ROM)、闪存、光盘、磁盘等)。存储器/存储装置716可以包括固定介质(例如,RAM、ROM、固定硬盘驱动器等)以及可移动介质(例如,闪存、可移动硬盘驱动器、光盘等)。计算机可读介质712可以以下面进一步描述的各种其他方式进行配置。
一个或多个I/O接口713代表允许用户使用各种输入设备向计算设备710输入命令和信息并且可选地还允许使用各种输出设备将信息呈现给用户和/或其他组件或设备的功能。输入设备的示例包括键盘、光标控制设备(例如,鼠标)、麦克风(例如,用于语音输入)、扫描仪、触摸功能(例如,被配置成检测物理触摸的容性或其他传感器)、相机(例如,可以采用可见或不可见的波长(诸如红外频率)将不涉及触摸的运动检测为手势)等等。输出设备的示例包括显示设备、扬声器、打印机、网卡、触觉响应设备等。因此,计算设备710可以以下面进一步描述的各种方式进行配置以支持用户交互。
计算设备710还包括应用716。应用716可以例如是编址装置500或编址装置600的软件实例,并且与计算设备710中的其他元件相组合地实现本文描述的技术。
本申请提供了一种计算机程序产品或计算机程序,该计算机程序产品或计算机程序包括计算机指令,该计算机指令存储在计算机可读存储介质中。计算设备的处理器从计算机可读存储介质读取该计算机指令,处理器执行该计算机指令,使得该计算设备执行上述各种可选实现方式中提供的编址方法。
本文可以在软件硬件元件或程序模块的一般上下文中描述各种技术。一般地,这些模块包括执行特定任务或实现特定抽象数据类型的例程、程序、对象、元素、组件、数据结构等。本文所使用的术语“模块”,“功能”和“组件”一般表示软件、固件、硬件或其组合。本文描述的技术的特征是与平台无关的,意味着这些技术可以在具有各种处理器的各种计算平台上实现。
所描述的模块和技术的实现可以存储在某种形式的计算机可读介质上或者跨某种形式的计算机可读介质传输。计算机可读介质可以包括可由计算设备710访问的各种介质。作为示例而非限制,计算机可读介质可以包括“计算机可读存储介质”和“计算机可读信号介质”。
与单纯的信号传输、载波或信号本身相反,“计算机可读存储介质”是指能够持久存储信息的介质和/或设备,和/或有形的存储装置。因此,计算机可读存储介质是指非信号承载介质。计算机可读存储介质包括诸如易失性和非易失性、可移动和不可移动介质和/或以适用于存储信息(诸如计算机可读指令、数据结构、程序模块、逻辑元件/电路或其他数据)的方法或技术实现的存储设备之类的硬件。计算机可读存储介质的示例可以包括但不限于RAM、ROM、EEPROM、闪存或其它存储器技术、CD-ROM、数字通用盘(DVD)或其他光学存储装置、硬盘、盒式磁带、磁带,磁盘存储装置或其他磁存储设备,或其他存储设备、有形介质或适于存储期望信息并可以由计算机访问的制品。
“计算机可读信号介质”是指被配置成诸如经由网络将指令发送到计算设备710的硬件的信号承载介质。信号介质典型地可以将计算机可读指令、数据结构、程序模块或其他数据体现在诸如载波、数据信号或其它传输机制的调制数据信号中。信号介质还包括任何信息传递介质。术语“调制数据信号”是指这样的信号,该信号的特征中的一个或多个被设置或改变,从而将信息编码到该信号中。作为示例而非限制,通信介质包括诸如有线网络或直接连线的有线介质以及诸如声、RF、红外和其它无线介质的无线介质。
如前,硬件元件714和计算机可读介质712代表以硬件形式实现的指令、模块、可编程器件逻辑和/或固定器件逻辑,其在一些实施例中可以用于实现本文描述的技术的至少一些方面。硬件元件可以包括集成电路或片上系统、专用集成电路(ASIC)、现场可编程门阵列(FPGA)、复杂可编程逻辑器件(CPLD)以及硅中的其它实现或其他硬件设备的组件。在这种上下文中,硬件元件可以作为执行由硬件元件所体现的指令、模块和/或逻辑所定义的程序任务的处理设备,以及用于存储用于执行的指令的硬件设备,例如,先前描述的计算机可读存储介质。
前述的组合也可以用于实现本文的各种技术和模块。因此,可以将软件、硬件或程序模块和其它程序模块实现为在某种形式的计算机可读存储介质上和/或由一个或多个硬件元件714体现的一个或多个指令和/或逻辑。计算设备710可以被配置成实现与软件和/或硬件模块相对应的特定指令和/或功能。因此,例如通过使用处理系统的计算机可读存储介质和/或硬件元件714,可以至少部分地以硬件来实现将模块实现为可由计算设备710作为软件执行的模块。指令和/或功能可以由一个或多个制品(例如,一个或多个计算设备710和/或处理系统711)可执行/可操作以实现本文的技术、模块和示例。
在各种实施方式中,计算设备710可以采用各种不同的配置。例如,计算设备710可以被实现为包括个人计算机、台式计算机、多屏幕计算机、膝上型计算机、上网本等的计算机类设备。计算设备710还可以被实现为包括诸如移动电话、便携式音乐播放器、便携式游戏设备、平板计算机、多屏幕计算机等移动设备的移动装置类设备。计算设备710还可以实现为电视类设备,其包括具有或连接到休闲观看环境中的一般地较大屏幕的设备。这些设备包括电视、机顶盒、游戏机等。
本文描述的技术可以由计算设备710的这些各种配置来支持,并且不限于本文所描述的技术的具体示例。
应当理解,为清楚起见,参考不同的功能单元对本申请的实施例进行了描述。然而,将明显的是,在不偏离本申请的情况下,每个功能单元的功能性可以被实施在单个单元中、实施在多个单元中或作为其它功能单元的一部分被实施。例如,被说明成由单个单元执行的功能性可以由多个不同的单元来执行。因此,对特定功能单元的参考仅被视为对用于提供所描述的功能性的适当单元的参考,而不是表明严格的逻辑或物理结构或组织。因此,本申请可以被实施在单个单元中,或者可以在物理上和功能上被分布在不同的单元和电路之间。
尽管已经结合一些实施例描述了本申请,但是其不旨在被限于在本文中所阐述的特定形式。相反,本申请的范围仅由所附权利要求来限制。附加地,尽管单独的特征可以被包括在不同的权利要求中,但是这些可以可能地被有利地组合,并且包括在不同权利要求中不暗示特征的组合不是可行的和/或有利的。特征在权利要求中的次序不暗示特征必须以其工作的任何特定次序。此外,在权利要求中,词“包括”不排除其它元件,并且术语“一”或“一个”不排除多个。权利要求中的附图标记仅作为明确的例子被提供,不应该被解释为以任何方式限制权利要求的范围。

Claims (15)

1.一种在第二类设备处实现的用于多个第一类设备编址的方法,其特征在于,所述方法包括:
获取多个第一类设备的设备信息,所述第一类设备的每一个包括图形处理器和存储器,所述设备信息包括第一类设备的编号和存储器信息;
基于所述多个第一类设备的设备信息,确定所述多个第一类设备中各个第一类设备的编址范围;以及,
将所确定的各个第一类设备的编址范围发送至所述多个第一类设备,以使得所述多个第一类设备中各个第一类设备基于其编址范围对其存储器进行编址。
2.根据权利要求1所述的方法,所述第一类设备的每一个进一步包括用于互联的端口,其特征在于,所述方法进一步包括:
获取所述多个第一类设备之间通信的通信端口信息;
基于所述多个第一类设备的编址范围和通信端口信息,确定所述多个第一类设备中各个第一类设备的寻址策略;以及,
将所述各个第一类设备的寻址策略分别发送至所述各个第一类设备,以使得所述各个第一类设备基于其寻址策略对所述多个第一类设备的存储器进行寻址。
3.根据权利要求2所述的方法,所述寻址策略包括第一寻址策略和第二寻址策略,其特征在于,基于所述多个第一类设备的编址范围和通信端口信息,确定所述多个第一类设备中各个第一类设备的寻址策略包括:
基于所述多个第一类设备中各个第一类设备的编址范围,确定所述多个第一类设备中各个第一类设备对其存储器进行寻址的第一寻址策略;以及,
基于所述多个第一类设备中各个第一类设备的编址范围和通信端口信息,确定所述多个第一类设备中各个第一类设备对其他第一类设备的存储器进行寻址的第二寻址策略。
4.根据权利要求3所述的方法,其特征在于,基于所述多个第一类设备中各个第一类设备的编址范围和通信端口信息,确定所述多个第一类设备中各个第一类设备对其他第一类设备的存储器进行寻址的第二寻址策略包括:针对所述各个第一类设备执行第二寻址策略确定操作,所述第二寻址策略确定操作包括:
获取一个第一类设备中与目标第一类设备进行通信的通信端口信息,
基于所述通信端口信息确定所述目标第一类设备的编码地址与所述通信端口的映射关系,以及,
基于所述映射关系确定所述一个第一类设备的到所述目标第一类设备的存储器的第二寻址策略。
5.根据权利要求4所述的方法,所述通信端口信息包括通信端口编号和通信端口数量,其特征在于,基于所述通信端口信息确定所述目标第一类设备的编码地址与所述通信端口的映射关系包括:
确定地址集,所述地址集包括所述目标第一类设备的编址范围内的全部地址;
将所述地址集平均划分为所述通信端口数量个子地址集;
将所述通信端口数量个子地址集与所述通信端口分别对应;以及
确定所述目标第一类设备的编码地址与所述通信端口的映射关系,所述映射关系包括所述子地址集中的地址与所述子地址集对应的通信端口之间的映射。
6.根据权利要求1所述的方法,所述存储器信息包括存储器的存储容量,所述编址范围包括起始地址和结束地址,其特征在于,所述多个第一类设备中的一个第一类设备的编址范围起始地址、编号和存储器容量满足等式:
Figure DEST_PATH_IMAGE002
以及,所述多个第一类设备中的一个第一类设备的编址范围结束地址、编号和存储器容量满足等式:
Figure DEST_PATH_IMAGE004
其中,i指所述一个第一类设备的设备编号,
Figure DEST_PATH_IMAGE006
指编号为i的第一类设备的编址范围起始地址,
Figure DEST_PATH_IMAGE008
指编号为i的第一类设备的编址范围结束地址,
Figure DEST_PATH_IMAGE010
指编号为k的第一类设备的存储器容量,i、k均为自然数。
7.一种在一个第一类设备处实现的用于第一类设备编址的方法,所述第一类设备包括图形处理器和存储器,其特征在于,所述方法包括:
所述一个第一类设备从第二类设备获取所述一个第一类设备的编址范围;以及,
基于所述一个第一类设备的编址范围对所述一个第一类设备的存储器的地址进行编址,使得所述一个第一类设备的存储器的地址范围经过编址与所述编址范围一致。
8.根据权利要求7所述的方法,其特征在于,所述方法进一步包括:
所述一个第一类设备从第二类设备获取所述一个第一类设备的寻址策略;以及,
所述一个第一类设备基于所述寻址策略对所述一个第一类设备进行配置,以使得所述一个第一类设备基于所述寻址策略进行寻址。
9.根据权利要求8所述的方法,所述寻址策略包括用于对所述一个第一类设备的存储器进行寻址的第一寻址策略,其特征在于,所述一个第一类设备基于所述寻址策略对所述一个第一类设备进行配置,以使得所述一个第一类设备基于所述寻址策略进行寻址包括:
所述一个第一类设备基于所述第一寻址策略对所述一个第一类设备进行配置,以使得所述一个第一类设备基于所述第一寻址策略对其存储器进行寻址。
10.根据权利要求8所述的方法,所述第一类设备的每一个进一步包括用于向多个其它第一类设备进行路由的路由装置和与其他设备通信的端口,所述寻址策略进一步包括用于对其他第一类设备的存储器进行寻址的第二寻址策略,其特征在于,所述一个第一类设备基于所述寻址策略对所述一个第一类设备进行配置包括:
所述一个第一类设备基于所述第二寻址策略配置其路由装置,使得所述路由装置通过与其他第一类设备通信的端口寻址到所述其他第一类设备的存储器。
11.一种用于编址的系统,包括多个第一类设备和第二类设备,所述多个第一类设备的每一个包括图形处理器和存储器,其特征在于,所述系统包括:
所述第二类设备获取多个第一类设备的设备信息,所述设备信息包括第一类设备的编号和存储器信息;
所述第二类设备基于所述多个第一类设备的设备信息,确定所述多个第一类设备中各个第一类设备的编址范围;
所述第二类设备将所确定的各个第一类设备的编址范围发送至所述多个第一类设备,以使得所述多个第一类设备中各个第一类设备基于其编址范围对其存储器进行编址;
所述多个第一类设备中的各个第一类设备从第二类设备获取其编址范围;以及,
所述多个第一类设备中的各个第一类设备基于其的编址范围对其存储器的地址进行编址,使得其存储器的地址范围经过编址与其编址范围一致。
12.一种在第二类设备处实现的用于多个第一类设备编址的编址装置,其特征在于,所述编址装置包括:
第一获取模块,其被配置成获取多个第一类设备的设备信息,所述第一类设备的每一个包括图形处理器和存储器,所述设备信息包括第一类设备的编号和存储器信息;
确定模块,其被配置成基于所述多个第一类设备的设备信息,确定所述多个第一类设备中各个第一类设备的编址范围;以及,
发送模块,其被配置成将所确定的各个第一类设备的编址范围发送至所述多个第一类设备,以使得所述多个第一类设备中各个第一类设备基于其编址范围对其存储器进行编址。
13.一种在一个第一类设备处实现的用于第一类设备编址的编址装置,所述第一类设备包括图形处理器和存储器,其特征在于,所述编址装置包括:
第二获取模块,其被配置成从第二类设备获取所述一个第一类设备的编址范围;以及,
编址模块,其配置成基于所述一个第一类设备的编址范围对所述一个第一类设备的存储器的地址进行编址,使得所述一个第一类设备的存储器的地址范围经过编址与所述编址范围一致。
14. 一种计算设备,其特征在于,包括:
存储器,其被配置成存储计算机可执行指令;以及
处理器,其被配置成当所述计算机可执行指令被所述处理器执行时执行根据权利要求1-10中任一项所述的方法。
15.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质中存储有计算机可执行指令,所述计算机可执行指令在被执行时实现根据权利要求1-10中任一项所述的方法。
CN202211663365.3A 2022-12-23 2022-12-23 编址的方法、装置、系统、计算设备及存储介质 Active CN115793983B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211663365.3A CN115793983B (zh) 2022-12-23 2022-12-23 编址的方法、装置、系统、计算设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211663365.3A CN115793983B (zh) 2022-12-23 2022-12-23 编址的方法、装置、系统、计算设备及存储介质

Publications (2)

Publication Number Publication Date
CN115793983A true CN115793983A (zh) 2023-03-14
CN115793983B CN115793983B (zh) 2024-01-30

Family

ID=85427789

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211663365.3A Active CN115793983B (zh) 2022-12-23 2022-12-23 编址的方法、装置、系统、计算设备及存储介质

Country Status (1)

Country Link
CN (1) CN115793983B (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004350050A (ja) * 2003-05-22 2004-12-09 Nec Corp ネットワーク管理方法およびネットワーク管理システム
JP2013026687A (ja) * 2011-07-15 2013-02-04 Nec Corp 同期デジタルハイアラーキネットワーク、装置、そのトポロジー構築方法およびプログラム
CN104158747A (zh) * 2013-05-14 2014-11-19 中兴通讯股份有限公司 网络拓扑发现方法和系统
CN112291387A (zh) * 2020-12-23 2021-01-29 深圳市明微电子股份有限公司 主从机自动寻址方法、装置、设备及存储介质
CN112463714A (zh) * 2020-11-30 2021-03-09 海光信息技术股份有限公司 远程直接内存访问方法、异构计算系统及电子设备
CN112599082A (zh) * 2020-12-22 2021-04-02 深圳市明微电子股份有限公司 自适应寻址及编址方法、装置、设备及存储介质
CN112953774A (zh) * 2021-02-25 2021-06-11 山东英信计算机技术有限公司 一种网络拓扑生成方法、系统、设备及计算机存储介质

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004350050A (ja) * 2003-05-22 2004-12-09 Nec Corp ネットワーク管理方法およびネットワーク管理システム
JP2013026687A (ja) * 2011-07-15 2013-02-04 Nec Corp 同期デジタルハイアラーキネットワーク、装置、そのトポロジー構築方法およびプログラム
CN104158747A (zh) * 2013-05-14 2014-11-19 中兴通讯股份有限公司 网络拓扑发现方法和系统
CN112463714A (zh) * 2020-11-30 2021-03-09 海光信息技术股份有限公司 远程直接内存访问方法、异构计算系统及电子设备
CN112599082A (zh) * 2020-12-22 2021-04-02 深圳市明微电子股份有限公司 自适应寻址及编址方法、装置、设备及存储介质
CN112291387A (zh) * 2020-12-23 2021-01-29 深圳市明微电子股份有限公司 主从机自动寻址方法、装置、设备及存储介质
CN112953774A (zh) * 2021-02-25 2021-06-11 山东英信计算机技术有限公司 一种网络拓扑生成方法、系统、设备及计算机存储介质

Also Published As

Publication number Publication date
CN115793983B (zh) 2024-01-30

Similar Documents

Publication Publication Date Title
CN101118645A (zh) 多重图形处理器系统
US10866736B2 (en) Memory controller and data processing circuit with improved system efficiency
US10831693B1 (en) Multicast master
US9858635B2 (en) Application processor sharing resource based on image resolution and devices including same
US6356970B1 (en) Interrupt request control module with a DSP interrupt vector generator
CN115774620B (zh) 在gpu互联架构中实现存储空间互相访问的方法、装置、计算设备
CN111984557A (zh) 数据处理方法、装置和系统
CN111026697A (zh) 核间通信方法、系统、电子器件以及电子设备
CN114691037A (zh) 卸载卡命名空间管理、输入输出请求处理系统和方法
JP6149161B2 (ja) チップセレクトを低減させるデバイス、システム、及び方法
CN103412838B (zh) 一种扩展系统、通信方法、地址配置方法、设备及装置
CN115793983A (zh) 编址的方法、装置、系统、计算设备及存储介质
US10628342B1 (en) System and method for accelerating performance of non-volatile memory RAID stacks
US10769092B2 (en) Apparatus and method for reducing latency of input/output transactions in an information handling system using no-response commands
US10152766B2 (en) Image processor, method, and chipset for increasing intergration and performance of image processing
CN109933434B (zh) 电子装置及扩展外围设备的方法
CN112073505A (zh) 在云服务器上进行卸载的方法、控制装置、存储介质
CN115776463B (zh) 路由配置方法、装置、系统、计算设备及存储介质
CN113377704B (zh) 人工智能芯片以及数据操作方法
KR102287400B1 (ko) 이미지 합성 장치와 이를 포함하는 디스플레이 시스템
CN117435143B (zh) 一种数据处理方法、装置及电子设备
CN115981853A (zh) Gpu互联架构、实现gpu互联架构的方法、计算设备
US20220237132A1 (en) Data transmission method and ping-pong dma architecture
CN117354532A (zh) 一种基于多显卡的视频解码渲染方法及设备
CN118036554A (zh) 内容尺寸的自适应变化方法、装置、计算机设备和介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant