CN112583408A - 可变增益的逐次逼近型的模数转换器以及片上系统 - Google Patents

可变增益的逐次逼近型的模数转换器以及片上系统 Download PDF

Info

Publication number
CN112583408A
CN112583408A CN202011558054.1A CN202011558054A CN112583408A CN 112583408 A CN112583408 A CN 112583408A CN 202011558054 A CN202011558054 A CN 202011558054A CN 112583408 A CN112583408 A CN 112583408A
Authority
CN
China
Prior art keywords
demodulation
modulation
amplifier
input
mos transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202011558054.1A
Other languages
English (en)
Other versions
CN112583408B (zh
Inventor
王冠华
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Beiling Co Ltd
Original Assignee
Shanghai Beiling Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Beiling Co Ltd filed Critical Shanghai Beiling Co Ltd
Priority to CN202011558054.1A priority Critical patent/CN112583408B/zh
Publication of CN112583408A publication Critical patent/CN112583408A/zh
Application granted granted Critical
Publication of CN112583408B publication Critical patent/CN112583408B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/34Analogue value compared with reference values
    • H03M1/38Analogue value compared with reference values sequentially only, e.g. successive approximation type

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

本发明提供一种可变增益的逐次逼近型的模数转换器,包括:输入电路、可变增益放大器和采样转换电路;输入电路包括多路设有第一通道开关的第一输入通道和多路设有第二通道开关的第二输入通道;第一输入通道的输出端与放大器的第一输入端连接,第二输入通道的输出端与放大器的第二输入端连接;放大器的第一输出端和第二输出端分别与采样转换电路的两个输入端连接;输入电路用于通过选通第一通道开关和第二通道开关输入两路输入信号至放大器;放大器用于对输入信号进行差分放大后输出至采样转换电路;采样转换电路用于对接收的信号进行采样及模数转换处理,输出数字信号。本发明通过一个可变增益放大器来调节进入ADC的电压幅值,功耗低,面积小。

Description

可变增益的逐次逼近型的模数转换器以及片上系统
技术领域
本发明涉及集成电路技术领域,尤其涉及一种模数转换器可变增益的逐次逼近型的模数转换器以及片上系统。
背景技术
随着集成电路技术的发展,SOC(System-On-Chip,片上系统)已经获得了广泛的应用。低功耗、面积小已经成为SOC的发展需求。模数转换器作为SOC的重要组成部分,需要转换模拟输入信号,以保证整个系统正常工作。
在光通讯发送和接收控制MCU(Micro Controller Unit,微控制单元)中,需要检测宽范围输入的电压,使得在传统的ADC(Analog to Digital Converter,模拟数字转换器)多路分时采样解决方案无法满足新系统的要求。
目前的解决方案如下:
1、改变电容的大小但其所需电容较多,面积较大;
2、对每路信号单独配置相应的放大电路进行处理接入采样转换电路以实现增益可变,功耗大,面积大。
无论哪种方案,都会存在模数转换器采用的元器件数量多,功耗大,电路占用面积大的问题,亟需一种可解决问题的方案。
发明内容
本发明要解决的技术问题是为了克服现有技术中模数转换器采用的元器件数量多,功耗大,电路占用面积大的缺陷,提供一种可变增益的逐次逼近型的模数转换器以及片上系统。
本发明是通过下述技术方案来解决上述技术问题:
本发明提供一种可变增益的逐次逼近型的模数转换器,所述模数转换器包括:输入电路、可变增益放大器和采样转换电路;
所述输入电路包括多路第一输入通道和多路第二输入通道,每路第一输入通道上分别设有第一通道开关,每路第二输入通道上分别设有第二通道开关;
所述第一输入通道的输出端与所述可变增益放大器的第一输入端连接,所述第二输入通道的输出端与所述可变增益放大器的第二输入端连接;
所述可变增益放大器的第一输出端和第二输出端分别与所述采样转换电路的两个输入端连接;
所述输入电路用于通过选通一个所述第一通道开关和一个所述第二通道开关输入两路输入信号至所述可变增益放大器的第一输入端和第二输入端;
所述可变增益放大器用于对所述两路输入信号进行差分放大后输出至所述采样转换电路;
所述采样转换电路用于对差分放大后的信号进行采样及模数转换处理,输出采样数字信号。
较佳地,所述可变增益放大器包括:第一接地开关、第二接地开关、第一可调电阻、第二可调电阻、第一可调电阻开关、第二可调电阻开关、第一放大器、第二放大器、第一电阻、第二电阻、第三电阻、第四电阻、第三电阻开关、第四电阻开关;
所述第一接地开关的一端与所述第一输入端电连接,所述第一接地开关的另一端接地;
所述第二接地开关的一端与所述第二输入端电连接,所述第二接地开关的另一端接地;
所述第一可调电阻开关的两端分别与所述第一输入端和所述第一可调电阻的一个固定端电连接,所述第一可调电阻的另一个固定端与所述第一放大器的反相输出端电连接,所述第一可调电阻的移动端与所述第一放大器的同相输入端电连接;
所述第二可调电阻开关的两端分别与所述第二输入端和所述第二可调电阻的一个固定端电连接,所述第二可调电阻的另一个固定端与所述第一放大器的同相输出端电连接,所述第二可调电阻的移动端与所述第一放大器的反相输入端电连接;
所述第一电阻的两端分别与所述第一放大器的反相输出端和所述第二放大器的同相输入端电连接;
所述第二电阻的两端分别与所述第一放大器的同相输出端和所述第二放大器的反相输入端电连接;
所述第三电阻的一端与所述第二放大器的同相输入端电连接,所述第三电阻的另一端通过串联的所述第三电阻开关与所述第二放大器的反相输出端电连接;
所述第四电阻的一端与所述第二放大器的反相输入端电连接,所述第四电阻的另一端通过串联的所述第四电阻开关与所述第二放大器的同相输出端电连接;
所述第二放大器的同相输出端与所述采样转换电路的一个输入端电连接,所述第二放大器的反相输出端与所述采样转换电路的另一个输入端电连接。
较佳地,所述模数转换器还包括:第一遍历开关和第二遍历开关;
所述第一遍历开关的两端分别与所述可变增益放大器的第一输入端和第一输出端连接;
所述第二遍历开关的两端分别与所述可变增益放大器的第二输入端和第二输出端连接。
较佳地,所述第一放大器和所述第二放大器均为运算放大器;
所述运算放大器包括:调制模块、运放模块和解调模块;
所述调制模块用于将所述运算放大器接收的输入信号调制至高频,输出高频信号至所述运放模块;
所述运放模块用于将所述高频信号进行放大,并将放大后的所述高频信号传送至所述解调模块;
所述解调模块用于将放大后的所述高频信号调制至低频并输出解调信号。
较佳地,所述调制模块包括:第一调制输入端口、第二调制输入端口、第一调制MOS(Metal Oxide Semiconductor,金属氧化物半导体)管、第二调制MOS管、第三调制MOS管、第四调制MOS管、第五调制MOS管、第六调制MOS管、第七调制MOS管、第八调制MOS管、第一调制输出端口和第二调制输出端口;
所述第一调制MOS管、所述第三调制MOS管、所述第五调制MOS管和所述第七调制MOS管为NMOS(Negative channel Metal Oxide Semiconductor,N沟道金属氧化物半导体)管,所述第二调制MOS管、所述第四调制MOS管、所述第六调制MOS管和所述第八调制MOS管为PMOS(Positive channel Metal Oxide Semiconductor,P沟道金属氧化物半导体)管;
所述第一调制输入端口分别与所述第一调制MOS管、所述第二调制MOS管、所述第三调制MOS管和所述第四调制MOS管的源极电连接,所述第二调制输入端口分别与所述第五调制MOS管、所述第六调制MOS管、所述第七调制MOS管和所述第八调制MOS管的源极电连接,所述第一调制输出端口分别与所述第一调制MOS管、所述第二调制MOS管、所述第五调制MOS管和所述第六调制MOS管的漏极电连接,所述第二调制输出端口分别与所述第三调制MOS管、所述第四调制MOS管、所述第七调制MOS管和所述第八调制MOS管的漏极电连接;
第一调制MOS管、所述第三调制MOS管、所述第五调制MOS管和所述第七调制MOS管的栅极接地,所述第二调制MOS管、所述第四调制MOS管、所述第六调制MOS管和所述第八调制MOS管的栅极接电源电压。
较佳地,所述解调模块包括:第一解调输入端口、第二解调输入端口、第一解调MOS管、第二解调MOS管、第三解调MOS管、第四解调MOS管、第五解调MOS管、第六解调MOS管、第七解调MOS管、第八解调MOS管、第一解调输出端口和第二解调输出端口;
所述第一解调MOS管、所述第三解调MOS管、所述第五解调MOS管和所述第七解调MOS管为NMOS管,所述第二解调MOS管、所述第四解调MOS管、所述第六解调MOS管和所述第八解调MOS管为PMOS管;
所述第一解调输入端口分别与所述第一解调MOS管、所述第二解调MOS管、所述第三解调MOS管和所述第四解调MOS管的源极电连接,所述第二解调输入端口分别与所述第五解调MOS管、所述第六解调MOS管、所述第七解调MOS管和所述第八解调MOS管的源极电连接,所述第一解调输出端口分别与所述第一解调MOS管、所述第二解调MOS管、所述第五解调MOS管和所述第六解调MOS管的漏极电连接,所述第二解调输出端口分别与所述第三解调MOS管、所述第四解调MOS管、所述第七解调MOS管和所述第八解调MOS管的漏极电连接;
第一解调MOS管、所述第三解调MOS管、所述第五解调MOS管和所述第七解调MOS管的栅极接地,所述第二解调MOS管、所述第四解调MOS管、所述第六解调MOS管和所述第八解调MOS管的栅极接电源电压。
较佳地,所述第二放大器的增益倍数为1。
较佳地,所述第一可调电阻包括连接在两个固定端之间的电阻串,所述电阻串中相邻的两个电阻之间连接一开关的一端,所述开关的另一端与所述第一可调电阻的移动端电连接。
较佳地,所述第二可调电阻包括连接在两个固定端之间的电阻串,所述电阻串中相邻的两个电阻之间连接一开关的一端,所述开关的另一端与所述第二可调电阻的移动端电连接。
本发明还提供一种片上系统,所述片上系统包括前述的可变增益的逐次逼近型的模数转换器。
本发明的积极进步效果在于:通过一个可变增益放大器来调节进入ADC的电压幅值,功耗低,面积小;在进一步的优选方案中还能通过调制模块和解调模块降低可变增益放大器引入的电压偏移和噪声,增加模数转换器的精度;以及在另一优选方案中还能通过对第一遍历开关和第二遍历开关的控制,在通道遍历过程中能够实现快速遍历。
附图说明
图1为实施例1的可变增益的逐次逼近型的模数转换器的电路图。
图2为实施例1的可变增益的逐次逼近型的模数转换器中的运算放大器的电路图。
图3为实施例1的可变增益的逐次逼近型的模数转换器中的调制模块的电路图。
图4为实施例1的可变增益的逐次逼近型的模数转换器中的解调模块的电路图。
图5为实施例1的可变增益的逐次逼近型的模数转换器中的可调电阻的电路图。
具体实施方式
下面通过实施例的方式进一步说明本发明,但并不因此将本发明限制在所述的实施例范围之中。
实施例1
本实施例提供一种可变增益的逐次逼近型的模数转换器。参照图1,模数转换器包括:输入电路1、可变增益放大器2和采样转换电路3。
输入电路1包括多路第一输入通道11和多路第二输入通道12,每路第一输入通道11上分别设有第一通道开关K1,每路第二输入通道12上分别设有第二通道开关K2。
第一输入通道11的输出端与可变增益放大器2的第一输入端连接,第二输入通道12的输出端与可变增益放大器2的第二输入端连接。
可变增益放大器2的第一输出端和第二输出端分别与采样转换电路3的两个输入端连接。
输入电路1用于通过选通一个第一通道开关K1和一个第二通道开关K2输入两路输入信号至可变增益放大器2的第一输入端和第二输入端。
可变增益放大器2用于对所述两路输入信号进行差分放大后输出至采样转换电路3。
采样转换电路3用于对差分放大后的信号进行采样及模数转换处理,输出采样数字信号。
第一输入通道11分别用于输入V1~Vn的电压信号,第二输入通道12也分别用于输入V1~Vn的电压信号,V1~Vn是电压信号的标号,不是对信号的电压值的限定,也就是说,不同的电压信号可以具有相同或不同的电压值。选通的第一通道开关K1和第二通道开关K2根据实际需求决定,通常情况下,第一输入通道和第二输入通道不能同时选通输入同一电压信号,例如:第一输入通道选通输入V1的电压信号,第二输入通道不能同时选通输入V1的电压信号,只能选通输入V2~Vn中的一个电压信号。
本实施例的可变增益的逐次逼近型的模数转换器通过一个可变增益放大器来调节进入ADC的电压幅值,功耗低,面积小。
可变增益放大器2可以为现有结构的可变增益放大器,但是考虑到现有结构的可变增益放大器会存在引入的电压偏移和噪声大的缺陷,为了解决这个问题,本实施例还提供了一种更优结构的放大器。
具体为,可变增益放大器2包括:第一接地开关K3、第二接地开关K4、第一可调电阻R1、第二可调电阻R2、第一可调电阻开关K5、第二可调电阻开关K6、第一放大器Q1、第二放大器Q2、第一电阻R3、第二电阻R4、第三电阻R5、第四电阻R6、第三电阻开关K7、第四电阻开关K8。
第一接地开关K3的一端与所述第一输入端电连接,第一接地开关K3的另一端接地。
第二接地开关K4的一端与所述第二输入端电连接,第二接地开关K4的另一端接地。
第一可调电阻开关K5的两端分别与第一输入端和第一可调电阻R1的一个固定端电连接,第一可调电阻R1的另一个固定端与第一放大器Q1的反相输出端电连接,第一可调电阻R1的移动端与第一放大器Q1的同相输入端电连接。
第二可调电阻开关K6的两端分别与第二输入端和第二可调电阻R2的一个固定端电连接,第二可调电阻R2的另一个固定端与第一放大器Q1的同相输出端电连接,第二可调电阻R2的移动端与第一放大器Q1的反相输入端电连接。
第一电阻R3的两端分别与第一放大器Q1的反相输出端和第二放大器Q2的同相输入端电连接。
第二电阻R4的两端分别与第一放大器Q1的同相输出端和第二放大器Q2的反相输入端电连接。
第三电阻R5的一端与第二放大器Q2的同相输入端电连接,第三电阻R5的另一端通过串联的第三电阻开关K7与第二放大器Q2的反相输出端电连接。
第四电阻R6的一端与第二放大器Q2的反相输入端电连接,第四电阻R6的另一端通过串联的第四电阻开关K8与第二放大器Q2的同相输出端电连接。
第二放大器Q2的同相输出端与采样转换电路3的一个输入端电连接,第二放大器Q2的反相输出端与采样转换电路3的另一个输入端电连接。
本实施例的可变增益的逐次逼近型的模数转换器通过调制解调模块降低可变增益放大器引入的电压偏移和噪声,通过调节第一可调电阻和第二可调电阻的大小以调节增益的大小,实现可变增益的功能,增加模数转换器的精度,功耗低,面积小。
具体实施时,所述第一放大器和所述第二放大器均为运算放大器。
参照图2,运算放大器包括:调制模块31、运放模块32和解调模块33。其中,运放模块32为现有技术中的运算放大器的实现电路,此处不再赘述。
调制模块31用于将运算放大器接收的输入信号调制至高频,输出高频信号至运放模块32,从而降低了电压偏移和噪声。
运放模块32用于将高频信号进行放大,并将放大后的高频信号传送至解调模块33。
解调模块33用于将放大后的高频信号调制至低频并输出解调信号。
具体实施时,参照图3,调制模块31包括:第一调制输入端口Vin1、第二调制输入端口Vin2、第一调制MOS管NM1、第二调制MOS管PM1、第三调制MOS管NM2、第四调制MOS管PM2、第五调制MOS管NM3、第六调制MOS管PM3、第七调制MOS管NM4、第八调制MOS管PM4、第一调制输出端口Vout1和第二调制输出端口Vout2;
第一调制MOS管NM1、第三调制MOS管NM2、第五调制MOS管NM3和第七调制MOS管NM4为NMOS管,第二调制MOS管PM1、第四调制MOS管PM2、第六调制MOS管PM3和第八调制MOS管PM4为PMOS管;
第一调制输入端口Vin1分别与第一调制MOS管NM1、第二调制MOS管PM1、第三调制MOS管NM2和第四调制MOS管PM2的源极电连接,第二调制输入端口Vin2分别与第五调制MOS管NM3、第六调制MOS管PM3、第七调制MOS管NM4和第八调制MOS管PM4的源极电连接,第一调制输出端口Vout1分别与第一调制MOS管NM1、第二调制MOS管PM1、第五调制MOS管NM3和第六调制MOS管PM3的漏极电连接,第二调制输出端口Vout2分别与第三调制MOS管NM2、第四调制MOS管PM2、第七调制MOS管NM4和第八调制MOS管PM4的漏极电连接;
第一调制MOS管NM1、第三调制MOS管NM2、第五调制MOS管NM3和第七调制MOS管NM4的栅极接地,第二调制MOS管PM1、第四调制MOS管PM2、第六调制MOS管PM3和第八调制MOS管PM4的栅极接电源电压。
运算放大器采用轨对轨输入和轨对轨输出,可以增加共模输入范围,实现更宽的电压输入范围,实现更多的增益变化倍数。
本实施例的可变增益的逐次逼近型的模数转换器通过调制模块和解调模块降低可变增益放大器引入的电压偏移和噪声。
具体实施时,参照图4,解调模块33包括:第一解调输入端口Vin3、第二解调输入端口Vin4、第一解调MOS管NM5、第二解调MOS管PM5、第三解调MOS管NM6、第四解调MOS管PM6、第五解调MOS管NM7、第六解调MOS管PM7、第七解调MOS管NM8、第八解调MOS管PM8、第一解调输出端口Vout3和第二解调输出端口Vout4;
第一解调MOS管NM5、第三解调MOS管NM6、第五解调MOS管NM7和第七解调MOS管NM8为NMOS管,第二解调MOS管PM5、第四解调MOS管PM6、第六解调MOS管PM7和第八解调MOS管PM8为PMOS管;
第一解调输入端口Vin3分别与第一解调MOS管NM5、第二解调MOS管PM5、第三解调MOS管NM6和第四解调MOS管PM6的源极电连接,第二解调输入端口Vin4分别与第五解调MOS管NM7、第六解调MOS管PM7、第七解调MOS管NM8和第八解调MOS管PM8的源极电连接,第一解调输出端口Vout3分别与第一解调MOS管NM5、第二解调MOS管PM5、第五解调MOS管NM7和第六解调MOS管PM7的漏极电连接,第二解调输出端口Vout4分别与第三解调MOS管NM6、第四解调MOS管PM6、第七解调MOS管NM8和第八解调MOS管PM8的漏极电连接;
第一解调MOS管、第三解调MOS管NM6、第五解调MOS管NM7和第七解调MOS管NM8的栅极接地,第二解调MOS管PM5、第四解调MOS管PM6、第六解调MOS管PM7和第八解调MOS管PM8的栅极接电源电压。
具体实施时,第二放大器Q2的增益倍数为1。第二放大器Q2将第一放大器Q1的阻抗与采样转换电路3隔开,能够不影响采样的建立时间,在采用可变增益的第一放大器Q1的情况下同时保证模数转换器的转换速率。
具体实施时,参照图5,第一可调电阻R1和第二可调电阻R2采用相同的电路结构。
具体地,第一可调电阻R1包括连接在两个固定端之间的电阻串,电阻串中相邻的两个电阻R之间连接一开关的一端,开关的另一端与第一可调电阻的移动端电连接。
具体地,第二可调电阻R2包括连接在两个固定端之间的电阻串,电阻串中相邻的两个电阻R之间连接一开关的一端,开关的另一端与第二可调电阻的移动端电连接。
电阻R可以采用相同或不同的电阻值,可以根据实际需要设置电阻R和开关的数量以及电阻值。
具体实施时,参照图1,模数转换器还包括:第一遍历开关K9和第二遍历开关K10。
第一遍历开关K9的两端分别与可变增益放大器2的第一输入端和第一输出端连接。
第二遍历开关K10的两端分别与可变增益放大器2的第二输入端和第二输出端连接。
可以根据实际的遍历的需求,同时连通第一遍历开关K9和第二遍历开关K10,使对应的输入信号不经过可变增益放大器2,从而没有运算放大器的带宽限制,在此期间第一通道开关K1和第二通道开关K2分别以最快1Mhz(兆赫兹)的速度进行切换,从而实现快速遍历的性能。当不需要快速遍历时,可将第一遍历开关K9和第二遍历开关K10断开。
本实施例的可变增益的逐次逼近型的模数转换器通过设置第一遍历开关和第二遍历开关,在通道遍历过程中能够实现快速遍历。
本实施例的可变增益的逐次逼近型的模数转换器通过一个可变增益放大器来调节进入ADC的电压幅值,通过调制解调模块降低可变增益放大器引入的电压偏移和噪声,增加模数转换器的精度,功耗低,面积小,并且在通道遍历过程中能够实现快速遍历。
实施例2
本实施例提供一种片上系统,该片上系统包括实施例1中所述的可变增益的逐次逼近型的模数转换器。
本实施例的片上系统通过一个可变增益放大器来调节进入ADC的电压幅值,通过调制解调模块降低可变增益放大器引入的电压偏移和噪声,增加模数转换器的精度,功耗低,面积小,并且在通道遍历过程中能够实现快速遍历。
虽然以上描述了本发明的具体实施方式,但是本领域的技术人员应当理解,这仅是举例说明,本发明的保护范围是由所附权利要求书限定的。本领域的技术人员在不背离本发明的原理和实质的前提下,可以对这些实施方式做出多种变更或修改,但这些变更和修改均落入本发明的保护范围。

Claims (10)

1.一种可变增益的逐次逼近型的模数转换器,其特征在于,所述模数转换器包括:输入电路、可变增益放大器和采样转换电路;
所述输入电路包括多路第一输入通道和多路第二输入通道,每路第一输入通道上分别设有第一通道开关,每路第二输入通道上分别设有第二通道开关;
所述第一输入通道的输出端与所述可变增益放大器的第一输入端连接,所述第二输入通道的输出端与所述可变增益放大器的第二输入端连接;
所述可变增益放大器的第一输出端和第二输出端分别与所述采样转换电路的两个输入端连接;
所述输入电路用于通过选通一个所述第一通道开关和一个所述第二通道开关输入两路输入信号至所述可变增益放大器的第一输入端和第二输入端;
所述可变增益放大器用于对所述两路输入信号进行差分放大后输出至所述采样转换电路;
所述采样转换电路用于对差分放大后的信号进行采样及模数转换处理,输出采样数字信号。
2.如权利要求1所述的可变增益的逐次逼近型的模数转换器,其特征在于,所述可变增益放大器包括:第一接地开关、第二接地开关、第一可调电阻、第二可调电阻、第一可调电阻开关、第二可调电阻开关、第一放大器、第二放大器、第一电阻、第二电阻、第三电阻、第四电阻、第三电阻开关、第四电阻开关;
所述第一接地开关的一端与所述第一输入端电连接,所述第一接地开关的另一端接地;
所述第二接地开关的一端与所述第二输入端电连接,所述第二接地开关的另一端接地;
所述第一可调电阻开关的两端分别与所述第一输入端和所述第一可调电阻的一个固定端电连接,所述第一可调电阻的另一个固定端与所述第一放大器的反相输出端电连接,所述第一可调电阻的移动端与所述第一放大器的同相输入端电连接;
所述第二可调电阻开关的两端分别与所述第二输入端和所述第二可调电阻的一个固定端电连接,所述第二可调电阻的另一个固定端与所述第一放大器的同相输出端电连接,所述第二可调电阻的移动端与所述第一放大器的反相输入端电连接;
所述第一电阻的两端分别与所述第一放大器的反相输出端和所述第二放大器的同相输入端电连接;
所述第二电阻的两端分别与所述第一放大器的同相输出端和所述第二放大器的反相输入端电连接;
所述第三电阻的一端与所述第二放大器的同相输入端电连接,所述第三电阻的另一端通过串联的所述第三电阻开关与所述第二放大器的反相输出端电连接;
所述第四电阻的一端与所述第二放大器的反相输入端电连接,所述第四电阻的另一端通过串联的所述第四电阻开关与所述第二放大器的同相输出端电连接;
所述第二放大器的同相输出端与所述采样转换电路的一个输入端电连接,所述第二放大器的反相输出端与所述采样转换电路的另一个输入端电连接。
3.如权利要求1或2所述的可变增益的逐次逼近型的模数转换器,其特征在于,所述模数转换器还包括:第一遍历开关和第二遍历开关;
所述第一遍历开关的两端分别与所述可变增益放大器的第一输入端和第一输出端连接;
所述第二遍历开关的两端分别与所述可变增益放大器的第二输入端和第二输出端连接。
4.如权利要求2所述的可变增益的逐次逼近型的模数转换器,其特征在于,所述第一放大器和所述第二放大器均为运算放大器;
所述运算放大器包括:调制模块、运放模块和解调模块;
所述调制模块用于将所述运算放大器接收的输入信号调制至高频,输出高频信号至所述运放模块;
所述运放模块用于将所述高频信号进行放大,并将放大后的所述高频信号传送至所述解调模块;
所述解调模块用于将放大后的所述高频信号调制至低频并输出解调信号。
5.如权利要求4所述的可变增益的逐次逼近型的模数转换器,其特征在于,所述调制模块包括:第一调制输入端口、第二调制输入端口、第一调制MOS管、第二调制MOS管、第三调制MOS管、第四调制MOS管、第五调制MOS管、第六调制MOS管、第七调制MOS管、第八调制MOS管、第一调制输出端口和第二调制输出端口;
所述第一调制MOS管、所述第三调制MOS管、所述第五调制MOS管和所述第七调制MOS管为NMOS管,所述第二调制MOS管、所述第四调制MOS管、所述第六调制MOS管和所述第八调制MOS管为PMOS管;
所述第一调制输入端口分别与所述第一调制MOS管、所述第二调制MOS管、所述第三调制MOS管和所述第四调制MOS管的源极电连接,所述第二调制输入端口分别与所述第五调制MOS管、所述第六调制MOS管、所述第七调制MOS管和所述第八调制MOS管的源极电连接,所述第一调制输出端口分别与所述第一调制MOS管、所述第二调制MOS管、所述第五调制MOS管和所述第六调制MOS管的漏极电连接,所述第二调制输出端口分别与所述第三调制MOS管、所述第四调制MOS管、所述第七调制MOS管和所述第八调制MOS管的漏极电连接;
第一调制MOS管、所述第三调制MOS管、所述第五调制MOS管和所述第七调制MOS管的栅极接地,所述第二调制MOS管、所述第四调制MOS管、所述第六调制MOS管和所述第八调制MOS管的栅极接电源电压。
6.如权利要求4所述的可变增益的逐次逼近型的模数转换器,其特征在于,所述解调模块包括:第一解调输入端口、第二解调输入端口、第一解调MOS管、第二解调MOS管、第三解调MOS管、第四解调MOS管、第五解调MOS管、第六解调MOS管、第七解调MOS管、第八解调MOS管、第一解调输出端口和第二解调输出端口;
所述第一解调MOS管、所述第三解调MOS管、所述第五解调MOS管和所述第七解调MOS管为NMOS管,所述第二解调MOS管、所述第四解调MOS管、所述第六解调MOS管和所述第八解调MOS管为PMOS管;
所述第一解调输入端口分别与所述第一解调MOS管、所述第二解调MOS管、所述第三解调MOS管和所述第四解调MOS管的源极电连接,所述第二解调输入端口分别与所述第五解调MOS管、所述第六解调MOS管、所述第七解调MOS管和所述第八解调MOS管的源极电连接,所述第一解调输出端口分别与所述第一解调MOS管、所述第二解调MOS管、所述第五解调MOS管和所述第六解调MOS管的漏极电连接,所述第二解调输出端口分别与所述第三解调MOS管、所述第四解调MOS管、所述第七解调MOS管和所述第八解调MOS管的漏极电连接;
第一解调MOS管、所述第三解调MOS管、所述第五解调MOS管和所述第七解调MOS管的栅极接地,所述第二解调MOS管、所述第四解调MOS管、所述第六解调MOS管和所述第八解调MOS管的栅极接电源电压。
7.如权利要求2所述的可变增益的逐次逼近型的模数转换器,其特征在于,所述第二放大器的增益倍数为1。
8.如权利要求2所述的可变增益的逐次逼近型的模数转换器,其特征在于,所述第一可调电阻包括连接在两个固定端之间的电阻串,所述电阻串中相邻的两个电阻之间连接一开关的一端,所述开关的另一端与所述第一可调电阻的移动端电连接。
9.如权利要求2所述的可变增益的逐次逼近型的模数转换器,其特征在于,所述第二可调电阻包括连接在两个固定端之间的电阻串,所述电阻串中相邻的两个电阻之间连接一开关的一端,所述开关的另一端与所述第二可调电阻的移动端电连接。
10.一种片上系统,其特征在于,所述片上系统包括权利要求1-9中任一项所述的可变增益的逐次逼近型的模数转换器。
CN202011558054.1A 2020-12-25 2020-12-25 可变增益的逐次逼近型的模数转换器以及片上系统 Active CN112583408B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011558054.1A CN112583408B (zh) 2020-12-25 2020-12-25 可变增益的逐次逼近型的模数转换器以及片上系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011558054.1A CN112583408B (zh) 2020-12-25 2020-12-25 可变增益的逐次逼近型的模数转换器以及片上系统

Publications (2)

Publication Number Publication Date
CN112583408A true CN112583408A (zh) 2021-03-30
CN112583408B CN112583408B (zh) 2024-08-02

Family

ID=75139840

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011558054.1A Active CN112583408B (zh) 2020-12-25 2020-12-25 可变增益的逐次逼近型的模数转换器以及片上系统

Country Status (1)

Country Link
CN (1) CN112583408B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117395113A (zh) * 2023-12-13 2024-01-12 浙江地芯引力科技有限公司 信号解调电路、芯片和电子设备

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6414619B1 (en) * 1999-10-22 2002-07-02 Eric J. Swanson Autoranging analog to digital conversion circuitry
CN102347738A (zh) * 2010-08-04 2012-02-08 中国科学院微电子研究所 一种两级全差分低噪声低失调斩波运算放大器
US20160079941A1 (en) * 2014-09-15 2016-03-17 Vango Technologies, Inc. Instrumentation amplifier
US20160099269A1 (en) * 2014-10-03 2016-04-07 Forza Silicon Corporation Fully Differential Output Swing for Analog Array Based Charge Mode Readout used in a CMOS Image Sensor
CN106941343A (zh) * 2017-01-10 2017-07-11 广州致远电子股份有限公司 一种线性可变增益放大器
JP2018061143A (ja) * 2016-10-06 2018-04-12 新日本無線株式会社 チョッパー増幅器

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6414619B1 (en) * 1999-10-22 2002-07-02 Eric J. Swanson Autoranging analog to digital conversion circuitry
CN102347738A (zh) * 2010-08-04 2012-02-08 中国科学院微电子研究所 一种两级全差分低噪声低失调斩波运算放大器
US20160079941A1 (en) * 2014-09-15 2016-03-17 Vango Technologies, Inc. Instrumentation amplifier
US20160099269A1 (en) * 2014-10-03 2016-04-07 Forza Silicon Corporation Fully Differential Output Swing for Analog Array Based Charge Mode Readout used in a CMOS Image Sensor
JP2018061143A (ja) * 2016-10-06 2018-04-12 新日本無線株式会社 チョッパー増幅器
CN106941343A (zh) * 2017-01-10 2017-07-11 广州致远电子股份有限公司 一种线性可变增益放大器

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117395113A (zh) * 2023-12-13 2024-01-12 浙江地芯引力科技有限公司 信号解调电路、芯片和电子设备
CN117395113B (zh) * 2023-12-13 2024-03-19 浙江地芯引力科技有限公司 信号解调电路、芯片和电子设备

Also Published As

Publication number Publication date
CN112583408B (zh) 2024-08-02

Similar Documents

Publication Publication Date Title
US9729109B2 (en) Multi-channel amplifier with chopping
US7746253B2 (en) Semiconductor integrated circuit
US6573785B1 (en) Method, apparatus, and system for common mode feedback circuit using switched capacitors
EP0960476B1 (en) Input buffer circuit
TW200428764A (en) Gain amplifier with DC offset cancellation circuit
US8711024B2 (en) Switched capacitor amplifier
US9407221B2 (en) Differential amplifier circuit
CN104660194A (zh) 一种用于全差分Gm-C滤波器的四输入跨导放大器
EP4203306A1 (en) Current feedback amplifier
CN112583408B (zh) 可变增益的逐次逼近型的模数转换器以及片上系统
CN101820257B (zh) 一种开关电容电路及模数转换器
CN117040536A (zh) 一种适用于高速低功耗流水线adc的比较器电路
WO2024000809A1 (zh) 基于全动态放大器的积分器及Delta-Sigma调制器
CN110350880A (zh) 一种新型超宽带运算放大器
JP4937366B2 (ja) 増幅器、及び通信装置
CN110460338B (zh) 一种采样保持电路
CN113791331A (zh) 一种输出信号范围可调的输入信号幅度检测电路及其方法
Lin et al. A dual-loop automatic gain control for infrared communication system
CN113131935A (zh) 具有adc电路的系统和相关联的方法
CN217307679U (zh) 接收机用直流失调消除电路及实施系统
US11984891B2 (en) Driving circuit and signal converting circuit
US9350306B2 (en) Amplification circuit, amplification device, AFE circuit, and signal processing system
CN111030694B (zh) 一种基于电感峰化的超宽带源随保持放大器
CN101958715A (zh) 音频数字模拟转换器
CN201039088Y (zh) 放大器结构及其放大器系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant