CN112447809A - 显示装置 - Google Patents

显示装置 Download PDF

Info

Publication number
CN112447809A
CN112447809A CN202010877692.3A CN202010877692A CN112447809A CN 112447809 A CN112447809 A CN 112447809A CN 202010877692 A CN202010877692 A CN 202010877692A CN 112447809 A CN112447809 A CN 112447809A
Authority
CN
China
Prior art keywords
layer
line
lines
connection line
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010877692.3A
Other languages
English (en)
Inventor
车眩枝
张东玄
贾智铉
郭源奎
金修京
成承祐
宋和英
尹宁秀
李东烨
李元世
印闰京
全裕珍
郑镇泰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN112447809A publication Critical patent/CN112447809A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • H10K59/1315Interconnections, e.g. wiring lines or terminals comprising structures specially adapted for lowering the resistance

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Geometry (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

提供了一种显示装置,所述显示装置包括:基底,包括透射区域和围绕透射区域的显示区域;多个显示元件,位于显示区域中;多条第一水平线和多条第二水平线,均在第一方向上延伸并且彼此间隔开,且透射区域位于多条第一水平线与多条第二水平线之间;多条第一竖直线和多条第二竖直线,均在与第一方向交叉的第二方向上延伸并且彼此间隔开,且透射区域位于多条第一竖直线与多条第二竖直线之间;以及第一连接线,使多条第一竖直线中的至少一条连接到多条第二竖直线中的至少一条并且在透射区域周围绕行,其中,第一连接线与多条第一水平线中的至少一条位于同一层上。

Description

显示装置
本申请要求于2019年8月27日在韩国知识产权局提交的第10-2019-0104984号韩国专利申请的优先权和权益,该韩国专利申请的公开通过引用全部包含于此。
技术领域
一些示例实施例的方面涉及一种显示装置。
背景技术
最近,显示装置的使用已经变得更加多样化。随着显示装置已经变得更薄且更轻,其使用范围已经逐渐扩大。
另外,随着技术的发展,显示装置的显示区域所占用的区域可以不断增加,并且可以增加可以与显示装置组合或关联的功能。为了在增加或保持相对大的显示区域的同时增加各种功能,一些示例实施例可以包括在显示区域内侧具有用于增加各种功能而不显示图像的区域的显示装置。
在本背景技术部分中公开的以上信息仅用于增强对背景的理解,因此,在本背景技术部分中讨论的信息不必构成现有技术。
发明内容
一些示例实施例的方面涉及一种显示装置,例如,涉及一种其中显示面板包括透射区域的显示装置。
为了增加可以与显示装置组合或关联的功能,一个或更多个示例实施例包括在显示区域内侧包含其中可以布置有相机、传感器等的透射区域的显示面板和包括显示面板的显示装置。
一个或更多个示例实施例的方面包括可以具有被在透射区域周围绕行的布线占据的相对减小的区域的显示面板和显示装置。
然而,应理解的是,这里描述的示例实施例应当仅在描述性意义上考虑,而不是为了限制公开。
另外的方面将在下面的描述中部分地阐述,并且部分地通过描述将是明显的,或者可以通过给出的公开的示例实施例的实践而习得。
根据一些示例实施例,显示装置包括:基底,包括透射区域和围绕透射区域的显示区域;多个显示元件,布置在显示区域中;多条第一水平线和多条第二水平线,均在第一方向上延伸并且彼此间隔开,且透射区域位于多条第一水平线与多条第二水平线之间;多条第一竖直线和多条第二竖直线,均在与第一方向交叉的第二方向上延伸并且彼此间隔开,且透射区域位于多条第一竖直线与多条第二竖直线之间;以及第一连接线,使多条第一竖直线中的至少一条连接到多条第二竖直线中的至少一条并且在透射区域周围绕行,其中,第一连接线布置在与其上布置有多条第一水平线中的至少一条的层为同一层的第一层上。
根据一些示例实施例,显示装置还可以包括:第二连接线,使多条第一竖直线中的至少一条连接到多条第二竖直线中的至少一条并且在透射区域周围绕行,其中,第二连接线可以布置在与第一层不同的第二层上。
根据一些示例实施例,第一连接线和第二连接线可以分别被设置为多条第一连接线和多条第二连接线,并且多条第一连接线和多条第二连接线可以交替地布置在透射区域周围。
根据一些示例实施例,第一连接线可以通过接触孔连接到多条第一竖直线中的至少一条。
根据一些示例实施例,显示装置还可以包括:桥接金属,使第一连接线连接到多条第一竖直线中的至少一条,其中,桥接金属可以通过第一接触孔连接到第一连接线,并且桥接金属可以通过第二接触孔连接到多条第一竖直线中的至少一条。
根据一些示例实施例,显示装置还可以包括:第三水平线,在第一方向上从显示区域延伸并且在透射区域周围绕行,其中,第三水平线可以布置在与第一层不同的层上。
根据一些示例实施例,多条第一水平线中的至少一条可以通过水平连接线连接到多条第二水平线中的至少一条。
根据一些示例实施例,显示装置还可以包括:电极层,围绕透射区域并且与第一连接线叠置;水平驱动电压线,在第一方向上延伸;以及竖直驱动电压线,在第二方向上延伸,其中,水平驱动电压线和竖直驱动电压线可以连接到电极层。
根据一些示例实施例,显示装置还可以包括:第二连接线,使多条第一竖直线中的至少一条连接到多条第二竖直线中的至少一条并且在透射区域周围绕行,其中,电极层与第一连接线和第二连接线至少部分地叠置。
根据一些示例实施例,显示装置还可以包括:第三连接线,使多条第一竖直线中的至少一条连接到多条第二竖直线中的至少一条并且在透射区域周围绕行,其中,第三连接线可以布置在与其上布置有多条第一竖直线中的与第三连接线连接的至少一条的层为同一层的第三层上。
根据一些示例实施例,显示装置还可以包括:第四连接线,使多条第一竖直线中的至少一条连接到多条第二竖直线中的至少一条并且在透射区域周围绕行,其中,第四连接线可以布置在与第三层不同的第四层上。
根据一些示例实施例,显示装置还可以包括:水平连接线,在第一方向上延伸并且在透射区域周围绕行,其中,水平连接线可以使多条第一水平线中的至少一条连接到多条第二水平线中的至少一条。
根据一些示例实施例,显示装置还可以包括:第二连接线,使多条第一竖直线中的至少一条连接到多条第二竖直线中的至少一条并且在透射区域周围绕行,其中,多条第一水平线中的与水平连接线连接的至少一条可以布置在与第一层不同的第二层上,并且第二连接线可以布置在第二层上。
根据一些示例实施例,显示装置包括:基底,包括透射区域、围绕透射区域的显示区域和位于透射区域与显示区域之间的非显示区域;多个显示元件,布置在显示区域中;多条第一水平线和多条第二水平线,均在第一方向上延伸并且彼此间隔开,且透射区域位于多条第一水平线与多条第二水平线之间;多条第一竖直线和多条第二竖直线,均在与第一方向交叉的第二方向上延伸并且彼此间隔开,且透射区域位于多条第一竖直线与多条第二竖直线之间;以及多条连接线,布置在非显示区域中,使多条第一竖直线中的至少一条连接到多条第二竖直线中的至少一条,并且包括各自布置在不同的层上的第一连接线、第二连接线、第三连接线和第四连接线,其中,第一连接线布置在与其上布置有多条第一水平线中的至少一条的层为同一层的第一层上。
根据一些示例实施例,薄膜晶体管可以布置在显示区域中,薄膜晶体管包括第一半导体层和第一栅电极,并且第一连接线可以与其上布置有第一栅电极的层布置在同一层上。
根据一些示例实施例,存储电容器可以布置在显示区域中,存储电容器包括第一电极和第二电极,第一电极与其上布置有第一栅电极的层布置在同一层上,第二电极布置在第一电极之上,并且第二连接线可以与其上布置有第二电极的层布置在同一层上。
根据一些示例实施例,第三连接线可以布置在与其上布置有多条第一竖直线中的至少一条的层为同一层的第三层上。
根据一些示例实施例,第三连接线可以具有分别与第一连接线的一部分和第二连接线的一部分叠置的区域以及在平面图中位于第一连接线与第二连接线之间的区域。
根据一些示例实施例,第四连接线可以具有分别与第一连接线的一部分和第二连接线的一部分叠置的区域以及在平面图中位于第一连接线与第二连接线之间的区域。
根据一些示例实施例,多条连接线还可以包括第五连接线,第五连接线布置在与其上布置有第一连接线、第二连接线、第三连接线和第四连接线的层不同的层上。
附图说明
通过结合附图进行的以下描述,公开的某些实施例的以上和其他方面、特征及特性将更加明显,在附图中:
图1是根据一些示例实施例的显示装置的透视图;
图2A至图2D是根据一些示例实施例的显示装置的剖视图;
图3A至图3C是根据一些示例实施例的显示装置的剖视图;
图4是根据一些示例实施例的显示面板的平面图;
图5A和图5B是根据一些示例实施例的显示装置的一个像素的等效电路图;
图6A至图6C是沿着图4的线I-I'截取的显示装置的剖视图;
图7是根据一些示例实施例的在透射区域周围的布线的平面图;
图8A和图8B是沿着图7的线II-II'截取的布线的剖视图;
图9A是根据一些示例实施例的显示装置的一部分的平面图;
图9B是根据一些示例实施例的显示装置的一部分的平面图;
图10是根据一些示例实施例的显示装置的一部分的平面图;
图11是沿着图10的线III-III'截取的剖视图;
图12是根据一些示例实施例的显示装置的一部分的平面图;
图13是沿着图12的线IV-IV'截取的剖视图;
图14是根据一些示例实施例的显示装置的一部分的平面图;以及
图15是根据一些示例实施例的显示装置的一部分的平面图。
具体实施方式
现在将更详细参考在附图中示出的一些示例实施例,在附图中同样的附图标记始终指代同样的元件。在这点上,本示例实施例可以具有不同的形式,并且不应被解释为限于这里阐述的描述。因此,下面仅通过参考附图来描述示例实施例,以解释本说明书的方面。如在这里使用的,术语“和/或”包括相联所列项目中的一个或更多个的任何组合和所有组合。贯穿本公开,表述“a、b和c中的至少一个”指示仅a、仅b、仅c、a和b两者、a和c两者、b和c两者、a、b和c中的全部或它们的变型。
在下文中,参照附图对根据本公开的示例实施例进行更详细地描述。在附图中,相同的附图标记被给予相同或相应的元件,并且省略其重复描述。
将理解的是,尽管术语“第一”、“第二”等可以在本文中用来描述各种组件,但这些组件不应受这些术语限制。这些组件仅用于将一个组件与另一个区分开。
如这里所使用的,除非上下文另外清楚地指出,否则单数形式“一个(种)(者)”和“所述(该)”也意图包括复数形式。
还将理解的是,在这里使用的术语“包括”和/或“包含”说明存在所陈述的特征或组件,但不排除存在或添加一个或更多个其他特征或组件。
将理解的是,当层、区域或组件被称为“形成在”另一层、区域或组件“上”时,该层、区域或组件可以直接或间接地形成在所述另一层、区域或组件上。也就是说,例如,可以存在中间层、区域或组件。另外,本申请不限于此,例如,当被描述为“在”一侧、右侧或左侧等“上”时,其可以表示在一侧、右侧或左侧等。
为了便于解释,可以夸大在附图中的元件的尺寸。换言之,由于为了便于解释而任意地示出了附图中的组件的尺寸和厚度,所以以下实施例不限于此。
当可以不同地实现某个实施例时,具体的工艺顺序可以与描述的顺序不同地执行。例如,两个连续描述的工艺可以基本上同时执行或者以与描述的顺序相反的顺序执行。
将理解的是,当层、区域或组件被称作“连接到”另一层、区域或组件时,该层、区域或组件可以“直接连接”到所述另一层、区域或组件并且/或者可以“间接连接到”所述另一层、区域或组件,且中间层、区域或组件置于它们之间。例如,将理解的是,当层、区域或组件被称作“电连接到”另一层、区域或组件时,该层、区域或组件可以“直接电连接”到所述另一层、区域或组件并且/或者可以“间接电连接到”所述另一层、区域或组件,且中间层、区域或组件置于它们之间。
图1是根据一些示例实施例的显示装置1的透视图。
参照图1,显示装置1包括发光的显示区域DA和不发光的非显示区域NDA。显示装置1可以通过利用从布置在显示区域DA中的多个像素发射的光来显示图像。
显示装置1包括透射区域TA。透射区域TA可以被显示区域DA完全围绕或部分围绕。也就是说,根据一些示例实施例,透射区域TA可以完全被显示区域DA围绕并且位于显示区域DA内。根据一些实施例,透射区域TA可以仅被显示区域DA部分地围绕,使得透射区域TA在一部分上与显示区域DA邻接,并且部分地位于显示区域DA的外部。透射区域TA与可以传输(或接收)从电子元件输出到外部(例如,外部电子组件)或从外部朝向电子元件前进的光和/或声音的区域对应。根据一些示例实施例,在光穿过透射区域TA的情况下,透光率可以是50%或更多、70%或更多、75%或更多、80%或更多、85%或更多或者90%或更多。
非显示区域NDA可以包括第一非显示区域NDA1和第二非显示区域NDA2。第一非显示区域NDA1设置在透射区域TA与显示区域DA之间。第一非显示区域NDA1可以围绕透射区域TA。根据一些示例实施例,显示图像的像素不布置在第一非显示区域NDA1中,而将电信号传输到像素的布线可以布置在第一非显示区域NDA1中,像素彼此间隔开且透射区域TA位于所述像素之间。
第二非显示区域NDA2沿着显示装置1的边缘延伸并且围绕显示区域DA。显示图像的像素不布置在第二非显示区域NDA2中,而各种类型的布线、内置电路单元等可布置在第二非显示区域NDA2中。
提供给显示装置1的每个像素可以包括作为可以发射设定颜色或预定颜色的光的显示元件的发光二极管。发光二极管可以包括包含有机材料作为发射层的有机发光二极管。可选地,发光二极管可以包括无机发光二极管。可选地,发光二极管可以包括作为发射层的量子点。根据一些示例实施例,显示装置1可以包括液晶显示装置。
在下文中,为了便于描述,描述其中显示装置1是包括有机发光二极管的有机发光显示装置的示例。
根据一些示例实施例,如图1中所示,透射区域TA可以在显示装置1的宽度方向上布置在显示区域DA的中心部分中,并且在显示装置1的纵向方向上布置在显示区域DA的顶部中。根据一些示例实施例,透射区域TA可以在显示装置1的纵向方向上布置在显示区域DA的中心部分中,或者在显示区域DA的底部上偏移布置。可选地,透射区域TA可以在显示装置1的宽度方向上在左侧或右侧上偏移布置。
显示区域DA的形状可以包括圆形、椭圆形或多边形(诸如三角形或五边形)。透射区域TA的尺寸、形状、数量和位置可以进行不同地改变。
图2A至图2D是根据一些示例实施例的沿着图1的线A-A'截取的显示装置1的剖视图。
参照图2A,显示装置1可以包括显示面板10和组件20,显示面板10包括显示元件,组件20与透射区域TA对应。
显示面板10可以包括基底100、封装基底300和布置在基底100与封装基底300之间的显示元件层200,封装基底300是面向基底100的封装构件。密封材料350(密封剂)可以布置在基底100与封装基底300之间,密封材料350覆盖显示元件层200的横向侧。虽然在图2A中示出了密封材料350布置在透射区域TA的两个相对侧上,但是应理解的是,当在与基底100的主表面垂直的方向上观看时,透射区域TA可以被密封材料350完全围绕。
基底100可以包括玻璃或聚合物树脂。聚合物树脂可以包括诸如聚醚砜(PES)、聚丙烯酸酯、聚醚酰亚胺(PEI)、聚萘二甲酸乙二酯(PEN)、聚对苯二甲酸乙二醇酯(PET)、聚苯硫醚(PPS)、聚芳酯、聚酰亚胺(PI)、聚碳酸酯(PC)和乙酸丙酸纤维素(CAP)的聚合物树脂。包括聚合物树脂的基底100可以是柔性的、可卷曲的或可弯曲的。基底100可以具有包括有机层和无机层的多层结构,有机层包括聚合物树脂。封装基底300可以包括玻璃或聚合物树脂。
显示元件层200可以包括电路层、有机发光二极管OLED和位于电路层与有机发光二极管OLED之间的绝缘层IL,电路层包括薄膜晶体管TFT,有机发光二极管OLED是连接到薄膜晶体管TFT的显示元件。薄膜晶体管TFT和与其连接的有机发光二极管OLED可以布置在显示区域DA中,显示元件层200的一些布线WL可以位于第一非显示区域NDA1中。布线WL可以将信号或电压(例如,设定或预定的信号或电压)提供给彼此间隔开的像素,且透射区域TA位于彼此间隔开的像素之间。虽然在图2A中示出了布线WL在第一非显示区域NDA1中不与密封材料350叠置,但是根据一些示例实施例,密封材料350中的一些可以布置在布线WL之上。
显示面板10可以包括与透射区域TA对应的贯穿孔10H。例如,基底100和封装基底300可以分别包括均与透射区域TA对应的贯穿孔100H和300H。显示元件层200也可以包括与透射区域TA对应的贯穿孔。
根据一些示例实施例,输入感测构件、防反射构件以及透射窗还可以布置在显示面板10上,输入感测构件感测触摸输入,防反射构件包括偏振器和延迟器或者滤色器和黑矩阵。
组件20可以位于透射区域TA中。组件20可以包括使用光或声音的电子元件。例如,组件20可以是传感器(诸如发射和/或接收光的红外传感器)、接收光并捕获图像的相机、输出并感测光或声音以测量距离或识别指纹的传感器、输出光的小灯或者输出声音的扬声器。使用光的电子元件可以使用各种波长段的光,诸如可见光、红外光和紫外光。在如图2A中显示面板10包括与透射区域TA对应的贯穿孔10H的情况下,可以更有效地利用从电子元件输出的光或声音或者由电子元件接收的光或声音。
与图2A中包括与透射区域TA对应的贯穿孔10H的显示面板10不同,显示面板10的一些元件可以不包括贯穿孔。例如,如图2B中所示,封装基底300包括与透射区域TA对应的贯穿孔300H,但是基底100可以不包括贯穿孔。可选地,如图2C和图2D中所示,基底100和封装基底300可以都不具有与透射区域TA对应的贯穿孔。即使如图2B至图2D中所示基底100不包括贯穿孔100H,显示元件层200的与透射区域TA对应的部分也可以被去除,因此可以确保电子元件的透光率。因此,在显示装置1包括图2B至图2D中所示的显示面板10的情况下,可以适当地将利用光的电子元件用作电子元件。
如图2D中所示,显示面板10可以不包括透射区域TA周围的密封材料350。因为图2D的显示面板10在基底100和封装基底300中不包括与透射区域TA对应的贯穿孔,所以外部空气不会渗透到透射区域TA。
在图2A至图2D中所示的组件20可以位于贯穿孔10H内侧,以便与显示面板10的限定贯穿孔10H的横向侧叠置。例如,当在平面图中观看时,组件20可以位于贯穿孔10H内侧。
组件20可以是除电子元件之外的另一元件。根据一些示例实施例,在显示装置1用作智能手表或用于汽车的仪表面板的情况下,组件20可以是诸如指示设定信息或预定信息(例如,车辆的速度等)的时针或指针的构件。可选地,组件20可以包括诸如提高显示面板10的美感的附件的元件。
图3A至图3C是根据一些示例实施例的沿着图1的线A-A'截取的显示装置1的剖视图。
参照图3A,与参照图2A描述的显示装置1一样,显示装置1可以包括显示面板10和组件20。此外,根据一些示例实施例,显示装置1还可以包括布置在显示面板10上的感测触摸输入的输入感测构件、防反射构件、窗等。
与上面参照图2A描述的包括密封材料350和作为封装构件的封装基底300的显示面板10不同,根据本实施例的显示面板10可以包括作为封装构件的薄膜封装层300'。在此情况下,可以更大地提高显示面板10的柔性。在下文中,为了便于描述,主要描述差异。
薄膜封装层300'可以包括至少一个无机封装层和至少一个有机封装层。关于这一点,图3A示出了第一无机封装层310和第二无机封装层330以及第一无机封装层310与第二无机封装层330之间的有机封装层320。
第一无机封装层310和第二无机封装层330可以包括氧化硅(SiO2)、氮化硅(SiNx)、氮氧化硅(SiON)、氧化铝(Al2O3)、氧化钛(TiO2)、氧化钽(Ta2O5)、氧化铪(HfO2)和过氧化锌(ZnO2)之中的至少一种无机绝缘材料。有机封装层320可以包括聚合物类材料。聚合物类材料可以包括丙烯酸类树脂、环氧类树脂、聚酰亚胺和聚乙烯。
显示面板10可以包括与透射区域TA对应的贯穿孔10H。例如,基底100和薄膜封装层300'可以分别包括均与透射区域TA对应的贯穿孔100H和300H'。第一无机封装层310和第二无机封装层330以及有机封装层320均可以包括与透射区域TA对应的孔。有机封装层320的孔的尺寸可以比第一无机封装层310和第二无机封装层330的孔的尺寸大,因此第一无机封装层310可以在透射区域TA周围接触第二无机封装层330。
与包括与图3A中的透射区域TA对应的贯穿孔10H的显示面板10不同,显示面板10可以不包括贯穿孔。如图3B中所示,薄膜封装层300'包括与透射区域TA对应的贯穿孔300H',但是基底100可以不包括贯穿孔。可选地,如图3C中所示,基底100和薄膜封装层300'可以都不包括与透射区域TA对应的贯穿孔。即使如图3B和图3C中所示基底100不包括贯穿孔100H,显示元件层200的与透射区域TA对应的部分也可以被去除,因此可以如上面描述地确保作为组件20的电子元件的透光率。
如图3C中所示,在薄膜封装层300'不包括贯穿孔的情况下,至少一个无机封装层和至少一个有机封装层均可以覆盖基底100的在透射区域TA中的部分。在这种情况下,在基底100与薄膜封装层300'之间的显示元件层200的与透射区域TA对应的部分可以被去除。虽然在图3A中示出了绝缘层IL的与透射区域TA对应的全部被去除,但是作为多层的绝缘层IL中的一些层可以被去除。
组件20可以位于贯穿孔10H内侧,例如,可以如图3A中所示位于基底100的贯穿孔100H和显示元件层200的贯穿孔200H内侧,或者可以如图3B中所示位于显示元件层200的贯穿孔200H内侧,以便与显示面板10的限定贯穿孔10H的横向侧叠置。
虽然在图2A至图2D中示出了显示面板10仅包括封装基底300作为封装构件并且在图3A至图3C中示出了显示面板10仅包括薄膜封装层300'作为封装构件,但是根据一些示例实施例的显示面板10可以采用封装基底300和薄膜封装层300'两者。例如,显示面板10可以包括图2A至图2D中示出的封装基底300中的一个和图3A至图3C中示出的薄膜封装层300'中的一个两者。
图4是根据一些示例实施例的显示面板10的平面图。
参照图4,显示面板10包括布置在显示区域DA中的多个像素P。像素P中的每个可以包括诸如有机发光二极管OLED的显示元件。每个像素P可以通过有机发光二极管OLED发射例如红光、绿光、蓝光或白光。在本说明书中,像素P可以是发射如上面描述的红光、绿光、蓝光或白光的子像素。显示区域DA可以被参照图2A至图3C描述的封装构件覆盖并且被保护而免受诸如空气或湿气的外部污染的影响。
透射区域TA可以布置在显示区域DA的在宽度方向(第一方向(X方向))上的中心处,并且被显示区域DA部分地围绕。因此,多个像素P可以布置在透射区域TA周围。多个像素P可以围绕透射区域TA的至少一部分。其中未布置有像素P的第一非显示区域NDA1位于透射区域TA与显示区域DA之间。布线可以在第一非显示区域NDA1周围绕行,布线将信号或电力(例如,设定或预定的信号或电力)施加到在透射区域TA周围彼此分开的像素P。此外,一些布线可以在其间具有透射区域TA的情况下断开。
每个像素P可以电连接到布置在第二非显示区域NDA2中的内置电路。第一扫描驱动电路110、第二扫描驱动电路120、端子单元140、数据驱动电路150、第一电源线160和第二电源线170可以布置在第二非显示区域NDA2中。
第一扫描驱动电路110可以通过扫描线SL向每个像素P供应扫描信号。第一扫描驱动电路110可以通过发射控制线EL向每个像素P提供发射控制信号。第二扫描驱动电路120可以平行于第一扫描驱动电路110且显示区域DA位于它们之间。布置在显示区域DA中的像素P中的一些可以电连接到第一扫描驱动电路110,并且像素P中的其余像素可以连接到第二扫描驱动电路120。
第一扫描驱动电路110可以通过驱动器线DRL连接到第二扫描驱动电路120。驱动器线DRL可以被设置为多条驱动器线。驱动器线均可以传输栅极驱动高电压、栅极驱动低电压、开始信号等。这里,栅极驱动高电压和栅极驱动低电压可以是用于驱动第一扫描驱动电路110和第二扫描驱动电路120的电压。因为第一扫描驱动电路110通过驱动器线DRL连接到第二扫描驱动电路120,所以可以使显示装置1的亮度偏差最小化或减小显示装置1的亮度偏差。
端子单元140可以布置在基底100的一侧上。端子单元140可以通过不被绝缘层覆盖而被暴露并且电连接到印刷电路板PCB。印刷电路板PCB的端子PCB-P可以电连接到显示面板10的端子单元140。印刷电路板PCB向显示面板10传输电力或控制器的信号。由控制器产生的控制信号可以通过印刷电路板PCB传输到第一扫描驱动电路110和第二扫描驱动电路120。控制器可以通过第一线161和第二线171分别提供驱动电压ELVDD(也称为第一电力电压)和共电压ELVSS(见下面的图5A和图5B)。
驱动电压ELVDD可以通过连接到第一电源线160的驱动电压线PL提供到每个像素P,共电压ELVSS可以提供到与第二电源线170连接的像素P的对电极。第二电源线170具有拥有一个开口侧的环路形状并且可以部分地围绕显示区域DA。
数据驱动电路150电连接到数据线DL。数据驱动电路150的数据信号可以通过连接到端子单元140的连接线151和连接到连接线151的数据线DL提供到每个像素P。虽然在图4中示出了数据驱动电路150布置在印刷电路板PCB上,但是根据一些示例实施例,数据驱动电路150可以布置在基底100上。例如,数据驱动电路150可以布置在端子单元140与第一电源线160之间。
第一电源线160可以连接到第一线161,并且可以从连接到端子单元140的控制器接收驱动电压ELVDD。第一电源线160可以被布置为与在第一方向上布置的所有像素P对应,并且可以将驱动电压ELVDD传输到像素P中的每列。
根据一些示例实施例,在透射区域TA的左侧上的第一扫描线SLa可以与在透射区域TA的右侧上与第一扫描线SLa共线的第二扫描线SLb间隔开,且透射区域TA位于第一扫描线SLa与第二扫描线SLb之间。此外,在透射区域TA的左侧上的第一发射控制线ELa可以与在透射区域TA的右侧上的与第一发射控制线ELa共线的第二发射控制线ELb间隔开,且透射区域TA位于第一发射控制线ELa与第二发射控制线ELb之间。
在这种情况下,布置在同一条线上的(例如,共线的)第一扫描线SLa和第二扫描线SLb的长度可以基本上相同,并且布置在同一条线上的第一发射控制线ELa和第二发射控制线ELb的长度可以基本上相同。因为第一扫描线SLa和第二扫描线SLb的长度基本上相同,所以布置在透射区域TA的左侧和右侧上的像素P的亮度可以相对均匀。因此,第一扫描线SLa可以不连接到第二扫描线SLb。同样地,第一发射控制线ELa可以不连接到第二发射控制线ELb。
第一扫描线SLa和第一发射控制线ELa可以连接到第一扫描驱动电路110并且可以在(+)第一方向(X方向)上延伸。第二扫描线SLb和第二发射控制线ELb可以连接到第二扫描驱动电路120,并且可以在(-)第一方向((-)X方向)上延伸。
图5A和图5B是根据一些示例实施例的显示装置1的一个像素P的等效电路图。
参照图5A,每个像素P包括像素电路PC和有机发光二极管OLED,像素电路PC连接到扫描线SL和数据线DL,有机发光二极管OLED连接到像素电路PC。
像素电路PC包括驱动薄膜晶体管T1、开关薄膜晶体管T2和存储电容器Cst。开关薄膜晶体管T2连接到扫描线SL和数据线DL,并且响应于通过扫描线SL输入的扫描信号Sn将通过数据线DL输入的数据信号Dm传输到驱动薄膜晶体管T1。
存储电容器Cst连接到开关薄膜晶体管T2和驱动电压线PL,并且存储与从开关薄膜晶体管T2传输的电压和供应到驱动电压线PL的第一电力电压(或驱动电压)ELVDD之间的差对应的电压。
驱动薄膜晶体管T1可以连接到驱动电压线PL和存储电容器Cst,并且可以响应于存储在存储电容器Cst中的电压来控制从驱动电压线PL流过有机发光二极管OLED的驱动电流。有机发光二极管OLED可以通过使用驱动电流来发射(例如,具有设定或预定亮度的)光。
虽然在图5A中示出了像素电路PC包括两个薄膜晶体管和一个存储电容器,但是根据一些示例实施例,薄膜晶体管的数量和存储电容器的数量可以不同地改变。
例如,如图5B中所示,像素电路PC可以包括七个薄膜晶体管和一个存储电容器。
参照图5B,像素P包括像素电路PC和连接到像素电路PC的有机发光二极管OLED。像素电路PC可以包括存储电容器和多个薄膜晶体管。薄膜晶体管和存储电容器可以连接到信号线SL、SL-1、EL和DL、初始化电压线VL以及驱动电压线PL。
虽然在图5B中示出了每个像素P连接到信号线SL、SL-1、EL和DL、初始化电压线VL以及驱动电压线PL,但是实施例不限于此。根据一些示例实施例,信号线SL、SL-1、EL和DL中的至少一者、初始化电压线VL或驱动电压线PL可以由彼此相邻的像素P共享。
多个薄膜晶体管可以包括驱动薄膜晶体管T1、开关薄膜晶体管T2、补偿薄膜晶体管T3、第一初始化薄膜晶体管T4、操作控制薄膜晶体管T5、发射控制薄膜晶体管T6和第二初始化薄膜晶体管T7。
信号线包括扫描线SL、前一扫描线SL-1、发射控制线EL和数据线DL,扫描线SL传输扫描信号Sn,前一扫描线SL-1将前一扫描信号Sn-1传输到第一初始化薄膜晶体管T4和第二初始化薄膜晶体管T7,发射控制线EL将发射控制信号En传输到操作控制薄膜晶体管T5和发射控制薄膜晶体管T6,并且数据线DL与扫描线SL交叉且传输数据信号Dm。驱动电压线PL将驱动电压ELVDD传输到驱动薄膜晶体管T1,初始化电压线VL传输使驱动薄膜晶体管T1和有机发光二极管OLED的像素电极初始化的初始化电压Vint。
驱动薄膜晶体管T1的驱动栅电极G1连接到存储电容器Cst的第一电极CE1,驱动薄膜晶体管T1的驱动源电极S1通过操作控制薄膜晶体管T5连接到驱动电压线PL,驱动薄膜晶体管T1的驱动漏电极D1通过发射控制薄膜晶体管T6电连接到有机发光二极管OLED的像素电极(或阳极)。驱动薄膜晶体管T1基于开关薄膜晶体管T2(根据由扫描线SL供应的扫描信号Sn导通或截止)的开关操作来接收数据信号Dm,并将驱动电流IOLED供应到有机发光二极管OLED。
开关薄膜晶体管T2的开关栅电极G2连接到扫描线SL,开关薄膜晶体管T2的开关源电极S2连接到数据线DL,开关薄膜晶体管T2的开关漏电极D2连接到驱动薄膜晶体管T1的驱动源电极S1并同时(或并发地)通过操作控制薄膜晶体管T5连接到驱动电压线PL。开关薄膜晶体管T2响应于通过扫描线SL传输的扫描信号Sn而接通,并且执行将通过数据线DL传输的数据信号Dm传输到驱动薄膜晶体管T1的驱动源电极S1的开关操作。
补偿薄膜晶体管T3的补偿栅电极G3连接到扫描线SL,补偿薄膜晶体管T3的补偿源电极S3连接到驱动薄膜晶体管T1的驱动漏电极D1并同时(或并发地)通过发射控制薄膜晶体管T6连接到有机发光二极管OLED的像素电极,补偿薄膜晶体管T3的补偿漏电极D3连接到存储电容器Cst的第一电极CE1、第一初始化薄膜晶体管T4的第一初始化漏电极D4和驱动薄膜晶体管T1的驱动栅电极G1。补偿薄膜晶体管T3响应于通过扫描线SL传输的扫描信号Sn而导通,并且通过将驱动薄膜晶体管T1的驱动栅电极G1电连接到驱动漏电极D1来使驱动薄膜晶体管T1二极管连接。
第一初始化薄膜晶体管T4的第一初始化栅电极G4连接到前一扫描线SL-1,第一初始化薄膜晶体管T4的第一初始化源电极S4连接到第二初始化薄膜晶体管T7的第二初始化漏电极D7和初始化电压线VL,第一初始化薄膜晶体管T4的第一初始化漏电极D4连接到存储电容器Cst的第一电极CE1、补偿薄膜晶体管T3的补偿漏电极D3以及驱动薄膜晶体管T1的驱动栅电极G1。第一初始化薄膜晶体管T4响应于通过前一扫描线SL-1传输的前一扫描信号Sn-1而导通,并且执行将初始化电压Vint传输到驱动薄膜晶体管T1的驱动栅电极G1的初始化操作,从而使驱动薄膜晶体管T1的驱动栅电极G1的电压初始化。
操作控制薄膜晶体管T5的操作控制栅电极G5连接到发射控制线EL,操作控制薄膜晶体管T5的操作控制源电极S5连接到驱动电压线PL,操作控制薄膜晶体管T5的操作控制漏电极D5连接到驱动薄膜晶体管T1的驱动源电极S1和开关薄膜晶体管T2的开关漏电极D2。
发射控制薄膜晶体管T6的发射控制栅电极G6连接到发射控制线EL,发射控制薄膜晶体管T6的发射控制源电极S6连接到驱动薄膜晶体管T1的驱动漏电极D1和补偿薄膜晶体管T3的补偿源电极S3,发射控制薄膜晶体管T6的发射控制漏电极D6连接到第二初始化薄膜晶体管T7的第二初始化源电极S7和有机发光二极管OLED的像素电极。
操作控制薄膜晶体管T5和发射控制薄膜晶体管T6响应于通过发射控制线EL传输的发射控制信号En而同时(或并发地)导通,以允许驱动电压ELVDD传输到有机发光二极管OLED,因此驱动电流IOLED流过有机发光二极管OLED。
第二初始化薄膜晶体管T7的第二初始化栅电极G7连接到前一扫描线SL-1,第二初始化薄膜晶体管T7的第二初始化源电极S7连接到发射控制薄膜晶体管T6的发射控制漏电极D6和有机发光二极管OLED的像素电极,第二初始化薄膜晶体管T7的第二初始化漏电极D7连接到第一初始化薄膜晶体管T4的第一初始化源电极S4和初始化电压线VL。第二初始化薄膜晶体管T7响应于通过前一扫描线SL-1传输的前一扫描信号Sn-1而导通并且使有机发光二极管OLED的像素电极初始化。
虽然图5B示出了第一初始化薄膜晶体管T4和第二初始化薄膜晶体管T7连接到前一扫描线SL-1的情况,但是实施例不限于此。根据一些示例实施例,第一初始化薄膜晶体管T4可以连接到前一扫描线SL-1并响应于前一扫描信号Sn-1而被驱动,第二初始化薄膜晶体管T7可以连接到单独的信号线(例如,下一扫描线)并响应于通过单独的信号线传输的信号而被驱动。
存储电容器Cst的第二电极CE2连接到驱动电压线PL,有机发光二极管OLED的对电极连接到共电压ELVSS。因此,有机发光二极管OLED可以从驱动薄膜晶体管T1接收驱动电流IOLED并且发光,从而显示图像。
虽然在图5B中示出了补偿薄膜晶体管T3和第一初始化薄膜晶体管T4均具有双栅电极,但是补偿薄膜晶体管T3和第一初始化薄膜晶体管T4均可以具有一个栅电极。
图6A至图6C是根据一些示例实施例的显示装置1的堆叠结构的一部分的剖视图。
参照图6A,显示装置1可以包括基底100、布置在基底100之上的第一薄膜晶体管TFT1和第二薄膜晶体管TFT2、存储电容器Cst、有机发光二极管OLED以及第一布线WL1、第二布线WL2和第三布线WL3。
缓冲层111可以布置在基底100上。缓冲层111可以减少或阻挡诸如湿气或外部空气的异物或者污染物从基底100下方的渗透,并且在基底100上提供平坦表面。缓冲层111可以包括诸如氧化物或氮化物的无机材料、有机材料或有机/无机复合材料,并且包括包含无机材料和有机材料的单层结构或多层结构。阻挡层可以进一步设置在基底100与缓冲层111之间,阻挡层阻挡外部空气的渗透。
第一薄膜晶体管TFT1可以包括第一半导体层A1、第一栅电极G1、第一源电极S1和第一漏电极D1,第二薄膜晶体管TFT2可以包括第二半导体层A2、第二栅电极G2、第二源电极S2和第二漏电极D2。第一薄膜晶体管TFT1可以连接到有机发光二极管OLED并且可以用作驱动有机发光二极管OLED的驱动薄膜晶体管。第二薄膜晶体管TFT2可以连接到数据线DL并且可以用作开关薄膜晶体管。虽然在附图中示出了两个薄膜晶体管,但是实施例不限于此。薄膜晶体管的数量可以是2至7。可以进行不同地修改。
第一半导体层A1和第二半导体层A2可以包括非晶硅或多晶硅。根据一些示例实施例,第一半导体层A1和第二半导体层A2可以包括铟(In)、镓(Ga)、锡(Sn)、锆(Zr)、钒(V)、铪(Hf)、镉(Cd)、锗(Ge)、铬(Cr)、钛(Ti)和锌(Zn)中的至少一种的氧化物。第一半导体层A1和第二半导体层A2中的每个可以包括沟道区、源区和漏区,源区和漏区掺杂有杂质。
第一栅电极G1和第二栅电极G2可以分别布置在第一半导体层A1和第二半导体层A2之上,且第一栅极绝缘层112在第一半导体层A1与第一栅电极G1之间以及第二半导体层A2与第二栅电极G2之间。第一栅电极G1和第二栅电极G2可以包括钼(Mo)、铝(Al)、铜(Cu)和钛(Ti)中的至少一种并且包括单层或多层。例如,第一栅电极G1和第二栅电极G2中的每个可以是Mo的单层。
第一栅极绝缘层112可以包括SiO2、SiNx、SiON、Al2O3、TiO2、Ta2O5、HfO2或ZnO2
可以设置第二栅极绝缘层113以便覆盖第一栅电极G1和第二栅电极G2。第二栅极绝缘层113可以包括SiO2、SiNx、SiON、Al2O3、TiO2、Ta2O5、HfO2或ZnO2
存储电容器Cst的第一电极CE1可以与第一薄膜晶体管TFT1叠置。例如,第一薄膜晶体管TFT1的第一栅电极G1可以用作存储电容器Cst的第一电极CE1。
存储电容器Cst的第二电极CE2与第一电极CE1叠置且第二栅极绝缘层113在第二电极CE2与第一电极CE1之间。在这种情况下,第二栅极绝缘层113可以用作存储电容器Cst的介电层。第二电极CE2可以包括包含Mo、Al、Cu和Ti的导电材料并且包括包含上面的材料的单层或多层。例如,第二电极CE2可以包括Mo的单层或Mo/Al/Mo的多层。
第一源电极S1、第一漏电极D1、第二源电极S2和第二漏电极D2可以布置在层间绝缘层114上。第一源电极S1、第一漏电极D1、第二源电极S2和第二漏电极D2可以包括包含Mo、Al、Cu和Ti的导电材料并且包括包含上面的材料的单层或多层。例如,第一源电极S1、第一漏电极D1、第二源电极S2和第二漏电极D2可以具有Ti/Al/Ti的多层结构。
第一平坦化层116可以位于第一源电极S1、第一漏电极D1、第二源电极S2和第二漏电极D2上。有机发光二极管OLED可以位于第一平坦化层116上。
第一平坦化层116可以具有平坦的顶表面,使得像素电极210平坦地形成。第一平坦化层116可以包括包含有机材料的单层或多层。第一平坦化层116可以包括通用聚合物(诸如苯并环丁烯(BCB)、聚酰亚胺、聚甲基丙烯酸甲酯(PMMA)或聚苯乙烯(PS))、具有酚类基团的聚合物衍生物、丙烯酸类聚合物、酰亚胺类聚合物、芳基醚类聚合物、酰胺类聚合物、氟类聚合物、对二甲苯类聚合物、乙烯醇类聚合物以及它们的共混物。
有机发光二极管OLED布置在第一平坦化层116上。有机发光二极管OLED包括像素电极210、中间层220和对电极230,中间层220包括有机发射层。
通孔设置在第一平坦化层116中,通孔暴露第一薄膜晶体管TFT1的第一源电极S1和第一漏电极D1中的一个。像素电极210可以穿过通孔通过接触第一源电极S1或第一漏电极D1而电连接到第一薄膜晶体管TFT1。
像素电极210可以包括透明电极或反射电极。根据一些示例实施例,像素电极210可以包括反射层和在反射层上的透明电极层或半透明电极层,反射层包括银(Ag)、镁(Mg)、铝(Al)、铂(Pt)、钯(Pd)、金(Au)、镍(Ni)、钕(Nd)、铱(Ir)、铬(Cr)和它们的混合物中的至少一种。透明电极层或半透明电极层可以包括氧化铟锡(ITO)、氧化铟锌(IZO)、氧化锌(ZnO)、氧化铟(In2O3)、氧化铟镓(IGO)和氧化铝锌(AZO)中的至少一种。
像素限定层119可以布置在第一平坦化层116上。像素限定层119可以通过包括与每个子像素对应的开口119OP(即,至少暴露像素电极210的中心部分的开口119OP)来限定像素P的发射区域。此外,像素限定层119可以通过增加像素电极210的边缘与在像素电极210之上的对电极230之间的距离来防止在像素电极210的边缘处发生电弧等。像素限定层119可以包括诸如聚酰亚胺、聚酰胺、丙烯酸树脂、BCB和酚醛树脂的至少一种有机绝缘材料。像素限定层119可以通过诸如旋涂的方法形成。
间隔件SPC可以布置在像素限定层119上。间隔件SPC可以布置在多个显示元件之间,并且可以在远离基底100的方向上突出。根据一些示例实施例,间隔件SPC可以是在掩模工艺期间用于防止斩压的元件。根据一些示例实施例,间隔件SPC可以改变光路径。间隔件SPC可以包括诸如聚酰亚胺、聚酰胺、丙烯酸树脂、BCB和酚醛树脂的至少一种有机绝缘材料。间隔件SPC可以通过诸如旋涂的方法形成。根据一些示例实施例,在使用半色调掩模的工艺期间,间隔件SPC可以通过使用与像素限定层119的材料相同的材料与像素限定层119同时(例如,并发地)形成。
有机发光二极管OLED的中间层220可以包括有机发射层。有机发射层可以包括包含发射红光、绿光、蓝光或白光的荧光材料或磷光材料的有机材料。有机发射层可以包括低分子量有机材料或聚合物有机材料。功能层可以选择性地进一步布置在有机发射层下方和有机发射层上,功能层包括空穴传输层(HTL)、空穴注入层(HIL)、电子传输层(ETL)和电子注入层(EIL)。根据一些示例实施例,中间层220可以与多个像素电极210中的每个对应。根据一些示例实施例,中间层220可以包括遍及多个像素电极210为一个整体的层。例如,有机发射层可以与多个像素电极210中的每个对应,在有机发射层上和/或在有机发射层下方的功能层可以被设置为遍及多个像素P的一个整体。根据一些示例实施例,中间层220可以被设置为遍及多个像素电极210的一个整体。
对电极230可以包括透明电极或反射电极。根据一些示例实施例,对电极230可以包括透明电极或半透明电极,并且可以包括具有小逸出功且包括锂(Li)、钙(Ca)、氟化锂(LiF)/Ca、LiF/Al、Al、Ag、Mg和它们的混合物中的至少一种的金属薄层。此外,包括ITO、IZO、ZnO或In2O3的透明导电氧化物(TCO)层可以进一步布置在金属薄层上。对电极230可以被设置为遍及多个有机光发射二极管OLED的一个整体,并且可以与多个像素电极210对应。
盖层和/或保护层可以进一步布置在对电极230上,盖层提高光提取效率,保护层在随后的工艺中保护有机发光二极管OLED。
第一布线WL1、第二布线WL2和第三布线WL3可以将电信号和/或恒定电压传输到像素电路PC的第一薄膜晶体管TFT1和第二薄膜晶体管TFT2。
第一布线WL1可以布置在第一栅极绝缘层112上,第一栅极绝缘层112与其上布置有第一栅电极G1和第二栅电极G2的层为同一层,并且第一布线WL1可以用作将扫描信号Sn传输到像素电路PC的扫描线SL和SL-1(见图5B)。可选地,第一布线WL1可以用作发射控制线EL(见图5B)。
第二布线WL2可以布置在第二栅极绝缘层113上,第二栅极绝缘层113与其上布置有存储电容器Cst的第二电极CE2的层为同一层,并且第二布线WL2可以用作扫描线SL和/或发射控制线EL。
第三布线WL3可以布置在层间绝缘层114上,并且可以用作将数据信号Dm传输到像素电路PC的数据线DL。可选地,第三布线WL3可以用作将驱动电压ELVDD传输到像素电路PC的驱动电压线PL(见图5A和图5B)。
图6B是可应用于实施例的显示装置1的一部分的剖视图。在图6B中,因为与图6A的附图标记相同的附图标记表示相同的构件,所以可以省略其一些重复的描述。
参照图6B,显示装置1还可以包括在第一平坦化层116上的第二平坦化层117。因此,第四布线WL4可以布置在第一平坦化层116与第二平坦化层117之间。
第二平坦化层117可以具有平坦的顶表面,使得像素电极210平坦地形成。第二平坦化层117可以包括包含有机材料的单层或多层。第二平坦化层117可以包括通用聚合物(诸如苯并环丁烯(BCB)、聚酰亚胺、聚甲基丙烯酸甲酯(PMMA)或聚苯乙烯(PS))、具有酚类基团的聚合物衍生物、丙烯酸类聚合物、酰亚胺类聚合物、芳基醚类聚合物、酰胺类聚合物、氟类聚合物、对二甲苯类聚合物、乙烯醇类聚合物以及它们的共混物。
有机发光二极管OLED布置在第二平坦化层117上。有机发光二极管OLED的像素电极210可以通过布置在第一平坦化层116上的连接电极CM连接到第一薄膜晶体管TFT1。
第四布线WL4可以布置在第一平坦化层116上。根据一些示例实施例,第四布线WL4可以用作将驱动电压ELVDD传输到像素电路PC的驱动电压线PL。根据一些示例实施例,第四布线WL4可以用作将数据信号Dm传输到像素电路PC的数据线DL。
图6C是根据一些示例实施例的显示装置1的一部分的剖视图。在图6C中,因为与图6B的附图标记相同的附图标记表示相同的构件,所以可以省略其一些重复的描述。
参照图6C,根据一些示例实施例的显示装置1还可以包括其中第三半导体层A3布置在与其上布置有第一薄膜晶体管TFT1的第一半导体层A1的层不同的层上的第三薄膜晶体管TFT3。此外,根据一些示例实施例,层间绝缘层114可以包括第一层间绝缘层114a和第二层间绝缘层114b。此外,第三平坦化层118可以进一步布置在第二平坦化层117上。
第三薄膜晶体管TFT3可以包括第三半导体层A3、第三栅电极G3、第三源电极S3和第三漏电极D3。第三半导体层A3可以布置在第一层间绝缘层114a上。也就是说,第三半导体层A3可以布置在与其上布置有第一半导体层A1的层不同的层上。第三半导体层A3可以包括沟道区、源区和漏区,源区和漏区在沟道区的两个相对侧上。根据一些示例实施例,第三半导体层A3可以包括氧化物半导体。例如,第三半导体层A3可以包括Zn氧化物、In-Zn氧化物和Ga-In-Zn氧化物作为Zn氧化物基材料。可选地,第三半导体层A3可以包括IGZO(In-Ga-Zn-O)半导体、ITZO(In-Sn-Zn-O)半导体或IGTZO(In-Ga-Sn-Zn-O)半导体,这些半导体包括含金属(诸如铟(In)、镓(Ga)、锡(Sn))的ZnO。
第三半导体层A3的源区和漏区可以通过调节氧化物半导体的载体浓度并使氧化物半导体导电来形成。例如,第三半导体层A3的源区和漏区可以通过对氧化物半导体执行使用氢(H)基气体、氟(F)基气体或它们的组合的等离子体工艺并提高载体浓度来形成。
第三栅电极G3可以与第三半导体层A3的沟道区叠置,第三栅极绝缘层115可以布置在第三半导体层A3与第三栅电极G3之间。也就是说,第三栅电极G3可以通过第三栅极绝缘层115与第三半导体层A3绝缘。第三栅极绝缘层115可以根据第三栅电极G3的形状而被图案化。
第三栅极绝缘层115可以包括包含氧化物或氮化物的无机材料。例如,第三栅极绝缘层115可以包括SiO2、SiNx、SiON、Al2O3、TiO2、Ta2O5、HfO2或ZnO2。第三栅电极G3可以布置在第三栅极绝缘层115上,并且可以包括包含Mo、Cu和Ti中的至少一种的单层或多层。
第二层间绝缘层114b可以覆盖第三薄膜晶体管TFT3的第三栅电极G3,并且可以遍及基底100的顶表面布置。第三源电极S3和第三漏电极D3可以布置在第二层间绝缘层114b上。
第三源电极S3和第三漏电极D3可以通过穿过第二层间绝缘层114b的接触孔分别接触第三半导体层A3的源区和漏区。第三源电极S3和第三漏电极D3可以包括包含Mo、Al、Cu和Ti的导电材料并且包括包含上面的材料的单层或多层。第三源电极S3和第三漏电极D3可以与其上布置有第三布线WL3的层布置在同一层上。
第三栅极绝缘层115可以布置在第一层间绝缘层114a上,第五布线WL5可以布置在第三栅极绝缘层115上。第三栅极绝缘层115可以沿着第五布线WL5的形状被图案化。根据一些示例实施例,第五布线WL5可以用作将扫描信号Sn传输到像素电路PC的扫描线SL。根据一些示例实施例,第五布线WL5可以用作将发射控制信号En传输到像素电路PC的发射控制线EL。
第三平坦化层118可以布置在第二平坦化层117与像素电极210之间。
第三平坦化层118可以具有平坦的顶表面,使得像素电极210平坦地形成。第三平坦化层118可以包括包含有机材料的单层或多层。第三平坦化层118可以包括通用聚合物(诸如苯并环丁烯(BCB)、聚酰亚胺、聚甲基丙烯酸甲酯(PMMA)或聚苯乙烯(PS))、具有酚类基团的聚合物衍生物、丙烯酸类聚合物、酰亚胺类聚合物、芳基醚类聚合物、酰胺类聚合物、氟类聚合物、对二甲苯类聚合物、乙烯醇类聚合物以及它们的共混物。
有机发光二极管OLED布置在第三平坦化层118上。有机发光二极管OLED的像素电极210可以通过布置在第二平坦化层117上的附加连接电极CM'和布置在第一平坦化层116上的连接电极CM连接到第一薄膜晶体管TFT1。
第六布线WL6可以布置在第二平坦化层117上。根据一些示例实施例,第六布线WL6可以用作将驱动电压ELVDD传输到像素电路PC的驱动电压线PL。根据一些示例实施例,第六布线WL6可以用作将数据信号Dm传输到像素电路PC的数据线DL。
图7是根据一些示例实施例的在显示装置1的透射区域TA周围的布线WL的放大平面图,图8A和图8B是沿着图7的线II-II'截取的布线WL的剖视图。
参照图7,第一非显示区域NDA1布置在透射区域TA周围,显示区域DA围绕透射区域TA和第一非显示区域NDA1。
多个像素P和多条信号线可以布置在显示区域DA中,多条信号线将电信号提供到多个像素P。第一扫描线SLa和第二扫描线SLb以及第一发射控制线ELa和第二发射控制线ELb可以在第一方向上延伸,数据线DL可以在与第一方向(X方向)交叉的第二方向(Y方向)上延伸。
根据一些示例实施例,在第一方向上延伸且布置在透射区域TA的左侧上的布线WL被称为第一水平线HLa,在第一方向上延伸且布置在透射区域TA的右侧上的布线WL被称为第二水平线HLb。此外,在第二方向上延伸且布置在透射区域TA上方的布线WL被称为第一竖直线VLa,在第二方向上延伸且布置在透射区域TA下面的布线WL被称为第二竖直线VLb。
第一水平线HLa可以包括第一扫描线SLa和第一发射控制线ELa。此外,虽然未示出,但是第一水平线HLa还可以包括参照图5B描述的前一扫描线SL-1和/或下一扫描线之中的在透射区域TA的左侧上的线。
第二水平线HLb可以包括第二扫描线SLb和第二发射控制线ELb。此外,第二水平线HLb还可以包括参照图5B描述的前一扫描线SL-1和/或下一扫描线之中的在透射区域TA的右侧上的线。
第一竖直线VLa可以包括第一数据线DLa,第二竖直线VLb可以包括第二数据线DLb。
在透射区域TA的左侧上的第一扫描线SLa可以与在透射区域TA的右侧上的第二扫描线SLb分开且透射区域TA位于第一扫描线SLa与第二扫描线SLb之间。此外,在透射区域TA的左侧上的第一发射控制线ELa可以与在透射区域TA的右侧上的第二发射控制线ELb分开且透射区域TA位于第一发射控制线ELa与第二发射控制线ELb之间。
根据一些示例实施例,布置在同一条线上的第一扫描线SLa和第二扫描线SLb的长度可以基本上相同,并且布置在同一条线上的第一发射控制线ELa和第二发射控制线ELb的长度可以基本上相同。
根据一些示例实施例,连接到第一扫描线SLa的像素P的数量可以与连接到第二扫描线SLb的像素P的数量相同。
根据一些示例实施例,施加到第一扫描线SLa的负载可以与施加到第二扫描线SLb的负载基本上相同。
根据一些示例实施例,即使第一扫描线SLa不连接到第二扫描线SLb,在透射区域TA的左侧上的像素P与在透射区域TA的右侧上的像素P之间也可以不发生扫描信号的延迟。
也就是说,根据一些示例实施例,即使透射区域TA的左侧上的第一扫描线SLa不连接到透射区域TA的右侧上的第二扫描线SLb,也可以在显示区域DA上显示高质量的图像。同样地,第一发射控制线ELa可以不连接到第二发射控制线ELb。
当透射区域TA周围的扫描线不在透射区域TA周围断开且被布置成围绕透射区域TA绕行时,布置在第一非显示区域NDA1中的线的数量增加,因此第一非显示区域NDA1的面积会增加。相比之下,根据一些示例实施例,由于透射区域TA的左侧上的信号线中的至少一些信号线可以不连接到透射区域TA的右侧上的信号线中的至少一些信号线,所以可以减小第一非显示区域NDA1的面积。
此外,在透射区域TA上方的第一数据线DLa可以与在透射区域TA下面的第二数据线DLb分开,且透射区域TA位于第一数据线DLa与第二数据线DLb之间。第一数据线DLa可以通过连接线CL连接到在第二方向上的同一条线上的第二数据线DLb。
连接线CL可以布置在围绕透射区域TA的第一非显示区域NDA中。连接线CL可以在第二方向(Y方向)上延伸,以便将第一数据线DLa连接到第二数据线DLb,并且可以在第一非显示区域NDA1中沿着透射区域TA的边缘绕行。
例如,在透射区域TA以圆形形状设置的情况下,连接线CL可以沿着透射区域TA的边缘以曲率弯曲。虽然在图中示出了连接线CL为弧的曲线,但是绕行部分可以以Z字形弯曲的线设置。
第一数据线DLa可以在透射区域TA周围与第二数据线DLb分开,以便保护像素P免受可能在透射区域TA的附近中发生的静电放电(ESD)的影响。
静电荷可以聚集在可以包括至少一个开口的透射区域TA周围,并且可能存在发生静电放电的高可能性。当布置在透射区域TA周围的布线WL连续地形成为一个导电层时,由于静电放电引起的大电压会直接施加到像素P。
相比之下,根据一些示例实施例,因为布置在透射区域TA周围的第一竖直线VLa和第二竖直线VLb可以通过连接线CL彼此连接,所以可以防止或减少由于静电放电引起的大电压直接施加到像素P的情况。
连接线CL可以包括与其上布置有第一水平线HLa中的至少一条的层布置在同一层上的第一连接线CL1。例如,第一连接线CL1可以与其上布置有参照图6A至图6C描述的第一布线WL1的层布置在同一层上。也就是说,第一连接线CL1可以与其上布置有第一薄膜晶体管TFT1的第一栅电极G1的层布置在同一层上。
根据一些示例实施例,连接线CL还可以包括布置在与其上布置有第一连接线CL1的层不同的层上的第二连接线CL2。例如,第二连接线CL2可以与其上布置有参照图6A至图6C描述的第二布线WL2的层布置在同一层上。也就是说,第二连接线CL2可以与其上布置有存储电容器Cst的第二电极CE2的层布置在同一层上。
根据一些示例实施例,第一连接线CL1可以与其上布置有第二布线WL2至第六布线WL6中的一者的层布置在同一层上,第二连接线CL2可以与其上布置有第一布线WL1至第六布线WL6之中的布线的层布置在同一层上,布线布置在与其上布置有第一连接线CL1的层不同的层上。
第二连接线CL2可以与其上布置有第一水平线HLa中的至少一条的层布置在同一层上。也就是说,第一水平线HLa中的一些可以与其上布置有第一连接线CL1的层布置在同一层上,第一水平线HLa中的其他可以与其上布置有第二连接线CL2的层布置在同一层上。
根据一些示例实施例,第一扫描线SLa可以与其上布置有第一连接线CL1的层布置在同一层上,第一发射控制线ELa可以与其上布置有第二连接线CL2的层布置在同一层上。根据一些示例实施例,第一扫描线SLa中的一些可以与其上布置有第一连接线CL1的层布置在同一层上,并且第一扫描线SLa中的其他可以与其上布置有第二连接线CL2的层布置在同一层上。
第一连接线CL1和第二连接线CL2可以交替地布置在第一非显示区域NDA1中。因为第一连接线CL1布置在与其上布置有第二连接线CL2的层不同的层上,所以第一连接线CL1与第二连接线CL2之间的间隔可以变得窄,因此可以减小第一非显示区域NDA1的面积。
图8A和图8B是沿着图7的线II-II'截取的布线的剖视图。在图8A和图8B中,因为与图6A的附图标记相同的附图标记表示相同的构件,所以可以省略其一些重复的描述。
参照图8A,第一连接线CL1可以布置在第一栅极绝缘层112上,第二连接线CL2可以布置在第二栅极绝缘层113上。也就是说,第二栅极绝缘层113可以布置在第一连接线CL1与第二连接线CL2之间。第一连接线CL1和第二连接线CL2可以交替地布置在第一非显示区域NDA1中。虽然在附图中示出了第一连接线CL1不与第二连接线CL2叠置,但是根据一些示例实施例,第一连接线CL1可以与第二连接线CL2叠置。
作为第一竖直线VLa的第一数据线DLa可以布置在层间绝缘层114上。在这种情况下,第一数据线DLa可以通过穿过层间绝缘层114的接触孔CNT连接到连接线CL。
根据一些示例实施例,第一数据线DLa可以通过布置在不同的层上的桥接金属BM连接到连接线CL。
例如,如图8B中所示,桥接金属BM可以布置在第一平坦化层116上并且通过穿过第一平坦化层116和层间绝缘层114的第一接触孔CNT1连接到连接线CL。此外,桥接金属BM可以通过穿过第一平坦化层116的第二接触孔CNT2连接到第一数据线DLa。根据一些示例实施例,连接线CL可以不与第一数据线DLa叠置。
图9A和图9B是根据一些示例实施例的显示装置1的一部分的平面图。例如,示出了透射区域TA的周围环境。在图9A和图9B中,因为与图7的附图标记相同的附图标记表示相同的构件,所以可以省略其一些重复的描述。
参照图9A,显示装置1还可以包括从显示区域DA在第一方向上延伸并且在透射区域TA周围绕行的第三水平线HLc。第三水平线HLc可以是传输扫描信号Sn的扫描线SL或传输发射控制信号En的发射控制线EL。
第三水平线HLc可以布置在与其上布置有连接线CL的层不同的层上。
根据一些示例实施例,第三水平线HLc可以与其上布置有参照图6A至图6C描述的第一布线WL1的层布置在同一层上,连接线CL可以与其上布置有第二布线WL2的层布置在同一层上。根据一些示例实施例,第三水平线HLc可以与其上布置有参照图6A至图6C描述的第二布线WL2的层布置在同一层上,连接线CL可以与其上布置有第一布线WL1的层布置在同一层上。
根据一些示例实施例,连接线CL可以包括布置在不同的层上的连接线CL。例如,在第三水平线HLc与其上布置有第一布线WL1的层布置在同一层上的情况下,连接线CL中的一些可以与其上布置有第二布线WL2的层布置在同一层上,并且连接线CL中的其他可以与其上布置有第三布线WL3的层布置在同一层上。
参照图9B,显示装置1还可以包括将第一水平线SLa中的至少一条连接到第二水平线SLb中的至少一条的水平连接线HCL。
由水平连接线HCL连接的线可以是传输扫描信号Sn的扫描线SL。可选地,由水平连接线HCL连接的线可以是传输发射控制信号En的发射控制线EL。
根据一些示例实施例,水平连接线HCL可以布置在与其上布置有第一水平线HLa和第二水平线HLb的层不同的层上,并且可以通过接触孔连接到第一水平线HLa和第二水平线HLb。
根据一些示例实施例,水平连接线HCL可以通过桥接金属连接到第一水平线HLa和第二水平线HLb。在这种情况下,水平连接线HCL可以与其上布置有第一水平线HLa的层布置在同一层上。
根据一些示例实施例,水平连接线HCL可以与其上布置有参照图6A至图6C描述的第一布线WL1或第二布线WL2的层布置在同一层上。
图10是根据一些示例实施例的显示装置1的一部分的平面图,图11是与图10的线III-III'对应的剖视图。在图10和图11中,因为与图7、图8A以及图8B的附图标记相同的附图标记表示相同的构件,所以可以省略其一些重复的描述。
参照图10和图11,显示装置1还可以包括围绕透射区域TA的电极层PML。电极层PML可以连接到在第一方向上延伸的水平驱动电压线PLa。此外,电极层PML可以连接到在第二方向上延伸的竖直驱动电压线PLb。
水平驱动电压线PLa和/或竖直驱动电压线PLb可以将驱动电压ELVDD传输到多个像素P。水平驱动电压线PLa可以从存储电容器Cst的第二电极CE2延伸。竖直驱动电压线PLb可以从显示区域DA外部的第一电源线160(见图4)延伸。水平驱动电压线PLa和竖直驱动电压线PLb可以布置在不同的层上并且通过接触孔彼此连接。多条水平驱动电压线PLa和多条竖直驱动电压线PLb可以构成网格结构。
电极层PML可以与多条连接线CL至少部分地叠置。因此,可以减小第一非显示区域NDA1的面积。根据一些示例实施例,如图中所示,电极层PML可以布置在第一平坦化层116上。根据一些示例实施例,电极层PML可以布置在层间绝缘层114上。
电极层PML可以以围绕透射区域TA的形状设置。因为驱动电压线(即,在透射区域TA的左侧和右侧上以及透射区域TA的上方和下面的水平驱动电压线PLa和竖直驱动电压线PLb)可以通过电极层PML彼此连接,所以驱动电压ELVDD可以在透射区域TA周围均匀地提供。
图12是根据一些示例实施例的显示装置1的一部分的平面图。例如,示出了透射区域TA的周围环境。图13是沿着图12的线IV-IV'截取的剖视图。在图12中,因为与图7的附图标记相同的附图标记表示相同的构件,所以可以省略其一些重复的描述。
参照图12,多条连接线CL可以包括均布置在不同的层上的第一连接线CL1、第二连接线CL2、第三连接线CL3和第四连接线CL4。
在这种情况下,第一连接线CL1可以与其上布置有多条第一水平线HLa中的至少一条的层布置在同一层上。例如,第一连接线CL1可以与其上布置有参照图6A至图6C描述的第一布线WL1的层布置在同一层上。也就是说,第一连接线CL1可以与其上布置有第一薄膜晶体管TFT1的第一栅电极G1的层布置在同一层上。
第二连接线CL2可以布置在与其上布置有第一连接线CL1的层不同的层上,并且可以与其上布置有多条第一水平线HLa中的至少一条的层布置在同一层上。例如,第二连接线CL2可以与其上布置有参照图6A至图6C描述的第二布线WL2的层布置在同一层上。也就是说,第二连接线CL2可以与其上布置有存储电容器Cst的第二电极CE2的层布置在同一层上。
第三连接线CL3可以与其上布置有多条第一竖直线VLa中的至少一条的层布置在同一层上。例如,第三连接线CL3可以与其上布置有参照图6A至图6C描述的第三布线WL3的层布置在同一层上。也就是说,第三连接线CL3可以与其上布置有数据线DL的层布置在同一层上。
第四连接线CL4可以布置在与其上布置有第一连接线CL1、第二连接线CL2和第三连接线CL3的层不同的层上。例如,第四连接线CL4可以与其上布置有参照图6B和图6C描述的第四布线WL4的层布置在同一层上。
第一连接线CL1、第二连接线CL2、第三连接线CL3和第四连接线CL4的位置可以不同地改变。例如,第一连接线CL1、第二连接线CL2、第三连接线CL3和第四连接线CL4的位置可以从参照图6C描述的第一布线WL1、第二布线WL2、第三布线WL3、第四布线WL4、第五布线WL5和第六布线WL6中适当地选择。
第一连接线CL1、第二连接线CL2、第三连接线CL3和第四连接线CL4可以布置在从透射区域TA到显示区域DA的方向上,第一连接线CL1、第四连接线CL4、第二连接线CL2和第三连接线CL3顺序地重复布置。
连接线CL可以布置在围绕透射区域TA的第一非显示区域NDA1中。连接线CL可以在第二方向(Y方向)上延伸,以便将第一数据线DLa连接到第二数据线DLb,并且可以在第一非显示区域NDA1中沿着透射区域TA的边缘绕行。
例如,在透射区域TA以圆形形状设置的情况下,连接线CL可以沿着透射区域TA的边缘以曲率弯曲。在这种情况下,靠近透射区域TA的连接线CL可以沿着透射区域TA的边缘以大曲率弯曲,并且远离透射区域TA的连接线CL的曲率可以减小。虽然在图中示出了连接线CL是弧的曲线,但是绕行部分可以以Z字形弯曲的线设置。
多条连接线CL可以包括彼此叠置的区域。
参照图13,第三连接线CL3可以布置在第一连接线CL1与第二连接线CL2之间。在这种情况下,第三连接线CL3可以包括分别与第一连接线CL1的一部分和第二连接线CL2的一部分叠置的区域。
第四连接线CL4可以布置在第一连接线CL1与第二连接线CL2之间。在这种情况下,第四连接线CL4可以包括分别与第一连接线CL1的一部分和第二连接线CL2的一部分叠置的区域。
例如,第一连接线CL1可以具有关于第三连接线CL3的第一叠置长度OL1。第一叠置长度OL1可以具有第一连接线CL1的宽度Wt1的约15%至约35%的长度。根据一些示例实施例,第一连接线CL1的宽度Wt1可以是约1.5μm至约3μm,第一叠置长度OL1可以是约0.5μm至约1μm。
第一连接线CL1可以具有关于第四连接线CL4的第二叠置长度OL2。第二叠置长度OL2可以具有第一连接线CL1的宽度Wt1的约15%至约35%的长度。根据一些示例实施例,第一连接线CL1的宽度Wt1可以是约1.5μm至约3μm,第二叠置长度OL2可以是约0.5μm至约1μm。
第二连接线CL2可以具有关于第四连接线CL4的第三叠置长度OL3。第三叠置长度OL3可以具有第二连接线CL2的宽度Wt2的约15%至约35%的长度。根据一些示例实施例,第二连接线CL2的宽度Wt2可以是约1.5μm至约3μm,第三叠置长度OL3可以是约0.5μm至约1μm。
第二连接线CL2可以具有关于第三连接线CL3的第四叠置长度OL4。第四叠置长度OL4可以具有第二连接线CL2的宽度Wt2的约15%至约35%的长度。根据一些示例实施例,第二连接线CL2的宽度Wt2可以是约1.5μm至约3μm,第四叠置长度OL4可以是约0.5μm至约1μm。
根据一些示例实施例,第一连接线CL1与第二连接线CL2之间沿着基底100的顶表面的分隔距离可以是约0.5μm至约1μm。
根据一些示例实施例,第三连接线CL3与第四连接线CL4之间沿着基底100的顶表面的分隔距离可以是约0.5μm至约1μm。
因为多条连接线CL包括彼此叠置的区域,所以可以减小第一非显示区域NDA1的面积。
图14和图15是根据实施例的显示装置1的一部分的平面图。例如,示出了透射区域TA的周围环境。在图14和图15中,因为与图12的附图标记相同的附图标记表示相同的构件,所以可以省略其一些重复的描述。
参照图14,第一水平线HLa中的至少一条可以通过水平连接线HCL连接到第二水平线HLb中的至少一条。水平连接线HCL可以与其上布置有第一布线WL1的层布置在同一层上。在这种情况下,多条连接线CL可以包括布置在与其上布置有水平连接线HCL的层不同的层上的连接线。例如,多条连接线CL可以包括第一连接线CL1、第二连接线CL2、第三连接线CL3和第四连接线CL4。
此外,显示装置1还可以包括从显示区域DA延伸并且在透射区域TA周围绕行的第三水平线HLc(见图9A)。
参照图15,多条连接线CL可以包括第一连接线CL1、第二连接线CL2、第三连接线CL3、第四连接线CL4、第五连接线CL5和第六连接线CL6。
第五连接线CL5和第六连接线CL6可以布置在与其上布置有第一连接线CL1、第二连接线CL2、第三连接线CL3和第四连接线CL4的层不同的层上。例如,第五连接线CL5可以与其上布置有参照图6C描述的第五布线WL5的层布置在同一层上。第六连接线CL6可以与其上布置有参照图6C描述的第六布线WL6的层布置在同一层上。
如上所述,因为多条连接线CL布置在各个层上,所以可以减小第一非显示区域NDA1的面积。
第一水平线HLa中的至少一条可以连接到第二水平线HLb中的至少一条。此外,显示装置1还可以包括从显示区域DA延伸并且在透射区域TA周围绕行的第三水平线HLc(见图9A)。
根据实施例的显示装置可以在透射区域周围具有减小的非显示区域。此外,因为透射区域周围的布线通过连接线连接,所以显示装置可以防止由静电放电造成的损坏。该效果作为示例被提供,但是本公开的范围不限于该效果。
应理解的是,这里描述的实施例应当仅在描述性意义上而不是出于限制的目的来考虑。每个实施例内对特征或方面的描述通常应被认为可用于其他实施例中的其他类似特征或方面。虽然已经参照附图描述了一个或更多个实施例,但是本领域普通技术人员将理解的是,在不脱离由权利要求和它们的等同物限定的精神和范围的情况下,可以在其中进行形式和细节上的各种改变。

Claims (20)

1.一种显示装置,所述显示装置包括:
基底,包括透射区域和围绕所述透射区域的显示区域;
多个显示元件,位于所述显示区域中;
多条第一水平线和多条第二水平线,均在第一方向上延伸,并且彼此间隔开且使所述透射区域位于所述多条第一水平线与所述多条第二水平线之间;
多条第一竖直线和多条第二竖直线,均在与所述第一方向交叉的第二方向上延伸,并且彼此间隔开且使所述透射区域位于所述多条第一竖直线与所述多条第二竖直线之间;以及
第一连接线,使所述多条第一竖直线中的至少一条连接到所述多条第二竖直线中的至少一条并且在所述透射区域周围绕行,
其中,所述第一连接线位于与其上布置有所述多条第一水平线中的至少一条的层为同一层的第一层上。
2.根据权利要求1所述的显示装置,所述显示装置还包括:
第二连接线,使所述多条第一竖直线中的至少一条连接到所述多条第二竖直线中的至少一条并且在所述透射区域周围绕行,
其中,所述第二连接线位于与所述第一层不同的第二层上。
3.根据权利要求2所述的显示装置,其中,
所述第一连接线和所述第二连接线分别被设置为多条第一连接线和多条第二连接线,并且
所述多条第一连接线和所述多条第二连接线交替地布置在所述透射区域周围。
4.根据权利要求1所述的显示装置,其中,
所述第一连接线通过接触孔连接到所述多条第一竖直线中的所述至少一条。
5.根据权利要求1所述的显示装置,所述显示装置还包括:
桥接金属,使所述第一连接线连接到所述多条第一竖直线中的所述至少一条,
其中,所述桥接金属通过第一接触孔连接到所述第一连接线,并且所述桥接金属通过第二接触孔连接到所述多条第一竖直线中的所述至少一条。
6.根据权利要求1所述的显示装置,所述显示装置还包括:
第三水平线,在所述第一方向上从所述显示区域延伸并且在所述透射区域周围绕行,
其中,所述第三水平线位于与所述第一层不同的层上。
7.根据权利要求1所述的显示装置,其中,
所述多条第一水平线中的所述至少一条通过水平连接线连接到所述多条第二水平线中的至少一条。
8.根据权利要求1所述的显示装置,所述显示装置还包括:
电极层,围绕所述透射区域并且与所述第一连接线叠置;
水平驱动电压线,在所述第一方向上延伸;以及
竖直驱动电压线,在所述第二方向上延伸,
其中,所述水平驱动电压线和所述竖直驱动电压线连接到所述电极层。
9.根据权利要求8所述的显示装置,所述显示装置还包括:
第二连接线,使所述多条第一竖直线中的至少一条连接到所述多条第二竖直线中的至少一条并且在所述透射区域周围绕行,
其中,所述电极层与所述第一连接线和所述第二连接线至少部分地叠置。
10.根据权利要求1所述的显示装置,所述显示装置还包括:
第三连接线,使所述多条第一竖直线中的至少一条连接到所述多条第二竖直线中的至少一条并且在所述透射区域周围绕行,
其中,所述第三连接线位于与其上布置有所述多条第一竖直线中的与所述第三连接线连接的所述至少一条的层为同一层的第三层上。
11.根据权利要求10所述的显示装置,所述显示装置还包括:
第四连接线,使所述多条第一竖直线中的至少一条连接到所述多条第二竖直线中的至少一条并且在所述透射区域周围绕行,
其中,所述第四连接线位于与所述第三层不同的第四层上。
12.根据权利要求11所述的显示装置,所述显示装置还包括:
水平连接线,在所述第一方向上延伸并且在所述透射区域周围绕行,
其中,所述水平连接线使所述多条第一水平线中的至少一条连接到所述多条第二水平线中的至少一条。
13.根据权利要求12所述的显示装置,所述显示装置还包括:
第二连接线,使所述多条第一竖直线中至少一条连接到所述多条第二竖直线中的至少一条并且在所述透射区域周围绕行,
其中,所述多条第一水平线中的与所述水平连接线连接的所述至少一条位于与所述第一层不同的第二层上,并且
所述第二连接线位于所述第二层上。
14.一种显示装置,所述显示装置包括:
基底,包括透射区域、围绕所述透射区域的显示区域和位于所述透射区域与所述显示区域之间的非显示区域;
多个显示元件,位于所述显示区域中;
多条第一水平线和多条第二水平线,均在第一方向上延伸,并且彼此间隔开且使所述透射区域位于所述多条第一水平线与所述多条第二水平线之间;
多条第一竖直线和多条第二竖直线,均在与所述第一方向交叉的第二方向上延伸,并且彼此间隔开且使所述透射区域位于所述多条第一竖直线与所述多条第二竖直线之间;以及
多条连接线,位于所述非显示区域中,使所述多条第一竖直线中的至少一条连接到所述多条第二竖直线中的至少一条,并且包括各自布置在不同的层上的第一连接线、第二连接线、第三连接线和第四连接线,
其中,所述第一连接线与所述多条第一水平线中的至少一条位于同一层上。
15.根据权利要求14所述的显示装置,所述显示装置还包括:
薄膜晶体管,位于所述显示区域中,所述薄膜晶体管包括第一半导体层和第一栅电极,并且所述第一连接线与所述第一栅电极位于同一层上。
16.根据权利要求15所述的显示装置,所述显示装置还包括:
存储电容器,位于所述显示区域中,所述存储电容器包括第一电极和第二电极,所述第一电极与所述第一栅电极位于同一层上,所述第二电极位于所述第一电极之上,其中,
所述第二连接线与所述第二电极位于同一层上。
17.根据权利要求14所述的显示装置,其中,
所述第三连接线位于与所述多条第一竖直线中的至少一条为同一层的第三层上。
18.根据权利要求14所述的显示装置,其中,
所述第三连接线具有分别与所述第一连接线的一部分和所述第二连接线的一部分叠置的区域以及在平面图中位于所述第一连接线与所述第二连接线之间的区域。
19.根据权利要求14所述的显示装置,其中,
所述第四连接线具有分别与所述第一连接线的一部分和所述第二连接线的一部分叠置的区域以及在平面图中位于所述第一连接线与所述第二连接线之间的区域。
20.根据权利要求14所述的显示装置,其中,
所述多条连接线还包括第五连接线,所述第五连接线位于与其上布置有所述第一连接线的层、与其上布置有所述第二连接线的层、与其上布置有所述第三连接线的层和与其上布置有所述第四连接线的层不同的层上。
CN202010877692.3A 2019-08-27 2020-08-27 显示装置 Pending CN112447809A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020190104984A KR20210025748A (ko) 2019-08-27 2019-08-27 표시 장치
KR10-2019-0104984 2019-08-27

Publications (1)

Publication Number Publication Date
CN112447809A true CN112447809A (zh) 2021-03-05

Family

ID=74680212

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010877692.3A Pending CN112447809A (zh) 2019-08-27 2020-08-27 显示装置

Country Status (3)

Country Link
US (2) US11678532B2 (zh)
KR (1) KR20210025748A (zh)
CN (1) CN112447809A (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP4131392A4 (en) * 2020-03-27 2023-05-24 BOE Technology Group Co., Ltd. DISPLAY DEVICE, DISPLAY SCREEN AND METHOD OF MANUFACTURING THEREOF

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7830591B2 (en) 2006-11-20 2010-11-09 Seiko Epson Corporation Active-matrix circuit board and display
KR102490891B1 (ko) * 2015-12-04 2023-01-25 삼성디스플레이 주식회사 표시 장치
KR102483956B1 (ko) 2016-03-31 2023-01-03 삼성디스플레이 주식회사 디스플레이 장치
US10068529B2 (en) 2016-11-07 2018-09-04 International Business Machines Corporation Active matrix OLED display with normally-on thin-film transistors
KR102352312B1 (ko) 2017-09-29 2022-01-19 삼성디스플레이 주식회사 표시 장치
US10783842B2 (en) 2017-10-06 2020-09-22 Japan Display Inc. Display device
KR102478513B1 (ko) 2017-10-11 2022-12-16 삼성디스플레이 주식회사 유기 발광 표시 장치

Also Published As

Publication number Publication date
US11678532B2 (en) 2023-06-13
KR20210025748A (ko) 2021-03-10
US20230320156A1 (en) 2023-10-05
US20210066433A1 (en) 2021-03-04

Similar Documents

Publication Publication Date Title
KR102631254B1 (ko) 표시 패널
US11430858B2 (en) Display panel having power bus line with reduced voltage drop
US11251235B2 (en) Display panel
EP3660827A1 (en) Display panel
EP3836220A1 (en) Display apparatus
CN111933658A (zh) 显示装置
US11502157B2 (en) Display panel
US11751448B2 (en) Display device
KR20210078650A (ko) 디스플레이 패널 및 이를 포함하는 디스플레이 장치
CN113140601A (zh) 显示面板及包括显示面板的显示设备
EP3817063A1 (en) Display panel and display device including the same
CN113809129A (zh) 显示设备
US20230320156A1 (en) Display device
CN113809127A (zh) 显示装置
CN112216719A (zh) 显示面板
CN113053946A (zh) 显示装置
CN113013196A (zh) 显示面板和包括该显示面板的显示设备
KR20210052729A (ko) 디스플레이 장치 및 그 제조방법
US11793043B2 (en) Display apparatus having a metal pattern layer disposed between a substrate and a pixel
KR20210055851A (ko) 디스플레이 장치 및 그 제조방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination