CN112327548A - 阵列基板、显示面板及显示装置 - Google Patents
阵列基板、显示面板及显示装置 Download PDFInfo
- Publication number
- CN112327548A CN112327548A CN202011202861.XA CN202011202861A CN112327548A CN 112327548 A CN112327548 A CN 112327548A CN 202011202861 A CN202011202861 A CN 202011202861A CN 112327548 A CN112327548 A CN 112327548A
- Authority
- CN
- China
- Prior art keywords
- pad
- array substrate
- pin
- pads
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1345—Conductors connecting electrodes to cell terminals
- G02F1/13458—Terminal pads
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09F—DISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
- G09F9/00—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
- G09F9/30—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Nonlinear Science (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical & Material Sciences (AREA)
- Mathematical Physics (AREA)
- Theoretical Computer Science (AREA)
- Optics & Photonics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
本申请公开了一种阵列基板、显示面板及显示装置。阵列基板包括:多个焊垫,各焊垫用于与驱动芯片的引脚电连接;其中,至少两个相邻的焊垫接收的信号的电平不同,且接收的信号的电平不同的相邻两个焊垫之间设置有至少一个保护焊垫。根据本申请实施例,能够降低焊垫被腐蚀的可能性。
Description
技术领域
本申请涉及显示技术领域,具体涉及一种阵列基板、显示面板及显示装置。
背景技术
随着显示技术的发展,用户对显示面板的显示质量的要求越来越高。为了驱动显示面板中的发光元件发光显示,通常利用金属焊垫将驱动芯片绑定在显示面板的阵列基板上,驱动芯片通过金属焊垫向发光元件传输驱动信号。然而,金属焊垫容易受到腐蚀,受到腐蚀的金属焊垫则无法正常的传输驱动信号,影响显示面板的显示质量。
发明内容
本申请实施例提供一种阵列基板、显示面板及显示装置,能够降低焊垫被腐蚀的可能性。
第一方面,本申请实施例提供一种阵列基板,阵列基板包括:多个焊垫,设置于阵列基板上,各焊垫用于与驱动芯片的引脚电连接;其中,至少两个相邻的焊垫接收的信号的电平不同,且接收的信号的电平不同的相邻两个焊垫之间设置有至少一个保护焊垫。
在第一方面一种可能的实施方式中,保护焊垫用于连接驱动芯片的虚拟引脚。
在第一方面一种可能的实施方式中,保护焊垫接收的信号的电平介于与其相邻的两个焊垫接收的信号的电平之间。
在第一方面一种可能的实施方式中,接收的信号的电平不同的相邻两个焊垫之间设置有两个保护焊垫,各保护焊垫接收的信号和与其相邻的一个焊垫接收的信号相同。
在第一方面一种可能的实施方式中,接收的信号的电平不同的相邻两个焊垫错位分布。
在第一方面一种可能的实施方式中,保护焊垫的宽度小于或等于焊垫宽度的1/2。
在第一方面一种可能的实施方式中,输出的信号电平不同的两个相邻引脚包括第一时钟信号信号引脚和第一起始信号引脚,第一时钟信号引脚和第一起始信号引脚分别通过焊垫连接扫描电路或发光控制电路。
在第一方面一种可能的实施方式中,输出的信号电平不同的两个相邻引脚包括第一时钟信号信号引脚和第二时钟信号引脚,第一时钟信号引脚和第二时钟信号引脚分别通过焊垫连接扫描电路或发光控制电路。
第二方面,本申请实施例提供一种显示面板,包括根据第一方面任一项实施例的阵列基板。
第三方面,本申请实施例提供一种显示装置,包括根据第二方面任一项实施例的显示面板。
根据本申请实施例,通过在接收的信号的电平不同的相邻两个焊垫之间设置,保护焊垫与焊垫之间的电场能够取代该两个焊垫之间的电场,从而降低或消除焊垫发生腐蚀的可能性,继而避免显示异常。
附图说明
通过阅读以下参照附图对非限制性实施例所作的详细描述,本申请的其它特征、目的和优点将会变得更明显,其中,相同或相似的附图标记表示相同或相似的特征,附图并未按照实际的比例绘制。
图1示出本申请一种实施例提供的阵列基板的俯视示意图;
图2示出本申请一种实施例的图1中Q区域的放大示意图;
图3示出本申请另一种实施例的图1中Q区域的放大示意图;
图4示出本申请又一种实施例的图1中Q区域的放大示意图;
图5示出本申请又一种实施例的图1中Q区域的放大示意图;
图6示出一种对比示例的图1中Q区域的放大示意图;
图7示出一种示例的信号的波形图;
图8示出本申请一种实施例的各信号的波形图;
图9示出本申请一种实施例的显示面板的俯视示意图。
具体实施方式
下面将详细描述本申请的各个方面的特征和示例性实施例,为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及具体实施例,对本申请进行进一步详细描述。应理解,此处所描述的具体实施例仅被配置为解释本申请,并不被配置为限定本申请。对于本领域技术人员来说,本申请可以在不需要这些具体细节中的一些细节的情况下实施。下面对实施例的描述仅仅是为了通过示出本申请的示例来提供对本申请更好的理解。
需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
应当理解,在描述部件的结构时,当将一层、一个区域称为位于另一层、另一个区域“上面”或“上方”时,可以指直接位于另一层、另一个区域上面,或者在其与另一层、另一个区域之间还包含其它的层或区域。并且,如果将部件翻转,该一层、一个区域将位于另一层、另一个区域“下面”或“下方”。
驱动芯片的引脚通常会与阵列基板上的焊垫电连接,若相邻两个引脚输出的信号电平不同,则与该两个引脚电连接的两个焊垫传输的信号电平也不同,若该两个焊垫直接相邻设置,则该两个焊垫之间存在电场,由于电场的存在,会使焊垫发生电化学腐蚀,导致焊垫无法正常传输信号。
为解决上述技术问题,本申请实施例提供了一种阵列基板、显示面板及显示装置,以下将结合附图对阵列基板、显示面板及显示装置的各实施例进行说明。
图1示出本申请一种实施例提供的阵列基板的俯视示意图。图2示出本申请一种实施例的图1中Q区域的放大示意图。如图1和图2所示,阵列基板100包括多个焊垫20。各焊垫20用于与驱动芯片10的引脚电连接。
示例性的,驱动芯片10可以直接邦定在阵列基板上。驱动芯片10也可以通过柔性电路板(Flexible Printed Circuit,FPC)邦定在阵列基板上,例如,柔性电路板可以弯折至阵列基板背向出光面的一侧,并在柔性电路板背向出光面的一侧邦定驱动芯片10。本申请对驱动芯片的邦定形式不作具体限定。
示例性的,驱动芯片10可以包括多个引脚,图2中示例性的示意了驱动芯片10中的三个引脚,分别为第一引脚11、第二引脚12和第三引脚13。另外,图2中示例性的示意了三个焊垫20,分别为第一焊垫21、第二焊垫22和第三焊垫23。其中,第一焊垫21与第一引脚11电连接,第二焊垫22与第二引脚12电连接,第三焊垫23与第三引脚13电连接。
以相邻的第一引脚11和第二引脚12输出的信号电平不同为例,且以第一引脚11输出的信号电平高于第二引脚12输出的信号电平为例,则第一焊垫21和第二焊垫22接收的信号电平也不同。本申请实施例中,第一焊垫21和第二焊垫22之间设置有至少一个保护焊垫24。如此,能够避免第一焊垫21与第二焊垫22直接紧邻设置,保护焊垫24与第二焊垫22之间的电场能够取代第一焊垫21与第二焊垫22之间的电场,同样的,保护焊垫24与第一焊垫21之间的电场能够取代第一焊垫21与第二焊垫22之间的电场,从而降低或消除第一焊垫21和第二焊垫22发生腐蚀的可能性,继而避免显示异常。
示例性的,如图3所示,以相邻的第二引脚12和第三引脚13输出的信号电平也不同为例,且以第三引脚13输出的信号电平高于第二引脚12输出的信号电平为例,则第三焊垫23和第二焊垫22接收的信号电平也不同。本申请实施例中,也可以在第三焊垫23和第二焊垫22之间设置有至少一个保护焊垫24,从而降低或消除第三焊垫23发生腐蚀的可能性,继而避免显示异常。
示例性的,阵列基板100可以包括显示区AA和非显示区NA。焊垫20设置在非显示区NA内。焊垫20的数量可以是多个,多个焊垫20可以沿第一方向X依次排布。
在一些可选的实施例中,可以不给保护焊垫24提供信号,即保护焊垫24是floating电位(无固定电位),保护焊垫24与于其相邻的焊垫20之间的电场随与其相邻的焊垫20上信号的变化而变化,从而实现以保护焊垫24与焊垫20之间的电场来取代相邻的焊垫20之间的电场。
在另一些可选的实施例中,也可以向保护焊垫提供信号。具体的,如图4所示,驱动芯片10还可以包括虚拟引脚14,保护焊垫24与虚拟引脚14电连接。如此,驱动芯片10可以通过虚拟引脚14向保护焊垫24提供信号。
在一些可选的实施例中,保护焊垫24接收的信号的电平可以介于与其相邻的两个焊垫20接收的信号的电平之间。根据本申请实施例,通过向保护焊垫24提供电压信号,且控制保护焊垫24上电压信号的范围,可以稳定控制保护焊垫24与第一焊垫21、第二焊垫22之间的电场。
在另一些可选的实施例中,如图5所示,接收的信号的电平不同的相邻两个焊垫20之间可以设置有两个保护焊垫24,各保护焊垫24接收的信号和与其相邻的一个焊垫20接收的信号相同。仍以相邻的第一引脚11和第二引脚12输出的信号电平不同为例,且以第一引脚11输出的信号电平高于第二引脚12输出的信号电平为例,则第一焊垫21和第二焊垫22接收的信号电平也不同。本申请实施例中,第一焊垫21和第二焊垫22之间设置有两个保护焊垫24。第一焊垫21和与第一焊垫21紧邻的保护焊垫24接收的信号相同,第二焊垫22和与第二焊垫22紧邻的保护焊垫24接收的信号相同,如此,能够避免第一焊垫21与第二焊垫22直接紧邻设置,还能减小保护焊垫24与焊点之间的电场,从而降低或消除第一焊垫21以及第二焊垫22发生腐蚀的可能性,继而避免显示异常。
由于相邻焊垫20之间的空间是有限的,在接收的信号的电平不同的相邻两个焊垫20之间设置两个保护焊垫24的情况下,该两个保护焊垫24可以位于不同导电层,该两个保护焊垫24在阵列基板所在平面上的正投影可以交叠也可以不交叠。如此可以在有限的空间内设置下两个保护焊垫24。示例性的,第一焊垫21、第二焊垫22和第三焊垫23可以位于同一导电层,该两个保护焊垫24中的一个保护焊垫24与第一焊垫21同层设置,另一个保护焊垫24与第一焊垫21非同层且绝缘设置。
另外,在本申请的各实施例中,保护焊垫24的宽度可以小于或等于焊垫20宽度的1/2,以在有限的空间内设置下保护焊垫24,保护焊垫24的宽度为在平行于焊垫排列方向上的宽度。
在一些可选的实施例中,接收的信号的电平不同的相邻两个焊垫20错位分布。如图2所示,仍以相邻的第一引脚11和第二引脚12输出的信号电平不同为例,则第一焊垫21和第二焊垫22接收的信号电平也不同。可以将第一焊垫21和第二焊垫22设置为在第一方向X上错位分布,也就是说第一焊垫21和第二焊垫22在第一方向X上的正投影至少部分不交叠,从而减少第一焊垫21和第二焊垫22的交叠面积,进一步降低第一焊垫21和第二焊垫22之间的电场强度,从而降低或消除第一焊垫21以及第二焊垫22发生腐蚀的可能性,继而避免显示异常。
如图2至图5所示,阵列基板100还包括栅极驱动电路30。栅极驱动电路30可以包括扫描电路和发光控制电路。扫描电路可以包括第一移位寄存器31,发光控制电路可以包括第二移位寄存器32。第一移位寄存器31输出扫描信号(scan signal),第二移位寄存器32输出发光控制信号(emit signal)。输出的信号电平不同的两个相邻引脚包括第一时钟信号信号引脚和第一起始信号引脚,第一时钟信号引脚和所述第一起始信号引脚分别通过焊垫连接扫描电路或发光控制电路。示例性的,第一引脚11为第一时钟信号信号引脚,第二引脚12为第一起始信号引脚。第一引脚11通过第一焊垫21连接第一移位寄存器31,第二引脚12通过第二焊垫22连接第二移位寄存器32。驱动芯片10通过第一焊垫21为第一移位寄存器31提供第一时钟信号(SCK)、通过第二焊垫22为第二移位寄存器32提供起始信号(EIN)。
图6示出一种对比示例的图1中Q区域的放大示意图。图7示出一种示例的信号的波形图。如图1、图6和图7所示,本申请的发明人发现,在每帧的时长内,第一时钟信号(SCK)为高低电平跳变的交流信号,且第一时钟信号(SCK)的高电平占空比高达80%以上;而在每帧的时长内,起始信号(EIN)的高电平时长极短,也就是说起始信号(EIN)大部分处于低电平。如果按照图6所示,将第一焊垫21与第二焊垫22紧邻设置,由于第二焊垫22上传输的信号大部分为低电平信号,第一焊垫21上传输的信号大部分为高电平信号,也就是说,第一焊垫21与第二焊垫22之间在较长的时长内存在固定压差,因此第一焊垫21与第二焊垫22之间存在电场,由于电场的存在,会使第一焊垫21发生电化学腐蚀,尤其是在对阵列基板进行双85(温度为85摄氏度,湿度为85%)测试中,会加速焊垫的腐蚀,进而导致第一焊垫21无法正常传输信号,影响显示面板的显示质量。
在本申请实施例中,第一焊垫21与第二焊垫22之间设置有至少一个保护焊垫24,能够避免第一焊垫21与第二焊垫22直接紧邻设置,保护焊垫24与第二焊垫22之间的电场能够取代第一焊垫21与第二焊垫22之间的电场,从而降低或消除第一焊垫21发生腐蚀的可能性,继而避免显示异常。
示例性的,如图4所示,第一引脚11为第一时钟信号信号引脚,第二引脚12为第一起始信号引脚,第三引脚13为第二时钟信号引脚。第一引脚11通过第一焊垫21连接第一移位寄存器31,第二引脚12通过第二焊垫22连接第二移位寄存器32,第三引脚13通过第三焊垫23连接第二移位寄存器32。驱动芯片10通过第一焊垫21为第一移位寄存器31提供第一时钟信号(SCK)、通过第二焊垫22为第二移位寄存器32提供起始信号(EIN)、通过第三焊垫23为第二移位寄存器32提供第二时钟信号ECK。
本申请的发明人还发现,在每帧的时长内,第二时钟信号(ECK)也为高低电平跳变的交流信号,且第二时钟信号(ECK)的高电平占空比也高达80%以上;而在每帧的时长内,起始信号(EIN)的高电平时长极短,也就是说起始信号(EIN)大部分处于低电平。如果按照图2所示,将第三焊垫23与第二焊垫22紧邻设置,由于第三焊垫23上传输的信号大部分为低电平信号,第三焊垫23上传输的信号大部分为高电平信号,也就是说,第三焊垫23与第二焊垫22之间在较长的时长内存在固定压差,因此第三焊垫23与第二焊垫22之间也存在电场,由于电场的存在,会使第三焊垫23发生电化学腐蚀,尤其是在对阵列基板进行双85测试中,会加速焊垫的腐蚀,进而导致第三焊垫23无法正常传输信号,影响显示面板的显示质量。
在本申请实施例中,第三焊垫23与第二焊垫22之间也可以设置有至少一个保护焊垫24,能够避免第三焊垫23与第二焊垫22直接紧邻设置,保护焊垫24与第二焊垫22之间的电场能够取代第三焊垫23与第二焊垫22之间的电场,从而降低或消除第三焊垫23发生腐蚀的可能性,继而避免显示异常。
在一些可选的实施例中,第一焊垫21可以通过第一信号线41与第一移位寄存器31电连接,第二焊垫22可以通过第二信号线42与第二移位寄存器电连接。第三焊垫23可以通过第三信号线43与第二移位寄存器电连接。第一信号线41、第二信号线42及第三信号线43可以沿第二方向Y延伸,第一方向X和第二方向Y可以相交,示例性的,第一方向X和第二方向Y垂直。阵列基板的显示区AA可以包括多条扫描信号线311和多条发光控制信号线312,第一移位寄存器31输出的扫描信号传输至扫描信号线311,第二移位寄存器32输出的发光控制信号传输至发光控制信号线312。
在一些可选的实施例中,栅极驱动芯片30包括多个第一移位寄存器31及多个第二移位寄存器32。多个第一移位寄存器31级联构成扫描电路,以逐行输出扫描信号;多个第二移位寄存器32级联构成发光控制电路,以逐行输出发光控制信号。本申请附图中示例性的示出了相邻的两个第一移位寄存器31级联,相邻的两个第二移位寄存器级联。本申请对各第一移位寄存器31及各第二移位寄存器32的具体级联方式不作限定。
仍以驱动芯片10通过第一焊垫21为第一移位寄存器31提供第一时钟信号(SCK)、通过第二焊垫22为第二移位寄存器32提供起始信号(EIN)、通过第三焊垫23为第二移位寄存器32提供第二时钟信号ECK为例,示例性的,在每帧时长的至少部分时段内,第一焊垫21和第二焊垫22之间的保护焊垫24所电连接的虚拟引脚14输出的信号电平介于第一引脚11与第二引脚12输出的信号电平之间。如上所述,第一引脚11输出的第一时钟信号高电平占空比较大,第二引脚12输出的起始信号基本上为低电平,可以在第一时钟信号为高电平(例如正电压),起始信号为低电平(例如负电压或0V)时,可以控制该虚拟引脚14输出正电压,且控制该虚拟引脚14输出的正电压小于第一引脚11输出的正电压。
同理,在每帧时长的至少部分时段内,第二焊垫22和第三焊垫23之间的保护焊垫24所电连接的虚拟引脚14输出的信号电平介于第三引脚13与第二引脚12输出的信号电平之间。如上所述,第三引脚13输出的第二时钟信号高电平占空比较大,第二引脚12输出的起始信号基本上为低电平,可以在第二时钟信号为高电平(例如正电压),起始信号为低电平(例如负电压或0V)时,可以控制该虚拟引脚14输出正电压,且控制该虚拟引脚14输出的正电压小于第三引脚13输出的正电压。在一些可选的实施例中,虚拟引脚14输出的信号均为脉冲信号。如图8所示,第一焊垫21和第二焊垫22之间的保护焊垫所电连接的虚拟引脚14输出的信号波形(Dummy1)与第一引脚11输出的信号波形相同;第二焊垫22和第三焊垫23之间的保护焊垫24所电连接的虚拟引脚14输出的信号波形(Dummy2)与第三引脚13输出的信号波形相同。
如上所述,第一时钟信号及第二时钟信号均为脉冲信号,且波形均为方波形,在第一时钟信号及第二时钟信号为高电平时,第一焊垫21及第三焊垫23会与第二焊垫22之间形成电场,在第一时钟信号及第二时钟信号为低电平时,第一焊垫21及第三焊垫23与第二焊垫22之间几乎没有电场存在。使虚拟引脚输出的信号波形设置为与时钟信号波形相同,虚拟引脚输出的信号为高电平时,保护焊垫与第二焊垫22之间存在电场,虚拟引脚输出的信号为低电平时,保护焊垫与第二焊垫22之间也几乎没有电场存在,因此能够在保护第一焊垫21及第三焊垫23的同时,避免保护焊垫被损伤的太快。
在一些可选的实施例中,输出的信号电平不同的两个相邻引脚可以包括第一时钟信号信号引脚和第二时钟信号引脚,第一时钟信号引脚和第二时钟信号引脚分别通过焊垫连接扫描电路或发光控制电路。以驱动芯片10通过第一焊垫21为第一移位寄存器31提供第一时钟信号(CK1)、通过第二焊垫22为第二移位寄存器32提供第二时钟信号(CK2)、通过第三焊垫23为第二移位寄存器32提供第三时钟信号(CK3)为例,例如,第一时钟信号(CK1)和第二时钟信号(CK2)在至少部分时段的电平可以不同,由于保护焊垫24的存在,能够避免第一焊垫21和第二焊垫22之间紧邻设置,从而降低或消除第一焊垫21和第二焊垫22发生腐蚀的可能性,继而避免显示异常。
上述各实施方式中,阵列基板、阵列基板的显示区均为规则的矩形。在本发明其他可选的一些实施方式中,阵列基板、阵列基板的显示区也可以设置为异形。例如,显示区的四角可以设置为圆弧形,阵列基板的四角也可以设置为圆弧形。
图9示出本申请一种实施例提供的显示面板的结构示意图。本申请实施例还提供一种显示面板1000。该显示面板可以是有机发光二极管(Organic Light Emitting Diode,OLED)显示面板,也可以是液晶显示面板(Liquid Crystal Display,LCD),本申请对此不作限定。
由于显示面板1000包括前述任一种实施方式所述的阵列基板100,因此显示面板1000具有前述任一种实施方式所述的阵列基板100的有益效果,在此不再详细赘述。
基于同一发明构思,本申请实施例还提供一种显示装置。该显示装置包括本申请任意实施例提供的显示面板1000,还可以包括背光模组等结构,此处不再赘述。本实施方式中,该显示装置可以是手机,在本申请其他可选的实施方式中,该显示装置还可以是平板电脑、笔记本、显示器等任意具备显示功能的设备。
依照本申请如上文所述的实施例,这些实施例并没有详尽叙述所有的细节,也不限制该申请仅为所述的具体实施例。显然,根据以上描述,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本申请的原理和实际应用,从而使所属技术领域技术人员能很好地利用本申请以及在本申请基础上的修改使用。本申请仅受权利要求书及其全部范围和等效物的限制。
Claims (10)
1.一种阵列基板,其特征在于,包括:
多个焊垫,各所述焊垫用于与驱动芯片的引脚电连接;其中,
至少两个相邻的所述焊垫接收的信号的电平不同,且接收的信号的电平不同的相邻两个所述焊垫之间设置有至少一个保护焊垫。
2.根据权利要求1所述的阵列基板,其特征在于,所述保护焊垫用于连接所述驱动芯片的虚拟引脚。
3.根据权利要求2所述的阵列基板,其特征在于,所述保护焊垫接收的信号的电平介于与其相邻的两个所述焊垫接收的信号的电平之间。
4.根据权利要求2所述的阵列基板,其特征在于,接收的信号的电平不同的相邻两个所述焊垫之间设置有两个所述保护焊垫,各所述保护焊垫接收的信号和与其相邻的一个所述焊垫接收的信号相同。
5.根据权利要求4所述的阵列基板,其特征在于,接收的信号的电平不同的相邻两个所述焊垫错位分布。
6.根据权利要求1-4任一项所述的阵列基板,其特征在于,所述保护焊垫的宽度小于或等于所述焊垫宽度的1/2。
7.根据权利要求1所述的阵列基板,其特征在于,输出的信号电平不同的两个相邻所述引脚包括第一时钟信号信号引脚和第一起始信号引脚,所述第一时钟信号引脚和所述第一起始信号引脚分别通过所述焊垫连接扫描电路或发光控制电路。
8.根据权利要求1所述的阵列基板,其特征在于,输出的信号电平不同的两个相邻所述引脚包括第一时钟信号信号引脚和第二时钟信号引脚,所述第一时钟信号引脚和所述第二时钟信号引脚分别通过所述焊垫连接扫描电路或发光控制电路。
9.一种显示面板,其特征在于,包括根据权利要求1至8任一项所述的阵列基板。
10.一种显示装置,其特征在于,包括根据权利要求9所述的显示面板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011202861.XA CN112327548B (zh) | 2020-11-02 | 2020-11-02 | 阵列基板、显示面板及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011202861.XA CN112327548B (zh) | 2020-11-02 | 2020-11-02 | 阵列基板、显示面板及显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN112327548A true CN112327548A (zh) | 2021-02-05 |
CN112327548B CN112327548B (zh) | 2022-08-26 |
Family
ID=74324110
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202011202861.XA Active CN112327548B (zh) | 2020-11-02 | 2020-11-02 | 阵列基板、显示面板及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN112327548B (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114023277A (zh) * | 2021-10-19 | 2022-02-08 | 京东方科技集团股份有限公司 | 一种覆晶薄膜、goa驱动方法及显示装置 |
CN114220825A (zh) * | 2022-02-22 | 2022-03-22 | 上海天马微电子有限公司 | 发光驱动基板、发光面板及显示装置 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105404063A (zh) * | 2014-09-05 | 2016-03-16 | 乐金显示有限公司 | 用于显示装置的驱动印刷电路板以及具有其的显示装置 |
CN108803177A (zh) * | 2018-07-20 | 2018-11-13 | 京东方科技集团股份有限公司 | 阵列基板、显示面板及其检测方法 |
CN109616480A (zh) * | 2018-12-27 | 2019-04-12 | 厦门天马微电子有限公司 | 一种显示面板及显示装置 |
-
2020
- 2020-11-02 CN CN202011202861.XA patent/CN112327548B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105404063A (zh) * | 2014-09-05 | 2016-03-16 | 乐金显示有限公司 | 用于显示装置的驱动印刷电路板以及具有其的显示装置 |
CN108803177A (zh) * | 2018-07-20 | 2018-11-13 | 京东方科技集团股份有限公司 | 阵列基板、显示面板及其检测方法 |
CN109616480A (zh) * | 2018-12-27 | 2019-04-12 | 厦门天马微电子有限公司 | 一种显示面板及显示装置 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114023277A (zh) * | 2021-10-19 | 2022-02-08 | 京东方科技集团股份有限公司 | 一种覆晶薄膜、goa驱动方法及显示装置 |
CN114220825A (zh) * | 2022-02-22 | 2022-03-22 | 上海天马微电子有限公司 | 发光驱动基板、发光面板及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN112327548B (zh) | 2022-08-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7834972B2 (en) | Display circuits | |
KR101033463B1 (ko) | 액정표시장치용 어레이 기판 | |
EP1947502B1 (en) | Liquid crystal display panel having power supply lines and liquid crystal display | |
EP3102999B1 (en) | Displays with intra-frame pause | |
CN112327548B (zh) | 阵列基板、显示面板及显示装置 | |
KR20110064583A (ko) | 게이트 인 패널 구조의 액정표시장치 | |
JP2002090424A (ja) | マトリクスアレイ基板 | |
US11930672B2 (en) | Display device | |
JP4058695B2 (ja) | 電気光学装置及び電子機器 | |
KR102092076B1 (ko) | 디스플레이 장치의 검사 방법 | |
US20200400992A1 (en) | Display device | |
KR102596383B1 (ko) | 표시장치 | |
US11361692B2 (en) | Display panel and display device | |
JP2007086110A (ja) | 電気光学装置及び電子機器 | |
JP5374815B2 (ja) | 画像表示媒体 | |
KR101147265B1 (ko) | 액정 표시 장치 | |
KR100993835B1 (ko) | 액정표시장치 | |
US11227557B2 (en) | Display device | |
KR20060111783A (ko) | 표시장치 | |
US20230229259A1 (en) | Touch Display Device, Touch Driving Circuit, and Touch Driving Method | |
JP4822042B2 (ja) | 電気光学装置及び電子機器 | |
JP3505265B2 (ja) | フィルムキャリアおよびそれを用いた液晶表示装置 | |
JP4639167B2 (ja) | 表示装置 | |
CN116682830A (zh) | 阵列基板和显示面板 | |
JP2007108790A (ja) | 表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |