CN112309296A - 显示设备及其方法 - Google Patents
显示设备及其方法 Download PDFInfo
- Publication number
- CN112309296A CN112309296A CN201910778694.4A CN201910778694A CN112309296A CN 112309296 A CN112309296 A CN 112309296A CN 201910778694 A CN201910778694 A CN 201910778694A CN 112309296 A CN112309296 A CN 112309296A
- Authority
- CN
- China
- Prior art keywords
- odd
- channel
- charge
- display area
- numbered
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 15
- 238000010586 diagram Methods 0.000 description 11
- 230000001360 synchronised effect Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000015556 catabolic process Effects 0.000 description 1
- 230000001413 cellular effect Effects 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2230/00—Details of flat display driving waveforms
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0248—Precharge or discharge of column electrodes before or after applying exact column voltages
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0251—Precharge or discharge of pixel before applying new pixel voltage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
Abstract
本发明提供一种显示设备及其方法。该显示设备包含至少一个源极驱动器以及具有显示区域和非显示区域的显示面板,其中显示区域包含第一晶体管阵列且非显示区域包含第二晶体管阵列。至少一个源极驱动器耦合到显示区域的第一侧且配置成驱动第一晶体管阵列。第二晶体管阵列耦合到显示面板的显示区域的第二侧,且配置成通过显示区域的第二侧对显示面板的多个奇数编号通道进行第一预充电操作且对显示面板的多个偶数编号通道进行第二预充电操作。显示区域的第一侧与显示区域的第二侧相对。
Description
技术领域
本公开大体上涉及一种显示设备,且更特定地说涉及一种能够提高预充电操作和电荷共享操作的性能的显示设备及其方法。
背景技术
当今,显示面板是例如电视、计算机、蜂窝电话、可佩戴式装置以及类似物的大量电子装置中的最常见组件中的一个。现有的显示面板,且尤其是具有高分辨率和大尺寸的显示面板遭遇由阻容(resistive-capacitive;RC)效应和位于相对远离源极驱动器的像素的像素充电不足所引起的质量下降。
随着最近对具有高分辨率和大尺寸的显示面板的需求增长,对用于提高显示面板(且尤其用于大尺寸显示面板)的性能的更具创造性的设计的需要已增长。
本文的任何内容都不应解释为对于本公开的任何部分的现有技术中的知识的认可。
发明内容
本文中介绍一种能够提高预充电操作和电荷共享操作的性能的显示设备及其方法。
在一些实施例中,显示设备包含显示面板和至少一个源极驱动器。显示面板包含显示区域和非显示区域,其中显示区域包含第一晶体管阵列且非显示区域包含第二晶体管阵列。显示面板具有划分为多个奇数编号通道和多个偶数编号通道的多个通道。至少一个源极驱动器耦合到显示面板的显示区域的第一侧且配置成驱动第一晶体管阵列。第二晶体管阵列耦合到显示面板的显示区域的第二侧,且配置成通过显示区域的第二侧对奇数编号通道进行第一预充电操作且对偶数编号通道进行第二预充电操作。第一侧与第二侧相对。
在一些实施例中,方法包含以下步骤:在第一预充电时段期间,通过显示面板的第二侧对奇数编号通道进行第一预充电操作,且通过显示面板的第二侧对偶数编号通道进行第二预充电操作;以及在第二预充电时段期间,通过显示面板的第一侧对奇数编号通道进行第三预充电操作,且通过显示面板的第一侧对偶数编号通道进行第四预充电操作。第一预充电时段与第二预充电时段交叠。
为了使前述内容更容易理解,以下详细地描述附有图的若干实施例。
附图说明
包含附图以便进一步理解本公开,且附图并入本说明书中并构成本说明书的一部分。所述图示出本公开的实施例,且与描述一起用于解释本公开的原理。
图1是根据一些实施例的示出显示设备的示意图。
图2是根据一些实施例的示出显示设备的详细结构的示意图。
图3是根据一些实施例的示出预充电操作中的信号的时序图。
图4是根据一些实施例的示出显示设备的示意图。
图5是根据一些实施例的示出电荷共享操作中的信号的时序图。
图6是根据一些实施例的示出预充电操作中的信号的时序图。
图7是根据一些实施例的示出用于对显示面板的通道进行预充电的方法的流程图。
附图标号说明
100、200、400:显示设备;
110、210、410:显示面板;
112、212、412:显示区域;
114、214、414、1121、2121、4121:晶体管阵列;
116、216、416:非显示区域;
120:源极驱动器;
130、230、430:控制电路;
132、232、432:时序控制器;
134、234、434:电平移位器;
136、236:脉宽调制电路;
CH1、CH3、CH5、CH(N-1):奇数编号通道;
CH2、CH4、CH6、CH(N):偶数编号通道;
CS:电荷共享控制信号;
EVN_OUT、ODD_OUT:输出电压;
EVN_PRE、EVN_PRE(i):偶数通道控制信号;
EVN_REF:偶数通道参考电压;
LD:载入数据信号;
ND1、ND2、ND3、ND4、ND5、ND6、ND(N-1)、ND(N):输入端;
ODD_PRE、ODD_PRE(i):奇数通道控制信号;
ODD_REF:奇数通道参考电压;
S710、S720:步骤;
SD1:第一侧;
SD2:第二侧;
T1、T3、T5、T(N-1):奇数通道晶体管;
T2、T4、T6、TN:偶数通道晶体管;
T31、T32、T61、T62:预充电时段;
T51、T52:电荷共享时段;
TS1、TS2、TS3、TSN:电荷共享晶体管;
VGH:高逻辑状态;
VGL:低逻辑状态。
具体实施方式
应理解,在不脱离本公开的范围的情况下,可以利用其它实施例,且可以作出结构性改变。此外,应理解本文所使用的措词和术语是出于描述的目的且不应被视为是限制性的。本文中使用“包含”、“包括”或“具有”以及其变体意在涵盖其后列出的项目和其等效物以及额外项目。除非另有限制,否则本文中的“连接”、“耦合”以及“安装”这些术语及其变体是广义上使用的并且涵盖直接和间接连接、耦合以及安装。
参看图1,显示设备100包含显示面板110、至少一个源极驱动器120以及控制电路130。显示面板110可包含显示区域112和不同于显示区域112的非显示区域116。在一些实施例中,显示面板110可包含划分为例如两组的多个组的多个通道CH1到通道CH(N),所述多个通道可(优选地但不限制性地)包含多个奇数编号通道CH1、奇数编号通道CH3、奇数编号通道CH5到奇数编号通道CH(N-1)和多个偶数编号通道CH2、偶数编号通道CH4、偶数编号通道CH6到偶数编号通道CH(N)。显示面板110的通道CH1到通道CH(N)中的每一个可耦合到定位于用于显示图像数据的显示区域112中的多个像素(未绘示)。在一些实施例中,显示面板110的显示区域112可包含晶体管阵列1121(也称为第一晶体管阵列)。
至少一个源极驱动器120耦合到显示面板110的显示区域112的第一侧SD1,且配置成驱动显示面板110的显示区域112。至少一个源极驱动器120可驱动晶体管阵列1121且对显示面板110进行若干不同操作。在一些实施例中,至少一个源极驱动器120可通过显示区域112的第一侧SD1对奇数编号通道CH1、奇数编号通道CH3、奇数编号通道CH5到奇数编号通道CH(N-1)和偶数编号通道CH2、偶数编号通道CH4、偶数编号通道CH6到偶数编号通道CH(N)进行预充电操作。至少一个源极驱动器120还可通过显示区域112的第一侧SD1对显示面板110的通道CH1到通道CH(N)进行电荷共享操作。在相同或替代性实施例中,至少一个源极驱动器120可进行电荷共享操作,以共享包含显示面板110的奇数编号通道中的一个和偶数编号通道中的一个的两个相邻通道的电荷。在其它实施例中,至少一个源极驱动器120可进行电荷共享操作以共享显示面板110的通道CH1到通道CH(N)当中的非相邻通道的电荷。
在一些实施例中,由至少一个源极驱动器120所进行的预充电操作和电荷共享操作由从控制电路130输出的控制信号控制。在一些实施例中,由至少一个源极驱动器120进行的预充电操作的预充电时段不与由至少一个源极驱动器120进行的电荷共享操作的电荷共享时段交叠。
在一些实施例中,显示面板110的非显示区域116可包含可耦合到显示面板110的显示区域112的第二侧SD2的晶体管阵列114(也称为第二晶体管阵列)。显示区域112的第二侧SD2与显示区域112的第一侧SD1相对。晶体管阵列114配置成通过显示区域112的第二侧SD2对显示面板110进行例如预充电操作和电荷共享操作的若干不同操作。
晶体管阵列114可通过显示区域112的第二侧SD2对通道组(例如显示面板110的奇数编号通道CH1、奇数编号通道CH3、奇数编号通道CH5到奇数编号通道CH(N-1)和偶数编号通道CH2、偶数编号通道CH4、偶数编号通道CH6到偶数编号通道CH(N))进行预充电操作。另外地或可替代地,在不与由晶体管阵列114进行的预充电操作的预充电时段交叠的电荷共享时段期间,晶体管阵列114可对显示面板110的通道CH1到通道CH(N)进行电荷共享操作。在一些实施例中,晶体管阵列114可对两个相邻通道进行电荷共享操作以共享两个相邻通道之间的电荷,但本公开不限于此。在本公开的一些其它实施例中,晶体管阵列114还可对非相邻通道进行电荷共享操作。
控制电路130可包含时序控制器132。控制电路130可进一步包含电平移位器134和脉宽调制(pulse-width-modulation;PWM)电路136。控制电路130配置成产生用于源极驱动器120和晶体管阵列114中的至少一个的控制信号以对显示设备100进行操作(例如预充电操作和电荷共享操作)。
参看图2,示出根据一些实施例的显示设备200。显示设备200可包含显示面板210、至少一个源极驱动器120以及控制电路230。图2中所绘示的至少一个源极驱动器120类似于图1中所绘示的至少一个源极驱动器120;因此在下文省略对图2中的至少一个源极驱动器120的详细描述。显示面板210包含显示区域212和包含晶体管阵列214的非显示区域216。显示区域212可包含类似于如图1中所绘示的晶体管阵列1121的晶体管阵列2121。
控制电路230可包含时序控制器232、电平移位器234以及PWM电路236。时序控制器232和电平移位器234配置成产生例如奇数通道控制信号ODD_PRE的第一控制信号和例如偶数通道控制信号EVN_PRE的第二控制信号。可将例如奇数通道控制信号ODD_PRE的第一控制信号和例如偶数通道控制信号EVN_PRE的第二控制信号提供到晶体管阵列214,用于分别控制对例如奇数编号通道的第一组通道和例如显示面板210的偶数编号通道的第二组通道的预充电操作。更具体地说,时序控制器232可产生例如奇数通道控制信号ODD_PRE(i)的第一控制信号和例如偶数通道控制信号EVN_PRE(i)的第二控制信号,且电平移位器234配置成将控制信号ODD_PRE(i)和控制信号EVN_PRE(i)分别转换为控制信号ODD_PRE和控制信号EVN_PRE。在一些实施例中,时序控制器232的工作电压域不同于晶体管阵列214的工作电压域,且电平移位器234配置成将信号ODD_PRE(i)和信号EVN_PRE(i)的电平转变为晶体管阵列214的适当电平。在一些实施例中,奇数通道控制信号ODD_PRE和偶数通道控制信号EVN_PRE用于控制由晶体管阵列414进行的预充电操作的时序。
控制电路230的PWM电路236可产生例如奇数通道参考电压ODD_REF的第二参考电压和例如偶数通道参考电压EVN_REF的第一参考电压。PWM电路236还可控制奇数通道参考电压ODD_REF和偶数通道参考电压EVN_REF的电平。为晶体管阵列214提供所产生的参考电压ODD_REF和参考电压EVN_REF。
晶体管阵列214包含划分为两组晶体管的多个晶体管T1到晶体管TN,例如多个奇数通道晶体管T1、奇数通道晶体管T3、奇数通道晶体管T5到奇数通道晶体管T(N-1)和多个偶数通道晶体管T2、偶数通道晶体管T4、偶数通道晶体管T6到偶数通道晶体管TN。晶体管阵列214的晶体管T1到晶体管TN中的每一个具有第一端、第二端以及控制端,其中晶体管T1到晶体管TN中的每一个的第一端耦合到通道CH1到通道CH(N)中的一个,第二端耦合到输入端ND1到输入端ND(N)中的一个,且控制端耦合到控制电路230。
奇数通道晶体管T1、奇数通道晶体管T3、奇数通道晶体管T5到奇数通道晶体管T(N-1)的第一端分别耦合到(或属于)显示面板210的奇数编号通道CH1、奇数编号通道CH3、奇数编号通道CH5到奇数编号通道CH(N-1)。奇数通道晶体管T1、奇数通道晶体管T3、奇数通道晶体管T5到奇数通道晶体管T(N-1)的第二端分别耦合到输入端ND1、输入端ND3、输入端ND5到输入端ND(N-1)。输入端ND1、输入端ND3、输入端ND5到输入端ND(N-1)耦合到控制电路230以接收奇数通道参考电压ODD_REF。奇数通道晶体管T1、奇数通道晶体管T3、奇数通道晶体管T5到奇数通道晶体管T(N-1)的控制端耦合到控制电路230以接收奇数通道控制信号ODD_PRE。类似地,偶数通道晶体管T2、偶数通道晶体管T4、偶数通道晶体管T6到偶数通道晶体管TN的第一端分别耦合到(或属于)显示面板210的偶数编号通道CH2、偶数编号通道CH4、偶数编号通道CH6到偶数编号通道CH(N)。偶数通道晶体管T2、偶数通道晶体管T4、偶数通道晶体管T6到偶数通道晶体管TN的第二端分别耦合到输入端ND2、输入端ND4、输入端ND6到输入端ND(N)。输入端ND2、输入端ND4、输入端ND6到输入端ND(N)耦合到控制电路230以接收偶数通道参考电压EVN_REF。偶数通道晶体管T2、偶数通道晶体管T4、偶数通道晶体管T6到偶数通道晶体管TN的控制端耦合到控制电路230以接收偶数通道控制信号EVN_PRE。
在一些实施例中,奇数通道控制信号ODD_PRE用于控制对显示面板210的奇数编号通道CH1、奇数编号通道CH3、奇数编号通道CH5到奇数编号通道CH(N-1)的预充电操作。偶数通道控制信号EVN_PRE用于控制对显示面板210的偶数编号通道CH2、偶数编号通道CH4、偶数编号通道CH6到偶数编号通道CH(N)的预充电操作。
参看图2和图3,示出在通过显示区域212的第二侧SD2由晶体管阵列214进行的预充电操作期间的信号的时序图。奇数通道控制信号ODD_PRE和偶数通道控制信号EVN_PRE分别配置成控制对奇数编号通道和偶数编号通道的预充电操作。奇数通道控制信号ODD_PRE和偶数通道控制信号EVN_PRE可根据载入数据信号LD来产生。在一些实施例中,奇数通道控制信号ODD_PRE和偶数通道控制信号EVN_PRE与载入数据信号LD同步,但本公开不限于此。
在一些实施例中,当奇数通道控制信号ODD_PRE在高逻辑状态(例如VGH)下时,晶体管阵列214配置成通过显示区域212的第二侧SD2对显示面板210的奇数编号通道CH1、奇数编号通道CH3、奇数编号通道CH5到奇数编号通道CH(N-1)进行预充电操作。为对奇数编号通道CH1、奇数编号通道CH3、奇数编号通道CH5到奇数编号通道CH(N-1)进行预充电操作,晶体管阵列214接通奇数通道晶体管T1、奇数通道晶体管T3、奇数通道晶体管T5到奇数通道晶体管T(N-1)以将奇数编号通道CH1、奇数编号通道CH3、奇数编号通道CH5到奇数编号通道CH(N-1)缩短到输入端ND1、输入端ND3、输入端ND5、输入端ND(N-1)。因此,将奇数编号通道CH1、奇数编号通道CH3、奇数编号通道CH5到奇数编号通道CH(N-1)的输出电压ODD_OUT充电到奇数通道参考电压ODD_REF的电平。类似地,当偶数通道控制信号EVN_PRE在高逻辑状态(例如VGH)下时,晶体管阵列214接通偶数通道晶体管T2、偶数通道晶体管T4、偶数通道晶体管T6到偶数通道晶体管TN以将偶数编号通道CH2、偶数编号通道CH4、偶数编号通道CH6到偶数编号通道(N)缩短到输入端ND2、输入端ND4、输入端ND6、输入端ND(N)。因此,将偶数编号通道CH2、偶数编号通道CH4、偶数编号通道CH6到偶数编号通道CH(N)的输出电压EVN_OUT充电到偶数通道参考电压EVN_REF的电平。
在一些实施例中,在由晶体管阵列214进行的预充电操作的预充电时段期间,至少一个源极驱动器120停止将数据加载到显示区域212的奇数编号通道CH1、奇数编号通道CH3、奇数编号通道CH5到奇数编号通道CH(N-1)和偶数编号通道CH2、偶数编号通道CH4、偶数编号通道CH6到偶数编号通道CH(N)。
在一些实施例中,对显示面板210的奇数编号通道的预充电操作的预充电时段与对显示面板的偶数编号通道的预充电操作的预充电时段交叠。如图3中所绘示,在预充电时段T31期间,针对显示面板210的第一极性,晶体管阵列214对奇数编号通道和偶数编号通道进行预充电操作。在预充电时段T32期间,针对显示面板210的第二极性,晶体管阵列214对奇数编号通道和偶数编号通道进行预充电操作。第一极性不同于显示面板210的第二极性。
在一些实施例中,至少一个源极驱动器120配置成通过显示区域212的第一侧SD1对显示面板的奇数编号通道和偶数编号通道进行预充电操作。另外,晶体管阵列214在与一预充电时段交叠的预充电时段中通过第二侧SD2对奇数编号通道和偶数编号通道进行预充电操作,在所述一预充电时段期间,至少一个源极驱动器120通过显示区域212的第一侧SD1对奇数编号通道和偶数编号通道进行预充电操作。
参看图4,示出根据一些实施例的显示设备400的示意图。显示设备400可包含显示面板410、至少一个源极驱动器120以及控制电路430。图4中所绘示的至少一个源极驱动器120类似于图1和图2中所绘示的至少一个源极驱动器120;因此在下文省略对至少一个源极驱动器120的详细描述。显示面板410包含显示区域412和包含晶体管阵列414的非显示区域416。显示区域412可包含类似于如图1中所绘示的晶体管阵列1121和如图2中所绘示的晶体管2121的晶体管阵列4121。
绘示于图4中的显示设备400与绘示图2中的显示设备200之间的差异中的一个是晶体管阵列414进一步包含多个电荷共享晶体管TS1、电荷共享晶体管TS2、电荷共享晶体管TS3到电荷共享晶体管TSN。电荷共享晶体管TS1、电荷共享晶体管TS2、电荷共享晶体管TS3到电荷共享晶体管TSN中的每一个耦合在奇数通道晶体管T1、奇数通道晶体管T3、奇数通道晶体管T5到奇数通道晶体管T(N-1)中的一个与偶数通道晶体管T2、偶数通道晶体管T4、偶数通道晶体管T6到偶数通道晶体管TN中的一个之间。另外,电荷共享晶体管TS1、电荷共享晶体管TS2、电荷共享晶体管TS3到电荷共享晶体管TSN中的每一个的控制端耦合到控制电路430以接收电荷共享控制信号CS。在一些实施例中,电荷共享晶体管TS1、电荷共享晶体管TS2、电荷共享晶体管TS3到电荷共享晶体管TSN中的每一个耦合在通道CH1到通道CH(N)当中的两个相邻通道之间,且配置成共享两个相邻通道之间的电荷。举例来说,电荷共享晶体管TS1耦合在奇数编号通道CH1与偶数编号通道CH2之间,且配置成共享奇数编号通道CH1与偶数编号通道CH2之间的电荷。然而,本公开不限于此,且电荷共享晶体管TS1、电荷共享晶体管TS2、电荷共享晶体管TS3到电荷共享晶体管TSN中的每一个可配置成共享显示面板410的通道CH1到通道CH(N)当中的多个非相邻通道当中的电荷。
绘示于图4中的显示设备400与绘示于图2中的显示设备200之间的差异中的另一个是控制电路430的时序控制器432和电平移位器434可进一步产生除奇数通道控制信号ODD_PRE和偶数通道控制信号EVN_PRE以外的电荷共享控制信号CS。将电荷共享控制信号CS提供到晶体管阵列414的电荷共享晶体管TS1、电荷共享晶体管TS2、电荷共享晶体管TS3到电荷共享晶体管TSN中的每一个的控制端。
参看图4和图5,示出在通过显示区域412的第二侧SD2由晶体管阵列414进行的电荷共享操作中的信号的时序图。在电荷共享操作期间,奇数通道控制信号ODD_PRE和偶数通道控制信号EVN_PRE在低逻辑状态(例如VGL)下。因此,预充电操作的预充电时段不与电荷共享操作的电荷共享时段交叠。配置成控制电荷共享操作的电荷共享控制信号CS可根据载入数据信号LD来产生。在一些实施例中,电荷共享控制信号CS与载入数据信号LD同步,但本公开不限于此。在一些实施例中,在由晶体管阵列214进行的电荷共享操作操作的预充电时段期间,至少一个源极驱动器120停止将数据加载到显示区域212的奇数编号通道CH1、奇数编号通道CH3、奇数编号通道CH5到奇数编号通道CH(N-1)和偶数编号通道CH2、偶数编号通道CH4、偶数编号通道CH6到偶数编号通道CH(N)。
如图5中所绘示,时段T51是针对显示面板410的第一极性的电荷共享时段,且时段T52是针对显示面板410的第二极性的电荷共享时段,其中第一极性不同于第二极性。在电荷共享时段T51期间,电荷共享控制信号CS配置成接通电荷共享晶体管TS1到电荷共享晶体管TSN。因此,耦合到电荷共享晶体管TS1到电荷共享晶体管TSN中的每一个的通道的电荷彼此共享。作为实例,奇数编号通道CH1和偶数编号通道CH2的电荷通过电荷共享晶体管TS1彼此共享。由于电荷共享操作,所以输出电压ODD_OUT等于在电荷共享时段T51和电荷共享时段T52结束时的输出电压EVN_OUT。
在一些实施例中,显示设备400的源极驱动器120可通过显示区域412的第一侧SD1对显示面板410的通道进行电荷共享操作。通过显示区域412的第一侧SD1由源极驱动器120进行的电荷共享不同于通过显示区域412的第二侧SD2由晶体管阵列414进行的电荷共享。在一些实施例中,由源极驱动器120进行的电荷共享操作的电荷共享时段可完全或部分地与由晶体管阵列414进行的电荷共享操作的电荷共享时段交叠。通过这种方式,通过显示区域412的两个侧(第一侧SD1和第二侧SD2)对显示面板410的通道进行电荷共享操作。因此,电荷共享操作的性能可提高,同时用于电荷共享操作的整体功率消耗可降低。
参看图4和图6,示出在通过显示区域412的第二侧SD2由晶体管阵列414进行的预充电操作期间的信号的时序图。在图6中所绘示的预充电操作期间,电荷共享控制信号在低逻辑状态下以停用电荷共享操作。换句话说,在预充电操作期间将不进行电荷共享操作。
在一些实施例中,奇数通道控制信号ODD_PRE和偶数通道控制信号EVN_PRE与载入数据信号LD同步。当奇数通道控制信号ODD_PRE在高逻辑状态下时,晶体管阵列414接通奇数通道晶体管T1、奇数通道晶体管T3、奇数通道晶体管T5到奇数编号通道晶体管T(N-1)以将奇数编号通道CH1、奇数编号通道CH3、奇数编号通道CH5到奇数编号通道CH(N-1)缩短到输入端ND1、输入端ND3、输入端ND5、输入端ND(N-1)。因此,将奇数编号通道CH1、奇数编号通道CH3、奇数编号通道CH5到奇数编号通道CH(N-1)的输出电压ODD_OUT充电到奇数通道参考电压ODD_REF的电平。类似地,当偶数通道控制信号EVN_PRE在高逻辑状态下时,晶体管阵列414接通偶数通道晶体管T2、偶数通道晶体管T4、偶数通道晶体管T6到偶数通道晶体管TN以将偶数编号通道CH2、偶数编号通道CH4、偶数编号通道CH6到偶数编号通道(N)缩短到输入端ND2、输入端ND4、输入端ND6、输入端ND(N)。因此,将偶数编号通道CH2、偶数编号通道CH4、偶数编号通道CH6到偶数编号通道CH(N)的输出电压EVN_OUT充电到偶数通道参考电压EVN_REF的电平。
如图6中所绘示,时段T61是针对显示面板410的第一极性的预充电时段,且时段T62是针对显示面板410的第二极性的预充电时段,其中第一极性不同于第二极性。在预充电时段T61和预充电时段T62期间,奇数通道控制信号ODD_PRE和偶数通道控制信号EVN_PRE在高逻辑状态下。因此,晶体管阵列414对奇数编号通道CH1、奇数编号通道CH3、奇数编号通道CH5到奇数编号通道CH(N-1)和偶数编号通道CH2、偶数编号通道CH4、偶数编号通道CH6到偶数编号通道CH(N)进行预充电操作。
在一些实施例中,显示设备400的源极驱动器120可通过显示区域412的第一侧SD1对奇数编号通道和偶数编号通道进行预充电操作。通过显示区域412的第一侧SD1由源极驱动器120进行的预充电操作不同于通过显示区域412的第二侧SD2由晶体管阵列414进行的预充电操作。在一些实施例中,由源极驱动器120进行的预充电操作的预充电时段可完全或部分地与由晶体管阵列414进行的电预充电操作的预充电时段交叠。通过这种方式,显示面板410的奇数编号通道和偶数编号通道可通过两个侧(第一侧SD1和第二侧SD2)预充电,换句话说,更高效地预充电。因此,预充电操作的性能可提高,同时用于预充电操作的整体功率消耗可降低。
参看图7,示出根据一些实施例的预充电操作的方法。在步骤S710中,在第一预充电时段期间,通过显示区域的第二侧对多个奇数编号通道进行第一预充电操作,且通过显示区域的第二侧对偶数编号通道进行第二预充电操作。
在步骤S720中,在第二预充电时段期间,通过显示区域的第一侧对奇数编号通道进行第三预充电操作,且通过显示区域的第一侧对偶数编号通道进行第四预充电操作。第一预充电时段可完全或部分地与第二预充电时段交叠。
根据以上实施例,至少一个源极驱动器耦合到显示面板的显示区域的第一侧,且晶体管阵列耦合到显示面板的显示区域的第二侧。晶体管阵列可通过显示区域的第二侧分别对奇数编号通道和偶数编号通道进行第一预充电操作和第二预充电操作。源极驱动器可通过显示区域的第一侧分别对奇数编号通道和偶数编号通道进行第三预充电操作和第四预充电操作。通过这种方式,通过显示面板的显示区域的两个侧进行预充电操作。因此,提高了对显示面板的奇数编号通道和偶数编号通道进行的预充电操作的性能。另外,用于预充电操作的预充电时间可更短且用于预充电操作的整体功率消耗可降低。
在相同或替代性实施例中,晶体管阵列可通过显示区域的第一侧对显示面板的通道进一步进行第一电荷共享操作,且至少一个源极驱动器可通过显示区域的第二侧对显示面板的通道进行第二电荷共享操作。通过这种方式,提高了对显示面板的通道进行的电荷共享操作的效率。
将对本领域的技术人员显而易见的是,在不脱离本公开的范围或精神的情况下,可对所公开的实施例的结构作出各种修改和变化。鉴于前述内容,希望本公开涵盖本公开的修改和变化,前提是所述修改和变化属于所附权利要求书和其等效物的范围内。
Claims (25)
1.一种显示设备,包括:
显示面板,包括显示区域和非显示区域,所述显示区域包括第一晶体管阵列,所述非显示区域包括第二晶体管阵列,其中所述显示面板具有划分为多个奇数编号通道和多个偶数编号通道的多个通道;以及
至少一个源极驱动器,耦合到所述显示面板的所述显示区域的第一侧且配置成驱动所述第一晶体管阵列;
其中所述第二晶体管阵列耦合到所述显示面板的所述显示区域的第二侧,且配置成通过所述显示区域的所述第二侧对所述多个奇数编号通道进行第一预充电操作且对所述多个偶数编号通道进行第二预充电操作,其中所述第一侧与所述第二侧相对。
2.根据权利要求1所述的显示设备,其中所述第二晶体管阵列在与第二预充电时段交叠的第一预充电时段期间进行所述第一预充电操作和所述第二预充电操作,在所述第二预充电时段期间,所述至少一个源极驱动器配置成通过所述显示区域的所述第一侧对所述多个奇数编号通道进行第三预充电操作且对所述多个偶数编号通道进行第四预充电操作。
3.根据权利要求1所述的显示设备,其中所述第二晶体管阵列包括:
多个奇数编号通道晶体管,耦合在所述显示区域的所述多个奇数编号通道与接收奇数通道参考电压的第一输入端之间;以及
多个偶数编号通道晶体管,耦合在所述显示区域的所述多个偶数编号通道与接收偶数通道参考电压的第二输入端之间。
4.根据权利要求3所述的显示设备,其中
所述多个奇数通道晶体管中的每一个包括配置成接收奇数通道控制信号的控制端,且
所述多个偶数通道晶体管中的每一个包括配置成接收偶数通道控制信号的控制端。
5.根据权利要求4所述的显示设备,其中
在第一预充电时段期间根据所述奇数通道控制信号来导通所述多个奇数通道晶体管,以通过所述显示区域的所述第二侧将所述奇数通道参考电压的电平传输到显示区域的所述多个奇数编号通道,且
在第二预充电时段期间根据所述偶数通道控制信号来导通所述多个偶数通道晶体管,以通过所述显示区域的所述第二侧将所述偶数通道参考电压的电平传输到显示区域的所述多个偶数编号通道。
6.根据权利要求1所述的显示设备,进一步包括至少一个控制电路,所述控制电路配置成产生用于控制所述第二晶体管阵列的至少一个控制信号以进行所述第一预充电操作和所述第二预充电操作。
7.根据权利要求6所述的显示设备,其中
所述控制信号分别包括奇数通道控制信号和偶数通道控制信号,以控制所述第一预充电操作的第一时序和所述第二预充电操作的第二时序。
8.根据权利要求6所述的显示设备,其中
所述控制信号分别包括所述奇数通道参考电压和所述偶数通道参考电压,以控制所述第一预充电操作的第一预充电电平和所述第二预充电操作的第二预充电电平。
9.根据权利要求7所述的显示设备,其中所述控制电路包括:
时序控制器,配置成产生所述奇数通道控制信号和所述偶数通道控制信号,且配置成控制所述至少一个源极驱动器的操作。
10.根据权利要求8所述的显示设备,其中所述控制电路包括脉宽调制电路,所述脉宽调制电路配置成产生所述奇数通道参考电压和所述偶数通道参考电压。
11.根据权利要求1所述的显示设备,其中所述第二晶体管阵列进一步配置成通过所述显示区域的所述第二侧在多个所述通道之间进行第一电荷共享操作。
12.根据权利要求11所述的显示设备,其中所述第二晶体管阵列进一步配置成通过所述显示区域的所述第二侧在所述多个通道的多个相邻通道之间进行所述第一电荷共享操作。
13.根据权利要求11所述的显示设备,其中所述第二晶体管阵列配置成在预充电时段期间进行所述第一预充电操作和所述第二预充电操作,且所述第二晶体管阵列配置成在不与所述预充电时段交叠的电荷共享时段期间进行所述第一电荷共享操作。
14.根据权利要求11所述的显示设备,其中所述第二晶体管阵列在与第二电荷共享时段交叠的第一电荷共享时段期间通过所述显示区域的所述第二侧在所述多个所述通道之间进行所述第一电荷共享操作,在所述第二电荷共享时段期间所述至少一个源极驱动器配置成通过所述第一侧在所述多个通道之间进行第二电荷共享操作。
15.根据权利要求12所述的显示设备,其中所述第二晶体管阵列包括:
多个奇数通道晶体管,耦合在所述显示区域的所述多个奇数编号通道与接收奇数通道参考电压的第一输入端之间;
多个偶数通道晶体管,耦合在所述显示区域的所述多个偶数编号通道与接收偶数通道参考电压的第二输入端之间;以及
多个电荷共享晶体管,其中所述多个电荷共享晶体管中的每一个耦合在所述显示区域的所述多个奇数编号通道中的一个与所述显示区域的所述多个偶数编号通道中的一个之间,且所述多个电荷共享晶体管中的每一个的控制端接收电荷共享控制信号。
16.根据权利要求15所述的显示设备,其中
在电荷共享时段期间导通所述多个电荷共享晶体管,以共享所述显示区域的所述多个奇数编号通道与所述显示区域的所述多个偶数编号通道之间的电荷。
17.根据权利要求16所述的显示设备,其中在所述电荷共享时段期间关断所述多个奇数通道晶体管和所述多个偶数通道晶体管,且
在预充电时段期间,关断所述多个电荷共享晶体管且导通所述多个奇数通道晶体管和所述多个偶数通道晶体管。
18.根据权利要求1所述的显示设备,其中所述第一预充电操作和所述第二预充电操作发生在一时段中,在所述时段中,所述至少一个源极驱动器停止将数据加载到所述显示区域的所述多个奇数编号通道和所述多个偶数编号通道。
19.根据权利要求11所述的显示设备,其中所述第一电荷共享操作发生在一时段中,在所述时段中,所述至少一个源极驱动器停止将数据加载到所述显示区域的所述多个奇数编号通道和所述多个偶数编号通道。
20.一种适用于显示设备的方法,所述显示设备包括具有显示区域和划分为多个奇数编号通道和多个偶数编号通道的多个通道的显示面板,所述显示区域包括第一侧和第二侧,所述方法包括:
在第一预充电时段期间,通过所述显示区域的所述第二侧对所述多个奇数编号通道进行第一预充电操作,且通过所述显示区域的所述第二侧对所述多个偶数编号通道进行第二预充电操作;以及
在第二预充电时段期间,通过所述显示区域的所述第一侧对所述多个奇数编号通道进行第三预充电操作,且通过所述显示区域的所述第一侧对所述多个偶数编号通道进行第四预充电操作,
其中所述第一预充电时段与所述第二预充电时段交叠。
21.根据权利要求20所述的适用于显示设备的方法,其中
所述第三预充电操作和所述第四预充电操作由耦合到所述显示区域的所述第一侧的至少一个源极驱动器进行,且
所述第一预充电操作和所述第二预充电操作由耦合到所述显示区域的所述第二侧的第二晶体管阵列进行,其中所述第一侧与所述第二侧相对。
22.根据权利要求21所述的适用于显示设备的方法,其中
所述第二晶体管阵列包括多个奇数通道晶体管和多个偶数通道晶体管,
且进行所述第一预充电操作和所述第二预充电操作的步骤包括:
提供奇数通道参考电压和偶数通道参考电压,
在所述第一预充电时段期间根据奇数通道控制信号来导通所述多个奇数通道晶体管,以通过所述显示区域的所述第二侧将奇数通道参考电压的电平传输到显示区域的所述多个奇数编号通道;以及
在所述第一预充电时段期间根据偶数通道控制信号来导通所述多个偶数通道晶体管,以通过所述显示区域的所述第二侧将偶数通道参考电压的电平传输到显示区域的所述多个偶数编号通道。
23.根据权利要求22所述的适用于显示设备的方法,进一步包括:
在第一电荷共享时段期间,由所述第二晶体管阵列通过所述显示区域的所述第二侧在所述多个所述通道之间进行第一电荷共享操作;以及
在第二电荷共享时段期间,由源极驱动器中的所述至少一个通过所述显示区域的所述第一侧在所述多个所述通道之间进行第二电荷共享操作,
其中所述第一电荷共享时段与所述第二电荷共享时段交叠,且所述第一充电共享时段和所述第二电荷共享时段不与所述第一预充电时段和所述第二预充电时段交叠。
24.根据权利要求23所述的适用于显示设备的方法,其中由所述第二晶体管阵列进行所述第一电荷共享操作包括:
在所述第一电荷共享时段期间根据奇数通道控制信号来关断所述多个奇数通道晶体管,其中所述多个奇数通道晶体管耦合到所述显示区域的所述多个奇数编号通道;
在所述第一电荷共享时段期间根据偶数通道控制信号来关断所述多个偶数通道晶体管,其中所述多个偶数通道晶体管耦合到所述显示区域的多个偶数编号通道;以及
在所述电荷共享时段期间根据电荷共享控制信号来导通所述多个电荷共享晶体管,以共享所述显示区域的所述多个奇数编号通道与所述多个偶数编号通道之间的电荷。
25.根据权利要求24所述的适用于显示设备的方法,其中
所述多个电荷共享晶体管中的每一个耦合在所述多个奇数通道晶体管中的一个与所述多个偶数通道晶体管中的一个之间,且
所述奇数通道控制信号、所述偶数通道控制信号以及所述电荷共享控制信号由所述显示设备的时序控制器产生。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US16/522,660 US10950186B2 (en) | 2019-07-26 | 2019-07-26 | Display apparatus and method thereof |
US16/522,660 | 2019-07-26 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN112309296A true CN112309296A (zh) | 2021-02-02 |
Family
ID=74189488
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910778694.4A Pending CN112309296A (zh) | 2019-07-26 | 2019-08-22 | 显示设备及其方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10950186B2 (zh) |
CN (1) | CN112309296A (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111951743A (zh) * | 2020-08-10 | 2020-11-17 | Tcl华星光电技术有限公司 | 源驱动芯片以及显示装置 |
Citations (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000221476A (ja) * | 1999-02-04 | 2000-08-11 | Seiko Epson Corp | 電気光学装置の駆動回路、電気光学装置および電子機器 |
US20020047820A1 (en) * | 2000-08-30 | 2002-04-25 | Ha Yong Min | Liquid crystal display device and method for driving the same |
US6483494B1 (en) * | 2000-04-10 | 2002-11-19 | Industrial Technology Research Institute | Multistage charging circuit for driving liquid crystal displays |
US20030142050A1 (en) * | 2002-01-30 | 2003-07-31 | Samsung Electronics Co., Ltd. | Source driver output circuit of thin film transistor liquid crystal display |
JP2004109987A (ja) * | 1998-01-09 | 2004-04-08 | Seiko Epson Corp | 電気光学装置及び電子機器 |
KR20040110631A (ko) * | 2003-06-20 | 2004-12-31 | 엘지.필립스 엘시디 주식회사 | 액정표시장치 및 그 구동방법 |
KR20050068193A (ko) * | 2003-12-29 | 2005-07-05 | 엘지.필립스 엘시디 주식회사 | 액정표시장치 및 그 구동방법 |
CN1920624A (zh) * | 2005-08-23 | 2007-02-28 | Lg.菲利浦Lcd株式会社 | 液晶显示器件及其驱动方法 |
KR20080015662A (ko) * | 2006-08-16 | 2008-02-20 | 엘지전자 주식회사 | 패널 구동회로 및 이를 구비하는 디스플레이 장치 |
US20080231580A1 (en) * | 2007-03-21 | 2008-09-25 | Chin-Hung Hsu | LCD Device Driven by Pre-charge Procedure |
JP2009092787A (ja) * | 2007-10-05 | 2009-04-30 | Sony Corp | 表示装置、表示装置の駆動方法および電子機器 |
CN101467200A (zh) * | 2006-09-28 | 2009-06-24 | 夏普株式会社 | 液晶显示装置及其驱动电路和驱动方法 |
CN102436789A (zh) * | 2011-11-18 | 2012-05-02 | 友达光电股份有限公司 | 显示面板及驱动显示面板的方法 |
CN108122926A (zh) * | 2016-11-29 | 2018-06-05 | 合肥鑫晟光电科技有限公司 | 阵列基板及其制作方法、显示面板和显示装置 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100832613B1 (ko) * | 2003-05-07 | 2008-05-27 | 도시바 마쯔시따 디스플레이 테크놀로지 컴퍼니, 리미티드 | El 표시 장치 |
JP5084134B2 (ja) * | 2005-11-21 | 2012-11-28 | 日本電気株式会社 | 表示装置及びこれらを用いた機器 |
US8130567B2 (en) * | 2008-12-24 | 2012-03-06 | Stmicroelectronics Pvt. Ltd. | Write circuitry for hierarchical memory architecture |
US8871590B2 (en) * | 2009-12-31 | 2014-10-28 | Lg Display Co., Ltd. | Thin film transistor array substrate, liquid crystal display device including the same and fabricating methods thereof |
US9087595B2 (en) * | 2012-04-20 | 2015-07-21 | Aplus Flash Technology, Inc. | Shielding 2-cycle half-page read and program schemes for advanced NAND flash design |
US9047830B2 (en) * | 2012-08-09 | 2015-06-02 | Pixtronix, Inc. | Circuits for controlling display apparatus |
KR102001890B1 (ko) * | 2012-09-28 | 2019-07-22 | 엘지디스플레이 주식회사 | 액정표시장치 |
JP5667143B2 (ja) * | 2012-10-11 | 2015-02-12 | ウィンボンド エレクトロニクス コーポレーション | 不揮発性半導体メモリ |
US9183940B2 (en) * | 2013-05-21 | 2015-11-10 | Aplus Flash Technology, Inc. | Low disturbance, power-consumption, and latency in NAND read and program-verify operations |
KR20150006160A (ko) * | 2013-07-08 | 2015-01-16 | 주식회사 실리콘웍스 | 디스플레이 구동회로 및 디스플레이 장치 |
US9293205B2 (en) * | 2013-09-14 | 2016-03-22 | Aplus Flash Technology, Inc | Multi-task concurrent/pipeline NAND operations on all planes |
KR102074718B1 (ko) * | 2013-09-25 | 2020-02-07 | 엘지디스플레이 주식회사 | 유기 발광 표시 장치 |
US20150192772A1 (en) * | 2014-01-06 | 2015-07-09 | Pixtronix, Inc. | Display aperture pixel circuit architecture including planarization layer |
KR101662395B1 (ko) * | 2014-10-10 | 2016-10-05 | 하이디스 테크놀로지 주식회사 | 액정구동장치 및 이를 포함하는 액정표시장치 |
US20160163278A1 (en) * | 2014-12-08 | 2016-06-09 | Pixtronix, Inc. | Signal adjustment circuit |
CN109785782B (zh) * | 2017-11-15 | 2022-05-24 | 群创光电股份有限公司 | 显示设备 |
CN108922462B (zh) * | 2018-07-20 | 2022-05-24 | 京东方科技集团股份有限公司 | 显示装置和用于显示装置的检测方法 |
US10832623B2 (en) * | 2018-11-13 | 2020-11-10 | Xianyang Caihong Optoelectronics Technology Co., Ltd. | Display panel and display method |
-
2019
- 2019-07-26 US US16/522,660 patent/US10950186B2/en active Active
- 2019-08-22 CN CN201910778694.4A patent/CN112309296A/zh active Pending
Patent Citations (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004109987A (ja) * | 1998-01-09 | 2004-04-08 | Seiko Epson Corp | 電気光学装置及び電子機器 |
JP2000221476A (ja) * | 1999-02-04 | 2000-08-11 | Seiko Epson Corp | 電気光学装置の駆動回路、電気光学装置および電子機器 |
US6483494B1 (en) * | 2000-04-10 | 2002-11-19 | Industrial Technology Research Institute | Multistage charging circuit for driving liquid crystal displays |
US20020047820A1 (en) * | 2000-08-30 | 2002-04-25 | Ha Yong Min | Liquid crystal display device and method for driving the same |
US20030142050A1 (en) * | 2002-01-30 | 2003-07-31 | Samsung Electronics Co., Ltd. | Source driver output circuit of thin film transistor liquid crystal display |
KR20040110631A (ko) * | 2003-06-20 | 2004-12-31 | 엘지.필립스 엘시디 주식회사 | 액정표시장치 및 그 구동방법 |
KR20050068193A (ko) * | 2003-12-29 | 2005-07-05 | 엘지.필립스 엘시디 주식회사 | 액정표시장치 및 그 구동방법 |
CN1920624A (zh) * | 2005-08-23 | 2007-02-28 | Lg.菲利浦Lcd株式会社 | 液晶显示器件及其驱动方法 |
KR20080015662A (ko) * | 2006-08-16 | 2008-02-20 | 엘지전자 주식회사 | 패널 구동회로 및 이를 구비하는 디스플레이 장치 |
CN101467200A (zh) * | 2006-09-28 | 2009-06-24 | 夏普株式会社 | 液晶显示装置及其驱动电路和驱动方法 |
US20080231580A1 (en) * | 2007-03-21 | 2008-09-25 | Chin-Hung Hsu | LCD Device Driven by Pre-charge Procedure |
JP2009092787A (ja) * | 2007-10-05 | 2009-04-30 | Sony Corp | 表示装置、表示装置の駆動方法および電子機器 |
CN102436789A (zh) * | 2011-11-18 | 2012-05-02 | 友达光电股份有限公司 | 显示面板及驱动显示面板的方法 |
CN108122926A (zh) * | 2016-11-29 | 2018-06-05 | 合肥鑫晟光电科技有限公司 | 阵列基板及其制作方法、显示面板和显示装置 |
Also Published As
Publication number | Publication date |
---|---|
US20210027721A1 (en) | 2021-01-28 |
US10950186B2 (en) | 2021-03-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10872578B2 (en) | Shift register unit, gate driving circuit and driving method thereof | |
US10096373B2 (en) | Shift register and driving method therefor, gate driver on array circuit and display device | |
US9478311B2 (en) | Shift register units, gate driver circuits and display devices | |
US8493312B2 (en) | Shift register | |
US8229058B2 (en) | Shift register of LCD devices | |
US7728832B2 (en) | Display control/drive device and display system | |
US20100085348A1 (en) | Display device and method of driving the same | |
US10262566B2 (en) | Shift register, gate driving circuit and display apparatus | |
US10204545B2 (en) | Gate driver and display device including the same | |
US20120153996A1 (en) | Gate driving circuit on array applied to charge sharing pixel | |
US20080211760A1 (en) | Liquid Crystal Display and Gate Driving Circuit Thereof | |
US20230005412A1 (en) | Gate driver and display apparatus including the same | |
US20160180817A1 (en) | Gate driver and display apparatus having the same | |
KR20160068081A (ko) | 게이트 쉬프트 레지스터 및 이를 이용한 표시 장치 | |
US10748465B2 (en) | Gate drive circuit, display device and method for driving gate drive circuit | |
JP2008292837A (ja) | 表示装置 | |
KR20060126231A (ko) | 공유 회로를 이용하는 평판 표시 장치의 게이트 라인 구동장치 및 방법 | |
KR102047973B1 (ko) | 게이트 구동 회로 및 이를 포함하는 디스플레이 장치 | |
US20150212381A1 (en) | Liquid crystal display | |
EP3611719A1 (en) | Shift register unit, grating drive circuit and driving method therefor | |
US11367379B1 (en) | Display device and method of driving display device | |
US20120169709A1 (en) | Gate driving circuit and display device including the same | |
JP5752216B2 (ja) | 表示装置 | |
CN103680377B (zh) | 栅极移位寄存器及使用该栅极移位寄存器的平板显示器 | |
US10388244B2 (en) | Display panel and driving method |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |