CN112242424A - 显示设备 - Google Patents

显示设备 Download PDF

Info

Publication number
CN112242424A
CN112242424A CN202010684640.4A CN202010684640A CN112242424A CN 112242424 A CN112242424 A CN 112242424A CN 202010684640 A CN202010684640 A CN 202010684640A CN 112242424 A CN112242424 A CN 112242424A
Authority
CN
China
Prior art keywords
region
display element
pixel
pixel circuit
display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010684640.4A
Other languages
English (en)
Inventor
金建植
崔钟炫
李尙训
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN112242424A publication Critical patent/CN112242424A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/122Pixel-defining structures or layers, e.g. banks
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1216Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being capacitors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/126Shielding, e.g. light-blocking means over the TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • H10K59/1315Interconnections, e.g. wiring lines or terminals comprising structures specially adapted for lowering the resistance
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K77/00Constructional details of devices covered by this subclass and not covered by groups H10K10/80, H10K30/80, H10K50/80 or H10K59/80
    • H10K77/10Substrates, e.g. flexible substrates
    • H10K77/111Flexible substrates
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K2102/00Constructional details relating to the organic devices covered by this subclass
    • H10K2102/301Details of OLEDs
    • H10K2102/311Flexible OLED
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • Y02E10/549Organic PV cells

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Geometry (AREA)
  • Optics & Photonics (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

一种显示设备可以包括基板以及布置在基板上的像素电路,基板包括第一区域和围绕第一区域的第二区域。像素电路可以包括布置在第一区域中的第一像素电路以及布置在第一区域中的第二像素电路。显示设备可以包括布置在基板上的显示元件。显示元件可以包括可以布置在第一区域中并且电连接到第一像素电路的第一显示元件以及可以布置在第二区域中并且电连接到第二像素电路的第二显示元件。公开了各种实施例。

Description

显示设备
相关申请的交叉引用
本申请要求2019年7月17日在韩国知识产权局提交的韩国专利申请第10-2019-0086636号的优先权和权益,其全部内容通过引用被合并于此。
技术领域
一个或多个实施例涉及一种其中可以最大化图像的输出区域的显示设备。
背景技术
作为用于输出图像的装置的显示设备可以被广泛用于各个领域中。由于其小的厚度和轻的重量,显示设备正在被更广泛地使用。
显示设备可以包括由于设计原因而无法在屏幕上输出图像的区域,即,死区。例如,显示设备可以包括在其中设置有用于驱动显示器的电路部件的区域或其中设置有诸如传感器的电子元件的区域周围的死区。
应当理解,此背景技术部分意在部分地提供用于理解技术的有用背景。然而,此背景技术部分(以及其他部分)也可包括不构成在本文中公开的主题的对应有效申请日之前相关领域的技术人员已经知晓或理解的部分的想法、构思或认识。
发明内容
为了美感印象和方便使用,可能期望最大化可以输出图像的屏幕的区域并减少显示设备的死区。一个或多个实施例可以包括显示设备,其中像素的显示元件和电路元件可以被设置在不同的区域中,以最大化图像的输出区域。
附加方面将部分地在下面的描述中阐述并且将部分地从描述中明白,或者可以通过本公开的实施例的实践来领会。
根据一个或多个实施例,显示设备可以包括:基板,包括第一区域以及围绕第一区域的第二区域;以及布置在基板上的像素电路,并且像素电路包括布置在第一区域中的第一像素电路以及布置在第一区域中的第二像素电路。显示设备可以包括布置在基板上的显示元件,显示元件包括可以布置在第一区域中并且电连接到第一像素电路的第一显示元件以及可以布置在第二区域中并且电连接到第二像素电路的第二显示元件。
显示元件可以各自包括像素电极、布置在像素电极上的对电极以及位于像素电极与对电极之间的中间层。第二显示元件的像素电极可以从第二区域延伸到第一区域并且电连接到第一区域中的第二像素电路。
显示设备可以进一步包括位于像素电路与显示元件之间的接触金属层,其中接触金属层可以从第一区域延伸到第二区域,并且电连接布置在第一区域中的第二像素电路和布置在第二区域中的第二显示元件。
第一像素电路与第二像素电路之间的距离可以小于第一显示元件与第二显示元件之间的距离。
布置在第一区域中的像素电路的数量可以大于布置在第一区域中的显示元件的数量。
布置在第一区域中的像素电路的数量可以与布置在第一区域和第二区域中的显示元件的数量相对应。
像素电路可以各自包括包含半导体层的薄膜晶体管、与半导体层重叠的栅电极以及连接到半导体层的电极层。第二显示元件的像素电极可以电连接到第二像素电路的电极层。
每单位面积的像素电路的数量可以大于每单位面积的显示元件的数量。
第二显示元件可以被布置成与可以布置在第二区域中的基板上的驱动电路和连接线中的至少一个重叠。
第一像素电路和第一显示元件可以被布置成在基板上彼此重叠。
根据一个或多个实施例,显示设备可以包括:包括第一区域和第二区域的基板;以及布置在基板上并且位于第一区域中的显示元件,显示元件包括第一显示元件和第二显示元件。显示设备可以包括布置在基板上并且位于第二区域中的像素电路,像素电路包括可以电连接到第一显示元件的第一像素电路以及可以电连接到第二显示元件的第二像素电路。
第一显示元件和第二显示元件可以各自包括像素电极、布置在像素电极上以与像素电极重叠的对电极以及位于像素电极与对电极之间的中间层。第一显示元件的像素电极和第二显示元件的像素电极中的至少一个可以从第一区域延伸到第二区域,以连接到像素电路中的任一个。
显示设备可以进一步包括位于像素电路与显示元件之间的接触金属层。接触金属层可以从第一区域延伸到第二区域,并且包括第一接触金属层和第二接触金属层中的至少一个,第一接触金属层用于将第一像素电路连接到第一显示元件,第二接触金属层用于将第二像素电路连接到第二显示元件。
显示元件可以各自包括像素电极、设置在像素电极上的对电极(其中对电极和像素电极彼此重叠)以及位于像素电极与对电极之间的中间层。第一接触金属层和第二接触金属层中的至少一个可以将包含在像素电路的任一个中的电极层电连接到包含在显示元件的任一个中的像素电极。
每单位面积的像素电路的数量可以大于每单位面积的显示元件的数量。
布置在第一区域中的显示元件的数量可以与布置在第二区域中的像素电路的数量相对应。
第一区域可以包括弯曲区域。
根据一个或多个实施例,显示设备可以包括基板,基板包括第一区域、可以被第一区域围绕的第二区域以及被第二区域围绕的开口区域。该显示设备可以包括:像素电路,被布置在基板上并且包括布置在第一区域中的第一像素电路和布置在第一区域中的第二像素电路;以及布置在基板上的显示元件。显示元件可以包括可以电连接到第一像素电路并且被布置在第一区域中的第一显示元件以及可以电连接到第二像素电路并且被布置在第二区域中的第二显示元件。
第二显示元件可以通过以下中的一个电连接到第二像素电路:包含在第二显示元件中并且从第二区域延伸到第一区域的像素电极,和位于第二像素电路与第二显示元件之间并且从第一区域延伸到第二区域的接触金属层。
第一像素电路与第二像素电路之间的距离可以小于第一显示元件与第二显示元件之间的距离。
根据一个或多个实施例,显示设备可以包括基板,基板可以包括与显示设备的显示区域相对应的第一区域以及与显示设备的非显示区域相对应的第二区域。显示设备可以包括布置在基板上和第一区域中的像素电路以及布置在第一区域和第二区域中、基板上的显示元件。像素电路中的至少一个可以与布置在第二区域中的显示元件中的至少一个电连接。
显示元件可以包括布置在第一区域与第二区域之间的边界部分处的至少一个显示元件。像素电路中的至少另一个可以与布置在边界部分处的至少一个显示元件电连接。
将根据附图、权利要求书和具体实施方式清楚地理解除上述描述之外的方面、特征和优点。
附图说明
本公开的特定实施例的上述和其他方面、特征和优点将根据下面结合附图进行的描述更明显,其中:
图1是示出根据实施例的电子设备的示意性透视图;
图2是根据实施例的显示设备的示意性俯视平面图;
图3是根据实施例的像素的等效电路图;
图4是根据实施例的像素的等效电路图;
图5是根据实施例的显示设备中的像素的布局结构的示意性俯视平面图;
图6是根据实施例的显示设备中的像素的布局结构的示意性俯视平面图;
图7是根据实施例的显示设备的一部分的截面图;
图8是根据实施例的显示设备的一部分的截面图;
图9是根据实施例的显示设备中的像素的布局结构的俯视平面图;
图10是根据实施例的显示设备的一部分的截面图;
图11是根据实施例的显示设备的一部分的截面图;并且
图12A至图12D各自是根据实施例的显示设备的示意图。
具体实施方式
将参考其中详细示出了实施例的附图更充分地描述优点、特征以及实现优点和特征的方法。然而,本公开可以以多种不同形式来实现,并且不应当被解释为限于本文中阐述的实施例。
贯穿全文,相同的附图标记指代相同的元件。冗余的描述可以被省略,因为其可能是对本领域普通技术人员已知的方面的描述。
将理解,虽然本文可以使用诸如“第一”、“第二”等的术语来描述各种部件,但这些部件不受这些术语限制。相反,这些术语仅用于将一个部件与另一部件区分开。
如本文中使用的,单数形式“一”和“该(所述)”旨在也包括复数形式,除非上下文另外清楚地指示。
将进一步理解,本文中使用的术语“包括”、“包含”、“具有”等指定存在所陈述的特征或部件,但不排除一个或多个其他特征或部件的存在或附加。
在实施例中,将理解,当层、区域或部件被称为在相对于另一层、区域或部件“上”、“上方”、“下方”等时,该层、区域或部件可以直接在另一层、区域或部件上(上方、下方等),或者其间可以存在中间层、区域或部件。
为便于说明,可以夸大或缩小附图中部件的尺寸。换句话说,由于附图中部件的尺寸和厚度为了便于说明可以被任意地图示,因此本公开并不限于此。
当某一实施例可以被不同地实现时,特定工艺可以以不同于所描述的顺序的顺序被执行。例如,两个连续描述的工艺可以基本同时被执行,或以与所描述的顺序相反的顺序被执行。
在下面的实施例中,当层、区域或部件“连接”到另一层、区域或部件时,该层、区域或部件可以直接连接到另一层、区域或部件,或者可以间接连接到另一层、区域或部件,其间具有中间层、区域或部件。例如,在说明书中,当层、区域或部件“电连接到”另一层、区域或部件时,该层、区域或部件可以以直接方式电连接到另一层、区域或部件,或者以间接方式电连接到另一层、区域或部件,其间具有中间层、区域或部件。
在实施例中,x轴、y轴和z轴不限于直角坐标系上的三个轴,并且可以被解释为更广泛的含义。例如,x轴、y轴和z轴可以彼此正交,但也可以指示彼此不正交的不同方向。
在说明书中,A“和/或”B指示A、B、或A和B。术语“和”和“或”可以以结合或分离的意义来使用,并且可以被理解为等同于“和/或”。在说明书和权利要求书中,出于其含义和解释的目的,短语“中的至少一个”旨在包括“从……的组中选择的至少一个”的含义。例如,“A和B中的至少一个”可以理解为意味着“仅A、仅B、或A和B两者”。
术语“重叠”或“重叠的”等意味着第一对象可以在第二对象的上方或下方或一侧,反之亦然。术语“重叠”(等)可以包括层叠、堆叠、面对、在……之上延伸、覆盖或部分地覆盖或如本领域普通技术人员所领会和理解的任何其他合适的术语。当元件被描述为与另一元件“不重叠”时,这可以包括这些元件彼此间隔开,彼此偏移或设置在彼此旁边或如本领域普通技术人员将领会和理解的任何其他合适的术语。
除非另外限定,否则本文中使用的所有术语(包括技术术语和科学术语)具有与本公开所属领域的技术人员所通常理解的含义相同的含义。将进一步理解,诸如那些在常用字典中定义的术语应该被解释为具有与它们在相关领域的上下文中的含义一致的含义,并且不将以理想化或过于正式的意义来解释,除非在说明书中明确地定义。
图1是示出根据实施例的显示设备1的示意性透视图。
参考图1,显示设备1可以通过其正面将图像输出到外部。显示设备1也可以通过其正面和侧面的至少一部分输出图像。例如,显示设备1可以通过像素将图像输出到外部。每个像素可以包括包含驱动薄膜晶体管的像素电路以及可以电连接到像素电路的显示元件(例如,有机发光二极管)。例如,显示设备1可以基于可以施加到像素电路的电信号通过显示元件发射光。
显示设备1可以包括第一区域AREA1和第二区域AREA2。
第一区域AREA1可以是其中设置有像素的像素电路的区域。第二区域AREA2可以包括部分地或完全地围绕第一区域AREA1的区域。
显示设备1可以包括另一第二区域AREA2’和开口区域OA。
开口区域OA可以对应于用于输出或输入光或声音的电子元件可以设置的位置。开口区域OA可以包括透射区域,光和声音中的至少一种可以通过透射区域从电子元件输出到外部或从外部输入到电子元件。
另一第二区域AREA2’可以位于第一区域AREA1内部并且围绕开口区域OA。换句话说,另一第二区域AREA2’可以被第一区域AREA1围绕,并且开口区域OA可以被另一第二区域AREA2’围绕。
图1示出了开口区域OA可以被设置在显示设备1的表面的上侧的中央处,但开口区域OA可以以各种数量和形式被设置在显示设备1的各个位置中。与图1中所示的不同,在一些实施例中,显示设备1可以不包括开口区域OA和另一第二区域AREA2’。
在下文中,显示设备1可以被描述为有机发光设备的示例,但根据各种实施例的显示设备1可以包括无机发光显示器和量子点发光显示器等。
图2是根据实施例的显示设备1的示意性俯视平面图。
参考图2,显示设备1可以包括多个像素P。像素P可以通过像素电路以及可以电连接到像素电路的显示元件发射例如红光、绿光、蓝光或白光。
像素P可以电连接到设置在第二区域AREA2中的驱动电路。例如,第一扫描驱动电路110、第二扫描驱动电路120、端子140、第一电源线160和第二电源线170中的至少一个可以被设置在第二区域AREA2中。
第一扫描驱动电路110可以通过扫描线SL将扫描信号提供到每个像素P。第一扫描驱动电路110可以通过发射控制线EL将发射控制信号提供到每个像素P。
第二扫描驱动电路120可以与第一扫描驱动电路110平行地被设置。第一区域AREA1可以被布置在第一扫描驱动电路110与第二扫描驱动电路120之间。例如,设置在第一区域AREA1中的像素P的一些像素P可以电连接到第一扫描驱动电路110,并且设置在第一区域AREA1中的像素P的其他像素P可以连接到第二扫描驱动电路120。
根据另一实施例,显示设备1可以不包括第一扫描驱动电路110或第二扫描驱动电路120,并且像素P可以连接到提供在显示设备1中的一个扫描驱动电路。
端子140可以被设置在基板100的一侧。端子140可以通过不被绝缘层覆盖而被暴露并且可以电连接到印刷电路板PCB。
印刷电路板PCB的第二端子PCB-P可以电连接到显示设备1的端子140。印刷电路板PCB可以将来自外部的信号或电力传送到显示设备1。例如,印刷电路板PCB可以将可以从处理器(未示出)接收的控制信号传送到第一扫描驱动电路110和/或第二扫描驱动电路120。印刷电路板PCB可以分别通过第一连接线161和第二连接线171将可以从处理器(未显示)接收的第一电力电压ELVDD(参见图3和图4)和第二电力电压ELVSS(参见图3和4)传送到第一电源线160和第二电源线170。例如,第一电力电压ELVDD可以通过连接到第一电源线160的驱动电压线PL被提供到每个像素P。第二电力电压ELVSS可以被提供给连接到第二电源线170的每个像素P的对电极。
数据驱动电路150可以电连接到数据线DL。数据驱动电路150可以通过连接到端子140的连接线151以及连接到连接线151的数据线DL将数据信号提供到像素P。
图2示出了数据驱动电路150可以被设置在印刷电路板PCB中。然而,作为另一实施例,数据驱动电路150可以被设置在显示设备1的基板100上。例如,数据驱动电路150可以在第二区域AREA2中被设置在端子140与第一电源线160之间。
第一电源线160可以包括沿轴(例如,x方向)彼此平行地延伸的第一子线162和第二子线163,第一子线162与第二子线163之间具有第一区域AREA1。
具有其中侧面可以开口的环形形状的第二电源线170可以部分地围绕第一区域AREA1。
例如扫描线SL、发射控制线EL、数据线DL和驱动电压线PL的线可以从设置在第二区域AREA2中的驱动电路延伸到第一区域AREA1,以将信号或电力提供到像素P。这些线可以相对于开口区域OA断开。在其他实施例中,这些线可以被设置成绕开开口区域OA。例如,绕开开口区域OA的线可以被布置在另一第二区域AREA2’中。
图3是根据实施例的像素的等效电路图。
参考图3,像素可以包括可以连接到扫描线SL和数据线DL的像素电路PC以及连接到像素电路PC的显示元件OLED。
像素电路PC可以包括驱动薄膜晶体管T1、开关薄膜晶体管T2和存储电容器Cst。
开关薄膜晶体管T2可以连接到扫描线SL和数据线DL,并且响应于通过扫描线SL输入的扫描信号Sn,开关薄膜晶体管T2可以将可以通过数据线DL输入的数据信号Dm传送到驱动薄膜晶体管T1。
存储电容器Cst可以连接到开关薄膜晶体管T2和驱动电压线PL,并且存储与从开关薄膜晶体管T2接收的电压与供给到驱动电压线PL的第一电力电压ELVDD之间的差相对应的电压。
驱动薄膜晶体管T1可以连接到驱动电压线PL和存储电容器Cst,并且可以响应于存储在存储电容器Cst中的电压的值而控制从驱动电压线PL流到显示元件OLED的驱动电流。响应于驱动电流,显示元件OLED可以向外部发射具有亮度的光。
图3示出了像素电路PC包括两个薄膜晶体管和一个存储电容器,但本公开并不限于此。例如,像素电路PC可以包括七个薄膜晶体管和一个存储电容器,如图4中所示。
图4是根据实施例的像素P的等效电路图。
参考图4,像素P可以包括像素电路PC以及连接到像素电路PC的显示元件OLED。
像素电路PC可以包括多个薄膜晶体管以及存储电容器。薄膜晶体管和存储电容器可以电连接到信号线SL、SL-1、EL、DL、初始化电压线VL和驱动电压线PL中的至少一条。
薄膜晶体管可以包括驱动薄膜晶体管T1、开关薄膜晶体管T2、补偿薄膜晶体管T3、第一初始化薄膜晶体管T4、操作控制薄膜晶体管T5、发射控制薄膜晶体管T6和第二初始化薄膜晶体管T7中的至少一个。
信号线可以包括:用于传送扫描信号Sn的扫描线SL;用于将先前扫描信号Sn-1传送到第一初始化薄膜晶体管T4和第二初始化薄膜晶体管T7的先前扫描线SL-1;用于将发射控制信号En传送到操作控制薄膜晶体管T5和发射控制薄膜晶体管T6的发射控制线EL;以及与扫描线SL相交并且传送数据信号Dm的数据线DL。
驱动电压线PL可以将第一电力电压ELVDD传送到驱动薄膜晶体管T1。
初始化电压线VL可以将用于初始化驱动薄膜晶体管T1和显示元件OLED的像素电极的初始化电压Vint传送到像素P。
驱动薄膜晶体管T1的驱动栅电极G1可以连接到存储电容器Cst的第一存储电容板Cst1。驱动薄膜晶体管T1的驱动源电极S1可以通过操作控制薄膜晶体管T5连接到驱动电压线PL。驱动薄膜晶体管T1的驱动漏电极D1可以通过发射控制薄膜晶体管T6电连接到显示元件OLED的像素电极。
驱动薄膜晶体管T1可以响应于开关薄膜晶体管T2的开关操作而接收数据信号Dm,并且可以将驱动电流IOLED提供到显示元件OLED。
开关薄膜晶体管T2的开关栅电极G2可以连接到扫描线SL。开关薄膜晶体管T2的开关源电极S2可以连接到数据线DL。开关薄膜晶体管T2的开关漏电极D2可以连接到驱动薄膜晶体管T1的驱动源电极S1,并且可以通过操作控制薄膜晶体管T5连接到驱动电压线PL。
开关薄膜晶体管T2可以响应于通过扫描线SL接收的扫描信号Sn而被导通,来执行开关操作,以将可以被传送到数据线DL的数据信号Dm传送到驱动薄膜晶体管T1的源电极S1。
补偿薄膜晶体管T3的补偿栅电极G3可以连接到扫描线SL。补偿薄膜晶体管T3的补偿源电极S3可以连接到驱动薄膜晶体管T1的驱动漏电极D1,并且还可以通过发射控制薄膜晶体管T6连接到显示元件OLED的像素电极。
补偿薄膜晶体管T3的补偿漏电极D3可以连接到存储电容器Cst的第一存储电容板Cst1、第一初始化薄膜晶体管T4的第一初始化漏电极D4和驱动薄膜晶体管T1的驱动栅电极G1。
补偿薄膜晶体管T3可以响应于通过扫描线SL接收的扫描信号Sn而被导通,并且将驱动薄膜晶体管T1的驱动栅电极G1电连接到驱动漏电极D1,从而对驱动薄膜晶体管T1进行补偿。
第一初始化薄膜晶体管T4的第一初始化栅电极G4可以连接到先前扫描线SL-1。第一初始化薄膜晶体管T4的第一初始化源电极S4可以连接到第二初始化薄膜晶体管T7的第二初始化漏电极D7和初始化电压线VL。
第一初始化薄膜晶体管T4的第一初始化漏电极D4可以连接到存储电容器Cst的第一存储电容板Cst1、补偿薄膜晶体管T3的补偿漏电极D3和驱动薄膜晶体管T1的驱动栅电极G1。
第一初始化薄膜晶体管T4可以响应于通过先前扫描线SL-1接收的先前扫描信号Sn-1而被导通,并且将初始化电压Vint传送到驱动薄膜晶体管T1的驱动栅电极G1,从而初始化驱动薄膜晶体管T1的驱动栅电极G1的电压。
操作控制薄膜晶体管T5的操作控制栅电极G5可以连接到发射控制线EL。操作控制薄膜晶体管T5的操作控制源电极S5可以连接到驱动电压线PL。操作控制薄膜晶体管T5的操作控制漏电极D5可以连接到驱动薄膜晶体管T1的驱动源电极S1和开关薄膜晶体管T2的开关漏电极D2。
发射控制薄膜晶体管T6的发射控制栅电极G6可以连接到发射控制线EL。发射控制薄膜晶体管T6的发射控制源电极S6可以连接到驱动薄膜晶体管T1的驱动漏电极D1和补偿薄膜晶体管T3的补偿源电极S3。
发射控制薄膜晶体管T6的发射控制漏电极D6可以电连接到第二初始化薄膜晶体管T7的第二初始化源电极S7和显示元件OLED的像素电极。
操作控制薄膜晶体管T5和发射控制薄膜晶体管T6可以响应于通过发射控制线EL接收的发射控制信号En而被同时导通,使得第一电力电压ELVDD可以被传送到显示元件OLED,并且驱动电流IOLED在显示元件OLED中流动。
第二初始化薄膜晶体管T7的第二初始化栅电极G7可以连接到先前扫描线SL-1。第二初始化薄膜晶体管T7的第二初始化源电极S7可以连接到发射控制薄膜晶体管T6的发射控制漏电极D6和显示元件OLED的像素电极。
第二初始化薄膜晶体管T7的第二初始化漏电极D7可以连接到第一初始化薄膜晶体管T4的第一初始化源电极S4和初始化电压线VL。第二初始化薄膜晶体管T7可以响应于通过先前扫描线SL-1接收的先前扫描信号Sn-1而被导通,以初始化显示元件OLED的像素电极。
图4示出了第一初始化薄膜晶体管T4和第二初始化薄膜晶体管T7连接到先前扫描线SL-1,但本公开并不限于此。作为另一实施例,第一初始化薄膜晶体管T4可以连接到先前扫描线SL-1,并且响应于先前扫描信号Sn-1而被驱动。第二初始化薄膜晶体管T7可以连接到另一信号线(例如,下一扫描线)并且响应于传送到另一信号线的信号而被驱动。
存储电容器Cst的第二存储电容板Cst2可以连接到驱动电压线PL。显示元件OLED的对电极可以连接到被供给可以是公共电压的第二电力电压ELVSS的电压线。因此,显示元件OLED可以从驱动薄膜晶体管T1接收驱动电流IOLED并且发射光,从而显示图像。
图4示出了补偿薄膜晶体管T3和第一初始化薄膜晶体管T4均具有双栅电极。但实施例并不限于此。补偿薄膜晶体管T3和第一初始化薄膜晶体管T4均可以具有单个栅电极。
图5和图6是示出根据各种实施例的显示设备1的像素的布局结构的示意性俯视平面图。例如,图5和图6可以是图2中所示的显示设备1的右侧处的第一区域AREA1与第二区域AREA2之间的边界部分的放大示意性俯视平面图。
显示设备1可以包括包含第一像素电路PC_1和第二像素电路PC_2的像素电路以及包含第一显示元件OLED_1和第二显示元件OLED_2的显示元件。
每个像素电路可以电连接到显示元件以构造像素。例如,第一像素电路PC_1可以电连接到第一显示元件OLED_1以构造第一像素,并且第二像素电路PC_2可以电连接到第二显示元件OLED_2以构造第二像素。
第一像素电路PC_1和第二像素电路PC_2可以被设置在第一区域AREA1中。
第一像素电路PC_1和第二像素电路PC_2可以被设置成在一个方向(例如,x方向)上以一间隔彼此隔开。
第一像素电路PC_1和第二像素电路PC_2可以通过信号线或电压线连接到设置在第二区域AREA2中的第二扫描驱动电路120或第二电源线170,并且可以从第二扫描驱动电路120或第二电源线170接收信号或电力。
图5和图6示出了第二扫描驱动电路120和第二电源线170被设置在第二区域AREA2中。然而,图2中所示的第一扫描驱动电路110、第二扫描驱动电路120、端子140、数据驱动电路150、第一电源线160和第二电源线170中的至少一个可以被设置在第二区域AREA2中。
第一显示元件OLED_1可以被设置在第一区域AREA1中。
第一显示元件OLED_1可以电连接到设置在第一区域AREA1中的第一像素电路PC_1。
第二显示元件OLED_2可以被设置在第二区域AREA2中。例如,第二显示元件OLED_2可以全部被设置在第二区域AREA2中。在另一示例中,第二显示元件OLED_2中的一些可以被设置在第一区域AREA1与第二区域AREA2之间的边界部分处。
第二显示元件OLED_2可以电连接到设置在第一区域AREA1中的像素电路PC_2。构造一个像素的第二显示元件OLED_2和第二像素电路PC_2可以分别在第一区域AREA1和第二区域AREA2中被设置成彼此隔开。
在相关领域的显示设备中,显示元件和像素电路可以一起被设置在第一区域AREA1中,而没有显示元件可以被设置在第二区域AREA2中。因此,在相关领域的显示设备中,第一区域AREA1可以用作发射光的显示区域,并且第二区域AREA2可以用作不发射光的非显示区域。相反,在根据本公开的实施例中,第二显示元件OLED_2可以被设置在第二区域AREA2(其可以对应于相关领域中的显示设备的非显示区域)中。因此,不仅第一区域AREA1而且第二区域AREA2可以用作显示区域。作为将与驱动有关的电信号提供到第二显示元件OLED_2的第二像素电路PC_2被设置在第一区域AREA1(而不是第二区域AREA2)中的另一好处,可以减小或消除第二像素电路PC_2对要设置在第二区域AREA2中的各种驱动电路或线的面积设计的影响。
根据各种实施例,设置在第一区域AREA1中的第一像素电路PC_1和第二像素电路PC_2的数量可以大于设置在第一区域AREA1中的第一显示元件OLED_1的数量。
设置在第一区域AREA1中的第一像素电路PC_1和第二像素电路PC_2的数量可以与设置在第一区域AREA1和第二区域AREA2中的第一显示元件OLED_1和第二显示元件OLED_2的数量相对应。例如,在一个像素电路可以连接到一个显示元件的情况下,设置在第一区域AREA1中的第一像素电路PC_1和第二像素电路PC_2的数量可以与设置在第一区域AREA1和第二区域AREA2中的第一显示元件OLED_1和第二显示元件OLED_2的数量相同。
彼此邻接的第一像素电路PC_1与第二像素电路PC_2之间的距离可以小于彼此邻接的第一显示元件OLED_1与第二显示元件OLED_2之间的距离。例如,在第一像素电路PC_1、第二像素电路PC_2、第一显示元件OLED_1和第二显示元件OLED_2的数量彼此相同的情况下,仅设置在第一区域AREA1中的第一像素电路PC_1和第二像素电路PC_2可能必须以一间隔来设置,该间隔小于可以以分布式方式设置在第一区域AREA1和第二区域AREA2中的第一显示元件OLED_1和第二显示元件OLED_2的间隔。这将稍后参考图7和图8描述。
图5和图6示出了设置在第一区域AREA1中的第一显示元件OLED_1和第一像素电路PC_1被设置成在平面图中彼此不重叠。然而,在其他实施例中,第一像素电路PC_1和第一显示元件OLED_1可以被设置成彼此重叠。例如,第一显示元件OLED_1可以被设置在第一像素电路PC_1上以与第一像素电路PC_1重叠。
根据另一实施例,第二显示元件OLED_2可以被设置在另一第二区域AREA2’中(参见图2)。例如,图5和图6中所示的第二区域AREA2可以被理解为在第一区域AREA1内部并且围绕开口区域OA(参见图2)的另一第二区域AREA2’。例如,在第二显示元件OLED_2可以被设置在另一第二区域AREA2’中的情况下,第二显示元件OLED_2可以与位于另一第二区域AREA2’中的线重叠。例如,第二显示元件OLED_2可以与在开口区域OA周围断开或绕过开口区域OA(参见图2)的线(例如,扫描线SL、发射控制线EL、数据线DL和电力电压线PL中的至少一条)重叠。
图7和图8各自是根据实施例的显示设备1的示意性截面图。
参考图7和图8,包括第一像素P1和第二像素P2的多个像素可以被设置在基板101上。
第一像素P1可以包括第一像素电路PC_1和第一显示元件OLED_1,第一像素电路PC_1可以包括第一驱动薄膜晶体管TFT1。设置在第一区域AREA1中的第一显示元件OLED_1的第一像素电极210_1可以电连接到设置在第一区域AREA1中的第一驱动薄膜晶体管TFT1。
第二像素P2可以包括第二像素电路PC_2和第二显示元件OLED_2,第二像素电路PC_2可以包括第二驱动薄膜晶体管TFT2。设置在第二区域AREA2中的第二显示元件OLED_2的第二像素电极210_2可以电连接到设置在第一区域AREA1中的第二驱动薄膜晶体管TFT2。
基板101可以包括玻璃或聚合物树脂。聚合物树脂可以包括聚醚砜、聚芳酯、聚醚酰亚胺、聚萘二甲酸乙二醇酯、聚对苯二甲酸乙二醇酯、聚苯硫醚、聚酰亚胺、聚碳酸酯、乙酸丙酸纤维素或它们的组合。包括聚合物树脂的基板101可以是例如柔性的、可卷曲的或可弯曲的。基板101可以包括多层结构,多层结构包括包含上述聚合物树脂的层和无机层。
第一驱动薄膜晶体管TFT1和第二驱动薄膜晶体管TFT2可以包括半导体层A、栅电极G、源电极S和漏电极D,半导体层A可以包括非晶硅、多晶硅、有机半导体材料或它们的组合。
半导体层A可以在基板101上方,并且缓冲层111可以被设置在第一驱动薄膜晶体管TFT1和第二驱动薄膜晶体管TFT2下方。缓冲层111可以包括诸如氧化硅、氮化硅、氧氮化硅或它们的组合的无机材料。缓冲层111可以防止杂质渗透到第一驱动薄膜晶体管TFT1和第二驱动薄膜晶体管TFT2中。
半导体层A可以包括非晶硅。作为另一实施例,半导体层A可以包括包含铟(In)、镓(Ga)、锡(Sn)、锆(Zr)、钒(V)、铪(Hf)、镉(Cd)、锗(Ge)、铬(Cr)、钛(Ti)、锌(Zn)或它们的组合的氧化物半导体。例如,半导体层A可以包括诸如氧化铟镓锌(IGZO)、氧化锌锡(ZTO)、氧化锌铟(ZIO)或它们的组合的氧化物半导体。
栅电极G可以被设置在半导体层A上方,栅绝缘层113在栅电极G与半导体层A之间。栅电极G可以包括钼(Mo)、铝(Al)、铜(Cu)、钛(Ti)或它们的组合,并且可以包括单层或多层结构。例如,栅电极G可以是单个Mo层。
栅绝缘层113可以包括氧化硅(SiO2)、氮化硅(SiNx)、氧氮化硅(SiON)、氧化铝(Al2O3)、氧化钛(TiO2)、氧化钽(Ta2O5)、氧化铪(HfO2)、氧化锌(ZnO2)或它们的组合。
源电极S和/或漏电极D可以被设置在栅电极G上方,层间绝缘层115在源电极S和/或漏电极D与栅电极G之间。源电极S和/或漏电极D可以包括Mo、Al、Cu、Ti或它们的组合,并且可以包括单层或多层结构。例如,源电极S和/或漏电极D可以包括Ti/Al/Ti的多层结构。
平坦化层117可以覆盖源电极S和/或漏电极D的上表面并且具有平坦的上表面,使得第一像素电极210_1和第二像素电极210_2可以平坦地形成。平坦化层117可以包括单层或多层结构,单层或多层结构包括可以包含有机材料的膜。平坦化层117可以包括像苯并环丁烯(BCB)、聚酰亚胺、六甲基二硅醚(HMDSO)、聚甲基丙烯酸甲酯、聚苯乙烯或它们的组合的通用商用聚合物、具有苯酚基团的聚合物衍生物、丙烯酸类聚合物、酰亚胺类聚合物、芳基醚类聚合物、酰胺类聚合物、氟类聚合物、对二甲苯类聚合物、乙烯醇类聚合物或它们的组合。平坦化层117可以包括无机材料。平坦化层117可以包括氧化硅(SiO2)、氮化硅(SiNx)、氧氮化硅(SiON)、氧化铝(Al2O3)、氧化钛(TiO2)、氧化钽(Ta2O5)、氧化铪(HfO2)或氧化锌(ZnO2)或它们的组合。在平坦化层117包括无机材料的情况下,在一些实施例中可以执行化学平坦化抛光。平坦化层117可以包括有机材料和无机材料两者。
第一像素电极210_1和第二像素电极210_2可以是透射电极、半透射电极或反射电极。在一些实施例中,第一像素电极210_1和第二像素电极210_2每个可以包括包含Ag、Mg、Al、Pt、Pd、Au、Ni、Nd、Ir、Cr和/或它们的化合物的反射膜以及形成在反射膜上的透明电极层或半透明电极层。透明电极层或半透明电极层可以包括从由氧化铟锡(ITO)、氧化铟锌(IZO)、氧化锌(ZnO)、氧化铟(In2O3)、氧化铟镓(IGO)和氧化铝锌(AZO)组成的组中选择的至少一种。在一些实施例中,第一像素电极210_1和第二像素电极210_2可以包括ITO/Ag/ITO的堆叠结构。
像素限定层119可以被设置在平坦化层117上。像素限定层119可以通过具有与第一像素电极210_1和第二像素电极210_2的中心部分相对应的开口来限定每个像素的发射区域。像素限定层119可以增加第一像素电极210_1的边缘与第一像素电极210_1上方的对电极230_1之间以及第二像素电极210_2的边缘与第二像素电极210_2上方的对电极230_2之间的距离,从而防止在第一像素电极210_1和第二像素电极210_2的边缘处产生电弧。像素限定层119可以由诸如聚酰亚胺、聚酰胺、丙烯酸树脂、苯并环丁烯、六甲基二硅醚(HMDSO)、酚醛树脂或它们的组合的有机绝缘材料形成。像素限定层119可以例如在诸如旋涂法的方法中形成。
第一显示元件OLED_1中的第一中间层220_1和第二显示元件OLED_2中的第二中间层220_2可以各自包括有机发射层。有机发射层可以包括包含发射红光、绿光、蓝光或白光的荧光或磷光材料的有机材料。有机发射层可以包括低分子量有机材料或高分子量有机材料。诸如空穴传输层(HTL)、空穴注入层(HIL)、电子传输层(ETL)、电子注入层(EIL)等的功能层可以被选择性地设置在有机发射层下方和/或上方。第一中间层220_1和第二中间层220_2可以被设置成分别对应于第一像素电极210_1和第二像素电极210_2。
第一对电极230_1和第二对电极230_2可以是透射电极或反射电极。在一些实施例中,第一对电极230_1和第二对电极230_2可以是透明或半透明电极,并且包括具有小的功函数的金属薄膜,金属薄膜包括Li、Ca、LiF/Ca、LiF/Al、Al、Ag、Mg和/或它们的化合物。诸如ITO、IZO、ZnO或In2O3的透明导电氧化物(TCO)层可以被进一步设置在金属薄膜上。第一对电极230_1和第二对电极230_2可以分别被设置在第一区域AREA1和第二区域AREA2中,并且被设置在第一中间层220_1、第二中间层220_2和像素限定层119上。
根据实施例,如图7中所示,第二像素电路PC_2可以被设置在第一区域AREA1中,并且第二显示元件OLED_2可以被设置在第二区域AREA2中。第二像素电路PC_2和第二显示元件OLED_2可以通过从第一区域AREA1延伸到第二区域AREA2的第二像素电极210_2彼此连接。例如,第二像素电极210_2可以从其中可以设置有第二显示元件OLED_2的第二区域AREA2的一部分延伸到其中可以设置有第二像素电路PC_2的第一区域AREA1的一部分,并且可以连接到第二像素电路PC_2中的第二驱动薄膜晶体管TFT2。
第二显示元件OLED_2可以被设置成与第二像素电路PC_2不重叠。第二显示元件OLED_2可以与第二区域AREA2中的第二扫描驱动电路120和/或第二电源线170重叠。图7和图8示出了被设置成与第二显示元件OLED_2重叠的第二扫描驱动电路120和第二电源线170。然而,根据设置在第二区域AREA2中的部件的位置,第二显示元件OLED_2可以被设置成与第一扫描驱动电路110、第二扫描驱动电路120、端子140、第一电源线160和第二电源线170中的至少一个重叠。
第二显示元件OLED_2可以被设置在第二区域AREA2中,而与设置在第一区域AREA1中的第二像素电路PC_2不重叠。因此,第一像素电路PC_1与第二像素电路PC_2之间的距离可以小于第一显示元件OLED_1与第二显示元件OLED_2之间的距离。
例如,从构造第一像素电路PC_1的第一驱动薄膜晶体管TFT1的半导体层A的一端到构造第二像素电路PC_2的第二驱动薄膜晶体管TFT2的半导体层A的一端的第一距离W1可以小于从形成在像素限定层119中的用于暴露第一像素电极210_1的中心部分的开口的一端到用于暴露第二像素电极210_2的中心部分的开口的一端的第二距离W2。
根据另一实施例,如图8中所示,第一区域AREA1中的第二像素电路PC_2和第二区域AREA2中的第二显示元件OLED_2可以通过从第一区域AREA1延伸到第二区域AREA2的第二接触金属层215_2彼此连接。
例如,显示设备1可以进一步包括在层间绝缘层115与平坦化层117之间的有机绝缘层118。有机绝缘层118可以包括诸如通用商用聚合物(像聚甲基丙烯酸甲酯(PMMA)或聚苯乙烯(PS))、具有苯酚集团的聚合物衍生物、丙烯酸类聚合物、酰亚胺类聚合物、芳基醚类聚合物、酰胺类聚合物、氟类聚合物、对二甲苯类聚合物、乙烯醇类聚合物以及它们的混合物的有机绝缘材料。
将第一驱动薄膜晶体管TFT1电连接到第一像素电极210_1的第一接触金属层215_1以及将第二驱动薄膜晶体管TFT2电连接到第二像素电极210_2的第二接触金属层215_2可以被设置在有机绝缘层118上。
第一接触金属层215_1和第二接触金属层215_2可以包括包含Mo、Al、Cu、Ti或它们的组合的导电材料。第一接触金属层215_1和第二接触金属层215_2可以具有包含上述材料的多层或单层结构。第一接触金属层215_1和第二接触金属层215_2可以各自被形成为顺序地层叠有钛层、铝层和钛层的多层结构。第一接触金属层215_1和第二接触金属层215_2可以通过限定在有机绝缘层118中的接触孔分别连接到第一像素电路PC_1和第二像素电路PC_2。
有机绝缘层118可以被设置在平坦化层117下方。第一像素电极210_1和第二像素电极210_2可以通过限定在平坦化层117中的接触孔分别连接到第一接触金属层215_1和第二接触金属层215_2。
图9是根据实施例的显示设备1中的像素的布局结构的俯视平面图。
参考图9,显示设备1可以包括第一区域AREA1以及与第一区域AREA1相邻的第二区域AREA2。在图9的实施例中,第一区域AREA1可以是显示设备1中的可弯曲区域,并且第二区域AREA2可以是不可弯曲区域。例如,第一区域AREA1可以对应于图12D中所示的可卷曲或可弯曲的显示设备的弯曲区域BA,并且第二区域AREA2可以对应于该显示设备的非弯曲区域NBA。
像素电路PC_A至PC_H可以被设置在第二区域AREA2中,并且分别与像素电路PC_A至PC_H相对应的显示元件OLED_A至OLED_H可以被设置在第一区域AREA1中。其中可以设置有显示元件OLED_A至OLED_H的第一区域AREA1可以用作显示区域。
尽管未示出,但用于将信号和/或电力提供到每个像素电路的部件(例如,驱动电路和连接线)可以被进一步设置在第一区域AREA1中。
根据实施例,由于显示元件OLED_A至OLED_H以及像素电路PC_A至PC_H分别被设置在不同区域中,因此可以最小化由其中设置有显示元件OLED_A至OLED_H的第一区域AREA1中的弯曲引起的损坏。例如,根据实施例的显示设备1可以具有比其中显示元件和像素电路被设置成在弯曲区域中彼此重叠的显示设备小的厚度,并且可以具有相对优异的弯曲特性。
显示元件OLED_A至OLED_H中的每个可以连接到像素电路PC_A至PC_H中的任一个以构造像素。因此,设置在第一区域AREA1中的显示元件OLED_A至OLED_H的数量可以与设置在第二区域AREA2中的像素电路PC_A至PC_H的数量相对应。例如,设置在第一区域AREA1中的显示元件OLED_A至OLED_H的数量可以与设置在第二区域AREA2中的像素电路PC_A至PC_H的数量相同。
第一区域AREA1的其中设置有显示元件OLED_A至OLED_H的面积可以大于第二区域AREA2的其中设置有像素电路PC_A至PC_H的面积。例如,每单位面积的像素电路PC_A至PC_H的数量可以大于每单位面积的显示元件OLED_A至OLED_H的数量。
图10和图11是示出根据实施例的显示设备1的一部分的截面图。
参考图10和图11,设置在第二区域AREA2中的第一像素电路PC_1和第二像素电路PC_2与设置在第一区域AREA1中的第一显示元件OLED_1和第二显示元件OLED_2可以各自通过第一像素电极210_1和第二像素电极210_2中的任一个或第一接触金属层215_1和第二接触金属层215_2中的任一个连接。
例如,如图10中所示,第一像素电极210_1可以从第二区域AREA2中的其中可以设置有第一像素电路PC_1的区域延伸到第一区域AREA1中的其中可以设置有第一显示元件OLED_1的区域,从而连接第一像素电路PC_1和第一显示元件OLED_1。另一方面,尽管未在图10中示出,但第二像素电极210_2可以从第二区域AREA2中的其中可以设置有第二像素电路PC_2的区域延伸到第一区域AREA1中的其中可以设置有第二显示元件OLED_2的区域,从而连接第二像素电路PC_2和第二显示元件OLED_2。
在另一示例中,如图11中所示,第一接触金属层215_1可以从第二区域AREA2中的其中可以设置有第一像素电路PC_1的区域延伸到第一区域AREA1中的其中可以设置有第一显示元件OLED_1的区域,从而连接第一像素电路PC_1和第一显示元件OLED_1。另一方面,尽管未在图11中示出,但第二接触金属层215_2可以从第二区域AREA2中的其中可以设置有第二像素电路PC_2的区域延伸到第一区域AREA1中的其中可以设置有第二显示元件OLED_2的区域,从而连接第二像素电路PC_2和第二显示元件OLED_2。
根据另一实施例,第一像素电路PC_1和第一显示元件OLED_1可以通过第一像素电极210_1彼此连接,并且第二像素电路PC_2和第二显示元件OLED_2可以通过第二接触金属层215_2彼此连接。
在实施例中,每单位面积的像素电路的数量可以大于每单位面积的显示元件的数量。在另一实施例中,设置在第一区域AREA1中的显示元件的数量可以与设置在第二区域AREA2中的像素电路的数量相对应。
包括上述结构的显示设备1可以是如图12A中所示的电视机1A、如图12B中所示的膝上型计算机或可折叠平板PC 1B、如图12C中所示的便携式显示器1C(诸如,移动电话)或如图12D中所示的可以是可卷曲的或可弯曲的柔性显示设备1D。在另一示例中,显示设备1也可以应用于提供在人工智能扬声器中的显示部分。这样,根据实施例的结构可以不限于特定电子设备,只要该电子设备可以能够提供图像即可。
根据各种实施例,可以提供一种其中可以最大化能够输出图像的区域的面积从而改善美感印象和用户便利性的显示设备。可以提供一种由于像素的显示元件和像素电路被设置在不同的区域中因此可以在输出图像的区域中容易弯曲的显示设备。
应理解,本文中描述的实施例应仅以描述性的意义而非限制目的来考虑。每个实施例中的特征或方面的描述应典型地被认为是可用于其他实施例中的其他相似特征或方面。尽管已经参考附图描述了一个或多个实施例,但是本领域普通技术人员将理解,可以在不背离如由所附权利要求限定的精神和范围的情况下,对其进行形式上和细节上的各种修改。

Claims (22)

1.一种显示设备,包括:
基板,包括第一区域以及围绕所述第一区域的第二区域;
布置在所述基板上的像素电路,并且所述像素电路包括布置在所述第一区域中的第一像素电路以及布置在所述第一区域中的第二像素电路;以及
布置在所述基板上的显示元件,所述显示元件包括:
布置在所述第一区域中并且电连接到所述第一像素电路的第一显示元件;和
布置在所述第二区域中并且电连接到所述第二像素电路的第二显示元件。
2.根据权利要求1所述的显示设备,其中,所述显示元件各自包括:
像素电极;
布置在所述像素电极上的对电极;以及
位于所述像素电极与所述对电极之间的中间层,其中
所述第二显示元件的所述像素电极从所述第二区域延伸到所述第一区域,并且电连接到所述第一区域中的所述第二像素电路。
3.根据权利要求1所述的显示设备,进一步包括:
位于所述像素电路与所述显示元件之间的接触金属层,
其中所述接触金属层从所述第一区域延伸到所述第二区域,并且将布置在所述第一区域中的所述第二像素电路电连接到布置在所述第二区域中的所述第二显示元件。
4.根据权利要求1所述的显示设备,其中,所述第一像素电路与所述第二像素电路之间的距离小于所述第一显示元件与所述第二显示元件之间的距离。
5.根据权利要求1所述的显示设备,其中,布置在所述第一区域中的所述像素电路的数量大于布置在所述第一区域中的所述显示元件的数量。
6.根据权利要求1所述的显示设备,其中,布置在所述第一区域中的所述像素电路的数量与布置在所述第一区域和所述第二区域中的所述显示元件的数量相对应。
7.根据权利要求2所述的显示设备,其中所述像素电路各自包括薄膜晶体管,所述薄膜晶体管包括:
半导体层;
与所述半导体层重叠的栅电极;以及
连接到所述半导体层的电极层,其中
所述第二显示元件的所述像素电极电连接到所述第二像素电路的所述电极层。
8.根据权利要求1所述的显示设备,其中,每单位面积的所述像素电路的数量大于每单位面积的所述显示元件的数量。
9.根据权利要求1所述的显示设备,其中,所述第二显示元件被布置成与在所述第二区域中被布置在所述基板上的驱动电路和连接线中的至少一个重叠。
10.根据权利要求1所述的显示设备,其中,所述第一像素电路和所述第一显示元件被布置成在所述基板上彼此重叠。
11.一种显示设备,包括:
包括第一区域和围绕所述第一区域的第二区域的基板;
布置在所述基板上并且位于所述第一区域中的显示元件,所述显示元件包括第一显示元件和第二显示元件;以及
布置在所述基板上并且位于所述第二区域中的像素电路,所述像素电路包括:
电连接到所述第一显示元件的第一像素电路;和
电连接到所述第二显示元件的第二像素电路。
12.根据权利要求11所述的显示设备,其中,所述第一显示元件和所述第二显示元件各自包括:
像素电极;
布置在所述像素电极上以与所述像素电极重叠的对电极;以及
位于所述像素电极与所述对电极之间的中间层,其中
所述第一显示元件的所述像素电极和所述第二显示元件的所述像素电极中的至少一个从所述第一区域延伸到所述第二区域,以连接到所述像素电路中的任一个。
13.根据权利要求11所述的显示设备,进一步包括:位于所述像素电路与所述显示元件之间的接触金属层,其中
所述接触金属层从所述第一区域延伸到所述第二区域,并且包括第一接触金属层和第二接触金属层中的至少一个,所述第一接触金属层将所述第一像素电路连接到所述第一显示元件,所述第二接触金属层将所述第二像素电路连接到所述第二显示元件。
14.根据权利要求13所述的显示设备,其中,所述显示元件各自包括:
像素电极;
布置在所述像素电极上的对电极;以及
位于所述像素电极与所述对电极之间的中间层,其中
所述第一接触金属层和所述第二接触金属层中的至少一个将包含在所述像素电路的任一个中的电极层电连接到包含在所述显示元件的任一个中的像素电极。
15.根据权利要求11所述的显示设备,其中,每单位面积的所述像素电路的数量大于每单位面积的所述显示元件的数量。
16.根据权利要求11所述的显示设备,其中,布置在所述第一区域中的所述显示元件的数量与布置在所述第二区域中的所述像素电路的数量相对应。
17.根据权利要求11所述的显示设备,其中,所述第一区域包括弯曲区域。
18.一种显示设备,包括:
基板,包括:第一区域;被所述第一区域围绕的第二区域;和被所述第二区域围绕的开口区域;
像素电路,被布置在所述基板上并且包括:布置在所述第一区域中的第一像素电路;和布置在所述第一区域中的第二像素电路;以及
布置在所述基板上的显示元件,所述显示元件包括:电连接到所述第一像素电路并且被布置在所述第一区域中的第一显示元件;和电连接到所述第二像素电路并且被布置在所述第二区域中的第二显示元件。
19.根据权利要求18所述的显示设备,其中,所述第二显示元件通过以下中的一个电连接到所述第二像素电路:
包含在所述第二显示元件中并且从所述第二区域延伸到所述第一区域的像素电极;和
位于所述第二像素电路与所述第二显示元件之间并且从所述第一区域延伸到所述第二区域的接触金属层。
20.根据权利要求18所述的显示设备,其中,所述第一像素电路与所述第二像素电路之间的距离小于所述第一显示元件与所述第二显示元件之间的距离。
21.一种显示设备,包括:
基板,包括:与所述显示设备的显示区域相对应的第一区域;和与所述显示设备的非显示区域相对应的第二区域;
布置在所述第一区域中、所述基板上的像素电路;以及
布置在所述第一区域和所述第二区域中、所述基板上的显示元件,其中
所述像素电路中的至少一个与所述显示元件中的布置在所述第二区域中的至少一个电连接。
22.根据权利要求21所述的显示设备,所述显示元件进一步包括布置在所述第一区域与所述第二区域之间的边界部分处的至少一个显示元件,其中
所述像素电路中的至少另一个与布置在所述边界部分处的所述至少一个显示元件电连接。
CN202010684640.4A 2019-07-17 2020-07-16 显示设备 Pending CN112242424A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020190086636A KR20210010716A (ko) 2019-07-17 2019-07-17 표시 장치
KR10-2019-0086636 2019-07-17

Publications (1)

Publication Number Publication Date
CN112242424A true CN112242424A (zh) 2021-01-19

Family

ID=74171286

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010684640.4A Pending CN112242424A (zh) 2019-07-17 2020-07-16 显示设备

Country Status (3)

Country Link
US (2) US11723238B2 (zh)
KR (1) KR20210010716A (zh)
CN (1) CN112242424A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115273656A (zh) * 2021-04-30 2022-11-01 荣耀终端有限公司 显示面板和显示设备
CN115457911A (zh) * 2021-06-09 2022-12-09 荣耀终端有限公司 显示面板和显示设备

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210157512A (ko) 2020-06-19 2021-12-29 삼성디스플레이 주식회사 디스플레이 장치
CN113096582B (zh) * 2021-04-16 2022-07-22 武汉天马微电子有限公司 一种显示面板及显示装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101938760B1 (ko) 2012-07-26 2019-01-16 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 제조 방법
KR102176719B1 (ko) * 2013-10-14 2020-11-10 삼성디스플레이 주식회사 플렉서블 표시판 및 그 제조 방법
KR102213223B1 (ko) * 2014-05-23 2021-02-08 삼성디스플레이 주식회사 유기발광 디스플레이 장치 및 그 제조방법
KR102372775B1 (ko) 2015-01-26 2022-03-11 삼성디스플레이 주식회사 유기 발광 표시 장치
KR20180018960A (ko) * 2016-08-12 2018-02-22 삼성디스플레이 주식회사 표시 장치
KR20180061850A (ko) 2016-11-30 2018-06-08 엘지디스플레이 주식회사 유기발광 표시장치와 그의 제조방법
KR102429676B1 (ko) 2017-10-27 2022-08-05 엘지디스플레이 주식회사 표시 장치

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115273656A (zh) * 2021-04-30 2022-11-01 荣耀终端有限公司 显示面板和显示设备
CN115273656B (zh) * 2021-04-30 2023-10-24 荣耀终端有限公司 显示面板和显示设备
US12004409B2 (en) 2021-04-30 2024-06-04 Honor Device Co., Ltd. Display panel and display device
CN115457911A (zh) * 2021-06-09 2022-12-09 荣耀终端有限公司 显示面板和显示设备
WO2022257496A1 (zh) * 2021-06-09 2022-12-15 荣耀终端有限公司 显示面板和显示设备

Also Published As

Publication number Publication date
US20210020716A1 (en) 2021-01-21
KR20210010716A (ko) 2021-01-28
US20230337480A1 (en) 2023-10-19
US11723238B2 (en) 2023-08-08

Similar Documents

Publication Publication Date Title
US11839121B2 (en) Display panel
US10418434B2 (en) Display device including data line arrangement around a through portion
EP3660828A1 (en) Display panel
CN111261085A (zh) 显示面板
KR20200021029A (ko) 표시 패널
CN111540767A (zh) 包括辅助像素的显示装置
CN112242424A (zh) 显示设备
EP3706107A1 (en) Display panel
CN112530992A (zh) 显示装置
US11770968B2 (en) Display device with opening pattern
CN112750864A (zh) 显示设备
CN112992989A (zh) 显示面板和包括显示面板的显示装置
US20230046181A1 (en) Display apparatus
KR20210080686A (ko) 표시 장치
US20230189576A1 (en) Display panel
KR20210102558A (ko) 표시 장치
EP3916793A1 (en) Organic light-emitting display apparatus
CN112992980A (zh) 显示装置
CN113013196A (zh) 显示面板和包括该显示面板的显示设备
CN112750867A (zh) 显示装置和制造该显示装置的方法
US20230225164A1 (en) Display panel and display apparatus including the same
CN114093316A (zh) 显示装置
US20240008321A1 (en) Display apparatus
US20240224590A1 (en) Display panel and display apparatus including the same
CN218473742U (zh) 显示面板和电子装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination