CN112150962B - 芯片时钟频率调整方法、装置、芯片及电子设备 - Google Patents

芯片时钟频率调整方法、装置、芯片及电子设备 Download PDF

Info

Publication number
CN112150962B
CN112150962B CN202011148686.0A CN202011148686A CN112150962B CN 112150962 B CN112150962 B CN 112150962B CN 202011148686 A CN202011148686 A CN 202011148686A CN 112150962 B CN112150962 B CN 112150962B
Authority
CN
China
Prior art keywords
frequency
value
clock
oscillator
resistance
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202011148686.0A
Other languages
English (en)
Other versions
CN112150962A (zh
Inventor
刘广辉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Vivo Mobile Communication Co Ltd
Original Assignee
Vivo Mobile Communication Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Vivo Mobile Communication Co Ltd filed Critical Vivo Mobile Communication Co Ltd
Priority to CN202011148686.0A priority Critical patent/CN112150962B/zh
Publication of CN112150962A publication Critical patent/CN112150962A/zh
Priority to PCT/CN2021/124977 priority patent/WO2022083638A1/zh
Application granted granted Critical
Publication of CN112150962B publication Critical patent/CN112150962B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Transceivers (AREA)

Abstract

本申请提供一种芯片时钟频率调整方法、装置、芯片及电子设备,所述芯片包括RC振荡器,所述RC振荡器用于输出时钟信号,所述RC振荡器包括由第一电阻和第一电容构成的RC选频网络,所述方法包括:确定所述RC振荡器输出的时钟信号的频率误差,所述频率误差为时钟频率差值与目标时钟频率的比值,所述时钟频率差值为所述RC振荡器输出的时钟信号的第一时钟频率与所述目标时钟频率的差值;在所述频率误差的绝对值大于第一预设值的情况下,调整所述RC选频网络的电阻值,以使所述频率误差的绝对值小于或等于所述第一预设值,所述第一预设值大于0,且所述第一预设值小于1。本申请实施例能够提高通信质量。

Description

芯片时钟频率调整方法、装置、芯片及电子设备
技术领域
本申请涉及通信技术领域,尤其涉及一种芯片时钟频率调整方法、装置、芯片及电子设备。
背景技术
随着电子设备的普及,电子设备的功能越来越完善,但电子设备的结构也越来越复杂。为便于电子设备的屏幕实现全面屏,电子设备的驱动芯片与天线的距离达到亚毫米级。为避免驱动芯片的时钟信号干扰天线,可以将时钟信号的时钟频率避开通信频段。时钟信号由RC振荡器生成,而现有技术中RC振荡器的时钟频率在通信频段内或接近通信频段,导致通信质量较低。
发明内容
本申请实施例提供一种芯片时钟频率调整方法、装置、芯片及电子设备,能够解决现有技术中RC振荡器的时钟频率在通信频段内或接近通信频段,导致通信质量较低的问题。
为了解决上述技术问题,本发明是这样实现的:
第一方面,本申请实施例提供了一种芯片时钟频率调整方法,应用于芯片,所述芯片包括RC振荡器,所述RC振荡器用于输出时钟信号,所述RC振荡器包括由第一电阻和第一电容构成的RC选频网络,所述方法包括:
确定所述RC振荡器输出的时钟信号的频率误差,所述频率误差为时钟频率差值与目标时钟频率的比值,所述时钟频率差值为所述RC振荡器输出的时钟信号的第一时钟频率与所述目标时钟频率的差值;
在所述频率误差的绝对值大于第一预设值的情况下,调整所述RC选频网络的电阻值,以使所述频率误差的绝对值小于或等于所述第一预设值,所述第一预设值大于0,且所述第一预设值小于1。
第二方面,本申请实施例提供了一种芯片,所述芯片包括RC振荡器,所述RC振荡器用于输出时钟信号,所述RC振荡器包括由第一电阻和第一电容构成的RC选频网络,所述RC振荡器还包括与所述第一电阻连接的阻值调整模块,所述阻值调整模块用于调整所述RC选频网络的电阻值,以使所述RC振荡器输出的时钟信号的频率误差的绝对值小于或等于第一预设值,所述频率误差为时钟频率差值与目标时钟频率的比值,所述时钟频率差值为所述RC振荡器输出的时钟信号的第一时钟频率与所述目标时钟频率的差值,所述第一预设值大于0,且所述第一预设值小于1。
第三方面,本申请实施例提供了一种芯片时钟频率调整装置,所述芯片包括RC振荡器,所述RC振荡器用于输出时钟信号,所述RC振荡器包括由第一电阻和第一电容构成的RC选频网络,所述装置包括:
第一确定模块,用于确定所述RC振荡器输出的时钟信号的频率误差,所述频率误差为时钟频率差值与目标时钟频率的比值,所述时钟频率差值为所述RC振荡器输出的时钟信号的第一时钟频率与所述目标时钟频率的差值;
调整模块,用于在所述频率误差的绝对值大于第一预设值的情况下,调整所述RC选频网络的电阻值,以使所述频率误差的绝对值小于或等于所述第一预设值,所述第一预设值大于0,且所述第一预设值小于1。
第四方面,本申请实施例提供了一种电子设备,该电子设备包括处理器、存储器及存储在所述存储器上并可在所述处理器上运行的程序或指令,所述程序或指令被所述处理器执行时实现如第一方面所述的芯片时钟频率调整方法中的步骤。
第五方面,本申请实施例提供了一种可读存储介质,所述可读存储介质上存储程序或指令,所述程序或指令被处理器执行时实现如第一方面所述的芯片时钟频率调整方法中的步骤。
第六方面,本申请实施例提供了一种芯片,所述芯片包括处理器和通信接口,所述通信接口和所述处理器耦合,所述处理器用于运行程序或指令,实现如第一方面所述的方法。
在本申请实施例中,确定所述RC振荡器输出的时钟信号的频率误差,所述频率误差为时钟频率差值与目标时钟频率的比值,所述时钟频率差值为所述RC振荡器输出的时钟信号的第一时钟频率与所述目标时钟频率的差值;在所述频率误差的绝对值大于第一预设值的情况下,调整所述RC选频网络的电阻值,以使所述频率误差的绝对值小于或等于所述第一预设值,所述第一预设值大于0,且所述第一预设值小于1。这样,通过调整RC选频网络的电阻值,能够降低RC振荡器输出的时钟信号的频率误差,从而能够调整时钟信号的时钟频率避开当前射频通信频段,能够提高通信质量。
附图说明
图1是本申请实施例提供的一种芯片时钟频率调整方法的流程图;
图2是本申请实施例提供的一种芯片的结构示意图;
图3是本申请实施例提供的一种时钟脉冲计数的示意图;
图4是本申请实施例提供的一种调整时钟频率的示意图;
图5是本申请实施例提供的一种芯片的部分结构示意图;
图6是本申请实施例提供的一种芯片时钟频率调整装置的结构示意图之一;
图7是本申请实施例提供的一种芯片时钟频率调整装置的结构示意图之二;
图8是本申请实施例提供的一种电子设备的结构示意图之一;
图9是本申请实施例提供的一种电子设备的结构示意图之二。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请的说明书和权利要求书中的术语“第一”、“第二”等是用于区别类似的对象,而不用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便本申请的实施例能够以除了在这里图示或描述的那些以外的顺序实施,且“第一”、“第二”等所区分的对象通常为一类,并不限定对象的个数,例如第一对象可以是一个,也可以是多个。此外,说明书以及权利要求中“和/或”表示所连接对象的至少其中之一,字符“/”,一般表示前后关联对象是一种“或”的关系。
下面结合附图,通过具体的实施例及其应用场景对本申请实施例提供的芯片时钟频率调整方法进行详细地说明。
参见图1,图1是本申请实施例提供的一种芯片时钟频率调整方法的流程图,所述方法应用于芯片,所述芯片包括RC振荡器,所述RC振荡器用于输出时钟信号,如图2所示,所述RC振荡器包括由第一电阻21和第一电容构成的RC选频网络2,如图1所示,包括以下步骤:
步骤101、确定所述RC振荡器输出的时钟信号的频率误差,所述频率误差为时钟频率差值与目标时钟频率的比值,所述时钟频率差值为所述RC振荡器输出的时钟信号的第一时钟频率与所述目标时钟频率的差值。
其中,所述第一电阻的数量可以为一个或多个,所述第一电容的数量可以为一个或多个。如图2所示,所述第一电阻的数量可以为3个,所述第一电容的数量可以为3个。所述RC振荡器可以包括放大器,所述RC选频网络2可以与放大器连接,通过放大器输出时钟信号。所述第一时钟频率可以为RC振荡器输出的时钟信号的时钟频率,即当前实际时钟频率。所述目标时钟频率可以为预设时钟频率,或者可以为基于当前射频通信频段确定的时钟频率。
步骤102、在所述频率误差的绝对值大于第一预设值的情况下,调整所述RC选频网络的电阻值,以使所述频率误差的绝对值小于或等于所述第一预设值,所述第一预设值大于0,且所述第一预设值小于1。
其中,所述第一预设值可以为0.2%,或者可以为0.3%,或者可以为0.5%,等等,本实施例对此不进行限定。可以通过阻值调整模块调整所述RC选频网络的电阻值,所述阻值调整模块可以包括至少一个阻值减小单元和至少一个阻值增大单元,所述阻值减小单元用于减小所述RC选频网络的电阻值,所述阻值增大单元用于增大所述RC选频网络的电阻值;每个所述阻值减小单元均包括:与所述第一电阻并联的至少一个第二电阻,以及与每个所述第二电阻串联的第一开关;每个所述阻值增大单元均包括:与所述第一电阻串联的至少一个第三电阻,以及与每个所述第三电阻串联的第二开关。
在实际应用中,以芯片为显示驱动芯片为例,显示驱动芯片在芯片设计时因优先考虑逻辑和时序实现,进而在相关设计上留有很大的余量,甚至认为EMC(电磁兼容)问题都是系统集成的问题,电子设备需要在系统端寻找解决方案,从而忽略了源头处理代价最小的原则,导致相关厂家针对芯片级的EMI(电磁干扰)处理措施和解决方案研究投入极少,不能在功能和EMI相关性能上取得平衡,导致显示驱动芯片在EMI性能方面存在较大的缺陷。在电子设备极致全面屏的外观驱使下,显示驱动芯片与天线的距离已经是亚毫米级,显示驱动芯片的时钟产生的直接辐射EMI干扰可近距离辐射耦合到天线。
在本申请实施例中,确定所述RC振荡器输出的时钟信号的频率误差,所述频率误差为时钟频率差值与目标时钟频率的比值,所述时钟频率差值为所述RC振荡器输出的时钟信号的第一时钟频率与所述目标时钟频率的差值;在所述频率误差的绝对值大于第一预设值的情况下,调整所述RC选频网络的电阻值,以使所述频率误差的绝对值小于或等于所述第一预设值,所述第一预设值大于0,且所述第一预设值小于1。这样,通过调整RC选频网络的电阻值,能够降低RC振荡器输出的时钟信号的频率误差,从而能够调整时钟信号的时钟频率避开当前射频通信频段,能够提高通信质量。
可选的,所述确定所述RC振荡器输出的时钟信号的频率误差,包括:
接收行扫描信号;
获取在至少两个行扫描信号的接收时刻之间所述RC振荡器输出的时钟信号的第一脉冲数;
基于所述目标时钟频率获取目标脉冲数;
基于所述第一脉冲数与所述目标脉冲数确定所述RC振荡器输出的时钟信号的频率误差。
其中,所述目标脉冲数可以为所述至少两个行扫描信号的接收时刻之间的时间差值与目标时钟频率的乘积,所述RC振荡器输出的时钟信号的频率误差可以为:(N0-N1)/N1*100%,N0为第一脉冲数,N1为目标脉冲数。如图3所示,t1为时钟周期,t0为在至少两个行扫描信号的接收时刻之间的时长,则N1为:t0/t1。t0可以由处理器提供,通常为0.001%以上精度,精度较高。可以通过16位脉冲计数器对第一脉冲数进行计数,16位脉冲计数器可以实现最大65536个脉冲计数,理论上最大可以实现频率误差(1-65535/65536),约为0.0025%的判断精度。
相关技术中,由RC振荡器输出的时钟信号,时钟精度较差,仅能达到目标时钟频率的2%~5%左右,且随着温度变化会发生漂移,抖动较大,导致干扰信号的频谱带宽达到了3MHz以上。时钟精度较差导致无法选定一个特定的频率以保证相关干扰避开所有通信频段。且受制程和平台限制,无法由外部直接输入参考时钟且芯片内部无法增加高精度时钟源。显示驱动芯片的封装和工艺上不支持高精度时钟源模块,如晶体的集成;且芯片不能支持外供高精度时钟作为参考,会导致兼容性较差。
需要说明的是,在确定频率误差时,通过较高的时钟精度要求,可以获取尽可能准确的频率误差。示例地,时钟精度在0.05%时,能够获取较准确的频率误差。可以对N1四舍五入取整数,得到N2;计算(1-N2*t1/t0),得到时钟的精度。例如,目标时钟频率为100MHz,时钟的周期为10ns,满足脉冲个数2000个以上的条件时,单位时间在20000ns即20us以上,对应60Hz屏幕,每行扫描的时间为7us,取3行扫描时间为21us,对应的目标脉冲数为2100个可满足0.05%的精度要求。
该实施方式中,通过跟踪对比精确度较高的行扫描信号单位周期内的时钟脉冲个数确定时钟的频率误差,能够较为准确地确定频率误差,进而能够基于较为准确的频率误差对时钟频率进行调整。
可选的,所述在所述频率误差的绝对值大于第一预设值的情况下,调整所述RC选频网络的电阻值,以使所述频率误差的绝对值小于或等于所述第一预设值,包括:
在所述频率误差的绝对值大于第一预设值,且所述频率误差大于0的情况下,增大所述RC选频网络的电阻值,以使所述频率误差的绝对值小于或等于所述第一预设值;
在所述频率误差的绝对值大于第一预设值,且所述频率误差小于0的情况下,减小所述RC选频网络的电阻值,以使所述频率误差的绝对值小于或等于所述第一预设值。
其中,可以通过所述至少一个阻值增大单元中的全部或部分阻值增大单元增大所述RC选频网络的电阻值,可以通过所述至少一个阻值减小单元中的全部或部分阻值减小单元减小所述RC选频网络的电阻值。
本实施方式中,通过增大或减小所述RC选频网络的电阻值降低时钟频率的频率误差,从而能够准确地调整时钟频率使得时钟频率避开射频通信频段,提升显示驱动芯片的EMI性能,进而提升网络适应性体验。
可选的,所述确定所述RC振荡器输出的时钟信号的频率误差之前,所述方法还包括:
获取当前射频通信频段;
若所述第一时钟频率处于所述当前射频通信频段内,则基于所述当前射频通信频段确定所述目标时钟频率,其中,所述目标时钟频率处于所述当前射频通信频段外。
其中,可以预先设置有频率设定查找表,频率设定查找表中可以存储有射频通信频段与对应的时钟频率,即目标时钟频率,射频通信频段内不包括目标时钟频率,从而目标时钟频率能够避让射频通信频段。所述目标时钟频率可以为频率设定查找表中当前射频通信频段对应的时钟频率。如图4所示,当前射频通信频段可以为FL至FH之间,可以将处于当前射频通信频段内的第一时钟频率跳频至处于所述当前射频通信频段外的目标时钟频率。
在实际应用中,可以在切换射频通信频段和信道时,同步对显示驱动芯片的时钟精度和频率误差进行检测,确认时钟相关干扰是否避让射频通信频段。若当前时钟频率不能避开当前射频通信频段,则可以调整时钟频率至预先设置的频率设定查找表中的目标时钟频率。通过调整当前时钟频率,使得当前时钟频率尽可能接近目标时钟频率,以提升时钟精度和降低频率误差为基础,在不影响功能前提下进行小范围跳频,避让当前射频通信频段,可以解决显示驱动芯片的时钟模块带来的EMI干扰类问题。
该实施方式中,基于所述当前射频通信频段确定所述目标时钟频率,能够随着射频通信频段的变化对时钟频率进行动态智能调整和补偿,使得时钟模块的干扰频点能够避开射频通信频段,从而能够解决时钟模块带来的EMI干扰问题。
参见图2,图2是本申请实施例提供的一种芯片的结构示意图,所述芯片包括RC振荡器,所述RC振荡器用于输出时钟信号,所述RC振荡器包括由第一电阻21和第一电容构成的RC选频网络2,如图5所示,所述RC振荡器还包括与所述第一电阻21连接的阻值调整模块22,所述阻值调整模块22用于调整所述RC选频网络2的电阻值,以使所述RC振荡器输出的时钟信号的频率误差的绝对值小于或等于第一预设值,所述频率误差为时钟频率差值与目标时钟频率的比值,所述时钟频率差值为所述RC振荡器输出的时钟信号的第一时钟频率与所述目标时钟频率的差值,所述第一预设值大于0,且所述第一预设值小于1。
其中,RC振荡器的时钟频率与RC选频网络2的电阻值呈反比,示例地,f=1/(2πRC),f为时钟频率,R为RC选频网络2的电阻值,C为RC选频网络2的电容值。
通过阻值调整模块22调整所述RC选频网络2的电阻值,能够提高时钟精度,并降低频率误差,从而能够降低对芯片集成开发的难度;且能够在较小的成本和无需牺牲可靠性的情况下,提升芯片的EMI性能,进而提升网络适应性体验;并且能够缩短产品开发验证周期。
本申请实施例中,通过所述阻值调整模块22调整所述RC选频网络2的电阻值,能够降低RC振荡器输出的时钟信号的频率误差,从而能够调整时钟信号的时钟频率避开当前射频通信频段,能够提高通信质量。
可选的,所述阻值调整模块22包括至少一个阻值减小单元和至少一个阻值增大单元,所述阻值减小单元用于减小所述RC选频网络2的电阻值,所述阻值增大单元用于增大所述RC选频网络2的电阻值;
每个所述阻值减小单元均包括:与所述第一电阻21并联的至少一个第二电阻,以及与每个所述第二电阻串联的第一开关;
每个所述阻值增大单元均包括:与所述第一电阻21串联的至少一个第三电阻,以及与每个所述第三电阻串联的第二开关。
其中,所述第二电阻的电阻值大于所述第一电阻21的电阻值,所述第三电阻的电阻值小于所述第一电阻21的电阻值。例如,所述第二电阻的电阻值为第一电阻21的电阻值的100倍,所述第三电阻的电阻值为第一电阻21的电阻值的1%。多个阻值减少单元减小的所述RC选频网络2的电阻值可以不同,且多个阻值增大单元增大的所述RC选频网络2的电阻值可以不同,从而能够实现步进式地调整频率误差。
阻值调整模块22增加的电路面积占整个芯片面积非常小,而芯片成本与面积相关,因此,本实施方式可以以较小的成本和代价提升芯片的时钟的EMI性能,同时因时钟精度的提升,进而能够提升芯片相关功能的可靠性。
该实施方式中,通过在RC选频网络2的第一电阻21上并联或串联多个不同阻值的电阻,并联较大电阻或串联较小电阻能够使时钟频率小范围变化,从而能够通过所述至少一个阻值减小单元和至少一个阻值增大单元步进式地调整频率误差。
可选的,所述至少一个阻值减小单元包括第一阻值减小单元221和第二阻值减小单元222,所述第一阻值减小单元221用于减小所述RC选频网络2的电阻值,以使所述RC选频网络2的电阻值小于第二预设值,所述第二阻值减小单元222用于减小所述RC选频网络2的电阻值,以使所述RC选频网络2的电阻值小于第三预设值,所述第二预设值大于所述第三预设值;
所述至少一个阻值增大单元包括第一阻值增大单元225和第二阻值增大单元226,所述第一阻值增大单元225用于增大所述RC选频网络2的电阻值,以使所述RC选频网络2的电阻值大于第四预设值,所述第二阻值增大单元226用于增大所述RC选频网络2的电阻值,以使所述RC选频网络2的电阻值大于第五预设值,所述第四预设值小于所述第五预设值。
其中,所述第一阻值减小单元221和第二阻值减小单元222减小所述RC选频网络2的电阻值,从而能够增大时钟频率,第一阻值减小单元221对应的时钟频率的增大值小于第二阻值减小单元222对应的时钟频率的增大值。第一阻值增大单元225和第二阻值增大单元226增大所述RC选频网络2的电阻值,从而能够减小时钟频率,第一阻值增大单元225对应的时钟频率的减小值小于第二阻值增大单元226对应的时钟频率的减小值。
作为一种实施方式,所述至少一个阻值减小单元包括第一阻值减小单元221、第二阻值减小单元222、第三阻值减小单元223和第四阻值减小单元224,第一阻值减小单元221可以增大时钟频率使频率误差的绝对值变化0.1%,第二阻值减小单元222可以增大时钟频率使频率误差的绝对值变化0.5%,第三阻值减小单元223可以增大时钟频率使频率误差的绝对值变化0.2%,第四阻值减小单元224可以增大时钟频率使频率误差的绝对值变化1%。所述至少一个阻值增大单元包括第一阻值增大单元225、第二阻值增大单元226、第三阻值增大单元227和第四阻值增大单元228,第一阻值增大单元225可以减小时钟频率使频率误差的绝对值变化0.1%,第二阻值增大单元226可以减小时钟频率使频率误差的绝对值变化0.5%,第三阻值增大单元227可以减小时钟频率使频率误差的绝对值变化0.2%,第四阻值增大单元228可以减小时钟频率使频率误差的绝对值变化1%。所述阻值调整模块22还可以包括第三开关229,第三开关229可以与第一电阻21串联,在需要增大所述RC选频网络2的电阻值时,可以断开第三开关229;在不需要增大所述RC选频网络2的电阻值时,可以闭合第三开关229。
在实际应用中,可以判断频率误差的绝对值是否小于0.2%,若判断频率误差的绝对值小于0.2%,则可以不对时钟频率进行调整;若判断频率误差的绝对值大于0.5%,且频率误差小于0,则可以通过控制第二阻值减小单元222以及第四阻值减小单元224中的第一开关对频率误差进行调整;若判断频率误差的绝对值大于或等于0.2%且小于或等于0.5%,且频率误差小于0,则可以通过控制第一阻值减小单元221以及第三阻值减小单元223中的第一开关对频率误差进行调整;若判断频率误差的绝对值大于0.5%,且频率误差大于0,则可以通过控制第二阻值增大单元226以及第四阻值增大单元228中的第二开关对频率误差进行调整;若判断频率误差的绝对值大于或等于0.2%且小于或等于0.5%,且频率误差小于0,则可以通过控制第一阻值增大单元225以及第三阻值增大单元227中的第二开关对频率误差进行调整。
通过阻值调整模块22调整RC选频网络2的电阻值,可以在ms内将频率误差调整到预设范围内,从而即使考虑有一定噪声带宽的情况下,满足干扰噪声避让射频通信频段的需求。
该实施方式中,通过第一阻值减小单元221和第二阻值减小单元222,在当前时钟频率小于目标时钟频率的情况下,能够逐步增大时钟频率,使得当前时钟频率接近目标时钟频率,从而逐步减小频率误差;通过第一阻值增大单元225和第二阻值增大单元226,在当前时钟频率大于目标时钟频率的情况下,能够逐步减小时钟频率,使得当前时钟频率接近目标时钟频率,从而逐步减小频率误差。
图1实施例中的芯片时钟频率调整方法可以用于上述实施例中的芯片,且可以达到相同的有益效果。
需要说明的是,本申请实施例提供的芯片时钟频率调整方法,执行主体可以为芯片时钟频率调整装置,或者该芯片时钟频率调整装置中的用于执行加载芯片时钟频率调整方法的控制模块。本申请实施例中以芯片时钟频率调整装置执行加载芯片时钟频率调整的方法为例,说明本申请实施例提供的芯片时钟频率调整装置。
参见图6,图6是本申请实施例提供的一种芯片时钟频率调整装置的结构示意图,所述芯片包括RC振荡器,所述RC振荡器用于输出时钟信号,所述RC振荡器包括由第一电阻和第一电容构成的RC选频网络,如图6所示,所述装置300包括:
第一确定模块301,用于确定所述RC振荡器输出的时钟信号的频率误差,所述频率误差为时钟频率差值与目标时钟频率的比值,所述时钟频率差值为所述RC振荡器输出的时钟信号的第一时钟频率与所述目标时钟频率的差值;
调整模块302,用于在所述频率误差的绝对值大于第一预设值的情况下,调整所述RC选频网络的电阻值,以使所述频率误差的绝对值小于或等于所述第一预设值,所述第一预设值大于0,且所述第一预设值小于1。
可选的,所述第一确定模块301具体用于:
接收行扫描信号;
获取在至少两个行扫描信号的接收时刻之间所述RC振荡器输出的时钟信号的第一脉冲数;
基于所述目标时钟频率获取目标脉冲数;
基于所述第一脉冲数与所述目标脉冲数确定所述RC振荡器输出的时钟信号的频率误差。
可选的,所述调整模块302具体用于:
在所述频率误差的绝对值大于第一预设值,且所述频率误差大于0的情况下,增大所述RC选频网络的电阻值,以使所述频率误差的绝对值小于或等于所述第一预设值;
在所述频率误差的绝对值大于第一预设值,且所述频率误差小于0的情况下,减小所述RC选频网络的电阻值,以使所述频率误差的绝对值小于或等于所述第一预设值。
可选的,如图7所示,所述装置300还包括:
获取模块303,用于获取当前射频通信频段;
第二确定模块304,用于若所述第一时钟频率处于所述当前射频通信频段内,则基于所述当前射频通信频段确定所述目标时钟频率,其中,所述目标时钟频率处于所述当前射频通信频段外。
本申请实施例中的芯片时钟频率调整装置可以是装置,也可以是终端中的部件、集成电路、或芯片。该装置可以是移动电子设备,也可以为非移动电子设备。示例性的,移动电子设备可以为手机、平板电脑、笔记本电脑、掌上电脑、车载电子设备、可穿戴设备、超级移动个人计算机(ultra-mobile personal computer,UMPC)、上网本或者个人数字助理(personal digital assistant,PDA)等,非移动电子设备可以为服务器、网络附属存储器(Network Attached Storage,NAS)、个人计算机(personal computer,PC)、电视机(television,TV)、柜员机或者自助机等,本申请实施例不作具体限定。
本申请实施例中的芯片时钟频率调整装置可以为具有操作系统的装置。该操作系统可以为安卓(Android)操作系统,可以为ios操作系统,还可以为其他可能的操作系统,本申请实施例不作具体限定。
本申请实施例提供的芯片时钟频率调整装置能够实现图1的方法实施例实现的各个过程,为避免重复,这里不再赘述。
可选的,如图8所示,本申请实施例还提供一种电子设备400,包括处理器401,存储器402,存储在存储器402上并可在所述处理器401上运行的程序或指令,该程序或指令被处理器401执行时实现上述芯片时钟频率调整方法实施例的各个过程,且能达到相同的技术效果,为避免重复,这里不再赘述。
需要说明的是,本申请实施例中的电子设备包括上述所述的移动电子设备和非移动电子设备。
图9为实现本申请实施例的一种电子设备的硬件结构示意图。
该电子设备500包括但不限于:射频单元501、网络模块502、音频输出单元503、输入单元504、传感器505、显示单元506、用户输入单元507、接口单元508、存储器509、以及处理器510等部件。
本领域技术人员可以理解,电子设备500还可以包括给各个部件供电的电源(比如电池),电源可以通过电源管理系统与处理器510逻辑相连,从而通过电源管理系统实现管理充电、放电、以及功耗管理等功能。图9中示出的电子设备结构并不构成对电子设备的限定,电子设备可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件布置,在此不再赘述。
其中,所述电子设备包括芯片,所述芯片包括RC振荡器,所述RC振荡器用于输出时钟信号,所述RC振荡器包括由第一电阻和第一电容构成的RC选频网络,处理器510用于:确定所述RC振荡器输出的时钟信号的频率误差,所述频率误差为时钟频率差值与目标时钟频率的比值,所述时钟频率差值为所述RC振荡器输出的时钟信号的第一时钟频率与所述目标时钟频率的差值;
在所述频率误差的绝对值大于第一预设值的情况下,调整所述RC选频网络的电阻值,以使所述频率误差的绝对值小于或等于所述第一预设值,所述第一预设值大于0,且所述第一预设值小于1。
可选的,处理器510还用于:
接收行扫描信号;
获取在至少两个行扫描信号的接收时刻之间所述RC振荡器输出的时钟信号的第一脉冲数;
基于所述目标时钟频率获取目标脉冲数;
基于所述第一脉冲数与所述目标脉冲数确定所述RC振荡器输出的时钟信号的频率误差。
可选的,处理器510还用于:
在所述频率误差的绝对值大于第一预设值,且所述频率误差大于0的情况下,增大所述RC选频网络的电阻值,以使所述频率误差的绝对值小于或等于所述第一预设值;
在所述频率误差的绝对值大于第一预设值,且所述频率误差小于0的情况下,减小所述RC选频网络的电阻值,以使所述频率误差的绝对值小于或等于所述第一预设值。
可选的,处理器510还用于:
获取当前射频通信频段;
若所述第一时钟频率处于所述当前射频通信频段内,则基于所述当前射频通信频段确定所述目标时钟频率,其中,所述目标时钟频率处于所述当前射频通信频段外。
应理解的是,本申请实施例中,输入单元504可以包括图形处理器(GraphicsProcessing Unit,GPU)5041和麦克风5042,图形处理器5041对在视频捕获模式或图像捕获模式中由图像捕获装置(如摄像头)获得的静态图片或视频的图像数据进行处理。显示单元506可包括显示面板5061,可以采用液晶显示器、有机发光二极管等形式来配置显示面板5061。用户输入单元507包括触控面板5071以及其他输入设备5072。触控面板5071,也称为触摸屏。触控面板5071可包括触摸检测装置和触摸控制器两个部分。其他输入设备5072可以包括但不限于物理键盘、功能键(比如音量控制按键、开关按键等)、轨迹球、鼠标、操作杆,在此不再赘述。存储器509可用于存储软件程序以及各种数据,包括但不限于应用程序和操作系统。处理器510可集成应用处理器和调制解调处理器,其中,应用处理器主要处理操作系统、用户界面和应用程序等,调制解调处理器主要处理无线通信。可以理解的是,上述调制解调处理器也可以不集成到处理器510中。
本申请实施例还提供一种可读存储介质,所述可读存储介质上存储有程序或指令,该程序或指令被处理器执行时实现上述芯片时钟频率调整方法实施例的各个过程,且能达到相同的技术效果,为避免重复,这里不再赘述。
其中,所述处理器为上述实施例中所述的电子设备中的处理器。所述可读存储介质,包括计算机可读存储介质,如计算机只读存储器(Read-Only Memory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等。
本申请实施例另提供了一种芯片,所述芯片包括处理器和通信接口,所述通信接口和所述处理器耦合,所述处理器用于运行程序或指令,实现上述芯片时钟频率调整方法实施例的各个过程,且能达到相同的技术效果,为避免重复,这里不再赘述。
应理解,本申请实施例提到的芯片还可以称为系统级芯片、系统芯片、芯片系统或片上系统芯片等。
需要说明的是,在本文中,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者装置不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者装置所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括该要素的过程、方法、物品或者装置中还存在另外的相同要素。此外,需要指出的是,本申请实施方式中的方法和装置的范围不限按示出或讨论的顺序来执行功能,还可包括根据所涉及的功能按基本同时的方式或按相反的顺序来执行功能,例如,可以按不同于所描述的次序来执行所描述的方法,并且还可以添加、省去、或组合各种步骤。另外,参照某些示例所描述的特征可在其他示例中被组合。
通过以上的实施方式的描述,本领域的技术人员可以清楚地了解到上述实施例方法可借助软件加必需的通用硬件平台的方式来实现,当然也可以通过硬件,但很多情况下前者是更佳的实施方式。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质(如ROM/RAM、磁碟、光盘)中,包括若干指令用以使得一台终端(可以是手机,计算机,服务器,空调器,或者网络设备等)执行本申请各个实施例所述的方法。
上面结合附图对本申请的实施例进行了描述,但是本申请并不局限于上述的具体实施方式,上述的具体实施方式仅仅是示意性的,而不是限制性的,本领域的普通技术人员在本申请的启示下,在不脱离本申请宗旨和权利要求所保护的范围情况下,还可做出很多形式,均属于本申请的保护之内。

Claims (10)

1.一种芯片时钟频率调整方法,应用于芯片,其特征在于,所述芯片包括RC振荡器,所述RC振荡器用于输出时钟信号,所述RC振荡器包括由第一电阻和第一电容构成的RC选频网络,所述方法包括:
确定所述RC振荡器输出的时钟信号的频率误差,所述频率误差为时钟频率差值与目标时钟频率的比值,所述时钟频率差值为所述RC振荡器输出的时钟信号的第一时钟频率与所述目标时钟频率的差值;
在所述频率误差的绝对值大于第一预设值的情况下,调整所述RC选频网络的电阻值,以使所述频率误差的绝对值小于或等于所述第一预设值,所述第一预设值大于0,且所述第一预设值小于1;
所述确定所述RC振荡器输出的时钟信号的频率误差,包括:
接收行扫描信号;
获取在至少两个行扫描信号的接收时刻之间所述RC振荡器输出的时钟信号的第一脉冲数;
基于所述目标时钟频率获取目标脉冲数;
基于所述第一脉冲数与所述目标脉冲数确定所述RC振荡器输出的时钟信号的频率误差;
其中,所述目标脉冲数为所述至少两个行扫描信号的接收时刻之间的时间差值与目标时钟频率的乘积。
2.根据权利要求1所述的方法,其特征在于,所述在所述频率误差的绝对值大于第一预设值的情况下,调整所述RC选频网络的电阻值,以使所述频率误差的绝对值小于或等于所述第一预设值,包括:
在所述频率误差的绝对值大于第一预设值,且所述频率误差大于0的情况下,增大所述RC选频网络的电阻值,以使所述频率误差的绝对值小于或等于所述第一预设值;
在所述频率误差的绝对值大于第一预设值,且所述频率误差小于0的情况下,减小所述RC选频网络的电阻值,以使所述频率误差的绝对值小于或等于所述第一预设值。
3.根据权利要求1所述的方法,其特征在于,所述确定所述RC振荡器输出的时钟信号的频率误差之前,所述方法还包括:
获取当前射频通信频段;
若所述第一时钟频率处于所述当前射频通信频段内,则基于所述当前射频通信频段确定所述目标时钟频率,其中,所述目标时钟频率处于所述当前射频通信频段外。
4.一种芯片,其特征在于,所述芯片包括RC振荡器,所述RC振荡器用于输出时钟信号,所述RC振荡器包括由第一电阻和第一电容构成的RC选频网络,所述RC振荡器还包括与所述第一电阻连接的阻值调整模块,所述阻值调整模块用于调整所述RC选频网络的电阻值,以使所述RC振荡器输出的时钟信号的频率误差的绝对值小于或等于第一预设值,所述频率误差为时钟频率差值与目标时钟频率的比值,所述时钟频率差值为所述RC振荡器输出的时钟信号的第一时钟频率与所述目标时钟频率的差值,所述第一预设值大于0,且所述第一预设值小于1;
其中,所述RC振荡器输出的时钟信号的频率误差由以下方式确定:
接收行扫描信号;
获取在至少两个行扫描信号的接收时刻之间所述RC振荡器输出的时钟信号的第一脉冲数;
基于所述目标时钟频率获取目标脉冲数;
基于所述第一脉冲数与所述目标脉冲数确定所述RC振荡器输出的时钟信号的频率误差;
其中,所述目标脉冲数为所述至少两个行扫描信号的接收时刻之间的时间差值与目标时钟频率的乘积。
5.根据权利要求4所述的芯片,其特征在于,所述阻值调整模块包括至少一个阻值减小单元和至少一个阻值增大单元,所述阻值减小单元用于减小所述RC选频网络的电阻值,所述阻值增大单元用于增大所述RC选频网络的电阻值;
每个所述阻值减小单元均包括:与所述第一电阻并联的至少一个第二电阻,以及与每个所述第二电阻串联的第一开关;
每个所述阻值增大单元均包括:与所述第一电阻串联的至少一个第三电阻,以及与每个所述第三电阻串联的第二开关。
6.根据权利要求5所述的芯片,其特征在于,所述至少一个阻值减小单元包括第一阻值减小单元和第二阻值减小单元,所述第一阻值减小单元用于减小所述RC选频网络的电阻值,以使所述RC选频网络的电阻值小于第二预设值,所述第二阻值减小单元用于减小所述RC选频网络的电阻值,以使所述RC选频网络的电阻值小于第三预设值,所述第二预设值大于所述第三预设值;
所述至少一个阻值增大单元包括第一阻值增大单元和第二阻值增大单元,所述第一阻值增大单元用于增大所述RC选频网络的电阻值,以使所述RC选频网络的电阻值大于第四预设值,所述第二阻值增大单元用于增大所述RC选频网络的电阻值,以使所述RC选频网络的电阻值大于第五预设值,所述第四预设值小于所述第五预设值。
7.一种芯片时钟频率调整装置,其特征在于,所述芯片包括RC振荡器,所述RC振荡器用于输出时钟信号,所述RC振荡器包括由第一电阻和第一电容构成的RC选频网络,所述装置包括:
第一确定模块,用于确定所述RC振荡器输出的时钟信号的频率误差,所述频率误差为时钟频率差值与目标时钟频率的比值,所述时钟频率差值为所述RC振荡器输出的时钟信号的第一时钟频率与所述目标时钟频率的差值;
调整模块,用于在所述频率误差的绝对值大于第一预设值的情况下,调整所述RC选频网络的电阻值,以使所述频率误差的绝对值小于或等于所述第一预设值,所述第一预设值大于0,且所述第一预设值小于1;
所述第一确定模块具体用于:
接收行扫描信号;
获取在至少两个行扫描信号的接收时刻之间所述RC振荡器输出的时钟信号的第一脉冲数;
基于所述目标时钟频率获取目标脉冲数;
基于所述第一脉冲数与所述目标脉冲数确定所述RC振荡器输出的时钟信号的频率误差;
其中,所述目标脉冲数为所述至少两个行扫描信号的接收时刻之间的时间差值与目标时钟频率的乘积。
8.根据权利要求7所述的装置,其特征在于,所述调整模块具体用于:
在所述频率误差的绝对值大于第一预设值,且所述频率误差大于0的情况下,增大所述RC选频网络的电阻值,以使所述频率误差的绝对值小于或等于所述第一预设值;
在所述频率误差的绝对值大于第一预设值,且所述频率误差小于0的情况下,减小所述RC选频网络的电阻值,以使所述频率误差的绝对值小于或等于所述第一预设值。
9.根据权利要求7所述的装置,其特征在于,所述装置还包括:
获取模块,用于获取当前射频通信频段;
第二确定模块,用于若所述第一时钟频率处于所述当前射频通信频段内,则基于所述当前射频通信频段确定所述目标时钟频率,其中,所述目标时钟频率处于所述当前射频通信频段外。
10.一种电子设备,其特征在于,包括处理器,存储器及存储在所述存储器上并可在所述处理器上运行的程序或指令,所述程序或指令被所述处理器执行时实现如权利要求1-3中任一项所述的芯片时钟频率调整方法的步骤。
CN202011148686.0A 2020-10-23 2020-10-23 芯片时钟频率调整方法、装置、芯片及电子设备 Active CN112150962B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202011148686.0A CN112150962B (zh) 2020-10-23 2020-10-23 芯片时钟频率调整方法、装置、芯片及电子设备
PCT/CN2021/124977 WO2022083638A1 (zh) 2020-10-23 2021-10-20 芯片时钟频率调整方法、装置、芯片及电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011148686.0A CN112150962B (zh) 2020-10-23 2020-10-23 芯片时钟频率调整方法、装置、芯片及电子设备

Publications (2)

Publication Number Publication Date
CN112150962A CN112150962A (zh) 2020-12-29
CN112150962B true CN112150962B (zh) 2024-04-05

Family

ID=73954851

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011148686.0A Active CN112150962B (zh) 2020-10-23 2020-10-23 芯片时钟频率调整方法、装置、芯片及电子设备

Country Status (2)

Country Link
CN (1) CN112150962B (zh)
WO (1) WO2022083638A1 (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112150962B (zh) * 2020-10-23 2024-04-05 维沃移动通信有限公司 芯片时钟频率调整方法、装置、芯片及电子设备
CN112787500B (zh) * 2021-01-27 2022-11-04 展讯通信(上海)有限公司 Dc-dc转换器的控制方法、装置、系统、处理器、终端及介质
CN113507286A (zh) * 2021-06-16 2021-10-15 深圳市傲科光电子有限公司 确定时钟信号的方法、设备以及计算机可读存储介质
CN113452460B (zh) * 2021-06-28 2022-10-21 展讯通信(上海)有限公司 高速数字接口的时钟频率选择方法、系统、介质及终端
US11848749B1 (en) * 2022-03-31 2023-12-19 Meta Platforms, Inc. Systems and methods for smooth transitions between time servers
CN116030748B (zh) * 2023-03-30 2023-08-08 深圳曦华科技有限公司 一种码片时钟频率动态调整方法及装置

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10229326A (ja) * 1997-02-17 1998-08-25 Sanyo Electric Co Ltd 発振回路の周波数調整装置
CN1960183A (zh) * 2005-10-31 2007-05-09 盛群半导体股份有限公司 自动调整的高准确性振荡器
CN102638225A (zh) * 2012-04-01 2012-08-15 北京集创北方科技有限公司 一种片上时钟频率的调整电路及调整方法
CN103529904A (zh) * 2012-06-29 2014-01-22 瑞萨电子株式会社 时钟校正电路和时钟校正方法
CN104067520A (zh) * 2011-11-21 2014-09-24 沃福森微电子股份有限公司 时钟发生器
CN107453837A (zh) * 2016-05-30 2017-12-08 中兴通讯股份有限公司 Lcd信号的调整方法及装置
CN107579723A (zh) * 2017-08-04 2018-01-12 大唐微电子技术有限公司 一种校准时钟频率的方法和装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9184856B2 (en) * 2005-01-26 2015-11-10 Lenovo Enterprise Solutions (Singapore) Pte. Ltd. Detecting wireless noise within time period in which no data is purposefully wirelessly communicated
KR100782796B1 (ko) * 2006-10-31 2007-12-05 삼성전기주식회사 발진 주파수의 조정이 가능한 rc 발진회로와 그 발진방법
CN201142034Y (zh) * 2007-12-04 2008-10-29 上海海尔集成电路有限公司 一种微控制器结构
TW200947184A (en) * 2008-05-14 2009-11-16 Pixart Imaging Inc Method for automatically adjusting clock frequency and clock frequency adjustment circuit
CN101686036A (zh) * 2008-09-25 2010-03-31 上海华虹Nec电子有限公司 提高芯片内部rc震荡器精度的装置及其使用方法
EP2442480B1 (en) * 2010-10-14 2013-05-29 Nxp B.V. Communications device with adaptive clock frequency
CN202268855U (zh) * 2011-10-01 2012-06-06 无锡中星微电子有限公司 一种可编程滤波电路
CN110308762A (zh) * 2019-06-21 2019-10-08 广芯微电子(广州)股份有限公司 一种芯片内部时钟源的时钟频率校准方法
CN112150962B (zh) * 2020-10-23 2024-04-05 维沃移动通信有限公司 芯片时钟频率调整方法、装置、芯片及电子设备

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10229326A (ja) * 1997-02-17 1998-08-25 Sanyo Electric Co Ltd 発振回路の周波数調整装置
CN1960183A (zh) * 2005-10-31 2007-05-09 盛群半导体股份有限公司 自动调整的高准确性振荡器
CN104067520A (zh) * 2011-11-21 2014-09-24 沃福森微电子股份有限公司 时钟发生器
CN102638225A (zh) * 2012-04-01 2012-08-15 北京集创北方科技有限公司 一种片上时钟频率的调整电路及调整方法
CN103529904A (zh) * 2012-06-29 2014-01-22 瑞萨电子株式会社 时钟校正电路和时钟校正方法
CN107453837A (zh) * 2016-05-30 2017-12-08 中兴通讯股份有限公司 Lcd信号的调整方法及装置
CN107579723A (zh) * 2017-08-04 2018-01-12 大唐微电子技术有限公司 一种校准时钟频率的方法和装置

Also Published As

Publication number Publication date
CN112150962A (zh) 2020-12-29
WO2022083638A1 (zh) 2022-04-28

Similar Documents

Publication Publication Date Title
CN112150962B (zh) 芯片时钟频率调整方法、装置、芯片及电子设备
CN106055364B (zh) 一种启动应用方法及终端设备
US9411928B2 (en) Discontinuous integration using half periods
US10990230B2 (en) Circuit, touch chip, and electronic device for capacitance detection
CN107845366B (zh) 一种背光调节方法及装置
CN111399658B (zh) 眼球注视点的校准方法、装置、电子设备及存储介质
CN109412704A (zh) 电磁干扰控制方法及相关产品
CN113168268B (zh) 触控检测方法、触控检测电路、触控芯片以及电子设备
CN109561643A (zh) 电磁干扰控制方法及相关产品
US11853098B2 (en) Detection circuit, touch control panel, and electronic apparatus
CN109738004A (zh) 接近传感器的校准方法与装置、电子设备及存储介质
CN108769401B (zh) 信号检测方法及相关产品
CN113641214A (zh) 时钟校准电路、时钟校准方法及相关设备
CN106033355B (zh) 一种语言设置方法及移动终端
CN107466387A (zh) 一种检测触摸方式的方法及装置
CN107040638B (zh) 一种噪音的处理方法及移动终端
CN109039574B (zh) 一种减小频偏的方法及其终端设备
Mohamed et al. Frequency selection concurrent sensing technique for high-performance touch screens
CN105912242B (zh) 一种播放图片的方法及移动终端
CN109032419A (zh) 一种调节屏幕显示范围的方法和装置
CN111130591B (zh) 天线调谐方法、天线调谐装置及终端设备
CN111027344B (zh) 一种显示方法及装置
CN106332258B (zh) 一种载波功率的控制方法及移动终端
CN115134461B (zh) 电子设备及其控制方法
CN112350724A (zh) 集成电路、电子设备、时钟频率输出控制方法和装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant