CN113452460B - 高速数字接口的时钟频率选择方法、系统、介质及终端 - Google Patents

高速数字接口的时钟频率选择方法、系统、介质及终端 Download PDF

Info

Publication number
CN113452460B
CN113452460B CN202110723182.5A CN202110723182A CN113452460B CN 113452460 B CN113452460 B CN 113452460B CN 202110723182 A CN202110723182 A CN 202110723182A CN 113452460 B CN113452460 B CN 113452460B
Authority
CN
China
Prior art keywords
terminal
frequency
digital interface
speed digital
rssi
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110723182.5A
Other languages
English (en)
Other versions
CN113452460A (zh
Inventor
许梅
陶煜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Spreadtrum Communications Shanghai Co Ltd
Original Assignee
Spreadtrum Communications Shanghai Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Spreadtrum Communications Shanghai Co Ltd filed Critical Spreadtrum Communications Shanghai Co Ltd
Priority to CN202110723182.5A priority Critical patent/CN113452460B/zh
Publication of CN113452460A publication Critical patent/CN113452460A/zh
Application granted granted Critical
Publication of CN113452460B publication Critical patent/CN113452460B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B17/00Monitoring; Testing
    • H04B17/30Monitoring; Testing of propagation channels
    • H04B17/309Measuring or estimating channel quality parameters
    • H04B17/318Received signal strength
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B17/00Monitoring; Testing
    • H04B17/30Monitoring; Testing of propagation channels
    • H04B17/382Monitoring; Testing of propagation channels for resource allocation, admission control or handover

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Quality & Reliability (AREA)
  • Communication Control (AREA)
  • Telephone Function (AREA)

Abstract

本发明提供了一种高速数字接口的时钟频率选择方法、系统、存储介质及终端,所述方法包括:在终端的高速数字接口停止工作时,获取所述终端所支持的通信信道的参考RSSI;在终端的高速数字接口工作时,获取M个测试RSSI,其中,M个测试RSSI是分别在M个频点下所述终端工作时通信信道的RSSI,M为正整数;分别计算M个测试RSSI与所述参考RSSI之间的差值;选择差值小于设定阈值的频点作为高速数字接口的目标时钟频率,本发明的方法选取合适的频率作为高速数字接口信号的时钟频率,从而减小高速接口对射频接收性能的干扰。

Description

高速数字接口的时钟频率选择方法、系统、介质及终端
技术领域
本发明涉及通信技术领域,尤其涉及一种高速数字接口的时钟频率选择方法、系统、介质及终端。
背景技术
随着科学技术的发展和消费者要求的提高,移动通信设备的高速数字接口不断朝着更高传输速率方向发展,高速接口的时钟也不断增大。现代智能移动设备内部开始广泛采用MIPI、PCI-E、USB、HDMI等各种标准化的高速数字接口,设备的存储如DDR、EMMC和UFS等采用的也都是高速数字接口。高速数字接口的时钟、数据和电源走线上有很大的噪声,噪声可能会通过芯片本身、连接器、FPC或者信号走线辐射出来,干扰到射频模块的接收性能。
目前的方案一般是通过修改高速数字接口的时钟频率,通过与综测仪通信来测试实际的接收灵敏度来判断是否有干扰,但是这样会增加整体的测试时间和成本,无法满足实际需求。
因此,有必要提供一种新型的高速数字接口的时钟频率选择方法、系统、介质及终端以解决现有技术中存在的上述问题。
发明内容
本发明的目的在于提供一种高速数字接口的时钟频率选择方法、系统、介质及终端,能够快速选取合适的频率作为高速数字接口信号的时钟频率,从而减小高速接口对射频接收性能的干扰。
第一方面,为实现上述目的,本发明的所述高速数字接口的时钟频率选择方法,所述方法包括:
在终端的高速数字接口停止工作时,获取所述终端所支持的通信信道的参考接收信号强度指示值RSSI;
在所述终端的高速数字接口工作时,获取M个测试RSSI,其中,所述M个测试RSSI是分别在M个频点下所述终端工作时所述通信信道的RSSI,M为正整数;
分别计算所述M个测试RSSI与所述参考RSSI之间的差值;
选择小于设定阈值的差值对应的频点作为高速数字接口的目标时钟频率。
本发明所述的有益效果在于:通过在所述终端的高速数字接口工作时,获取M个频点下所述终端工作时所述通信信道的RSSI,分别计算所述M个测试RSSI与所述参考RSSI之间的差值,选择小于设定阈值的差值对应的频点作为高速数字接口的目标时钟频率,从而在不增加成本的基础上,选择合适的频率作为高速数字接口的时钟频率,降低了噪声干扰,同时有效缩短了测试时间。
在一些可能的实施方式中,选择小于设定阈值的差值对应的频点作为高速数字接口的目标时钟频率,包括:
选择小于设定阈值的差值对应的L个频点作为高速数字接口的L个备选时钟频率,L为正整数;
从所述L个备选时钟频率中选择最小差值对应的频点,作为高速数字接口的目标时钟频率。
在一些可能的实施方式中,在所述终端的高速数字接口工作时,获取M个测试RSSI,其中,所述M个测试RSSI是分别在M个频点下所述终端工作时所述通信信道的RSSI,包括:
确定所述高速数字接口在工作时支持的最小时钟频率和最大时钟频率;
从包括所述最小时钟频率和最大时钟频率在内的频率范围内,按照设定步进选择M个频点;
依次获取所述高速数字接口工作在M个频点下所述终端工作时所述通信信道的RSSI,得到M个测试RSSI。
在一些可能的实施方式中,所述设定步进为q,所述最小时钟频率和所述最大时钟频率之间的设定步进数量为n,所述最小时钟频率和所述最大时钟频率之间的频率差值为m,所述步进数量n、频率差值m和所述调整步进q之间满足:0≤n≤m/q,n为正整数。
在一些可能的实施方式中,所述获取所述终端所支持的通信信道的参考RSSI,包括:
所述终端的通信处理器扫描所述终端所支持的带宽的通信信道,得到扫描结果;
所述终端的应用处理器从所述扫描结果中,获取所述通信信道的参考RSSI,其中,所述终端设备处于屏蔽房中。
在一些可能的实施方式中,所述设定阈值的取值范围为1dB至5dB。
在一些可能的实施方式中,在上述方法执行过程中,所述终端处于屏蔽房中。
第二方面,本发明进一步提供了一种高速数字接口的时钟频率选择系统,包括:
参考获取模块,用于在终端的高速数字接口停止工作时,获取所述终端所支持的通信信道的参考接收信号强度指示值RSSI;
测试获取模块,用于在所述终端的高速数字接口工作时,获取M个测试RSSI,其中,所述M个测试RSSI是分别在M个频点下所述终端工作时所述通信信道的RSSI,M为正整数;
差值计算模块,用于分别计算所述M个测试RSSI与所述参考RSSI之间的差值;
选择模块,用于选择小于设定阈值的差值对应的频点作为高速数字接口的目标时钟频率。
本发明所述系统的有益效果在于:通过在所述终端的高速数字接口工作时,获取M个频点下所述终端工作时所述通信信道的RSSI,分别计算所述M个测试RSSI与所述参考RSSI之间的差值,选择小于设定阈值的差值对应的频点作为高速数字接口的目标时钟频率,从而在不增加成本的基础上,选择合适的频率作为高速数字接口的时钟频率,降低了高速数字接口的噪声对射频模块的干扰,同时有效缩短了测试时间。
第三方面,本发明还公开了一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现上述的方法。
第四方面,本发明还提供了一种终端,包括:处理器及存储器;
所述存储器用于存储计算机程序;
所述处理器用于执行所述存储器存储的计算机程序,以使所述终端执行上所述的方法。
上述第三方面和第四方面的有益效果可以参见上述第一方面和第二方面。
附图说明
图1为本发明实施例的所述高速数字接口的时钟频率选择方法的流程图;
图2为本发明实施例的所述高速数字接口的时钟频率选择方法的整体工作过程示意图;
图3为本发明实施例的所述高速数字接口的时钟频率选择方法的执行过程示意图;
图4为本发明实施例的所述高速数字接口的时钟频率选择系统的结构框图;
图5为本发明实施例的所述设备的结构框图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面将结合本发明的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。除非另外定义,此处使用的技术术语或者科学术语应当为本发明所属领域内具有一般技能的人士所理解的通常意义。本文中使用的“包括”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。
在详细介绍本发明实施例之前,以下先对本申请实施例中的部分用语进行解释说明,以便于本领域技术人员理解。
1、接收信号强度指示值(Received Signal Strength Indication,RSSI);
2、应用处理器(Application Processor,AP);
3、通信处理器(Communication Processor,CP)。
针对现有技术存在的问题,本发明的实施例提供了一种高速数字接口的时钟频率选择方法,该方法可以由终端执行,如图1所示,该方法包括如下步骤:
S101、在终端的高速数字接口停止工作时,终端获取终端所支持的通信信道的参考RSSI。
该步骤一种可能的实现方式是:在终端的高速数字接口停止工作时,可以将终端处于屏蔽房中,然后终端的通信处理器扫描终端所支持的带宽的所有通信信道,得到扫描结果;终端的应用处理器从扫描结果中,获取所有通信信道的RSSI,所有通信信道的RSSI构成参考RSSI。
S102、在终端的高速数字接口工作时,终端设备获取M个测试RSSI。
其中,M个测试RSSI是分别在M个频点下终端工作时通信信道的RSSI,M为正整数。
在一些实施例中,M个频点的选择方式可以是:确定高速数字接口在工作时支持的最小时钟频率和最大时钟频率;从包括所述最小时钟频率和最大时钟频率在内的频率范围内,按照设定步进选择M个频点。在一些实施例中,设定步进为q,所述最小时钟频率和所述最大时钟频率之间的设定步进数量为n,所述最小时钟频率和所述最大时钟频率之间的频率差值为m,所述步进数量n、频率差值m和所述调整步进q之间满足:0≤n≤m/q,n为正整数。通过限定所述步进数量n、频率差值m和所述调整步进q之间的关系满足,0≤n≤m/q,n为正整数,使得M个频点能够完全覆盖最小时钟频率和最大时钟频率范围之间的按照设定步进增加的频率,以便于选择出合适的频率作为目标时钟频率。
该步骤S102中,一种可能的实现方式是:可以将终端处于屏蔽房中,然后在终端的高速数字接口工作在第一频点下时,终端的通信处理器扫描终端设备所支持的带宽的所有通信信道,得到扫描结果;终端的应用处理器从扫描结果中,获取所有通信信道的第一测试RSSI,所有通信信道的第一测试RSSI构成第一频点的测试RSSI,另外,在终端的高速数字接口工作在第二频点下时,终端的通信处理器扫描终端设备所支持的带宽的所有通信信道,得到扫描结果,所有通信信道的第二测试RSSI构成第二频点的测试RSSI;终端的应用处理器从扫描结果中,获取所有通信信道的第二测试RSSI,依次类推,依次获取M个测试RSSI。
S103、终端分别计算M个测试RSSI与参考RSSI之间的差值。
S104、终端选择小于设定阈值的差值对应的频点作为高速数字接口的目标时钟频率。
其中,设定阈值记为X,设定阈值的取值范围为1dB至5dB。示例性地,在终端的高速数字接口工作在第一频点下时,获取所有通信信道的第一测试RSSI,所有通信信道的第一测试RSSI构成第一频点的测试RSSI,当第一测试RSSI与参考RSSI之间的差值小于3dB时,选择第一频点作为高速数字接口的目标时钟频率。
通过上述时钟频率选择方法,可以选取合适的频率作为高速数字接口信号的时钟频率,以减小所述高速数字接口对射频性能的干扰,同时上述方案有效缩短了测试时间,节省了时间成本。
而针对一些特殊的情况,比如存在多个小于或等于设定阈值的差值对应的频点,或者不存在小于或等于设定阈值的差值对应的频点,如图2所示,所述方法的执行过程如下:
S201、在终端的高速数字接口停止工作时,获取所述终端所支持的通信信道的参考接收信号强度指示值RSSI,所述终端处于屏蔽箱中;
S202、在所述终端的高速数字接口工作时,获取M个测试RSSI,其中,所述M个测试RSSI是分别在M个频点下所述终端工作时所述通信信道的RSSI,M为正整数;
S203、分别计算所述M个测试RSSI与所述参考RSSI之间的差值,判断差值小于或等于X对应的频点的数量是否大于1,如果是,执行步骤S204,否则执行步骤S205;
S204、在差值小于X对应的L个频率中,选择差值最小对应的频率作为高速数字接口的工作频率;
S205、判断差值小于或等于X对应的频点的数量是否等于1,如果是执行步骤S206,否则执行步骤S207;
S206、选择差值小于X对应的频率作为高速数字接口的工作频率;
S207、选择差值最小对应的频率作为高速数字接口的工作频率。
在一些实施例中,当小于或等于设定阈值的差值对应的频点存在多个时,终端可以选择小于设定阈值的差值对应的L个频点作为高速数字接口的L个备选时钟频率,L为正整数;然后从L个备选时钟频率中选择最小差值对应的频点,作为高速数字接口的目标时钟频率。这样的话,因L个频点中差值最小的频点表示当前频率下高速数字接口的噪声相对于其它频率是最小的,因此选择当前频率作为所述高速数字接口的目标时钟频率,从而选择出噪声干扰更小的频率作为所述高速数字接口的目标时钟频率,以减小对射频性能的干扰作用。
在另一些实施例中,在计算所述M个频点的测试RSSI与参考RSSI的差值的过程中,如果存在M频点的差值均不满足小于设定阈值的情况,即M个频点的差值均大于或等于所述设定阈值,则从M个频点的差值中得到最小的差值对应的频点作为所述高速数字接口的目标时钟频率,以满足高速数字接口的时钟选择要求。
为了更加系统地对上述方法进行说明,下文进一步结合图2所示的方法流程图进行阐述。
假设,高速数字接口的最小时钟频率为f,最大时钟频率为f+m,其中所述m为最小时钟频率和最大时钟频率之间的频率差值,设定阈值为X,所述高速数字接口的设定步进为q,所述最小时钟频率和所述最大时钟频率之间的设定步进数量为n,所述步进数量n、频率差值m和所述调整步进q之间满足:0≤n≤m/q,n为正整数。
如图3所示,该方法具体包括如下步骤:
S301、将所述终端的高速数字接口的工作频率切换到f+n*q,n的初始值为0,所述终端处于屏蔽箱中。
S302、通过AP给CP发送命令,CP测扫描所有的通信信道,并获取每个通信信道的测试RSSI值,记为RSSI[f+n*q]。
S303、判断RSSI[f+n*q]-RSSI[0]是否小于或等于X;如果是,执行步骤S304,否则执行步骤S305;
S304、将所述频率f+n*q作为所述高速数字接口的目标时钟频率;
S305、将所述步进数量n的值加1;
S306、判断加1后的n是否满足小于或等于m/q;如满足,执行步骤S301,否则执行步骤S307;
S307、选择RSSI[f+n*q]-RSSI[0]的最小值对应的频率作为所述高速数字接口的时钟频率。
具体的,在所述终端在处于工作场景之后,将所述终端至于屏蔽房之中,以消除外界的干扰作用,之后获取所述高速数字接口在停止工作时,获取所述终端所支持的通信信道的参考RSSI值,记为RSSI[0]。
之后,将所述高速数字接口的时钟频率切换到最小时钟频率f,获取所有通信信道的RSSI值,记为RSSI[f],当RSSI[f]-RSSI[0]>X时,判定当前时钟频率f对射频的接收性能造成的干扰较大,该频率不适合作为高速数字接口的工作频率;当RSSI[f]-RSSI[0]≤X时,判定当前时钟频率f对射频的接收性能造成的干扰较小,该频率可以作为高速数字接口的工作频率。
之后将所述高速数字接口的时钟频率增加一个设定步进q,记为f+q,获取所有通信信道的RSSI值,记为RSSI[f+q],当RSSI[f+q]-RSSI[0]>X时,判定当前时钟频率f+q对射频的接收性能造成的干扰较大,该频率不适合作为高速数字接口的工作频率;当RSSI[f+q]-RSSI[0]≤X时,判定当前时钟频率f+q对射频的接收性能造成的干扰较小,该频率适合作为高速数字接口的工作频率。
以此类推,当高速数字接口工作在时钟频率f+n*q时(n为整数,且0≤n≤m/q),获取所有通信信道的RSSI值,记为RSSI[f+n*q]。当RSSI[f+n*q]-RSSI[0]>X时,判定当前时钟频率f+n*q对射频的接收性能造成的干扰较大,该频率不适合作为高速数字接口的工作频率;当RSSI[f+n*q]-RSSI[0]≤X时,判定当前频率f+n*q适合作为高速数字接口的工作频率。
当高速数字接口工作在最大时钟频率f+m时,获取所有通信信道的RSSI值,记为RSSI[f+m];当RSSI[f+m]-RSSI[0]>X时,判定当前时钟频率f+m对射频的接收性能造成的干扰较大,该频率不适合作为高速数字接口的工作频率;当RSSI[f+m]-RSSI[0]≤X时,判定当前频率f+m适合作为高速数字接口的工作频率。
进一步的,如果高速数字接口的时钟在可调频率范围[f,f+m]内,所有频率下都不满足RSSI[f+n*q]-RSSI[0]≤3dB,则选择RSSI[f+n*q]-RSSI[0]值最小时对应的频率作为高速数字接口的工作频率。
如果高速数字接口的时钟频率在可调频率范围[f,f+m]内,存在多个频率满足RSSI[f+n*q]-RSSI[0]≤X,则选择RSSI[f+n*q]-RSSI[0]值最小时对应的频率作为高速数字接口的工作频率。
本发明进一步提供了一种高速数字接口的时钟频率选择系统,如图4所示,包括:
参考获取模块401,用于在终端的高速数字接口停止工作时,获取所述终端所支持的通信信道的参考接收信号强度指示值RSSI;
测试获取模块402,用于在所述终端的高速数字接口工作时,获取M个测试RSSI,其中,所述M个测试RSSI是分别在M个频点下所述终端工作时所述通信信道的RSSI,M为正整数;
差值计算模块403,用于分别计算所述M个测试RSSI与所述参考RSSI之间的差值;
选择模块404,用于选择小于设定阈值的差值对应的频点作为高速数字接口的目标时钟频率。
需要说明的是,上述高速数字接口的时钟频率选择系统原理与上述高速数字接口的时钟频率选择系统中的步骤一一对应,故在此不再赘述。
需要说明的是,应理解以上装置的各个模块的划分仅仅是一种逻辑功能的划分,实际实现时可以全部或部分集成到一个物理实体上,也可以物理上分开。且这些模块可以全部以软件通过处理元件调用的形式实现;也可以全部以硬件的形式实现;还可以部分模块通过处理元件调用软件的形式实现,部分模块通过硬件的形式实现。例如,选择模块可以为单独设立的处理元件,也可以集成在上述系统的某一个芯片中实现,此外,也可以以程序代码的形式存储于上述系统的存储器中,由上述系统的某一个处理元件调用并执行以上x模块的功能。其它模块的实现与之类似。此外这些模块全部或部分可以集成在一起,也可以独立实现。这里所述的处理元件可以是一种集成电路,具有信号的处理能力。在实现过程中,上述方法的各步骤或以上各个模块可以通过处理器元件中的硬件的集成逻辑电路或者软件形式的指令完成。
例如,以上这些模块可以是被配置成实施以上方法的一个或多个集成电路,例如:一个或多个特定集成电路(Application Specific Integrated Circuit,简称ASIC),或,一个或多个数字信号处理器(Digital Signal Processor,简称DSP),或,一个或者多个现场可编程门阵列(Field Programmable Gate Array,简称FPGA)等。再如,当以上某个模块通过处理元件调度程序代码的形式实现时,该处理元件可以是通用处理器,例如中央处理器(Central Processing Unit,简称CPU)或其它可以调用程序代码的处理器。再如,这些模块可以集成在一起,以片上系统(System-On-a-Chip,简称SOC)的形式实现。
在本申请的另一些实施例中,本申请实施例公开了一种设备,如图5所示,该设备500可以包括:一个或多个处理器501;存储器502;显示器503;一个或多个应用程序(未示出);以及一个或多个计算机程序504,上述各器件可以通过一个或多个通信总线505连接。其中该一个或多个计算机程序504被存储在上述存储器502中并被配置为被该一个或多个处理器501执行,该一个或多个计算机程序504包括指令。
本发明还公开了一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器运行时执行上述的方法。
本发明的存储介质上存储有计算机程序,该计算机程序被处理器执行时实现上述的方法。所述存储介质包括:只读存储器(Read-Only Memory,ROM)、随机访问存储器(Random Access Memory,RAM)、磁碟、U盘、存储卡或者光盘等各种可以存储程序代码的介质。
通过以上的实施方式的描述,所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,仅以上述各功能模块的划分进行举例说明,实际应用中,可以根据需要而将上述功能分配由不同的功能模块完成,即将装置的内部结构划分成不同的功能模块,以完成以上描述的全部或者部分功能。上述描述的系统,装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在本申请实施例各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
所述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请实施例的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)或处理器执行本申请各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:快闪存储器、移动硬盘、只读存储器、随机存取存储器、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述,仅为本申请实施例的具体实施方式,但本申请实施例的保护范围并不局限于此,任何在本申请实施例揭露的技术范围内的变化或替换,都应涵盖在本申请实施例的保护范围之内。因此,本申请实施例的保护范围应以所述权利要求的保护范围为准。
虽然在上文中详细说明了本发明的实施方式,但是对于本领域的技术人员来说显而易见的是,能够对这些实施方式进行各种修改和变化。但是,应理解,这种修改和变化都属于权利要求书中所述的本发明的范围和精神之内。而且,在此说明的本发明可有其它的实施方式,并且可通过多种方式实施或实现。

Claims (10)

1.一种高速数字接口的时钟频率选择方法,其特征在于,所述方法包括:
在终端的高速数字接口停止工作时,获取所述终端所支持的通信信道的参考接收信号强度指示值RSSI;
在所述终端的高速数字接口工作时,获取M个测试RSSI,其中,所述M个测试RSSI是分别在M个频点下所述终端工作时所述通信信道的RSSI,M为正整数;
分别计算所述M个测试RSSI与所述参考RSSI之间的差值;
选择小于设定阈值的差值对应的频点作为高速数字接口的目标时钟频率。
2.根据权利要求1所述的方法,其特征在于,选择小于设定阈值的差值对应的频点作为高速数字接口的目标时钟频率,包括:
选择小于设定阈值的差值对应的L个频点作为高速数字接口的L个备选时钟频率,L为正整数;
从所述L个备选时钟频率中选择最小差值对应的频点,作为高速数字接口的目标时钟频率。
3.根据权利要求1或2所述的方法,其特征在于,在所述终端的高速数字接口工作时,获取M个测试RSSI,其中,所述M个测试RSSI是分别在M个频点下所述终端工作时所述通信信道的RSSI,包括:
确定所述高速数字接口在工作时支持的最小时钟频率和最大时钟频率;
从包括所述最小时钟频率和最大时钟频率在内的频率范围内,按照设定步进选择M个频点;
依次获取所述高速数字接口工作在M个频点下所述终端工作时所述通信信道的RSSI,得到M个测试RSSI。
4.根据权利要求3所述的方法,其特征在于,所述设定步进为q,所述最小时钟频率和所述最大时钟频率之间的设定步进数量为n,所述最小时钟频率和所述最大时钟频率之间的频率差值为m,所述步进数量n、频率差值m和调整步进q之间满足:0≤n≤m/q,n为正整数。
5.根据权利要求1所述的方法,其特征在于,所述获取所述终端所支持的通信信道的参考RSSI,包括:
所述终端的通信处理器扫描所述终端所支持的带宽的通信信道,得到扫描结果;
所述终端的应用处理器从所述扫描结果中,获取所述通信信道的参考RSSI。
6.根据权利要求1所述的方法,其特征在于,所述设定阈值的取值范围为1dB至5dB。
7.根据权利要求1至6任一项所述的方法,其特征在于,在上述方法执行过程中,所述终端处于屏蔽房中。
8.一种高速数字接口的时钟频率选择系统,其特征在于,包括:
参考获取模块,用于在终端的高速数字接口停止工作时,获取所述终端所支持的通信信道的参考接收信号强度指示值RSSI;
测试获取模块,用于在所述终端的高速数字接口工作时,获取M个测试RSSI,其中,所述M个测试RSSI是分别在M个频点下所述终端工作时所述通信信道的RSSI,M为正整数;
差值计算模块,用于分别计算所述M个测试RSSI与所述参考RSSI之间的差值;
选择模块,用于选择小于设定阈值的差值对应的频点作为高速数字接口的目标时钟频率。
9.一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现权利要求1至7中任一项所述的方法。
10.一种终端,其特征在于,包括:处理器及存储器;
所述存储器用于存储计算机程序;
所述处理器用于执行所述存储器存储的计算机程序,以使所述终端执行权利要求1至7中任一项所述的方法。
CN202110723182.5A 2021-06-28 2021-06-28 高速数字接口的时钟频率选择方法、系统、介质及终端 Active CN113452460B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110723182.5A CN113452460B (zh) 2021-06-28 2021-06-28 高速数字接口的时钟频率选择方法、系统、介质及终端

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110723182.5A CN113452460B (zh) 2021-06-28 2021-06-28 高速数字接口的时钟频率选择方法、系统、介质及终端

Publications (2)

Publication Number Publication Date
CN113452460A CN113452460A (zh) 2021-09-28
CN113452460B true CN113452460B (zh) 2022-10-21

Family

ID=77813580

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110723182.5A Active CN113452460B (zh) 2021-06-28 2021-06-28 高速数字接口的时钟频率选择方法、系统、介质及终端

Country Status (1)

Country Link
CN (1) CN113452460B (zh)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104185267A (zh) * 2013-05-27 2014-12-03 联想(北京)有限公司 用于确定电子设备的参考时钟的频率的方法和装置
CN104617982A (zh) * 2015-01-30 2015-05-13 王亚斌 一种被动式跳频的方法及装置
CN105338559A (zh) * 2014-07-31 2016-02-17 展讯通信(上海)有限公司 一种时钟频率调整系统及方法以及移动终端
CN106936515A (zh) * 2017-05-09 2017-07-07 广东欧珀移动通信有限公司 射频干扰处理方法、存储介质及终端
CN107222211A (zh) * 2016-03-22 2017-09-29 宏碁股份有限公司 扩频时钟产生电路
CN107733472A (zh) * 2017-10-26 2018-02-23 江苏本能科技有限公司 射频识别频点自适应设置方法及系统、控制装置
CN110381544A (zh) * 2019-06-27 2019-10-25 维沃移动通信有限公司 一种数据传输控制方法、装置及终端设备
CN110719119A (zh) * 2019-10-11 2020-01-21 维沃移动通信有限公司 一种防干扰方法及装置
CN112150962A (zh) * 2020-10-23 2020-12-29 维沃移动通信有限公司 芯片时钟频率调整方法、装置、芯片及电子设备

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030198307A1 (en) * 2002-04-19 2003-10-23 Compaq Information Dynamic clock control to reduce radio interference in digital equipment
US8111785B2 (en) * 2006-11-09 2012-02-07 Applied Micro Circuits Corporation Auto frequency acquisition maintenance in a clock and data recovery device
US7800451B2 (en) * 2008-08-20 2010-09-21 Silicon Laboratories Inc. Frequency adjustment for clock generator

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104185267A (zh) * 2013-05-27 2014-12-03 联想(北京)有限公司 用于确定电子设备的参考时钟的频率的方法和装置
CN105338559A (zh) * 2014-07-31 2016-02-17 展讯通信(上海)有限公司 一种时钟频率调整系统及方法以及移动终端
CN104617982A (zh) * 2015-01-30 2015-05-13 王亚斌 一种被动式跳频的方法及装置
CN107222211A (zh) * 2016-03-22 2017-09-29 宏碁股份有限公司 扩频时钟产生电路
CN106936515A (zh) * 2017-05-09 2017-07-07 广东欧珀移动通信有限公司 射频干扰处理方法、存储介质及终端
CN107733472A (zh) * 2017-10-26 2018-02-23 江苏本能科技有限公司 射频识别频点自适应设置方法及系统、控制装置
CN110381544A (zh) * 2019-06-27 2019-10-25 维沃移动通信有限公司 一种数据传输控制方法、装置及终端设备
CN110719119A (zh) * 2019-10-11 2020-01-21 维沃移动通信有限公司 一种防干扰方法及装置
CN112150962A (zh) * 2020-10-23 2020-12-29 维沃移动通信有限公司 芯片时钟频率调整方法、装置、芯片及电子设备

Also Published As

Publication number Publication date
CN113452460A (zh) 2021-09-28

Similar Documents

Publication Publication Date Title
CN109391904B (zh) Sar调整方法、装置、移动终端及可读存储介质
CN111654870B (zh) 调整小区覆盖区的控制方法、装置、设备及存储介质
CN113783634B (zh) 调整电磁波比吸收率的方法及装置、介质和电子设备
CN112996020B (zh) 一种基于蓝牙的自动化测试方法、装置及蓝牙测试终端
CN113242594B (zh) 天线功率控制方法、天线功率控制装置、存储介质、设备
CN112039614A (zh) 信号强度的计算方法、装置、终端及存储介质
CN110831049B (zh) 一种网络性能的测试方法及装置
CN112437457B (zh) 小区移动网络控制方法、装置、设备及存储介质
CN113452460B (zh) 高速数字接口的时钟频率选择方法、系统、介质及终端
WO2023103995A1 (zh) 小区测量方法、装置、终端、存储介质及程序产品
CN112383660B (zh) 智能终端的吞吐率测试方法、装置、存储介质和终端
CN115379476A (zh) 确定小区干扰类型的方法、装置、设备及存储介质
CN113411148B (zh) 移频方法、装置、电子设备及存储介质
CN111510965B (zh) 漫游阈值的确定方法、装置、无线桥接设备及存储介质
CN114205885A (zh) 5g移动终端的网络连接控制方法及装置、存储介质、移动终端
CN112954732B (zh) 网络负载均衡方法、装置、设备及存储介质
CN113453261A (zh) 异常小区识别方法、装置和电子设备
CN113612717A (zh) 频偏校准方法、装置、电子设备及存储介质
CN114553336B (zh) 信号滤波方法、装置、设备、存储介质及计算机程序产品
US20240236785A1 (en) Method for determining reselection determination parameter, and cell reselection method
CN111130591A (zh) 天线调谐方法、天线调谐装置及终端设备
CN118555626A (zh) 一种小区重选方法及装置、电子设备、存储介质
CN115941083A (zh) 通信设备自干扰的测试方法及电子设备
CN115882900A (zh) Hplc电力线载波通信的方法、装置、电子设备及介质
CN116669050A (zh) 小区扩容方法、装置及计算机可读存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant