CN111865297B - 高速差分分频器 - Google Patents

高速差分分频器 Download PDF

Info

Publication number
CN111865297B
CN111865297B CN202010729573.3A CN202010729573A CN111865297B CN 111865297 B CN111865297 B CN 111865297B CN 202010729573 A CN202010729573 A CN 202010729573A CN 111865297 B CN111865297 B CN 111865297B
Authority
CN
China
Prior art keywords
transistor
drain
frequency divider
pair
differential signals
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010729573.3A
Other languages
English (en)
Other versions
CN111865297A (zh
Inventor
金银姬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Zhaoxin Electronic Technology Co ltd
Original Assignee
Beijing Zhaoxin Electronic Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Zhaoxin Electronic Technology Co ltd filed Critical Beijing Zhaoxin Electronic Technology Co ltd
Priority to CN202010729573.3A priority Critical patent/CN111865297B/zh
Publication of CN111865297A publication Critical patent/CN111865297A/zh
Application granted granted Critical
Publication of CN111865297B publication Critical patent/CN111865297B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K23/00Pulse counters comprising counting chains; Frequency dividers comprising counting chains
    • H03K23/40Gating or clocking signals applied to all stages, i.e. synchronous counters
    • H03K23/50Gating or clocking signals applied to all stages, i.e. synchronous counters using bi-stable regenerative trigger circuits
    • H03K23/52Gating or clocking signals applied to all stages, i.e. synchronous counters using bi-stable regenerative trigger circuits using field-effect transistors

Landscapes

  • Logic Circuits (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

本发明公开一种高速差分分频器,用以将一对差分信号分频,包括分频电路以及驱动电路。分频电路包括第一分频子电路及第二分频子电路。该第一分频子电路将该对差分信号的一个进行分频,并且产生频率为该对差分信号的一半的第一对输出差分信号。该第二分频子电路将该对差分信号的另一个进行分频,并且产生频率为该对差分信号的一半的第二对输出差分信号;其中,该第一对输出差分信号与该第二对输出差分信号中信号的相位组成相位差为90°的等差序列。该驱动电路耦接该第一分频子电路以及该第二分频子电路,用以缩短该第一对输出差分信号以及该第二对输出差分信号的电平翻转时间。

Description

高速差分分频器
技术领域
本发明涉及一种分频器,特别涉及适用于将高速差分信号进行分频的一种分频器。
背景技术
在高速传输协议,例如PCI-E协议的应用中,通常需要分频器来将欲传输的时钟信号进行分频,并且产生不同相位的多个时钟信号以供后续串行设备使用。一般使用串接的D触发器对时钟信号进行二分频、四分频、八分频之类的操作,然而,随着通信技术的演进,传输数据的速度愈来愈快,支持后续串行设备进行数据采样的时钟信号频率越来越高,数量越来越多,需要被分频的时钟信号频率则更高,传统的串接的D触发器的分频器无法继续负荷例如8GHz、16GHz、20GHz的高频时钟信号的分频操作,也无法产生多个等相位差的时钟信号,并会造成输入时钟信号分频后的失真。
发明内容
依据本发明一实施例的分频器,用以将一对差分信号分频,该分频器包括分频器及驱动电路。该分频器包括第一分频子电路及第二分频子电路。该驱动电路包括第一驱动电路及第二驱动电路。该第一分频子电路将该对差分信号的一个进行分频,并且产生频率为该对差分信号的一半的第一对输出差分信号。该第二分频子电路将该对差分信号的另一个进行分频,并且产生频率为该对差分信号的一半的第二对输出差分信号。该第一对输出差分信号与该第二对输出差分信号中信号的相位组成相位差为90°的等差序列。该第一驱动电路耦接该第一分频子电路,用以缩短该第一对输出差分信号的电平翻转时间。该第二驱动电路耦接该第二分频子电路,用以缩短该第二对输出差分信号的电平翻转时间。
附图说明
图1为本发明一实施例的分频器100的电路图。
图2为本发明一实施例的分频器200的电路图。
图3为图1的分频器100在节点0、节点90、节点180及节点270产生的输出信号的时序图。
图4为图2的分频器200在节点0、节点90、节点180及节点270产生的输出信号的时序图。
图5为本发明一实施例的分频器500的电路图。
具体实施方式
本发明参照附图进行描述,其中遍及图式上的相同参考数字标示了相似或相同的组件。上述附图并没有依照实际比例大小描绘,其仅仅提供对本发明的说明。一些发明的形态描述于下方作为图解示范应用的参考。这意味着许多特殊的细节,关系及方法被阐述来对这个发明提供完整的了解。无论如何,本领域技术人员将认识到若没有一个或更多的特殊细节或用其他方法,此发明仍然可以被实现。以其他例子来说,众所皆知的结构或操作并没有详细列出以避免对这发明的混淆。本发明并没有被阐述的行为或事件顺序所局限,如有些行为可能发生在不同的顺序亦或同时发生在其他行为或事件之下。此外,并非所有阐述的行为或事件都需要被执行在与现有发明相同的方法之中。
图1为本发明一实施例的分频器100的电路图。如图1所示,分频器100包括分频子电路102及分频子电路104。分频子电路102接收差分信号中的信号CKI,并且通过P型晶体管P1、P2及N型晶体管N1、N2、N3的操作,将信号CKI转换为在节点Q0输出的相位为0°的输出信号,及在节点Q180输出的相位为180°的输出信号。相同地,分频子电路104接收该对差分信号中的信号CKB,其中信号CKI与信号CKB的相位差为180°。分频子电路104通过P型晶体管P3、P4及N型晶体管N4、N5、N6的操作,将信号CKB转换为在节点Q90输出的相位为90°的输出信号,及在节点Q270输出的相位为270°的输出信号。
如图1所示,当信号CKI由低电平向高电平翻转并维持在高电平时,信号CKB由高电平向低电平翻转并维持在低电平,N型晶体管N3导通,而N型晶体管N6关断,使得分频子电路102保持在工作状态而分频子电路104保持在关断状态,此时相位为0°及相位为180°的输出信号翻转,而相位为90°的及相位为270°的输出信号不变。当信号CKI由高电平向低电平翻转并维持在低电平时,信号CKB由低电平向高电平翻转并维持在高电平,N型晶体管N3关断,而N型晶体管N6导通,使得分频子电路102关断而分频子电路104导通,此时相位为0°及相位为180°的输出信号不变,而相位为90°的及相位为270°的输出信号翻转。也就是说,为差分信号的信号CKI、CKB同时驱动对应的分频子电路,将产生4个90°等相位差的输出信号,且信号CKB与信号CKI各自翻转2次,会使这4个90°等相位差的输出信号,即相位为0°及相位为180°的输出信号、相位为90°及相位为270°的输出信号各自翻转1次,而使相位为0°、相位为180°、相位为90°及相位为270°的输出信号的频率为信号CKB及信号CKI频率的一半。
分频器100适用于包括信号CKI及信号CKB的差分信号的频率较低的情况,例如低于2GHz。若该对差分信号的频率较高,分频器100中的P型晶体管P1、P2、P3、P4及N型晶体管N1、N2、N3、N4、N5、N6的反应速度不能满足所输入该对差分信号的频率的要求,因而导致该差分信号分频后的失真。
图2为本发明实施例的分频器200的电路图。如图2所示,分频器200根据一对差分信号,例如包括信号CKI、CKB的一对差分信号(或称差分信号CKI、CKB)在节点Q0上产生相位为0°的输出信号、在节点Q180上产生相位为180°的输出信号、在节点Q90上产生相位为90°的输出信号,以及在节点Q270上产生相位为270°的输出信号。其中,相位为0°的输出信号、相位为90°的输出信号、相位为180°的输出信号及相位为270°的输出信号的频率为信号CKI或信号CKB的频率的一半,并且其各自的相位组成以90°为相位差的等差序列。举例来说,在一些实施例中,差分信号CKI、CKB的频率为20GHz,本发明的分频器200可将差分信号CKI、CKB转换为频率为10GHz的相位为0°的输出信号、相位为90°的输出信号、相位为180°的输出信号及相位为270°的输出信号。
分频器200包括分频子电路202、分频子电路204、第一驱动电路206,及第二驱动电路208。分频子电路202对该对差分信号CKI、CKB进行分频,并且产生频率为差分信号CKI、CKB的一半的第一对输出差分信号,亦即在节点Q0的相位为0°的输出信号及在节点Q180的相位为180°的输出信号。分频子电路204对差分信号CKI、CKB进行分频,并且产生频率为差分信号CKI、CKB的一半的第二对输出差分信号,亦即在节点Q90的相位为90°的输出信号及在节点Q270的相位为270°的输出信号。此外,第一驱动电路206耦接分频子电路202,用以缩短相位为0°的输出信号及相位为180°的输出信号的电平翻转时间。第二驱动电路208耦接分频子电路204,用以缩短相位为90°的输出信号及相位为270°的输出信号的电平翻转时间。至于第一驱动电路206及第二驱动电路208是如何缩短各个不同相位的输出信号的电平翻转时间,将会在下文进行描述。
分频子电路202包括P型场效应晶体管P1、P2、P5及N型场效应晶体管N1、N2、N3。第一驱动电路206包括N型场效应晶体管N7、N8。P型场效应晶体管P1的栅极连接至P型场效应晶体管P2的漏极及节点Q0,并且P型场效应晶体管P2的栅极连接至P型场效应晶体管P1的漏极及节点Q180。P型场效应晶体管P5的栅极耦接信号CKB,P型场效应晶体管P5的漏极连接N型场效应晶体管N7的漏极。N型场效应晶体管N1的漏极连接至节点Q180,N型场效应晶体管N2的漏极连接至节点Q0,并且N型场效应晶体管N1的源极连接至N型场效应晶体管N2的源极。N型场效应晶体管N3的栅极耦接信号CKI,并且N型场效应晶体管N3的漏极连接至N型场效应晶体管N1、N2的源极。N型场效应晶体管N7的栅极耦接节点Q270及N型场效应晶体管N1的栅极,N型场效应晶体管N7的源极连接至节点Q0。N型场效应晶体管N8的栅极耦接至节点Q90及N型场效应晶体管N2的栅极,N型场效应晶体管N8的漏极连接至N型场效应晶体管N7的漏极,并且N型场效应晶体管N8的源极连接至节点Q180。
分频子电路204包括P型场效应晶体管P3、P4、P6及N型场效应晶体管N4、N5、N6。第二驱动电路208包括N型场效应晶体管N9、N10。P型场效应晶体管P3的栅极连接至P型场效应晶体管P4的漏极及节点Q90,并且P型场效应晶体管P4的栅极连接至P型场效应晶体管P3的漏极及节点Q270。P型场效应晶体管P6的栅极耦接信号CKI,P型场效应晶体管P6的漏极连接N型场效应晶体管N9的漏极。N型场效应晶体管N4的漏极连接至节点Q270,N型场效应晶体管N5的漏极连接至节点Q90,并且N型场效应晶体管N4的源极连接至N型场效应晶体管N5的源极。N型场效应晶体管N6的栅极耦接信号CKB,并且N型场效应晶体管N6的漏极连接至N型场效应晶体管N4、N5的源极。N型场效应晶体管N9的栅极耦接节点Q0及N型场效应晶体管N4的栅极,N型场效应晶体管N9的源极连接至节点Q90。N型场效应晶体管N10的栅极耦接至节点Q180及N型场效应晶体管N5的栅极,N型场效应晶体管N10的漏极连接至N型场效应晶体管N9的漏极,并且N型场效应晶体管N10的源极连接至节点Q90。
如图2所示,当信号CKI由低电平向高电平翻转并维持在高电平时,信号CKB由高电平向低电平翻转并维持在低电平,N型晶体管N3导通,而N型晶体管N6关断,使得分频子电路202保持在工作状态而分频子电路204保持在关断状态,此时相位为0°及相位为180°的输出信号翻转,而相位为90°的及相位为270°的输出信号不变。当信号CKI由高电平向低电平翻转并维持在低电平时,信号CKB由低电平向高电平翻转并维持在高电平,N型晶体管N3关断,而N型晶体管N6导通,使得分频子电路202关断而分频子电路204导通,此时相位为0°及相位为180°的输出信号不变,而相位为90°的及相位为270°的输出信号翻转。也就是说,为差分信号的信号CKI、CKB同时驱动对应的分频子电路,将产生4个90°等相位差的输出信号,且信号CKB与信号CKI各自翻转2次,会使这4个90°等相位差的输出信号,即相位为0°及相位为180°的输出信号、相位为90°及相位为270°的输出信号各自翻转1次,而使相位为0°、相位为180°、相位为90°及相位为270°的输出信号的频率为信号CKB及信号CKI频率的一半。
其中分频子电路202是与第一驱动电路206一同运作,在此过程中,当信号CKI为电压高电平时,信号CKB为电压低电平,使得N型场效应晶体管N3及P型场效应晶体管P5同时导通,并且当节点270的输出信号为电压高电平时,N型场效应晶体管N7导通,使得节点0的输出信号的电压被直接拉高至电压高电平,例如电源电压VCCA,无需等待原先P型场效应晶体管P1、P2及N型场效应晶体管N1、N2的切换(导通或关断)的时间就可将节点0的输出信号的电压由原来的电压低电平迅速拉升至电压高电平。同时,由于节点90的输出信号的相位与节点270的输出信号的相位相差180°,因此节点90的输出信号为电压低电平,N型场效应晶体管N8关断。节点180的输出信号的相位与节点0的输出信号的相位相差180°,因此节点180的输出信号的电压由于N型场效应晶体管N8关断的缘故,仍维持在电压低电平。
相同地,在分频子电路204是与二驱动电路208一同运作,在此过程中,当信号CKB为电压高电平时,信号CKI为电压低电平,使得N型场效应晶体管N6及P型场效应晶体管P6同时导通,并且当节点Q0的输出信号为电压高电平时,N型场效应晶体管N9导通,使得节点Q90的输出信号的电压被直接拉高至该电源电压VCCA,无需等待原先P型场效应晶体管P3、P4及N型场效应晶体管N4、N5的切换(导通或关断)就可将节点90的输出信号的电压由原来的电压低电平迅速拉升至电压高电平。同时,由于节点Q180的输出信号的相位与节点0的输出信号的相位相差180°,因此节点180的输出信号为电压低电平,N型场效应晶体管N10关断。节点Q270的输出信号的相位与节点Q90的输出信号的相位相差180°,因此节点Q270的输出信号的电压由于N型场效应晶体管N10关断的缘故,仍维持在电压低电平。简单来说,藉由分频子电路202、204的搭配,在信号CKI为电压高电平,同时信号CKB为电压低电平的状态下,可缩短相位为0°的输出信号及相位为180°的输出信号的电平翻转时间;在信号CKB为电压高电平,同时信号CKI为电压低电平的状态下,可缩短相位为90°的输出信号及相位为270°的输出信号的电平翻转时间。
图3为图1的分频器100在节点Q0、节点Q90、节点Q180及节点Q270产生的输出信号的时序图。图3公开了信号CKI与相位为0°的输出信号、相位为90°的输出信号、相位为180°的输出信号及相位为270°的输出信号的时序图。如图3所示,分频器100由于不包括分频器200的第一驱动电路206及第二驱动电路208的缘故,相位为0°的输出信号与所输入的信号CKI之间的延迟时间t1为29.5皮秒(ps)。图4为图2的分频器200在节点Q0、节点Q90、节点Q180及节点270产生的输出信号的时序图。图4公开了信号CKI与相位为0°的输出信号、相位为90°的输出信号、相位为180°的输出信号及相位为270°的输出信号的时序图。分频器200由于具有第一驱动电路206及第二驱动电路208的缘故,可以缩短各输出信号的电平翻转时间。以信号CKI作用于分频子电路202为例,藉由第一驱动电路206对分频子电路202的驱动,分频子电路202输出的相位为0°的输出信号在所输入的信号CKI由低电平翻转为高电平之后,需要20.2皮秒(ps)的时间t2由低电平翻转到高电平,分频子电路202输出的相位为180°的输出信号在所输入的信号CKI由低电平翻转为高电平之后,需要20.2皮秒(ps)的时间t2由高电平翻转到低电平。相较于分频器100,本发明的分频器200相对缩短了[(29.5-20.2)/20.2]=46%的信号的电平翻转时间。
图5为本发明一实施例的分频器500的电路图。分频器500具有与分频器200相同的功能,分频器500与图2的分频器200在结构上的不同之处在于,分频器500以P型场效应晶体管P7、P8取代分频器200的P型场效应晶体管P5,并且以P型场效应晶体管P9、P10取代分频器200的P型场效应晶体管P6。如图5所示,P型场效应晶体管P7的栅极耦接信号CKB,P型场效应晶体管P7的漏极连接至N型场效应晶体管N7的漏极。P型场效应晶体管P8的栅极耦接信号CKB,P型场效应晶体管P8的漏极连接至N型场效应晶体管N8的漏极。P型场效应晶体管P9的栅极耦接信号CKI,P型场效应晶体管P9的漏极连接至N型场效应晶体管N9的漏极。P型场效应晶体管P10的栅极耦接信号CKI,P型场效应晶体管P10的漏极连接至N型场效应晶体管N10的漏极。
此外,分频器200或分频器500还包括初始化电路,初始化电路未在图2示出,但分频器200所配置的初始化电路的连接方式及工作原理与分频器500所包括的完全相同,该初始化电路包括P型场效应晶体管P11、P12,及N型场效应晶体管N11、N12、N13、N14。P型场效应晶体管P11耦接初始化致能信号P型场效应晶体管P11的漏极连接至节点Q0,P型场效应晶体管P11的源极连接至电源VCCA。N型场效应晶体管N11的栅极耦接一初始化致能信号rst,N型场效应晶体管N11的漏极连接至节点Q180,N型场效应晶体管N11的源极连接至电源VSSA或接地。N型场效应晶体管N12的栅极耦接初始化致能信号rst,N型场效应晶体管N12的漏极连接N型场效应晶体管N3的源极,N型场效应晶体管N12的源极连接至电源VSSA或该接地。一般来说,初始化致能信号rst及初始化致能信号/>互为反相信号。在一些实施例中,当初始化致能信号rst为电压高电平,初始化致能信号/>为电压低电平,N型场效应晶体管N11、N12及P型场效应晶体管P11皆导通,使得节点Q0具有电压高电平,例如电压VCCA的初始值,并且节点Q180具有电压低电平,例如VSSA或接地电压的初始值。
同理,P型场效应晶体管P12耦接初始化致能信号P型场效应晶体管P12的漏极连接至节点Q90,P型场效应晶体管P12的源极连接至电源VCCA。N型场效应晶体管N13的栅极耦接初始化致能信号rst,N型场效应晶体管N13的漏极连接至节点Q270,N型场效应晶体管N13的源极连接至电源VSSA或接地。N型场效应晶体管N14的栅极耦接初始化致能信号rst,N型场效应晶体管N14的漏极连接N型场效应晶体管N6的源极,N型场效应晶体管N14的源极连接至电源VSSA或接地。在一些实施例中,当初始化致能信号rst为电压高电平,初始化致能信号/>为电压低电平,N型场效应晶体管N13、N14及P型场效应晶体管P12皆导通,使得节点Q90具有电压高电平,例如电压VCCA的初始值,并且节点Q270具有电压低电平,例如电压VSSA或接地电压的初始值。因此,节点Q0、节点Q90、节点Q180、及节点Q270可通过该初始化电路被赋给初始化电压,而达成将分频器500初始化的目的。
在一些实施例中,图2中的分频器200的P型场效应晶体管P1、P2、P3、P4、P5、P6共同连接至电源VCCA,分频器200的N型场效应晶体管N3、N6的源极连接至电源VSSA或接地。在一些实施例中,图5中的分频器500的P型场效应晶体管P1、P2、P3、P4、P7、P8、P9、P10的源极共同连接至电源VCCA。本发明的分频器200或分频器500除可以克服传统D触发器串接方式的分频器的诸多缺点,相对于分频器100也具有速度快,分频频率范围广,例如从几百MHz到20GHz都能工作,电路面积小,功耗小的优点,并且可以将差分的2个信号分频成2对输出差分信号,该2对输出差分信号的相位可以组成相位差为90°的等差序列。
虽然本发明的实施例如上述所描述,我们应该明白上述所呈现的只是范例,在不违反发明精神及范围下本领域技术人员可以依据本发明对上述示范实施例做出等效的变更或修改,因此,本发明的所覆盖的范围应以权利要求书为准,而不应被上述实施例所限制。
本说明书所使用的专业术语是为了描述实施例,并不作为本发明的限制。除非上下文有明确指出不同。本说明书所使用的单数型的“一”、“该”及“上述”的意思也能够覆盖到复数型。再者,本说明书所使用的“包含”,“具备”“有”,“设有”,或其变化型的意思等同于用词“包括”。除非有不同的定义,所有本说明书的用词,包括技术或科学用词,可以被属于本领域技术人员做一般地了解。我们应该更加了解到上述用词在相关技术的上下文中应该被解释为相同的意思,除非有明确地在本文中定义,上述用词不应当被解释成理想化或过度正式的意思。

Claims (15)

1.一种分频器,用以将一对差分信号分频,包括:
分频电路,包括:
第一分频子电路,将该对差分信号的一个进行分频,并且产生频率为该对差分信号的一半的第一对输出差分信号;以及
第二分频子电路,将该对差分信号的另一个进行分频,并且产生频率为该对差分信号的一半的第二对输出差分信号;其中,该第一对输出差分信号与该第二对输出差分信号中信号的相位组成相位差为90°的等差序列;
驱动电路,包括:
第一驱动电路,耦接该第一分频子电路,用以缩短该第一对输出差分信号的电平翻转时间;以及
第二驱动电路,耦接该第二分频子电路,用以缩短该第二对输出差分信号的电平翻转时间。
2.如权利要求1所述的分频器,其中,该第一对输出差分信号包括相位为0°的输出信号及相位为180°的输出信号,该第二对输出差分信号包括相位为90°的输出信号及相位为270°的输出信号。
3.如权利要求1所述的分频器,其中,该第一分频子电路包括:
第一晶体管;
第二晶体管;其中,该第一晶体管的栅极连接至该第二晶体管的漏极及第一输出节点,该第二晶体管的栅极连接至该第一晶体管的漏极及第二输出节点;
第三晶体管;
第四晶体管;其中,该第三晶体管的漏极连接至该第二输出节点,该第四晶体管的漏极连接至该第一输出节点;该第三晶体管的源极连接至该第四晶体管的源极;
第五晶体管,该第五晶体管的栅极耦接该对差分信号的该一个,该第五晶体管的漏极连接至该第三、第四晶体管的源极。
4.如权利要求3所述的分频器,其中,该第二分频子电路包括:
第六晶体管;
第七晶体管;其中,该第六晶体管的栅极连接至该第七晶体管的漏极及第三输出节点,该第七晶体管的栅极连接至该第六晶体管的漏极及第四输出节点;
第八晶体管;
第九晶体管;其中,该第八晶体管的漏极连接至该第四输出节点,该第九晶体管的漏极连接至该第三输出节点;该第八晶体管的源极连接至该第九晶体管的源极;
第十晶体管,该第十晶体管的栅极耦接该对差分信号的该另一个,第十晶体管的漏极连接至该第八、第九晶体管的源极。
5.如权利要求4所述的分频器,其中,该第一输出节点输出该相位为0°的输出信号;该第二输出节点输出该相位为180°的输出信号;该第三输出节点输出该相位为90°的输出信号;该第四输出节点输出该相位为270°的输出信号。
6.如权利要求4所述的分频器,其中,该第一驱动电路包括:
第十一晶体管,该第十一晶体管的栅极耦接该第四输出节点及该第三晶体管的栅极,第十一晶体管的源极连接该第一输出节点;以及
第十二晶体管,该第十二晶体管的栅极耦接该第三输出节点及该第四晶体管的栅极,该第十二晶体管的漏极连接至该第十一晶体管的漏极,该第十二晶体管的源极连接至该第二输出节点。
7.如权利要求6所述的分频器,其中,该第一分频子电路还包括:
第十五晶体管,该第十五晶体管的栅极耦接该对差分信号的该另一个,该第十五晶体管的漏极连接该第十一晶体管的漏极。
8.如权利要求7所述的分频器,其中,该第一分频子电路还包括:
第十七晶体管,该第十七晶体管的栅极耦接该对差分信号的该另一个,该第十七晶体管的漏极连接该第十一晶体管的漏极;以及
第十八晶体管,该第十八晶体管的栅极耦接该对差分信号的该另一个,该第十八晶体管的漏极连接该第十二晶体管的漏极。
9.如权利要求6所述的分频器,其中,该第二驱动电路包括:
第十三晶体管,该第十三晶体管的栅极耦接该第一输出节点及该第八晶体管的栅极,该第十三晶体管的源极连接至该第三输出节点;以及
第十四晶体管,该第十四晶体管的栅极耦接该第二输出节点及该第九晶体管的栅极,该第十四晶体管的漏极连接至该第十三晶体管的漏极,该第十四晶体管的源极连接至该第四输出节点。
10.如权利要求9所述的分频器,其中,该第二分频子电路还包括:
第十六晶体管,该第十六晶体管的栅极耦接该对差分信号的该者;该第十六晶体管的漏极连接该第十三晶体管的漏极。
11.如权利要求10所述的分频器,其中,该第二分频子电路还包括:
第十九晶体管,该第十九晶体管的栅极耦接该对差分信号的该者,该第十九晶体管的漏极连接该第十三晶体管的漏极;以及
第二十晶体管,该第二十晶体管的栅极耦接该对差分信号的该者,该第二十晶体管的漏极连接该第十四晶体管的漏极。
12.如权利要求10所述的分频器,其中,该第一、第二、第六、第七、第十五、第十六晶体管的源极连接至第一电源;该第五、第十晶体管的源极连接至第二电源。
13.如权利要求6所述的分频器,还包括初始化电路,以提供初始电压电平给该分频电路。
14.如权利要求13所述的分频器,其中,该初始化电路包括:
第二十一晶体管,该第二十一晶体管的栅极耦接初始化致能信号,该第二十一晶体管的漏极连接该第二输出节点;
第二十二晶体管,该第二十二晶体管的栅极耦接反相的该初始化致能信号,该第二十二晶体管的漏极连接该第一输出节点;
第二十三晶体管,该第二十三晶体管的栅极耦接该初始化致能信号,该第二十三晶体管的漏极连接该第五晶体管的源极。
15.如权利要求14所述的分频器,其中,该第二十一、第二十三晶体管的源极连接至第二电源,该第二十二晶体管的源极连接第一电源。
CN202010729573.3A 2020-07-27 2020-07-27 高速差分分频器 Active CN111865297B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010729573.3A CN111865297B (zh) 2020-07-27 2020-07-27 高速差分分频器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010729573.3A CN111865297B (zh) 2020-07-27 2020-07-27 高速差分分频器

Publications (2)

Publication Number Publication Date
CN111865297A CN111865297A (zh) 2020-10-30
CN111865297B true CN111865297B (zh) 2024-02-23

Family

ID=72947112

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010729573.3A Active CN111865297B (zh) 2020-07-27 2020-07-27 高速差分分频器

Country Status (1)

Country Link
CN (1) CN111865297B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102291127A (zh) * 2011-06-02 2011-12-21 西安电子科技大学 全差分复位延时可调鉴频鉴相器
CN107306133A (zh) * 2016-04-18 2017-10-31 中芯国际集成电路制造(上海)有限公司 一种分频器及频率合成器
CN110690897A (zh) * 2019-09-30 2020-01-14 西安电子科技大学 宽频带锁定范围的低功耗注入锁定分频器

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8487670B2 (en) * 2009-09-03 2013-07-16 Qualcomm, Incorporated Divide-by-two injection-locked ring oscillator circuit
JP2011155452A (ja) * 2010-01-27 2011-08-11 Renesas Electronics Corp 差動論理回路、分周回路、及び周波数シンセサイザ
TWI508428B (zh) * 2012-11-22 2015-11-11 Ind Tech Res Inst 電流重複使用除頻器及其方法與所應用的電壓控制振盪器模組以及鎖相迴路

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102291127A (zh) * 2011-06-02 2011-12-21 西安电子科技大学 全差分复位延时可调鉴频鉴相器
CN107306133A (zh) * 2016-04-18 2017-10-31 中芯国际集成电路制造(上海)有限公司 一种分频器及频率合成器
CN110690897A (zh) * 2019-09-30 2020-01-14 西安电子科技大学 宽频带锁定范围的低功耗注入锁定分频器

Also Published As

Publication number Publication date
CN111865297A (zh) 2020-10-30

Similar Documents

Publication Publication Date Title
KR101200452B1 (ko) 낮은 듀티 사이클 왜곡을 갖는 레벨 시프터
US9331680B2 (en) Low power clock gated flip-flops
US8791743B1 (en) Balanced level shifter with wide operation range
US9755623B2 (en) Multi-bit flip-flop with shared clock switch
CN107257236B (zh) 用于电压电平转换的装置、系统和方法
EP3228009B1 (en) Power efficient high speed latch circuits and systems
US9081061B1 (en) Scan flip-flop
US6573775B2 (en) Integrated circuit flip-flops that utilize master and slave latched sense amplifiers
WO2013074073A1 (en) Voltage level shift with interim-voltage-controlled contention interrupt
CN114567297B (zh) D触发器以及包括d触发器的处理器和计算装置
JP2008005446A (ja) 分周器およびその制御方法
US5212411A (en) Flip-flop circuit having cmos hysteresis inverter
CN110859056B (zh) 动态触发器及电子设备
JPH0795013A (ja) エッジトリガ型フリップフロップ
CN111865297B (zh) 高速差分分频器
US6762637B2 (en) Edge-triggered d-flip-flop circuit
US6700425B1 (en) Multi-phase clock generators that utilize differential signals to achieve reduced setup and hold times
US5596296A (en) Clock driver circuit
US10148257B1 (en) Method and apparatus for generating twenty-five percent duty cycle clock
CN107592099B (zh) D触发器
US9712353B2 (en) Data transmission between asynchronous environments
US20210026397A1 (en) High Speed Multi Moduli CMOS Clock Divider
US20070241796A1 (en) D-type static latch for high frequency circuit
US7395286B1 (en) Method for generating non-overlapping N-phases of divide-by-N clocks with precise 1/N duty ratio using a shift register
JP2786463B2 (ja) フリップフロップ回路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant