CN111817822B - 一种提供nr基带信号的装置及方法 - Google Patents
一种提供nr基带信号的装置及方法 Download PDFInfo
- Publication number
- CN111817822B CN111817822B CN202010931656.0A CN202010931656A CN111817822B CN 111817822 B CN111817822 B CN 111817822B CN 202010931656 A CN202010931656 A CN 202010931656A CN 111817822 B CN111817822 B CN 111817822B
- Authority
- CN
- China
- Prior art keywords
- baseband signal
- signal
- symbol
- preset
- baseband
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/0001—Systems modifying transmission characteristics according to link quality, e.g. power backoff
- H04L1/0009—Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the channel coding
- H04L1/0013—Rate matching, e.g. puncturing or repetition of code symbols
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/0001—Systems modifying transmission characteristics according to link quality, e.g. power backoff
- H04L1/0006—Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the transmission format
Landscapes
- Engineering & Computer Science (AREA)
- Quality & Reliability (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
Abstract
本发明公开了一种提供NR基带信号的装置及方法,所述的装置包括中央处理器、可编程逻辑控制器和模数转换器,由于在可编程逻辑控制器中加入了相位产生模块和计算模块,在NR基带信号的射频频率改变时,相位产生模块能够根据用户参数计算NR基带信号中每个符号信号的射频相位参数,再通过计算模块对NR基带信号中每个符号信号的射频相位进行补偿,从而无需通过中央处理器重新计算,直接通过可编程逻辑控制器直接进行射频相位补偿后产生I路基带信号和Q路基带信号,使得NR基带信号能够更通用灵活地输出。
Description
技术领域
本发明涉及通信技术领域,具体涉及一种提供NR基带信号的装置及方法。
背景技术
随着越来越多5G消费产品的商用,NR基带信号可以为5G消费产品的生成和测试提供激励。因此,如何产生NR基带信号受到了更多的关注。
在现有方案中,NR基带信号与LTE信号采用相同的方式来产生,请参考图4,其由中央处理器(CPU)中的软件计算产生NR基带信号/LTE信号,然后把NR基带信号/LTE信号下载到可编程逻辑控制器(FPGA)中进行输出,然而NR基带信号与LTE信号相比,当NR基带信号的射频频率发生改变时,需要通过CPU加入一个射频相位对NR基带信号进行补偿,这样每改变一次射频频率,CPU中的软件都需要重新去计算NR基带波形,然后下载给FPGA,导致NR基带信号无法像LTE信号那样通用灵活地进行输出。
发明内容
本发明旨在提供一种提供NR基带信号的装置及方法,在改变射频频率时,无需CPU重新计算NR基带波形再通过FPGA进行输出,使得NR基带信号能够更通用灵活地输出。
根据第一方面,一种实施例中提供一种提供NR基带信号的装置,包括中央处理器、可编程逻辑控制器和模数转换器;其中,所述可编程逻辑控制器包括波形数据读取模块、相位产生模块、计算模块和速率匹配模块;
所述中央处理器用于接收用户参数,并根据用户参数产生NR基带信号;
所述波形数据读取模块用于逐帧获取所述中央处理器所产生的NR基带信号,并将NR基带信号逐帧输出至所述相位产生模块;
所述相位产生模块用于根据用户参数计算当前帧NR基带信号中每个符号信号的射频相位参数;
所述计算模块用于根据当前帧NR基带信号及其每个符号信号的射频相位参数,产生I路基带信号和Q路基带信号;
所述速率匹配模块用于根据预设速率对I路基带信号和Q路基带信号进行插值处理,以使I路基带信号和Q路基带信号的速率与模数转换器的采样速率相匹配;
所述模数转换器用于对速率匹配模块输出的I路基带信号和Q路基带信号分别进行采样,得到数字I路基带信号和数字Q路基带信号,然后将所述数字I路基带信号和数字Q路基带信号进行输出。
根据第二方面,一种实施例中提供一种提供NR基带信号的方法,包括:
逐帧获取NR基带信号,所述NR基带信号根据接收的用户参数所产生;
根据用户参数计算当前帧NR基带信号中每个符号信号的射频相位参数;
根据当前帧NR基带信号及其每个符号信号的射频相位参数,产生I路基带信号和Q路基带信号;
根据预设速率对I路基带信号和Q路基带信号进行插值处理,以使I路基带信号和Q路基带信号的速率与模数转换器的采样速率相匹配;
对插值处理后的I路基带信号和Q路基带信号分别进行采样,得到数字I路基带信号和数字Q路基带信号,然后将所述数字I路基带信号和数字Q路基带信号进行输出。
依据上述实施例的提供NR基带信号的方法/装置,由于在FPGA中加入了相位产生模块和计算模块,在NR基带信号的射频频率改变时,相位产生模块能够根据用户参数计算NR基带信号中每个符号信号的射频相位参数,再通过计算模块对NR基带信号中每个符号信号的射频相位进行补偿,从而无需通过CPU重新计算,直接通过FPGA直接进行射频相位补偿后产生I路基带信号和Q路基带信号,使得NR基带信号能够更通用灵活地输出。
附图说明
图1为一种实施例的提供NR基带信号的装置的结构框图;
图2为一种实施例的FPGA中计算模块的输入/输出示意图;
图3为一种实施例的提供NR基带信号的方法流程图;
图4为一种现有技术的NR基带信号的产生示意图。
具体实施方式
下面通过具体实施方式结合附图对本发明作进一步详细说明。其中不同实施方式中类似元件采用了相关联的类似的元件标号。在以下的实施方式中,很多细节描述是为了使得本申请能被更好的理解。然而,本领域技术人员可以毫不费力的认识到,其中部分特征在不同情况下是可以省略的,或者可以由其他元件、材料、方法所替代。在某些情况下,本申请相关的一些操作并没有在说明书中显示或者描述,这是为了避免本申请的核心部分被过多的描述所淹没,而对于本领域技术人员而言,详细描述这些相关操作并不是必要的,他们根据说明书中的描述以及本领域的一般技术知识即可完整了解相关操作。
另外,说明书中所描述的特点、操作或者特征可以以任意适当的方式结合形成各种实施方式。同时,方法描述中的各步骤或者动作也可以按照本领域技术人员所能显而易见的方式进行顺序调换或调整。因此,说明书和附图中的各种顺序只是为了清楚描述某一个实施例,并不意味着是必须的顺序,除非另有说明其中某个顺序是必须遵循的。
本文中为部件所编序号本身,例如“第一”、“第二”等,仅用于区分所描述的对象,不具有任何顺序或技术含义。而本申请所说“连接”、“联接”,如无特别说明,均包括直接和间接连接(联接)。
NR基带信号为复数信号,其包括I路基带信号和Q路基带信号,其中I路基带信号用于表示NR基带信号的实部信号,Q路基带信号用于表示NR基带信号的虚部信号。
在本发明实施例中,通过在FPGA中加入相位产生模块和计算模块实时对NR基带信号的频率相位进行补偿,使得在用户改变NR基带信号的射频频率时,无需再通过CPU重新计算NR基带信号,直接可通过FPGA对NR基带信号的射频相位进行补偿后即可输出。
实施例一:
请参考图1,图1为一种实施例的提供NR基带信号的装置的结构框图,所述的提供NR基带信号的装置包括:中央处理器(CPU)10、可编程逻辑控制器(FPGA)20和数模转换器(DAC);其中,可编程逻辑控制器20包括波形数据读取模块201、相位产生模块202、计算模块203和速率匹配模块204。
中央处理器10用于接收用户参数,并根据用户参数产生NR基带信号。本实施例中的用户参数为用户输入的产生NR基带信号的相关参数,用户参数包括射频频率参数、子载波间隔参数、信道带宽参数、双工模式参数和资源格参数等。
所述的中央处理器10包括输入模块101和NR基带产生模块102,其中输入模块101用于输入用户参数,NR基带产生模块102用于根据用户参数产生NR基带信号。
可编程逻辑控制器20通过波形数据读取模块201从中央处理器10中逐帧获取NR基带信号,换言之,波形数据读取模块201用于逐帧获取中央处理器所产生的NR基带信号,并将NR基带信号逐帧输出至相位产生模块202。
相位产生模块202用于根据用户参数计算当前帧NR基带信号中每个符号信号的射频相位参数。
计算模块203用于根据当前帧NR基带信号及其每个符号信号的射频相位参数,产生I路基带信号和Q路基带信号。
在一实施例中,若用户参数中的射频频率参数没有发生改变,则相位产生模块202所计算的射频相位参数为0,此时计算模块203所产生的I路基带信号和Q路基带信号无需进行射频相位补偿,则计算模块203所产生的I路基带信号和Q路基带信号与波形数据读取模块201所输出的NR基带信号对应的I路基带信号和Q路基带信号相同;若用户参数中的射频频率参数发生改变,则需根据相位产生模块202所计算的射频相位参数对波形数据读取模块201输出的NR基带信号进行射频相位补偿后,产生I路基带信号和Q路基带信号。
速率匹配模块204用于根据预设速率对I路基带信号和Q路基带信号进行插值处理,以使I路基带信号和Q路基带信号的速率与模数转换器30的采样速率相匹配。本实施例中的预设速率与模数转换器30的采样速率相关,在一些实施例中,预设速率可以和模数转换器30的采样速率相同,其通过插值处理分别对I路基带信号和Q路基带信号的速率进行调节,以使I路基带信号和Q路基带信号的速率与模数转换器30的采样速率匹配,使得模数转换器30能够完成对I路基带信号和Q路基带信号的模数转换。
在一实施例中,速率匹配模块204还用于对I路基带信号和Q路基带信号进行滤波。
模数转换器30用于对速率匹配模块204输出的I路基带信号和Q路基带信号分别进行采样,得到数字I路基带信号和数字Q路基带信号,然后将数字I路基带信号和数字Q路基带信号进行输出,以用于5G产品的生成和测试。
在一实施例中,相位产生模块202包括:符号计数单元、起始符号时间计数单元和射频相位计算单元。
其中符号计数单元用于根据用户参数,按照第一预设计数规则确定当前帧NR基带信号中每个符号信号的计数值。本实施例中,当前帧NR基带信号中每个符号信号的计数值是指当前帧NR基带信号中每个符号信号的编号,其能够索引每个符号信号。
起始符号时间计数单元用于根据每个符号信号的计数值和用户参数,按照第二预设计数规则确定每个符号信号的起始时间。本实施例中,每个符号信号的起始时间中当前帧NR基带信号中第一个符号信号(符号信号的计数值为0)的起始时间为0。
射频相位计算单元用于根据每个符号信号的起始时间和当前帧NR基带信号的射频频率,确定NR基带信号中每个符号信号的射频相位参数,其中当前帧NR基带信号的射频频率根据用户参数得到。
在一实施例中,第一预设计数规则包括:
对当前帧NR基带信号中的每个符号信号进行以下方式进行遍历,也就是将当前帧NR基带信号中的每个符号信号均作为当前符号信号,这样可得到每个符号信号的计数值。
在当前符号信号的计数值L等于0或者等于预设每帧NR基带信号中的符号信号的数量的一半(SymbolsPerSubframe/2)时,SymbolsPerSubframe表示预设每帧NR基带信号中的符号信号的数量,每经过第一预设采样点数(PointsPerSymbol1)的采样点时,若当前符号信号的计数值L小于预设每帧NR基带信号中的符号信号的数量减1(SymbolsPerSubframe-1),则当前符号信号的计数值L加1。
在当前符号信号的计数值L不等于0或者不等于预设每帧NR基带信号中的符号信号的数量的一半(SymbolsPerSubframe/2)时,每经过第二预设采样点数(PointsPerSymbol2)的采样点时,若当前符号信号的计数值L小于预设每帧NR基带信号中的符号信号的数量减1(SymbolsPerSubframe -1),则当前符号信号的计数值L加1。
若当前符号信号的计数值L等于预设每帧NR基带信号中的符号信号的数量减1(SymbolsPerSubframe -1)时,将当前符号信号的计数值L设置为初始值,L的初始值为0。
在一实施例中,第二预设计数规则包括:
对当前帧NR基带信号中的每个符号信号进行以下遍历,也就是将当前帧NR基带信号中的每个符号信号均作为当前符号信号,这样可得到每个符号信号的起始时间。
在当前符号信号的计数值L为0时,当前符号信号的起始时间为0;在当前符号信号的计数值L不等于0时,当前符号信号的起始时间通过以下公式得到:
Tstart(L)= Tstart(L-1)+ SymbolTime+ NcpTime(L-1)
其中,L表示当前符号信号的计数值,Tstart(L)表示当前符号信号L的起始时间,Tstart(L-1)表示当前符号信号L的上一个符号信号L-1的起始时间,NcpTime(L-1)表示当前符号信号L的上一个符号信号L-1的循环前缀时间,当L-1为0或者为预设每帧NR基带信号中的符号信号的数量的一半时,NcpTime(L-1)为第一预设循环前缀时间,否则NcpTime(L-1)为第二预设循环前缀时间。
其中,预设每帧NR基带信号中的符号信号的数量(SymbolsPerSubframe)、第一预设采样点数(PointsPerSymbol1)、第二预设采样点数(PointsPerSymbol2)、第一预设循环前缀时间(NcpTime1)和第二预设循环前缀时间(NcpTime2)根据中央处理器对用户参数进行配置得到,具体为:
SymbolsPerSubframe=14*2^u;
PointsPerSymbol1=N*((137*2^(-u)+1)/(128*2^(-u)));
PointsPerSymbol2=N*((137*2^(-u))/(128*2^(-u)));
NcpTime1= (9*2^(-u)+1)/1920000;
NcpTime2= (9*2^(-u))/1920000;
RFPhase = 2*pi* RF;
其中,u= log2(SCS/15000),N=2^(ceil(NRB*12)),SCS为子载波间隔参数,NRB为信道带宽参数,RF为用户设置的射频频率,RFPhase为射频频率参数。
本实施例中,SCS和NRB可由协议TS38.104给出,如表1和表2所示。
表1
表2
在一实施例中,根据每个符号信号的起始时间和当前帧NR基带信号的射频频率参数,确定NR基带信号中每个符号信号的射频相位参数包括:
通过Phase=Tstart* RFPhase,得到NR基带信号中每个符号信号的射频相位参数,其中Phase为NR基带信号中每个符号信号的射频相位参数,Tstart为NR基带信号中每个符号信号的起始时间,RFPhase为NR基带信号的射频频率参数。
在一实施例中,计算模块203用于根据当前帧NR基带信号及其每个符号信号的射频相位参数,产生I路基带信号和Q路基带信号包括:
请参考图2,图2为一种实施例的计算模块的示意图,计算模块的输入为当前帧NR基带信号对应的I路基带信号和Q路基带信号,也就是波形数据获取模块从中央处理器中所获取的I路基带信号和Q路基带信号,计算模块的输入还包括NR基带信号中每个符号信号的射频相位参数phase,将上述三个信号/参数输入至计算模块进行迭代运算,最终输出以下公式所示的两路NR基带信号,分别为射频相位补偿后的I路基带信号和Q路基带信号,若射频频率没有发送变化,则phase为0,此时计算模块的输入的I路基带信号和Q路基带信号与计算模块输出的I路基带信号和Q路基带信号相同。
其中,为常数,表示所产生的I路基带信号,表示所产生的Q路基带信号,表示射频相位参数,表示NR基带信号中的I路基带信号,表示当前帧NR基带信号中的Q路基带信号。其中NR基带信号中的I路基带信号和Q路基带信号为波形数据读取模块201所输出的NR基带信号直接得到的I路基带信号和Q路基带信号。
由于NR基带信号通常为循环输出的,因此在本实施例中,可编程逻辑控制器20还包括存储器205,所述存储器用于存储所述中央处理器所产生的NR基带信号。并且,波形数据读取模块201还用于循环从存储器中逐帧获取NR基带信号。这样,CPU可以通过软件计算一组包含多帧的NR基带信号,存储在FPGA中的存储器205中后,通过波形数据读取模块201循环获取存储器205中所存储的一组包含多帧的NR基带信号,使得CPU无需重复多次计算生成相同的NR基带信号。
实施例二:
请参考图3,图3为一种实施例的提供NR基带信号的方法流程图,所述的方法包括步骤S10至S50,具体情况下面说明。
步骤S10,波形数据读取模块201逐帧获取NR基带信号,NR基带信号根据中央处理器10接收的用户参数所产生。本实施例中的用户参数为用户输入的产生NR基带信号的相关参数,中央处理器10还可包括输入模块,用于用户输入用户参数,其中用户参数包括射频频率参数、子载波间隔参数、信道带宽参数、双工模式参数和资源格参数等。
步骤S20,相位产生模块202根据用户参数计算当前帧NR基带信号中每个符号信号的射频相位参数。
步骤S30,计算模块203根据当前帧NR基带信号及其每个符号信号的射频相位参数,产生I路基带信号和Q路基带信号。
在一实施例中,若用户参数中的射频频率参数没有发生改变,则相位产生模块202所计算的射频相位参数为0,此时计算模块203所产生的I路基带信号和Q路基带信号无需进行射频相位补偿,则计算模块203所产生的I路基带信号和Q路基带信号与波形数据读取模块201所输出的NR基带信号对应的I路基带信号和Q路基带信号相同;若用户参数中的射频频率参数发生改变,则需根据相位产生模块202所计算的射频相位参数对波形数据读取模块201输出的NR基带信号进行射频相位补偿后,产生I路基带信号和Q路基带信号。
步骤S40,速率匹配模块204根据预设速率对I路基带信号和Q路基带信号进行插值处理,以使I路基带信号和Q路基带信号的速率与模数转换器的采样速率相匹配。本实施例中的预设速率与模数转换器30的采样速率相关,在一些实施例中,预设速率可以和模数转换器30的采样速率相同,其通过插值处理分别对I路基带信号和Q路基带信号的速率进行调节,以使I路基带信号和Q路基带信号的速率与模数转换器30的采样速率匹配,使得模数转换器30能够完成对I路基带信号和Q路基带信号的模数转换。
在一实施例中,步骤S40还用于对I路基带信号Q路基带信号进行滤波处理。
步骤S50,模数转换器30对插值处理后的I路基带信号和Q路基带信号分别进行采样,得到数字I路基带信号和数字Q路基带信号,然后将数字I路基带信号和数字Q路基带信号进行输出。
在一实施例中,步骤S20中根据用户参数计算NR基带信号的射频相位参数包括:
根据用户参数,按照第一预设计数规则确定当前帧NR基带信号中每个符号信号的计数值。
根据每个符号信号的计数值和用户参数,按照第二预设计数规则确定每个符号信号的起始时间。
根据每个符号信号的起始时间和当前帧NR基带信号的射频频率,确定NR基带信号中每个符号信号的射频相位参数,其中所述当前帧NR基带信号的射频频率根据所述用户参数得到。
其中,第一预设计数规则包括:
对当前帧NR基带信号中的每个符号信号进行以下方式进行遍历,也就是将当前帧NR基带信号中的每个符号信号均作为当前符号信号,这样可得到每个符号信号的计数值。
在当前符号信号的计数值L等于0或者等于预设每帧NR基带信号中的符号信号的数量的一半(SymbolsPerSubframe/2)时,SymbolsPerSubframe表示预设每帧NR基带信号中的符号信号的数量,每经过第一预设采样点数(PointsPerSymbol1)的采样点时,若当前符号信号的计数值L小于预设每帧NR基带信号中的符号信号的数量减1(SymbolsPerSubframe-1),则当前符号信号的计数值L加1。
在当前符号信号的计数值L不等于0或者不等于预设每帧NR基带信号中的符号信号的数量的一半(SymbolsPerSubframe/2)时,每经过第二预设采样点数(PointsPerSymbol2)的采样点时,若当前符号信号的计数值L小于预设每帧NR基带信号中的符号信号的数量减1(SymbolsPerSubframe -1),则当前符号信号的计数值L加1。
若当前符号信号的计数值L等于预设每帧NR基带信号中的符号信号的数量减1(SymbolsPerSubframe -1)时,将当前符号信号的计数值L设置为初始值,L的初始值为0。
在一实施例中,第二预设计数规则包括:
对当前帧NR基带信号中的每个符号信号进行以下遍历,也就是将当前帧NR基带信号中的每个符号信号均作为当前符号信号,这样可得到每个符号信号的起始时间。
在当前符号信号的计数值L为0时,当前符号信号的起始时间为0;在当前符号信号的计数值L不等于0时,当前符号信号的起始时间通过以下公式得到:
Tstart(L)= Tstart(L-1)+ SymbolTime+ NcpTime(L-1)
其中,L表示当前符号信号的计数值,Tstart(L)表示当前符号信号L的起始时间,Tstart(L-1)表示当前符号信号L的上一个符号信号L-1的起始时间,NcpTime(L-1)表示当前符号信号L的上一个符号信号L-1的循环前缀时间,当L-1为0或者为预设每帧NR基带信号中的符号信号的数量的一半时,NcpTime(L-1)为第一预设循环前缀时间,否则NcpTime(L-1)为第二预设循环前缀时间。
其中,预设每帧NR基带信号中的符号信号的数量(SymbolsPerSubframe)、第一预设采样点数(PointsPerSymbol1)、第二预设采样点数(PointsPerSymbol2)、第一预设循环前缀时间(NcpTime1)和第二预设循环前缀时间(NcpTime2)根据中央处理器对用户参数进行配置得到,具体为:
SymbolsPerSubframe=14*2^u;
PointsPerSymbol1=N*((137*2^(-u)+1)/(128*2^(-u)));
PointsPerSymbol2=N*((137*2^(-u))/(128*2^(-u)));
NcpTime1= (9*2^(-u)+1)/1920000;
NcpTime2= (9*2^(-u))/1920000;
RFPhase = 2*pi* RF;
其中,u= log2(SCS/15000),N=2^(ceil(NRB*12)),SCS为子载波间隔参数,NRB为信道带宽参数,RF为用户设置的射频频率,RFPhase为射频频率参数。
在一实施例中,步骤S30根据当前帧NR基带信号及其每个符号信号的射频相位参数,产生I路基带信号和Q路基带信号包括:
计算模块203对接收的当前帧NR基带信号中的I路信号和Q路信号以及每个符号信号的视频相位参数进行迭代运算后,计算模块203最终输出以下公式所示的其所产生的I路基带信号和Q路基带信号:
其中,为常数,表示所产生的I路基带信号,表示所产生的Q路基带信号,表示射频相位参数,表示NR基带信号中的I路基带信号,表示当前帧NR基带信号中的Q路基带信号。其中NR基带信号中的I路基带信号和Q路基带信号为波形数据读取模块201所输出的NR基带信号直接得到的I路基带信号和Q路基带信号。
需要说明的是,本实施例所提供的方法为实施例一所提供的装置对应的方法步骤,其具体实施方式已在实施例一中进行了详细说明,此处不再赘述。
以上应用了具体个例对本发明进行阐述,只是用于帮助理解本发明,并不用以限制本发明。对于本发明所属技术领域的技术人员,依据本发明的思想,还可以做出若干简单推演、变形或替换。
Claims (10)
1.一种提供NR基带信号的装置,其特征在于,包括中央处理器、可编程逻辑控制器和模数转换器;其中,所述可编程逻辑控制器包括波形数据读取模块、相位产生模块、计算模块和速率匹配模块;
所述中央处理器用于接收用户参数,并根据用户参数产生NR基带信号;
所述波形数据读取模块用于逐帧获取所述中央处理器所产生的NR基带信号,并将NR基带信号逐帧输出至所述相位产生模块;
所述相位产生模块用于根据用户参数计算当前帧NR基带信号中每个符号信号的射频相位参数;
所述计算模块用于根据当前帧NR基带信号及其每个符号信号的射频相位参数,产生I路基带信号和Q路基带信号;
所述速率匹配模块用于根据预设速率对I路基带信号和Q路基带信号进行插值处理,以使I路基带信号和Q路基带信号的速率与模数转换器的采样速率相匹配;
所述模数转换器用于对速率匹配模块输出的I路基带信号和Q路基带信号分别进行采样,得到数字I路基带信号和数字Q路基带信号,然后将所述数字I路基带信号和数字Q路基带信号进行输出。
2.如权利要求1所述的装置,其特征在于,所述用户参数包括射频频率参数、子载波间隔参数、信道带宽参数、双工模式参数和资源格参数。
3.如权利要求1或2所述的装置,其特征在于,所述相位产生模块包括:
符号计数单元,用于根据用户参数,按照第一预设计数规则确定当前帧NR基带信号中每个符号信号的计数值;
起始符号时间计数单元,用于根据每个符号信号的计数值和用户参数,按照第二预设计数规则确定每个符号信号的起始时间;
射频相位计算单元,用于根据每个符号信号的起始时间和当前帧NR基带信号的射频频率参数,确定NR基带信号中每个符号信号的射频相位参数,其中所述当前帧NR基带信号的射频频率参数根据所述用户参数得到。
4.如权利要求3所述的装置,其特征在于,所述第一预设计数规则包括:
对当前帧NR基带信号中的每个符号信号进行以下遍历:
在当前符号信号的计数值为0或者为预设每帧NR基带信号中的符号信号的数量的一半时,每经过第一预设采样点数的采样点时,若当前符号信号的计数值小于预设每帧NR基带信号中的符号信号的数量减1,则当前符号信号的计数值加1;
在当前符号信号的计数值不为0或者不为预设每帧NR基带信号中的符号信号的数量的一半时,每经过第二预设采样点数的采样点时,若当前符号信号的计数值小于预设每帧NR基带信号中的符号信号的数量减1,则当前符号信号的计数值加1;
若当前符号信号的计数值等于预设每帧NR基带信号中的符号信号的数量减1时,将当前符号信号的计数值设置为初始值,所述初始值为0;
所述第二预设计数规则包括:
对当前帧NR基带信号中的每个符号信号进行以下遍历:
在当前符号信号的计数值为0时,当前符号信号的起始时间为0;在当前符号信号的计数值不等于0时,当前符号信号的起始时间通过以下公式得到:
Tstart(L)= Tstart(L-1)+ SymbolTime+ NcpTime(L-1)
其中,L表示当前符号信号的计数值,Tstart(L)表示当前符号信号L的起始时间,Tstart(L-1)表示当前符号信号L的上一个符号信号L-1的起始时间,NcpTime(L-1)表示当前符号信号L的上一个符号信号L-1的循环前缀时间,当L-1为0或者为预设每帧NR基带信号中的符号信号的数量的一半时,NcpTime(L-1)为第一预设循环前缀时间,否则NcpTime(L-1)为第二预设循环前缀时间;
其中,所述预设每帧NR基带信号中的符号信号的数量、第一预设采样点数、第二预设采样点数、第一预设循环前缀时间和第二预设循环前缀时间根据中央处理器对所述用户参数进行配置得到。
6.如权利要求1所述的装置,其特征在于,所述可编程逻辑控制器还包括存储器,所述存储器用于存储所述中央处理器所产生的NR基带信号;
所述波形数据读取模块还用于循环从存储器中逐帧获取NR基带信号。
7.一种提供NR基带信号的方法,其特征在于,包括:
逐帧获取NR基带信号,所述NR基带信号根据接收的用户参数所产生;
根据用户参数计算当前帧NR基带信号中每个符号信号的射频相位参数;
根据当前帧NR基带信号及其每个符号信号的射频相位参数,产生I路基带信号和Q路基带信号;
根据预设速率对I路基带信号和Q路基带信号进行插值处理,以使I路基带信号和Q路基带信号的速率与模数转换器的采样速率相匹配;
对插值处理后的I路基带信号和Q路基带信号分别进行采样,得到数字I路基带信号和数字Q路基带信号,然后将所述数字I路基带信号和数字Q路基带信号进行输出。
8.如权利要求7所述的方法,其特征在于,根据用户参数计算NR基带信号的射频相位参数包括:
根据用户参数,按照第一预设计数规则确定当前帧NR基带信号中每个符号信号的计数值;
根据每个符号信号的计数值和用户参数,按照第二预设计数规则确定每个符号信号的起始时间;
根据每个符号信号的起始时间和当前帧NR基带信号的射频频率,确定NR基带信号中每个符号信号的射频相位参数,其中所述当前帧NR基带信号的射频频率根据所述用户参数得到;
所述用户参数包括子载波间隔参数、信道带宽参数、双工模式参数和资源格参数。
9.如权利要求8所述的方法,其特征在于,所述第一预设计数规则包括:
对当前帧NR基带信号中的每个符号信号进行以下遍历:
在当前符号信号的计数值为0或者为预设每帧NR基带信号中的符号信号的数量的一半时,每经过第一预设采样点数的采样点时,若当前符号信号的计数值小于预设每帧NR基带信号中的符号信号的数量减1,则当前符号信号的计数值加1;
在当前符号信号的计数值不为0或者不为预设每帧NR基带信号中的符号信号的数量的一半时,每经过第二预设采样点数的采样点时,若当前符号信号的计数值小于预设每帧NR基带信号中的符号信号的数量减1,则当前符号信号的计数值加1;
若当前符号信号的计数值等于预设每帧NR基带信号中的符号信号的数量减1时,则将当前符号信号的计数值设置为初始值,所述初始值为0;
所述第二预设计数规则包括:
对当前帧NR基带信号中的每个符号信号进行以下遍历:
在当前符号信号的计数值为0时,当前符号信号的起始时间为0;在当前符号信号的计数值不等于0时,当前符号信号的起始时间通过以下公式得到:
Tstart(L)= Tstart(L-1)+ SymbolTime+ NcpTime(L-1)
其中,L表示当前符号信号的计数值,Tstart(L)表示当前符号信号L的起始时间,Tstart(L-1)表示当前符号信号L的上一个符号信号L-1的起始时间,NcpTime(L-1)表示当前符号信号L的上一个符号信号L-1的循环前缀时间,当L-1为0或者为预设每帧NR基带信号中的符号信号的数量的一半时,NcpTime(L-1)为第一预设循环前缀时间,否则NcpTime(L-1)为第二预设循环前缀时间;
其中,所述预设每帧NR基带信号中的符号信号的数量、第一预设采样点数、第二预设采样点数、第一预设循环前缀时间和第二预设循环前缀时间根据对所述用户参数进行配置得到。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010931656.0A CN111817822B (zh) | 2020-09-08 | 2020-09-08 | 一种提供nr基带信号的装置及方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010931656.0A CN111817822B (zh) | 2020-09-08 | 2020-09-08 | 一种提供nr基带信号的装置及方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111817822A CN111817822A (zh) | 2020-10-23 |
CN111817822B true CN111817822B (zh) | 2020-12-08 |
Family
ID=72860151
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010931656.0A Active CN111817822B (zh) | 2020-09-08 | 2020-09-08 | 一种提供nr基带信号的装置及方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111817822B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115913826A (zh) * | 2021-08-05 | 2023-04-04 | 华为技术有限公司 | 一种通信方法及相关装置 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101867740A (zh) * | 2010-05-21 | 2010-10-20 | 深圳国微技术有限公司 | 用于数字电视基带信号的采样速率转换器及转换方法 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN100429603C (zh) * | 2006-11-01 | 2008-10-29 | 王文华 | 一种基于fpga的高速任意波形发生器 |
CN101984570B (zh) * | 2010-10-25 | 2013-09-18 | 北京邮电大学 | 一种应用于mimo-ofdm系统下克服弱散射的码本选择调制方法 |
CN104506281B (zh) * | 2015-01-14 | 2017-12-15 | 西安电子科技大学 | 一种3d‑mimo系统的射频与基带混合预编码方法 |
US10098144B2 (en) * | 2017-01-21 | 2018-10-09 | Qualcomm Incorporated | Rate matching of data transmission in control resource region |
CN106972832B (zh) * | 2017-02-28 | 2020-08-04 | 深圳市鼎阳科技股份有限公司 | 一种可任意倍数重采样的数字下变频器 |
CN110603775B (zh) * | 2017-05-04 | 2022-10-25 | 苹果公司 | 新无线电(nr)物理上行链路结构和方案 |
CN108572266B (zh) * | 2017-12-11 | 2020-09-15 | 深圳市鼎阳科技股份有限公司 | 一种波形发生装置 |
-
2020
- 2020-09-08 CN CN202010931656.0A patent/CN111817822B/zh active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101867740A (zh) * | 2010-05-21 | 2010-10-20 | 深圳国微技术有限公司 | 用于数字电视基带信号的采样速率转换器及转换方法 |
Also Published As
Publication number | Publication date |
---|---|
CN111817822A (zh) | 2020-10-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106911624B (zh) | 一种通道补偿校准方法与系统 | |
EP1125363A4 (en) | METHOD FOR NON-INTEGRATED SAMPLE RATE CONVERSION IN A MULTI-CHANNEL POLYPHASE FILTER | |
JP2003069388A (ja) | ディジタル・フィルタ | |
CN111817822B (zh) | 一种提供nr基带信号的装置及方法 | |
JPH01212108A (ja) | Ssb信号発生器 | |
JPH07506714A (ja) | 広周波数帯域信号をデジタル化する方法および装置 | |
CN108763720A (zh) | 采样率可任意下调的ddc的实现方法 | |
JP2003032313A (ja) | デジタル通信受信機における受信信号のデジタル復調装置および方法 | |
US6778106B2 (en) | Digital sample sequence conversion device | |
CN105991484A (zh) | 一种频偏估计的方法和装置 | |
CN107534434B (zh) | 数据处理装置、数据处理方法及通信装置 | |
US9036555B2 (en) | Direct generation of discrete Fourier transforms of time-shifted Zadoff-Chu sequences | |
CN105814819B (zh) | 用于校准模拟滤波器的方法和系统 | |
WO2014198287A1 (en) | Quadrature mixer arrangement | |
US6915318B2 (en) | Interpolator | |
US20080224750A1 (en) | Digital delay architecture | |
CN112688755B (zh) | 一种长度3n四相非周期互补序列对信号生成方法及装置 | |
CN114422318A (zh) | 一种信号预失真的系统响应估计方法、装置及系统 | |
CN108871385B (zh) | 编码器、电机、编码器数据处理方法及存储介质 | |
US10404215B2 (en) | Synchronized multiple channel lock-in amplifier | |
US20120203812A1 (en) | Method and apparatus for generating signal having converted sampling rate in communication system | |
Youssef et al. | Enhancement of time compression overlap-add using multirate downsample upsample shift add algorithm | |
CN108809883A (zh) | 一种prach基带信号的dft实现结构及实现方法 | |
JP2017034443A (ja) | 信号処理装置及び信号処理方法 | |
JP6512092B2 (ja) | 周波数特性補正回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |