CN111682022A - 基于异层jtl布局布线的超导集成电路设计方法 - Google Patents

基于异层jtl布局布线的超导集成电路设计方法 Download PDF

Info

Publication number
CN111682022A
CN111682022A CN202010396987.9A CN202010396987A CN111682022A CN 111682022 A CN111682022 A CN 111682022A CN 202010396987 A CN202010396987 A CN 202010396987A CN 111682022 A CN111682022 A CN 111682022A
Authority
CN
China
Prior art keywords
layer
jtl
wiring layer
wiring
units
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010396987.9A
Other languages
English (en)
Other versions
CN111682022B (zh
Inventor
任洁
杨若婷
高小平
王镇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Institute of Microsystem and Information Technology of CAS
Original Assignee
Shanghai Institute of Microsystem and Information Technology of CAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Institute of Microsystem and Information Technology of CAS filed Critical Shanghai Institute of Microsystem and Information Technology of CAS
Priority to CN202010396987.9A priority Critical patent/CN111682022B/zh
Publication of CN111682022A publication Critical patent/CN111682022A/zh
Priority to US17/634,551 priority patent/US11881855B2/en
Priority to PCT/CN2021/081971 priority patent/WO2021227659A1/zh
Application granted granted Critical
Publication of CN111682022B publication Critical patent/CN111682022B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0207Geometrical layout of the components, e.g. computer aided design; custom LSI, semi-custom LSI, standard cell technique
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/195Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using superconductive devices
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01JMEASUREMENT OF INTENSITY, VELOCITY, SPECTRAL CONTENT, POLARISATION, PHASE OR PULSE CHARACTERISTICS OF INFRARED, VISIBLE OR ULTRAVIOLET LIGHT; COLORIMETRY; RADIATION PYROMETRY
    • G01J1/00Photometry, e.g. photographic exposure meter
    • G01J1/02Details
    • G01J1/04Optical or mechanical part supplementary adjustable parts
    • G01J1/0407Optical elements not provided otherwise, e.g. manifolds, windows, holograms, gratings
    • G01J1/0425Optical elements not provided otherwise, e.g. manifolds, windows, holograms, gratings using optical fibers
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01JMEASUREMENT OF INTENSITY, VELOCITY, SPECTRAL CONTENT, POLARISATION, PHASE OR PULSE CHARACTERISTICS OF INFRARED, VISIBLE OR ULTRAVIOLET LIGHT; COLORIMETRY; RADIATION PYROMETRY
    • G01J1/00Photometry, e.g. photographic exposure meter
    • G01J1/42Photometry, e.g. photographic exposure meter using electric radiation detectors
    • G01J1/44Electric circuits
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/10Distribution of clock signals, e.g. skew
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N60/00Superconducting devices
    • H10N60/10Junction-based devices
    • H10N60/12Josephson-effect devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N60/00Superconducting devices
    • H10N60/80Constructional details
    • H10N60/805Constructional details for Josephson-effect devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N69/00Integrated devices, or assemblies of multiple devices, comprising at least one superconducting element covered by group H10N60/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Computing Systems (AREA)
  • Mathematical Physics (AREA)
  • Theoretical Computer Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Superconductor Devices And Manufacturing Methods Thereof (AREA)

Abstract

本发明涉及一种基于异层JTL布局布线的超导集成电路设计方法,包括以下步骤:对单元库的单元数据接口进行割分偏置圈的处理,并留出通孔的位置;按照电路逻辑原理图对逻辑单元层上的单元进行布局摆设;采用逻辑单元层的JTL和分路单元进行每个单元的时钟线连接;使用位于与所述逻辑单元层不在同一层的横向JTL布线层和纵向JTL布线层的JTL对每个单元进行数据连接,其中,所述横向JTL布线层的JTL作为单元之间数据横向的布线单元,所述纵向JTL布线层的JTL作为单元之间数据纵向的布线单元,上层的JTL与下层的单元数据接口的位置通过调用通孔实现连接。本发明解决了JTL不利于布线的缺点。

Description

基于异层JTL布局布线的超导集成电路设计方法
技术领域
本发明涉及超导集成电路技术领域,特别是涉及一种基于异层JTL布局布线的超导集成电路设计方法。
背景技术
超导集成电路是指基于约瑟夫森结和超导材料,包括单磁通量子(Single-Flux-Quantum,SFQ)电路等应用的集成电路。
SFQ电路是一种比较特殊的超导集成电路,其主要是由约瑟夫森结组成的,通过磁通量子Ф0的有无来表示数字逻辑“0”和“1”的。跟传统半导体CMOS(Complementary MetalOxide Semiconductor)电路比起来,磁通量子的微小和量化性质显著减少了串扰和功耗的影响,而磁通量子进出环路时在结中产生的窄电压脉冲也使其获得极高的频率。这种兼具超高工作速度和极低功耗的优点,使得该电路在超宽带宽模数/数模转换器(Analog-to-Digital Converter,ADC)、超导计算机等应用上有显著的前景。
因为在SFQ电路中信号是以极短的电压脉冲传输,所以相异于传统半导体CMOS电路单元之间连线只用靠线,SFQ单元之间的连接是靠两种结构:约瑟夫森传输线(JosephsonTransmission Line,JTL)和无源传输线(Passive Transmission Line,PTL)来实现的。这两个传输线的电路原理图分别如图1和图2所示。PTL是由前端驱动器连接一条微带线(Micro-Strip Line,MSL)到后端接收器而组成的,驱动器和接收器分别加在前后两个单元上,微带线可以看作类似CMOS信号线。JTL是由约瑟夫森结经电感连接组成的单元,信号通过的时候结依次触发,很好的保证了信号传输的完整性,在电路中被大量运用到。PTL因其接近光速的传输速度,以及类似CMOS线的便利性常用于长距离传输和大规模电路的设计中。但是由于PTL连接的每个单元接口都需要增加一个驱动器和接收器,消耗的电路面积过大,而且微带线在高频下会受影响和其本身阻抗匹配具有难度,导致了对其使用可能会造成电路面积、速度和良率的限制。相比PTL,JTL具有结构简单和工作良率很好的优势,如果解决了它本身不利于交叉连线的劣势,那则可以在保证电路速度和良率的基础上,使得现有设计布线布局简化,减小了电路面积。
发明内容
本发明提供一种基于异层JTL布局布线的超导集成电路设计方法,解决JTL不利于布线的缺点,维持电路高速的优点并提高了电路的良率。
本发明解决其技术问题所采用的技术方案是:提供一种基于异层JTL布局布线的超导集成电路设计方法,包括以下步骤:
(1)对单元库的单元数据接口进行割分偏置圈的处理,并留出通孔的位置;
(2)按照电路逻辑原理图对逻辑单元层上的单元进行布局摆设;
(3)采用逻辑单元层的JTL和分路单元进行每个单元的时钟线连接;
(4)使用位于与所述逻辑单元层不在同一层的横向JTL布线层和纵向JTL布线层的JTL对每个单元进行数据连接,其中,所述横向JTL布线层的JTL作为单元之间数据横向的布线单元,所述纵向JTL布线层的JTL作为单元之间数据纵向的布线单元,上层的JTL与下层的单元数据接口的位置通过调用通孔实现连接。
所述步骤(1)中留出的通孔宽度小于或等于所述偏置线圈的宽度。
所述步骤(2)在逻辑电路单元进行布局摆设时遵循格点原则。
所述逻辑单元层包括从上而下设置的接地层、上配线层和底电极配线层,所述底电极配线层上连接有电阻,所述上配线层上连接有标准的约瑟夫森三层膜结,其中,所述底电极配线层作为信号走线,所述上配线层作为偏置走线。
所述步骤(4)中的横向JTL布线层与所述纵向JTL布线层为异层结构。
所述横向JTL布线层包括从上而下设置的接地层、上配线层和底电极配线层,所述上配线层上连接有自分路约瑟夫森结,其中,所述底电极配线层作为信号走线,所述上配线层作为偏置走线。
所述纵向JTL布线层包括从上而下设置的接地层、上配线层和底电极配线层,所述上配线层上连接有自分路约瑟夫森结,其中,所述底电极配线层作为信号走线,所述上配线层作为偏置走线。
有益效果
由于采用了上述的技术方案,本发明与现有技术相比,具有以下的优点和积极效果:本发明利用多层结工艺,将用于信号传输的JTL使用上层结来设计,逻辑电路部分用下层结来设计,解决了JTL不利于布线的缺点,并维持了电路高速的优点以及提高电路良率,也为了之后可能的布局布线自动化实现打下基础。
附图说明
图1是现有技术中JTL电路原理图;
图2是现有技术中PTL电路原理图;
图3是本发明中多层结工艺截面示意图;
图4是本发明中单元之间数据、时钟布线选择示意图;
图5是本发明中两层电路连接接口设计示意图;
图6是本发明中各层之间通孔设计示意图。
具体实施方式
下面结合具体实施例,进一步阐述本发明。应理解,这些实施例仅用于说明本发明而不用于限制本发明的范围。此外应理解,在阅读了本发明讲授的内容之后,本领域技术人员可以对本发明作各种改动或修改,这些等价形式同样落于本申请所附权利要求书所限定的范围。
本发明的实施方式涉及一种基于异层JTL布局布线的超导集成电路设计方法,其主要目的是在不过多增大电路面积、保持电路工作速度和良率的意图上,设计异层JTL的电路布局布线的实现方法,包括工艺实现、JTL布线分配设计、各层接口方式设计,以解决原有JTL布线自由度低、交叉布线困难的缺点。具体如下:
要实现异层的JTL用于布线,首先得分开布线的JTL层和原来已有的逻辑电路层。在原有工艺上加上多层结,其工艺截面如图3所示,图中仅列出了关键金属层和约瑟夫森结区。图3中,X层、Y层和L层分别为横向JTL布线层,纵向JTL布线层和逻辑单元层。其中每一层中的gnd为接地层,Top wire为上配线层,Bottom为底电极配线层,JJ为约瑟夫森结,r为电阻。在本实施方式中,底电极配线层作为信号走线,上配线层作为偏置走线。逻辑单元层中采用的约瑟夫森结为标准的约瑟夫森三层膜结JJ0,横向JTL布线层和纵向JTL布线层采用的约瑟夫森结为self-shunted约瑟夫森结JJ1和JJ2,其电学特性可以理解为在标准三层膜结的基础上已经并联了电阻后无回滞现象,可以直接使用。其中,每层结区可以独立应用于单元电路设计,这样在整体电路设计中上层的结设计的JTL就可以与下层JTL和逻辑单元互不影响,实现可以方便交叉布线的功能。
值得一提的是,本实施方式中还可以将逻辑单元层设置在最顶层或中间层,其只要与横向JTL布线层和纵向JTL布线层不在同一层均可实现本发明的技术效果。同理,横向JTL布线层和纵向JTL布线层也可以设置在任意一层,其与逻辑单元层只需形成三层的结构即可。
确定了工艺后,需要对各层JTL的作用进行分配。本实施方式使用X层和Y层分别设计JTL,用X层的JTL作为单元之间数据横向的布线单元,用Y层的JTL作为单元之间数据的纵向布线单元,原有L层逻辑单元不变,且L层的JTL和分路单元(Splitter,SPL)可以作为时钟的布线单元,这样在时钟和数据分开布线,数据之间交叉的问题都得以解决,具体布线如图4所示。
确定了布线方法后,接着设计上下层JTL交互的接口问题。因为布线层一共有三层(X\Y\L层),所以需要交互的通孔就有三种:Via(B2_B1),Via(B1_B0)和Via(B2_B0)。由于接口与偏置走线有重叠,所以需要在有通孔的地方对电路偏置进行切口以便于通孔与偏置不重叠,如图5所示。
接口确定后,确保了上面的通孔设计在偏置线圈宽度内,如图5中的Via部分。相邻两层的通孔和相隔一层的通孔分别如图6左边和右边所示。以上所有确定后既可以利用异层JTL更方便的布线以及进行电路设计了。
实现异层JTL布局布线的超导电路设计跟一般的超导电路设计类似,因为设计主要希望能够与原来的单元之间能兼容,不需要对以前的单元进行大改变,唯一需要注意的就是接口处的处理,因此具体包括以下步骤:
(1)由于数据输入和输出存在可能单元与上下两层交互的地方,所以首先对单元库的单元数据接口进行割分偏置圈的处理,留出通孔Via的位置。
(2)然后按照电路逻辑原理图对最下层逻辑单元层的单元进行布局摆设,由于电路单元和JTL都有一定尺寸,所以在摆设的时候需要遵循格点(On Grid)原则。
(3)用逻辑单元层的JTL和SPL进行每个单元的时钟线连接,因为不用考虑与数据线的交叉,所以可以优先考虑需要仔细调节时序的时钟布线。
(4)完成了时钟布线后,开始用上层JTL单元对每个单元进行数据连接。使用横向JTL布线层的JTL进行数据横向传输,使用纵向JTL布线层JTL进行数据纵向传输,这时候上下层单元接口的地方通过调用通孔单元Via实现数据连接。
(5)完成了电路的布局布线后,检查电路数据和偏置线的连接性,接着就可以进行仿真,得到正确仿真结果后便可以进行制版、流片和封装测试的流程,之后的流程与一般的超导电路设计相同,在此不做赘述。
不难发现,本发明利用多层结工艺,将用于信号传输的JTL使用上层结来设计,逻辑电路部分用下层结来设计,解决了JTL不利于布线的缺点,并维持了电路高速的优点以及提高电路良率,也为了之后可能的布局布线自动化实现打下基础。

Claims (7)

1.一种基于异层JTL布局布线的超导集成电路设计方法,其特征在于,包括以下步骤:
(1)对单元库的单元数据接口进行割分偏置圈的处理,并留出通孔的位置;
(2)按照电路逻辑原理图对逻辑单元层上的单元进行布局摆设;
(3)采用逻辑单元层的JTL和分路单元进行每个单元的时钟线连接;
(4)使用位于与所述逻辑单元层不在同一层的横向JTL布线层和纵向JTL布线层的JTL对每个单元进行数据连接,其中,所述横向JTL布线层的JTL作为单元之间数据横向的布线单元,所述纵向JTL布线层的JTL作为单元之间数据纵向的布线单元,上层的JTL与下层的单元数据接口的位置通过调用通孔实现连接。
2.根据权利要求1所述的基于异层JTL布局布线的超导集成电路设计方法,其特征在于,所述步骤(1)中留出的通孔宽度小于或等于所述偏置线圈的宽度。
3.根据权利要求1所述的基于异层JTL布局布线的超导集成电路设计方法,其特征在于,所述步骤(2)在逻辑电路单元进行布局摆设时遵循格点原则。
4.根据权利要求1所述的基于异层JTL布局布线的超导集成电路设计方法,其特征在于,所述逻辑单元层包括从上而下设置的接地层、上配线层和底电极配线层,所述底电极配线层上连接有电阻,所述上配线层上连接有标准的约瑟夫森三层膜结,其中,所述底电极配线层作为信号走线,所述上配线层作为偏置走线。
5.根据权利要求1所述的基于异层JTL布局布线的超导集成电路设计方法,其特征在于,所述步骤(4)中的横向JTL布线层与所述纵向JTL布线层为异层结构。
6.根据权利要求1所述的基于异层JTL布局布线的超导集成电路设计方法,其特征在于,所述横向JTL布线层包括从上而下设置的接地层、上配线层和底电极配线层,所述上配线层上连接有自分路约瑟夫森结,其中,所述底电极配线层作为信号走线,所述上配线层作为偏置走线。
7.根据权利要求1所述的基于异层JTL布局布线的超导集成电路设计方法,其特征在于,所述纵向JTL布线层包括从上而下设置的接地层、上配线层和底电极配线层,所述上配线层上连接有自分路约瑟夫森结,其中,所述底电极配线层作为信号走线,所述上配线层作为偏置走线。
CN202010396987.9A 2020-05-12 2020-05-12 基于异层jtl布局布线的超导集成电路设计方法 Active CN111682022B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202010396987.9A CN111682022B (zh) 2020-05-12 2020-05-12 基于异层jtl布局布线的超导集成电路设计方法
US17/634,551 US11881855B2 (en) 2020-05-12 2021-03-22 Superconducting integrated circuit design method based on placement and routing by different-layer JTLs
PCT/CN2021/081971 WO2021227659A1 (zh) 2020-05-12 2021-03-22 基于异层jtl布局布线的超导集成电路设计方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010396987.9A CN111682022B (zh) 2020-05-12 2020-05-12 基于异层jtl布局布线的超导集成电路设计方法

Publications (2)

Publication Number Publication Date
CN111682022A true CN111682022A (zh) 2020-09-18
CN111682022B CN111682022B (zh) 2023-10-31

Family

ID=72434150

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010396987.9A Active CN111682022B (zh) 2020-05-12 2020-05-12 基于异层jtl布局布线的超导集成电路设计方法

Country Status (3)

Country Link
US (1) US11881855B2 (zh)
CN (1) CN111682022B (zh)
WO (1) WO2021227659A1 (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021227659A1 (zh) * 2020-05-12 2021-11-18 中国科学院上海微系统与信息技术研究所 基于异层jtl布局布线的超导集成电路设计方法
CN113779924A (zh) * 2021-09-17 2021-12-10 中国科学院上海微系统与信息技术研究所 超导集成电路的布线优化方法和装置、存储介质和终端
CN114297976A (zh) * 2021-12-30 2022-04-08 北京中科睿芯科技集团有限公司 一种用于脉冲逻辑电路的自动布线方法、系统

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116127651B (zh) * 2023-03-09 2023-08-11 上海理工大学 一种大型减速器组合式箱体结构的静刚度匹配设计方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1495883A (zh) * 2002-05-14 2004-05-12 ��ʽ���綫֥ 集成电路布线设计装置和方法
CN102334206A (zh) * 2009-02-27 2012-01-25 D-波系统公司 用于制造超导集成电路的系统及方法
EP3195377A1 (en) * 2014-08-13 2017-07-26 D-Wave Systems Inc. Method of forming superconducting wiring layers with low magnetic noise
CN107704649A (zh) * 2017-08-23 2018-02-16 中国科学院上海微系统与信息技术研究所 约瑟夫森结电路模型和超导集成电路结构及建立方法
US20190019938A1 (en) * 2017-02-06 2019-01-17 Microsoft Technology Licensing, Llc Josephson transmission line for superconducting devices

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9712172B2 (en) * 2015-10-07 2017-07-18 Microsoft Technology Licensing, Llc Devices with an array of superconducting logic cells
CN111682022B (zh) * 2020-05-12 2023-10-31 中国科学院上海微系统与信息技术研究所 基于异层jtl布局布线的超导集成电路设计方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1495883A (zh) * 2002-05-14 2004-05-12 ��ʽ���綫֥ 集成电路布线设计装置和方法
CN102334206A (zh) * 2009-02-27 2012-01-25 D-波系统公司 用于制造超导集成电路的系统及方法
EP3195377A1 (en) * 2014-08-13 2017-07-26 D-Wave Systems Inc. Method of forming superconducting wiring layers with low magnetic noise
US20190019938A1 (en) * 2017-02-06 2019-01-17 Microsoft Technology Licensing, Llc Josephson transmission line for superconducting devices
CN107704649A (zh) * 2017-08-23 2018-02-16 中国科学院上海微系统与信息技术研究所 约瑟夫森结电路模型和超导集成电路结构及建立方法

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021227659A1 (zh) * 2020-05-12 2021-11-18 中国科学院上海微系统与信息技术研究所 基于异层jtl布局布线的超导集成电路设计方法
US11881855B2 (en) 2020-05-12 2024-01-23 Shanghai Institute of Microsystem and Information Technology Chinese Academy of Sciences Superconducting integrated circuit design method based on placement and routing by different-layer JTLs
CN113779924A (zh) * 2021-09-17 2021-12-10 中国科学院上海微系统与信息技术研究所 超导集成电路的布线优化方法和装置、存储介质和终端
CN113779924B (zh) * 2021-09-17 2023-09-12 中国科学院上海微系统与信息技术研究所 超导集成电路的布线优化方法和装置、存储介质和终端
CN114297976A (zh) * 2021-12-30 2022-04-08 北京中科睿芯科技集团有限公司 一种用于脉冲逻辑电路的自动布线方法、系统

Also Published As

Publication number Publication date
US11881855B2 (en) 2024-01-23
US20220286137A1 (en) 2022-09-08
CN111682022B (zh) 2023-10-31
WO2021227659A1 (zh) 2021-11-18

Similar Documents

Publication Publication Date Title
CN111682022A (zh) 基于异层jtl布局布线的超导集成电路设计方法
CN100531511C (zh) 具有改良差分过孔的印刷电路板
US7514952B2 (en) I/O circuitry for reducing ground bounce and VCC sag in integrated circuit devices
JP2004153282A (ja) 超伝導集積回路
US9048017B2 (en) Circuits for and methods of implementing a gain stage in an integrated circuit
US20100044846A1 (en) Three-dimensional structural semiconductor device
JPS60134440A (ja) 半導体集積回路装置
KR930006724B1 (ko) 전파지연시간제어저항에 의해 상호 접속된 신호전송선쌍을 갖는 반도체집적회로장치
JPH10293636A (ja) 伝送線における容量結合を減少させるための交互配置インバータ
CA3036501C (en) Multilayer printed circuit board for reducing quantum signal crosstalk
JPS6318697A (ja) 多層配線基板
CN110133379A (zh) 约瑟夫森结寄生电感的测量方法
WO2018052466A1 (en) Superconducting interconnects in a printed circuit board
DE112012003764T5 (de) Supraleitende Single-Flux-Quantum-Schaltungsvorrichtung
CN212163817U (zh) 一种优化t拓扑ddr模块信号质量的pcb结构
CN100397633C (zh) 用于半导体器件中的焊盘区的布线结构
CN109687536B (zh) 一种用于从高速传输线上取电的电路
CN217008236U (zh) 控制线复用电路、控制线电路、量子芯片以及量子计算机
CN109688693A (zh) 一种pcb板、基于数传电台的pcb板及数传电台
JPS6196782A (ja) 超電導集積回路用配線
JP3931759B2 (ja) 超電導分周回路
JP5674603B2 (ja) 超電導単一磁束量子集積回路装置
CN211429633U (zh) 一种多层电路板
JPS6196781A (ja) 超電導集積回路用配線構造
CN109768834A (zh) 一种多路高速光接收机混合集成的串扰抑制方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant