CN111653236B - 一种显示装置 - Google Patents
一种显示装置 Download PDFInfo
- Publication number
- CN111653236B CN111653236B CN202010548868.0A CN202010548868A CN111653236B CN 111653236 B CN111653236 B CN 111653236B CN 202010548868 A CN202010548868 A CN 202010548868A CN 111653236 B CN111653236 B CN 111653236B
- Authority
- CN
- China
- Prior art keywords
- signal
- rising edge
- data enable
- clock signal
- frame
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种显示装置。
背景技术
随着显示技术的发展,液晶显示(Liquid Crystal Display,LCD)面板和有机发光二极管(Organic Light Emitting Diode,0LED)显示面板逐渐成为显示领域的两大主流显示面板,LCD面板和OLED显示面板被广泛应用于电脑、手机、穿戴设备、车载等本领域技术人员可知的可集成显示功能的设备(包括显示装置)或场景中。
现有的显示装置,包括显示区域和位于该显示区域四周的边框区域。该显示装置中,通过集成在边框区域的栅极驱动电路控制薄膜晶体管打开或者关闭,并在薄膜晶体管打开时,通过集成在边框区域的源极驱动电路向显示区域的像素提供灰阶信号,来控制该行像素进行画面的显示。然而在时序控制器根据数据使能信号产生栅极控制信号时,栅极控制信号可能产生异常。
发明内容
本发明提供一种显示装置,避免了产生异常的栅极控制信号的情况。
本发明实施例提供一种显示装置,包括:
多条扫描线;
栅极驱动电路,与所述扫描线电连接,被配置为向所述扫描线提供扫描信号;
时序控制器,与所述栅极驱动电路电连接,被配置为接收数据使能信号,根据所述数据使能信号产生栅极控制信号,并将所述栅极控制信号提供至所述栅极驱动电路;所述栅极控制信号包括起始信号、第一时钟信号和第二时钟信号;
其中,每一帧包括有效周期以及垂直消隐周期,所述数据使能信号仅位于所述有效周期内;
所述时序控制器在第N-1帧的所述垂直消隐周期内产生所述起始信号的上升沿,且第N-1帧的最后一个所述数据使能信号的下降沿与所述起始信号的上升沿之间的时间间隔T,T大于0且小于或者等于第一预设时间间隔,所述第一预设时间间隔小于所述垂直消隐周期的或者,
所述时序控制器在第N帧的第一个数据使能信号内产生所述起始信号的上升沿以及下降沿;
其中,N≥2。
本发明实施例提供的显示装置中,可以在第N-1帧的垂直消隐周期内产生起始信号的上升沿,且第N-1帧的最后一个数据使能信号的下降沿与起始信号的上升沿之间的时间间隔小于垂直消隐周期的从而第N-1帧的最后一个数据使能信号的下降沿与起始信号的上升沿之间的时间间隔较现有设计中更短,即便第N-1帧的最后一个数据使能信号的宽度在多帧中发生波动,对起始信号的上升沿产生时间影响不大,因此可以避开“准确估算起始信号的上升沿”的问题。本发明实施例提供的显示装置中,还可以在第N帧的第一个数据使能信号内产生起始信号的上升沿以及下降沿,从而起始信号的上升沿可以参考第N帧的第一个数据使能信号来准确产生,因此可以避开“准确估算起始信号的上升沿”的问题。本发明实施例通过对起始信号的设计,避免了产生异常的栅极控制信号的情况。
附图说明
图1为本发明实施例提供的一种显示装置的俯视结构示意图;
图2为本发明实施例提供的一种栅极驱动电路的示意图;
图3为本发明实施例提供的一种移位寄存器的示意图;
图4为现有设计中显示装置的驱动时序图;
图5为本发明实施例提供的一种显示装置的驱动时序图;
图6为本发明实施例提供的另一种显示装置的驱动时序图;
图7为本发明实施例提供的另一种显示装置的驱动时序图;
图8为本发明实施例提供的另一种显示装置的驱动时序图;
图9为本发明实施例提供的另一种显示装置的驱动时序图;
图10为本发明实施例提供的另一种显示装置的驱动时序图;
图11为本发明实施例提供的另一种显示装置的驱动时序图;
图12为本发明实施例提供的另一种显示装置的驱动时序图;
图13为本发明实施例提供的另一种栅极驱动电路的示意图;
图14为本发明实施例提供的另一种显示装置的驱动时序图;
图15为本发明实施例提供的另一种显示装置的驱动时序图;
图16为本发明实施例提供的另一种显示装置的驱动时序图;
图17为本发明实施例提供的另一种显示装置的驱动时序图;
图18为本发明实施例提供的另一种显示装置的俯视结构示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
图1为本发明实施例提供的一种显示装置的俯视结构示意图,图2为本发明实施例提供的一种栅极驱动电路的示意图,图3为本发明实施例提供的一种移位寄存器的示意图,参考图1、图2和图3,为了体现本发明实施例的发明点或者相关结构,图1中省略了显示装置的部分结构,显示装置包括多条扫描线21、栅极驱动电路30和时序控制器40。栅极驱动电路30与扫描线21电连接,被配置为向扫描线21提供扫描信号。时序控制器40与栅极驱动电路30电连接,被配置为接收数据使能信号,根据数据使能信号产生栅极控制信号,并将栅极控制信号提供至栅极驱动电路30。栅极控制信号包括起始信号、第一时钟信号和第二时钟信号。其中,每一帧包括有效周期以及垂直消隐周期,数据使能信号仅位于有效周期内。
参考图1、图2和图3,栅极驱动电路30包括用于传输起始信号STV的起始信号线310、用于传输第一时钟信号CKV1的第一时钟信号线311、用于传输第二时钟信号CKV2的第二时钟信号线312和级联的多个移位寄存器320,每级移位寄存器320包括移位输入端IN、输出端OUT、第一信号端CLK1、第二信号端CLK2和级联信号端NXT。多个移位寄存器320包括第一虚设移位寄存器Dummy1和第一级扫描移位寄存器321,第一级扫描移位寄存器321与第一虚设移位寄存器Dummy1级联。第一虚设移位寄存器Dummy1的第一信号端CLK1连接于第二时钟信号线312,第一虚设移位寄存器Dummy1的第二信号端CLK2连接于第一时钟信号线311。第一级扫描移位寄存器321的第一信号端CLK1连接于第一时钟信号线311,第一级扫描移位寄存器321的第二信号端CLK2连接于第二时钟信号线312。第一虚设移位寄存器Dummy1的移位输入端IN连接于起始信号线STV,第一级扫描移位寄存器321的移位输入端IN连接于第一虚设移位寄存器Dummy1的级联信号端NXT。示例性地,栅极驱动电路30还可以包括用于复位信号的复位信号线313。每级移位寄存器320还可以包括复位端RST,所有移位寄存器320的复位端RST均与复位信号线313电连接。移位寄存器320的电路结构例如可以包括锁存电路3201、与非电路3202和缓存电路3203。锁存电路3201和与非电路3202电连接。与非电路3202和缓存电路3203电连接。锁存电路3201包括移位输入端IN和第一信号端CLK1。锁存电路3201的输出端为级联信号端NXT(即,与非电路3202和锁存电路3201电连接的输入端),与非电路3202的另一个输入端为第二信号端CLK2,与非电路3202的两个输入端输入信号在与非电路3202中进行与非运算。缓存电路3203的输出端为移位寄存器320的输出端OUT。示例性地,移位寄存器320的电路结构还可以包括复位电路3204,复位电路3204的输入端为复位端RST,复位电路3204的输出端与锁存电路3201电连接。
示例性地,参考图2和图3,对于第一虚设移位寄存器Dummy1来说,第一信号端CLK1输入的第二时钟信号CKV2为高电平时,将移位输入端IN输入的起始信号STV锁存到锁存电路3201中,级联信号端NXT在第二时钟信号CKV2的上升沿处由低电平变为高电平,并持续到下一个第二时钟信号CKV2高电平的上升沿。级联信号端NXT输入的信号与第二信号端CLK2输入的第一时钟信号CKV1在与非电路3202中进行与非运算,并将与非运算的结果输出至缓存电路3203,由缓存电路3203的输出端OUT输出,缓存电路3203用于增强信号的驱动能力。第一级扫描移位寄存器321的工作过程与第一虚设移位寄存器Dummy1类似,不同的是,级联信号端NXT输入的信号与第二信号端CLK2输入的第二时钟信号CKV2在与非电路3202中进行与非运算,在此不再赘述。示例性地,参考图1,显示装置还包括基板10、多条数据线22和驱动芯片50。多条扫描线21、多条数据线22、栅极驱动电路30和时序控制器40位于基板10的同一侧。多条扫描线21与多条数据线22绝缘交叉,多条扫描线21与多条数据线22交叉限定出多个像素20。多个像素20在显示区AA内阵列排布。时序控制器40集成于驱动芯片50中,驱动芯片50还可以包括用于向数据线22提供灰阶电压的源极驱动电路(图1中未示出)。在其他实施方式中,时序控制器40还可以设置于驱动芯片50外,本发明对此不作限制。
图4为现有设计中显示装置的驱动时序图,参考图4,时序控制器30在第N-1帧的垂直消隐周期V-blanking内产生起始信号STV的上升沿以及下降沿,起始信号STV的上升沿临近第N帧的第一个数据使能信号的上升沿,起始信号STV的下降沿产生于第N帧的第一个数据使能信号的上升沿处。也就是说,起始信号STV的上升沿产生的时间接近第N帧的第一个数据使能信号的产生时间。由于数据使能信号DE仅位于有效周期V-avtive内,数据使能信号DE不位于垂直消隐周期V-blanking内,因此起始信号STV的上升沿无法参考数据使能信号DE来准确产生,起始信号STV的上升沿只能根据第N-1帧的最后一个数据使能信号DE的宽度估算得出。例如,第N-1帧的最后一个数据使能信号DE的宽度为T-last,在通过计数器计数到第100个T-last的时间宽度后,产生起始信号STV的上升沿。由于时钟抖动等因素,第N-1帧最后一个数据使能信号DE的宽度T-last也产生相应的波动,造成栅极控制信号在一些时间段中正常,但是在另一些时间段中产生异常。
基于此,本发明实施例提供了一种显示装置,该显示装置可以避开“准确估算起始信号STV的上升沿”的问题,即,本发明实施例通过对起始信号STV的设计,避免了产生异常的栅极控制信号的情况。
图5为本发明实施例提供的一种显示装置的驱动时序图,参考图5,时序控制器30在第N-1帧的垂直消隐周期V-blanking内产生起始信号STV的上升沿,且第N-1帧的最后一个数据使能信号DE的下降沿与起始信号STV的上升沿之间的时间间隔T,T大于0且小于或者等于第一预设时间间隔,第一预设时间间隔小于垂直消隐周期的其中,N≥2。需要说明的是,本发明各实施例中,“内”、“之内”以及“以内”等的表述包括端点值,例如,在第N-1帧的垂直消隐周期V-blanking内产生起始信号STV的上升沿指的是,在第N-1帧最后一个数据使能信号DE的下降沿产生之时以及在第N-1帧最后一个数据使能信号DE的下降沿产生之后产生起始信号STV的上升沿,且在第N帧第一个数据使能信号DE的上升沿产生之时以及在第N帧第一个数据使能信号DE的上升沿产生之前产生起始信号STV的上升沿。本发明各实施例中,“之后”、“后”、“前”以及“之前”等的表述,指的是在时间顺序上的先后。例如,在A之后产生B,指的是在时间顺序上,先产生A再产生B。在A之前产生B,指的是在时间顺序上,先产生B再产生A。
图6为本发明实施例提供的一种显示装置的驱动时序图,参考图6,时序控制器30在第N帧的第一个数据使能信号DE内产生起始信号STV的上升沿以及下降沿。其中,N≥2。也就是说,在第N帧的第一个数据使能信号DE的上升沿处产生起始信号STV的上升沿,或者,在第N帧的第一个数据使能信号DE的上升沿之后产生起始信号STV的上升沿。在第N帧的第一个数据使能信号DE的下降沿处产生起始信号STV的下降沿,或者,在第N帧的第一个数据使能信号DE的下降沿之前产生起始信号STV的下降沿。
示例性地,参考图1和图2,对于将栅极驱动电路30集成于显示面板(即GIP)的显示装置来说,栅极驱动电路30包括多个级联移位寄存器320,且可以将第一个移位寄存器320设置为第一虚设移位寄存器Dummy1。第一虚设移位寄存器Dummy1后还级联设置多个扫描移位寄存器。其中,第一虚设移位寄存器Dummy1后的第一个移位寄存器320为第一级扫描移位寄存器321,第一级扫描移位寄存器321向第一行扫描线21提供扫描信号。在驱动芯片50内部可以设置一行缓存器,以降低成本,此时,需要在第N帧第二个数据使能信号DE内通过第一行扫描线21(在扫描线21上的信号为高电平时)将与之电连接的一行薄膜晶体管导通,将数据线22上的信号通过该行薄膜晶体管传输到一行子像素的像素电极中。
需要说明的是,参考图6,为了保证在第N帧第二个数据使能信号DE内将一行数据通过驱动芯片50中的源极驱动电路送出至数据线22,需要在第N帧的第一个数据使能信号DE内产生起始信号STV的上升沿以及下降沿。如果在第N帧的第一个数据使能信号DE内产生起始信号STV的上升沿,在第N帧第二个数据使能信号DE内产生起始信号的下降沿,则源极驱动电路送出的一行数据会延迟到第N帧第三个数据使能信号DE内送出,导致扫描信号与灰阶信号出现时序不同步的问题。
本发明实施例提供的显示装置中,可以在第N-1帧的垂直消隐周期V-blanking内产生起始信号STV的上升沿,且第N-1帧的最后一个数据使能信号DE的下降沿与起始信号STV的上升沿之间的时间间隔小于垂直消隐周期的从而第N-1帧的最后一个数据使能信号DE的下降沿与起始信号STV的上升沿之间的时间间隔较现有设计中更短,即便第N-1帧的最后一个数据使能信号DE的宽度在多帧中发生波动,对起始信号STV的上升沿产生时间影响不大,因此可以避开“准确估算起始信号STV的上升沿”的问题。本发明实施例提供的显示装置中,还可以在第N帧的第一个数据使能信号DE内产生起始信号STV的上升沿以及下降沿,从而起始信号STV的上升沿可以参考第N帧的第一个数据使能信号DE来准确产生,因此可以避开“准确估算起始信号STV的上升沿”的问题。本发明实施例通过对起始信号STV的设计,避免了产生异常的栅极控制信号的情况。
可选地,参考图5,时序控制器30在第N-1帧的垂直消隐周期V-blanking内产生起始信号STV的上升沿时,在第N-1帧的最后一个数据使能信号DE的下降沿之后产生起始信号STV的上升沿。也就是说,在时间顺序上,先产生第N-1帧的最后一个数据使能信号DE的下降沿,在产生第N-1帧的最后一个数据使能信号DE的下降沿一段时间后,再产生起始信号STV的上升沿。
可选地,参考图5,时序控制器30在第N-1帧的垂直消隐周期V-blanking内产生起始信号STV的上升沿时,起始信号STV的下降沿在第N-1帧的垂直消隐周期V-blanking内产生。本发明实施例中,起始信号STV的上升沿以及下降沿均在第N-1帧的垂直消隐周期V-blanking内产生。
图7为本发明实施例提供的另一种显示装置的驱动时序图,参考图7,时序控制器30在第N-1帧的垂直消隐周期V-blanking内产生起始信号STV的上升沿时,起始信号STV的下降沿在第N帧的第一个数据使能信号DE内产生。也就是说,起始信号STV的下降沿可以与第N帧的第一个数据使能信号DE的上升沿对齐,或者,起始信号STV的下降沿可以与第N帧的第一个数据使能信号DE的下降沿对齐,或者,起始信号STV的下降沿可以位于第N帧的第一个数据使能信号DE的上升沿与第N帧的第一个数据使能信号DE的下降沿之间。本发明实施例中,由于起始信号STV的下降沿在第N帧的第一个数据使能信号DE内产生,起始信号STV的下降沿可以依据第N帧的第一个数据使能信号DE来产生,降低了起始信号STV的下降沿的控制难度。
图8为本发明实施例提供的另一种显示装置的驱动时序图,参考图8,时序控制器30在第N-1帧的垂直消隐周期V-blanking内产生起始信号STV的上升沿时,在第N-1帧内产生P个第二时钟信号CKV2。第N-1帧的最后一个数据使能信号DE的下降沿与第P-1个第二时钟信号CKV2的下降沿之间的时间间隔T-start,T大于T-start,P≥2。本发明实施例中,先产生P个第二时钟信号CKV2中的前P-1个,然后再产生起始信号STV的上升沿,从而在产生起始信号STV的上升沿之前完成第N-1帧的扫描。需要说明的是,图8中以P=2为例进行解释说明,第N-1帧的最后一个数据使能信号DE的下降沿与第1个第二时钟信号CKV2的下降沿之间的时间间隔T-start,并非对本发明实施例的限定。在一实施方式中,在第N-1帧内产生3个第二时钟信号CKV2时,第N-1帧的最后一个数据使能信号DE的下降沿与第2个第二时钟信号CKV2的下降沿之间的时间间隔为T-start,T大于T-start。在另一实施方式中,在第N-1帧内产生10个第二时钟信号CKV2时,第N-1帧的最后一个数据使能信号DE的下降沿与第9个第二时钟信号CKV2的下降沿之间的时间间隔为T-start,T大于T-start。
图9为本发明实施例提供的另一种显示装置的驱动时序图,参考图9,时序控制器30在第N-1帧的垂直消隐周期V-blanking内产生起始信号STV的上升沿时,对于第N帧的第一个第一时钟信号CKV1,在第N帧的第一个数据使能信号DE的下降沿处产生第一时钟信号CKV1的下降沿,第一时钟信号CKV1的上升沿产生于起始信号STV的下降沿与第N帧的第一个数据使能信号DE的上升沿形成时间区间之内。也就是说,第一时钟信号CKV1的上升沿产生于起始信号STV的下降沿处,或者,第一时钟信号CKV1的上升沿产生于第N帧的第一个数据使能信号DE的上升沿处,或者,第一时钟信号CKV1的上升沿产生于起始信号STV的下降沿与第N帧的第一个数据使能信号DE的上升沿之间。本发明实施例中,如果将第N帧的第一个时钟信号CKV1的下降沿产生于第二个数据使能信号DE内,则第一行扫描线21上信号Gate_1的高电平时间也会相应延后到第三个数据使能信号DE,导致错位了一行,第一行的灰阶信号会显示到第二行像素20中去。故而,时序控制器30在第N-1帧的垂直消隐周期V-blanking内产生起始信号STV的上升沿时,对于第N帧的第一个第一时钟信号CKV1,在第N帧的第一个数据使能信号DE的下降沿处产生第一时钟信号CKV1的下降沿,保证了扫描信号与灰阶信号时序同步。需要说明的是,图9中所示驱动时序图对应于偶数个扫描移位寄存器,其仅为一种示例,并非对本发明的限定。在其他实施方式中,对于奇数个扫描移位寄存器的驱动时序也满足上述各实施例,例如,对于奇数个扫描移位寄存器的驱动时序中,第N-1帧的最后一个数据使能信号DE的下降沿与起始信号STV的上升沿之间的时间间隔T,T大于0且小于或者等于第一预设时间间隔,第一预设时间间隔小于垂直消隐周期的
可选地,参考图5、图7、图7和图9,第一预设时间间隔小于垂直消隐周期的一半。本发明实施例中,为第一预设时间间隔设定了一个更小的范围,从而使得第N-1帧的最后一个数据使能信号DE的下降沿与起始信号STV的上升沿之间的时间间隔被限定在一个更小的时间范围内,从而进一步保障时序控制器30不会产生异常的栅极控制信号。
可选地,参考图6,时序控制器在第N帧的第一个数据使能信号DE内产生起始信号STV的上升沿以及下降沿时,在第N帧的第一个数据使能信号DE的上升沿处产生起始信号STV的上升沿。本发明实施例中,第N帧的第一个数据使能信号DE的上升沿与起始信号STV的上升沿对齐。第N帧的第一个数据使能信号DE的上升沿与起始信号STV的上升沿同时产生。本发明实施例中,由于起始信号STV的上升沿在第N帧的第一个数据使能信号DE内产生,起始信号STV的上升沿可以依据第N帧的第一个数据使能信号DE来产生,降低了起始信号STV的上升沿的控制难度。
图10为本发明实施例提供的另一种显示装置的驱动时序图,参考图10,时序控制器在第N帧的第一个数据使能信号DE内产生起始信号STV的上升沿以及下降沿时,在第N帧的第一个数据使能信号DE的上升沿之后产生起始信号STV的上升沿。就是说,在时间顺序上,先产生第N帧的第一个数据使能信号DE的上升沿,在产生第N帧的第一个数据使能信号DE的上升沿一段时间后,再产生起始信号STV的上升沿。本发明实施例中,由于起始信号STV的上升沿在第N帧的第一个数据使能信号DE的上升沿之后产生,起始信号STV的上升沿与第N帧的第一个数据使能信号DE的上升沿产生于不同的时刻,因此可以避免同一时刻多个信号发生切换,有利于避免电磁干扰。
图11为本发明实施例提供的另一种显示装置的驱动时序图,参考图11,时序控制器30在第N帧的第一个数据使能信号DE内产生起始信号STV的上升沿以及下降沿时,在第N帧的第一个数据使能信号DE内产生第一时钟信号CKV1的上升沿和下降沿。也就是说,在第N帧的第一个数据使能信号DE的上升沿处产生第一时钟信号CKV1的上升沿,或者,在第N帧的第一个数据使能信号DE的上升沿之后产生第一时钟信号CKV1的上升沿。在第N帧的第一个数据使能信号DE的下降沿处产生第一时钟信号CKV1的下降沿,或者,在第N帧的第一个数据使能信号DE的下降沿之前产生第一时钟信号CKV1的下降沿。可见,在时序控制器30在第N帧的第一个数据使能信号DE内产生起始信号STV的上升沿以及下降沿时,与时序控制器30在第N-1帧的垂直消隐周期V-blanking内产生起始信号STV的上升沿时相同,都需要在第N帧的第一个数据使能信号DE内产生第一时钟信号CKV1的下降沿。如果将第N帧的第一个时钟信号CKV1的下降沿产生于第二个数据使能信号DE内,则第一行扫描线21上信号Gate_1的高电平时间也会相应延后到第三个数据使能信号DE,导致错位了一行,第一行的灰阶信号会显示到第二行像素20中去。故而,时序控制器30在第N帧的第一个数据使能信号DE内产生起始信号STV的上升沿以及下降沿时,在第N帧的第一个数据使能信号DE内产生第一时钟信号CKV1的上升沿和下降沿,保证了扫描信号与灰阶信号时序同步。
可选地,参考图11,在第N帧第一个数据使能信号DE内,第一时钟信号CKV1的上升沿产生于第二时钟信号CKV2的下降沿之后。也就是说,在时间顺序上,先产生第二时钟信号CKV2的下降沿,在产生第二时钟信号CKV2的下降沿一段时间之后,再产生第一时钟信号CKV1的上升沿。结合参考图3,由于栅极驱动电路30中移位寄存器320的内部包含一个与非电路3202,与非电路3202的输入信号之一为第一时钟信号CKV1或第二时钟信号CKV2,与非电路3202的输入信号的另一个输入信号(例如移位寄存器的移位输入端IN输入的信号被锁存电路3201锁存且输出至与非电路3202的级联信号端NXT端的信号)也和第一时钟信号CKV1以及第二时钟信号CKV2直接相关。如果第一时钟信号CKV1的上升沿和第二时钟信号CKV2的下降沿对齐,由于实际的时序中上升沿和下降沿需要一定的时间,并非由低电平直接转化为高电平,也并非由高电平直接转化为低电平,与非操作时就会产生毛刺,输出不稳定。
可选地,参考图11,时序控制器30在第N帧的第一个数据使能信号DE内产生起始信号STV的上升沿以及下降沿时,在第N帧第一个数据使能信号DE内,起始信号STV的下降沿产生于第一时钟信号CKV1的上升沿之前,或者,起始信号STV的下降沿产生于第一时钟信号CKV1的上升沿处。也就是说,在第N帧第一个数据使能信号DE内,在时间顺序上,先产生起始信号STV的上升沿以及下降沿,再产生第一时钟信号CKV1的上升沿以及下降沿。
图12为本发明实施例提供的另一种显示装置的驱动时序图,参考图12,时序控制器30在第N帧的第一个数据使能信号DE内产生起始信号STV的上升沿以及下降沿时,在第N帧第一个数据使能信号DE内,起始信号STV的下降沿产生于第一时钟信号CKV1的下降沿之后,或者,起始信号STV的下降沿产生于第一时钟信号CKV1的下降沿处。也就是说,在第N帧第一个数据使能信号DE内,在起始信号STV内产生第一时钟信号CKV1的上升沿以及下降沿。
可选地,参考图11和图12,时序控制器30在第N帧的第一个数据使能信号DE内产生起始信号STV的上升沿以及下降沿时,第N帧中第一个数据使能信号DE内第一时钟信号CKV1的宽度小于第N帧中第一个数据使能信号DE外第一时钟信号CKV1的宽度。第N帧中第一个数据使能信号DE内第二时钟信号CKV2的宽度小于第N帧中第一个数据使能信号DE外第二时钟信号CKV2的宽度。本发明实施例中,第N帧中第一个数据使能信号DE内的第一时钟信号CKV1以及第二时钟信号CKV2用于产生第一虚设移位寄存器的输出信号Dummy_1,第N帧中第一个数据使能信号DE内的第一时钟信号CKV1以及第二时钟信号CKV2的宽度小于正常显示时第一时钟信号CKV1以及第二时钟信号CKV2的宽度(正常显示时第一时钟信号CKV1以及第二时钟信号CKV2的宽度例如可以等于数据使能信号DE的宽度),第N帧中第一个数据使能信号DE内的第一时钟信号CKV1以及第二时钟信号CKV2的宽度变小,使得信号Dummy_1的宽度变小,由于信号Dummy_1不用于驱动像素20,因此不会影响显示装置的正常显示。另外,第N帧中第一个数据使能信号DE内的第一时钟信号CKV1以及第二时钟信号CKV2的宽度变小,使得信号Dummy_1的宽度变小,起始信号STV、第一时钟信号CKV1以及第二时钟信号CKV2都位于第N帧中第一个数据使能信号DE内,从而可以在第N帧第二个数据使能信号DE内将一行数据通过驱动芯片50中的源极驱动电路送出至数据线22。
示例性地,参考图11和图12,时序控制器30在第N帧的第一个数据使能信号DE内产生起始信号STV的上升沿以及下降沿时,第N帧中第一个数据使能信号DE内第一时钟信号CKV1的宽度小于第N帧中第二个数据使能信号DE内第一时钟信号CKV1的宽度,第N帧中第一个数据使能信号DE内第二时钟信号CKV2的宽度小于第N帧中第二个数据使能信号DE内第二时钟信号CKV2的宽度。
可选地,参考图9、图11和图12,在起始信号STV内产生第二时钟信号CKV2的上升沿和下降沿。也就是说,第二时钟信号CKV2的上升沿产生于起始信号STV的上升沿处,或者,第二时钟信号CKV2的上升沿产生于起始信号STV的上升沿之后。第二时钟信号CKV2的下降沿产生于起始信号STV的下降沿处,或者,第二时钟信号CKV2的下降沿产生于起始信号STV的下降沿之前。本发明实施例中,在起始信号STV内产生第二时钟信号CKV2的上升沿和下降沿,起始信号STV内的第二时钟信号CKV2作为第一虚设移位寄存器的传输启动信号,只有第二时钟信号CKV2为高电平时,才会将第一虚设移位寄存器的输入(即起始信号STV)传输到内部。
可选地,参考图9、图11和图12,起始信号STV内,第二时钟信号CKV2的上升沿在起始信号STV的上升沿之后产生,第二时钟信号CKV2的下降沿在起始信号STV的下降沿之前产生。第二时钟信号CKV2的上升沿以及下降沿均位于起始信号STV的上升沿和起始信号STV的下降沿之间。第二时钟信号CKV2的宽度小于起始信号STV的宽度。第二时钟信号CKV2的上升沿与起始信号STV的上升沿不交叠,第二时钟信号CKV2的下降沿与起始信号STV的下降沿不交叠。由于在第二时钟信号CKV2的上升沿处去采集起始信号STV,而上升沿实际上会有一个过程,即上升沿会经历一段时间。本发明实施例中,第二时钟信号CKV2的上升沿在起始信号STV的上升沿之后产生,第二时钟信号CKV2的下降沿在起始信号STV的下降沿之前产生,所以避免了在第二时钟信号CKV2上升沿处采集起始信号STV,从而提高了对起始信号STV采样的准确性。
需要说明的是,图11和图12中所示驱动时序图对应于偶数个扫描移位寄存器,其仅为一种示例,并非对本发明的限定。在其他实施方式中,对于奇数个扫描移位寄存器的驱动时序也满足上述各实施例,例如,对于奇数个扫描移位寄存器的驱动时序中,时序控制器40在第N帧的第一个数据使能信号DE内产生起始信号STV的上升沿以及下降沿。
图13为本发明实施例提供的另一种栅极驱动电路的示意图,参考图13,栅极驱动电路30包括用于传输起始信号STV的起始信号线310、用于传输第一时钟信号CKV1的第一时钟信号线311、用于传输第二时钟信号CKV2的第二时钟信号线312和级联的多个移位寄存器320,每级移位寄存器320包括移位输入端IN、输出端OUT、第一信号端CLK1、第二信号端CLK2和级联信号端NXT。多个移位寄存器320包括第一虚设移位寄存器Dummy1、第一级扫描移位寄存器321至第M级扫描移位寄存器32M(即第一级扫描移位寄存器321、第二级扫描移位寄存器322、……、第M级扫描移位寄存器32M),第一级扫描移位寄存器321与第一虚设移位寄存器Dummy1级联,M≥2。第一虚设移位寄存器Dummy1以及偶数级扫描移位寄存器(例如第二级扫描移位寄存器322)的第一信号端CLK1连接于第二时钟信号线312,第一虚设移位寄存器Dummy1以及偶数级扫描移位寄存器的第二信号端CLK2连接于第一时钟信号线311。奇数级扫描移位寄存器(例如第一级扫描移位寄存器321)的第一信号端CLK1连接于第一时钟信号线311,奇数级扫描移位寄存器的第二信号端CLK2连接于第二时钟信号线312。第一虚设移位寄存器Dummy1的移位输入端IN连接于起始信号线STV,每级扫描移位寄存器(包括第一级扫描移位寄存器321、第二级扫描移位寄存器322、……、第M级扫描移位寄存器32M)的移位输入端IN连接于上一级移位寄存器320的级联信号端NXT。
示例性地,参考图13,栅极驱动电路30还可以包括第二虚设移位寄存器Dummy2,第二虚设移位寄存器Dummy2的移位输入端IN连接于第M级扫描移位寄存器32M的级联信号端NXT,第二虚设移位寄存器Dummy2的级联信号端NXT可以连接于外部电路。需要说明的是,图13中以M为奇数为例进行示意,并非对本发明的限制,在其他实施方式中,M还可以为偶数。
图14为本发明实施例提供的另一种显示装置的驱动时序图,参考图13和图14,时序控制器30在第N-1帧的垂直消隐周期V-blanking内产生起始信号STV的上升沿时,第一虚设移位寄存器Dummy1的工作原理为:在起始信号STV内需要把与第N帧第一个数据使能信号DE距离最近的第二时钟信号CKV2拉高,第一虚设移位寄存器Dummy1中级联信号端NXT传输信号NXT_D1的上升沿在该第二时钟信号CKV2的上升沿处产生,且信号NXT_D1的脉冲宽度比较宽。第二时钟信号CKV2由低电平变到高电平的时候,第一虚设移位寄存器Dummy1的移位输入端IN被打开,此时从移位输入端IN输入起始信号STV,起始信号STV为第一虚设移位寄存器Dummy1的输入信号。所以,在第二时钟信号CKV2上升沿的时候,把起始信号STV的信号锁存到第一虚设移位寄存器Dummy1中。信号NXT_D1会持续到下一个第二时钟信号CKV2(即第N帧第2个数据使能信号内的第二时钟信号CKV2)的上升沿,然后,在第N帧第2个数据使能信号内的第二时钟信号CKV2上升沿的时候,检查起始信号STV,此时,起始信号STV已经变为低电平,信号NXT_D1会被拉低至低电平。第一虚设移位寄存器Dummy1中输出端OUT传输的信号Dummy_1由信号NXT_D1和第二信号端CLK2输入的信号(即第一时钟信号CKV1)做“与”的操作产生的,信号Dummy_1的上升沿在第一时钟信号CKV1的上升沿处产生。
示例性地,参考图13和图14,时序控制器30在第N-1帧的垂直消隐周期V-blanking内产生起始信号STV的上升沿时,第一级扫描移位寄存器321的工作原理与第一虚设移位寄存器Dummy1的工作原理类似。第一级扫描移位寄存器321中级联信号端NXT传输信号NXT_1的上升沿产生于第N帧第一个数据使能信号DE内第一时钟信号CKV1的上升沿处。相当于是,在第一时钟信号CKV1上升沿的时候,把第一级扫描移位寄存器321的移位输入端IN传输信号NXT_D1锁存进来到第一级扫描移位寄存器321中,信号NXT_1持续到一下个第一时钟信号CKV1(即第N帧第三个数据使能信号DE内第一时钟信号CKV1)的上升沿,然后在第N帧第三个数据使能信号DE内第一时钟信号CKV1上升沿处,检查信号NXT_D1,此时,信号NXT_D1已经变为低电平,信号NXT_1也会被拉低至低电平。第一级扫描移位寄存器321中输出端OUT传输的信号Gate_1由信号NXT_1和第二信号端CLK2输入的信号(即第二时钟信号CKV2)做“与”的操作产生的,信号Gate_1的上升沿在第二时钟信号CKV2的上升沿处产生。
示例性地,参考图13和图14,第M级扫描移位寄存器32M中级联信号端NXT传输信号为信号NXT_M,第M级扫描移位寄存器32M中输出端OUT传输信号为Gate_M。第二虚设移位寄存器Dummy2中级联信号端NXT传输信号为信号NXT_D2,第二虚设移位寄存器Dummy2中输出端OUT传输信号为Dummy_2。第M级扫描移位寄存器32M以及第二虚设移位寄存器Dummy2的工作原理与第一虚设移位寄存器Dummy1的工作原理类似,在此不再赘述。
需要说明的是,图14中所示驱动时序图对应于偶数个扫描移位寄存器,其仅为一种示例,并非对本发明的限定。在其他实施方式中,对于奇数个扫描移位寄存器的驱动时序也满足上述各实施例。对于奇数个扫描移位寄存器与偶数个移位寄存器对应时序中相同的部分在上述各实施例中已经进行了描述,不再进一步重复。本发明实施例对奇数个扫描移位寄存器与偶数个移位寄存器对应时序中不同的部分做了进一步介绍。
示例性地,参考图14,对于偶数个扫描移位寄存器(M=2L):在第N-1帧的第2L-1个数据使能信号DE内产生一个第一时钟信号CKV1,间隔一个数据使能信号DE后,在第2L个数据使能信号DE之后又产生一个第一时钟信号CKV1,然后再间隔一个数据使能信号DE后,又产生一个第一时钟信号CKV1。故而,在第N-1帧的垂直消隐周期V-blanking内存在两个第一时钟信号CKV1。在第N-1帧的第2L-2个数据使能信号DE内产生一个第二时钟信号CKV2,间隔一个数据使能信号DE后,在第2L个数据使能信号DE内又产生一个第二时钟信号CKV2,间隔一个数据使能信号DE后,又产生一个第二时钟信号CKV2。在第N-1帧的垂直消隐周期V-blanking内第一个第二时钟信号CKV2之后,产生起始信号STV的上升沿,并在起始信号STV内产生垂直消隐周期V-blanking内的第二个第二时钟信号CKV2。信号NXT_M的上升沿产生于第N-1帧最后一个数据使能信号DE内第二时钟信号CKV2的上升沿处,并延续至下一个第二时钟信号CKV2的上升沿。对应地,信号Gate_M产生于第N-1帧中垂直消隐周期V-blanking内的第一个第一时钟信号CKV1内。信号NXT_D2的上升沿产生于第N-1帧中垂直消隐周期V-blanking内的第一个第一时钟信号CKV1的上升沿处,并延续至下一个第一时钟信号CKV1的上升沿。信号Dummy_2产生于第N-1帧中垂直消隐周期V-blanking内的第一个第二时钟信号CKV2内。图14中,P=2,第N-1帧的最后一个数据使能信号DE的下降沿与第1个第二时钟信号CKV2的下降沿之间的时间间隔T-start,在第1个第二时钟信号CKV2的下降沿之后产生起始信号STV的上升沿。
图15为本发明实施例提供的另一种显示装置的驱动时序图,参考图15,对于奇数个扫描移位寄存器(M=2L-1):在第N-1帧的第2L-1个数据使能信号DE内产生一个第一时钟信号CKV1,间隔一个数据使能信号DE后,又产生一个第一时钟信号CKV1。故而,在第N-1帧的垂直消隐周期V-blanking内存在一个第一时钟信号CKV1。在第N-1帧的第2L-2个数据使能信号DE内产生一个第二时钟信号CKV2,间隔一个数据使能信号DE后,在第2L-1个数据使能信号DE之后又产生一个第二时钟信号CKV2,间隔一个数据使能信号DE后,又产生一个第二时钟信号CKV2。在第N-1帧的垂直消隐周期V-blanking内第二个第二时钟信号CKV2之后,产生起始信号STV的上升沿,并在起始信号STV内产生垂直消隐周期V-blanking内的第三个第二时钟信号CKV2。信号NXT_M的上升沿产生于第N-1帧最后一个数据使能信号DE内第一时钟信号CKV1的上升沿处,并延续至下一个第一时钟信号CKV1的上升沿。对应地,信号Gate_M产生于第N-1帧中垂直消隐周期V-blanking内的第一个第二时钟信号CKV2内。信号NXT_D2的上升沿产生于第N-1帧中垂直消隐周期V-blanking内的第一个第二时钟信号CKV2的上升沿处,并延续至下一个第二时钟信号CKV2的上升沿。信号Dummy_2产生于第N-1帧中垂直消隐周期V-blanking内的第一个第一时钟信号CKV1内。图15中,P=3,第N-1帧的最后一个数据使能信号DE的下降沿与第2个第二时钟信号CKV2的下降沿之间的时间间隔T-start,在第2个第二时钟信号CKV2的下降沿之后产生起始信号STV的上升沿。
图16为本发明实施例提供的另一种显示装置的驱动时序图,需要说明的是,参考图13和图16,时序控制器30在第N帧的第一个数据使能信号DE内产生起始信号STV的上升沿以及下降沿时,第一虚设移位寄存器Dummy1、第一级扫描移位寄存器321的工作原理与时序控制器30在第N-1帧的垂直消隐周期V-blanking内产生起始信号STV的上升沿时相同,在此不再赘述。时序控制器30在第N帧的第一个数据使能信号DE内产生起始信号STV的上升沿以及下降沿时,第N帧第一个数据使能信号DE内的第一时钟信号CKV1和第二时钟信号CKV2的宽度缩短。第一级扫描移位寄存器321至第M级扫描移位寄存器32M的宽度不变,各条扫描线21的打开的时间宽度与现有设计相比未发生变化。第一虚设移位寄存器Dummy1是虚设的,第一虚设移位寄存器Dummy1输出的各种信号仅起到触发传递的作用,因此不会影响显示装置的正常显示。
需要说明的是,图16中所示驱动时序图对应于偶数个扫描移位寄存器,其仅为一种示例,并非对本发明的限定。在其他实施方式中,对于奇数个扫描移位寄存器的驱动时序也满足上述各实施例。对于奇数个扫描移位寄存器与偶数个移位寄存器对应时序中相同的部分在上述各实施例中已经进行了描述,不再进一步重复。本发明实施例对奇数个扫描移位寄存器与偶数个移位寄存器对应时序中不同的部分做了进一步介绍。
示例性地,参考图16,对于偶数个扫描移位寄存器(M=2L):在第N-1帧的第2L-1个数据使能信号DE内产生一个第一时钟信号CKV1,间隔一个数据使能信号DE后,在第2L个数据使能信号DE之后又产生一个第一时钟信号CKV1,然后再间隔一个数据使能信号DE后,又产生一个第一时钟信号CKV1。故而,在第N-1帧的垂直消隐周期V-blanking内存在两个第一时钟信号CKV1。在第N-1帧的第2L-2个数据使能信号DE内产生一个第二时钟信号CKV2,间隔一个数据使能信号DE后,在第2L个数据使能信号DE内又产生一个第二时钟信号CKV2,间隔一个数据使能信号DE后,又产生一个第二时钟信号CKV2。信号NXT_M的上升沿产生于第N-1帧最后一个数据使能信号DE内第二时钟信号CKV2的上升沿处,并延续至下一个第二时钟信号CKV2的上升沿。对应地,信号Gate_M产生于第N-1帧中垂直消隐周期V-blanking内的第一个第一时钟信号CKV1内。信号NXT_D2的上升沿产生于第N-1帧中垂直消隐周期V-blanking内的第一个第一时钟信号CKV1的上升沿处,并延续至下一个第一时钟信号CKV1的上升沿。信号Dummy_2产生于第N-1帧中垂直消隐周期V-blanking内的第一个第二时钟信号CKV2内。
图17为本发明实施例提供的另一种显示装置的驱动时序图,参考图17,对于奇数个扫描移位寄存器(M=2L-1):在第N-1帧的第2L-1个数据使能信号DE内产生一个第一时钟信号CKV1,间隔一个数据使能信号DE后,又产生一个第一时钟信号CKV1。故而,在第N-1帧的垂直消隐周期V-blanking内存在一个第一时钟信号CKV1。在第N-1帧的第2L-2个数据使能信号DE内产生一个第二时钟信号CKV2,间隔一个数据使能信号DE后,又产生一个第二时钟信号CKV2。再间隔一个数据使能信号DE后,又产生一个第二时钟信号CKV2。故而,在第N-1帧的垂直消隐周期V-blanking内存在两个第二时钟信号CKV2。信号NXT_M的上升沿产生于第N-1帧最后一个数据使能信号DE内第一时钟信号CKV1的上升沿处,并延续至下一个第一时钟信号CKV1的上升沿。对应地,信号Gate_M产生于第N-1帧中垂直消隐周期V-blanking内的第一个第二时钟信号CKV2内。信号NXT_D2的上升沿产生于第N-1帧中垂直消隐周期V-blanking内的第一个第二时钟信号CKV2的上升沿处,并延续至下一个第二时钟信号CKV2的上升沿。信号Dummy_2产生于第N-1帧中垂直消隐周期V-blanking内的第一个第一时钟信号CKV1内。
图18为本发明实施例提供的另一种显示装置的俯视结构示意图,参考图1和图18,显示装置包括多条扫描线21、栅极驱动电路30和时序控制器40。显示装置具体可以为手机、平板电脑以及智能可穿戴设备等。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整、相互结合和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。
Claims (16)
1.一种显示装置,其特征在于,包括:
多条扫描线;
栅极驱动电路,与所述扫描线电连接,被配置为向所述扫描线提供扫描信号;
时序控制器,与所述栅极驱动电路电连接,被配置为接收数据使能信号,根据所述数据使能信号产生栅极控制信号,并将所述栅极控制信号提供至所述栅极驱动电路;所述栅极控制信号包括起始信号、第一时钟信号和第二时钟信号;
其中,每一帧包括有效周期以及垂直消隐周期,所述数据使能信号仅位于所述有效周期内;
所述时序控制器在第N-1帧的所述垂直消隐周期内产生所述起始信号的上升沿,且第N-1帧的最后一个所述数据使能信号的下降沿与所述起始信号的上升沿之间的时间间隔T,T大于0且小于或者等于第一预设时间间隔,所述第一预设时间间隔小于所述垂直消隐周期的或者,
所述时序控制器在第N帧的第一个数据使能信号内产生所述起始信号的上升沿以及下降沿;
其中,N≥2;
所述时序控制器在第N-1帧的所述垂直消隐周期内产生所述起始信号的上升沿时,在第N-1帧内产生P个所述第二时钟信号;
第N-1帧的最后一个所述数据使能信号的下降沿与第P-1个所述第二时钟信号的下降沿之间的时间间隔T-start,T大于T-start,P≥2。
2.根据权利要求1所述的显示装置,其特征在于,所述时序控制器在第N-1帧的所述垂直消隐周期内产生所述起始信号的上升沿时,在第N-1帧的最后一个所述数据使能信号的下降沿之后产生所述起始信号的上升沿。
3.根据权利要求1所述的显示装置,其特征在于,所述时序控制器在第N-1帧的所述垂直消隐周期内产生所述起始信号的上升沿时,所述起始信号的下降沿在第N-1帧的所述垂直消隐周期内产生。
4.根据权利要求1所述的显示装置,其特征在于,所述时序控制器在第N-1帧的所述垂直消隐周期内产生所述起始信号的上升沿时,所述起始信号的下降沿在第N帧的第一个数据使能信号内产生。
5.根据权利要求1所述的显示装置,其特征在于,所述时序控制器在第N-1帧的所述垂直消隐周期内产生所述起始信号的上升沿时,第N帧的第一个第一时钟信号,在第N帧的第一个数据使能信号的下降沿处产生所述第一时钟信号的下降沿,所述第一时钟信号的上升沿产生于所述起始信号的下降沿与第N帧的第一个所述数据使能信号的上升沿形成时间区间之内。
6.根据权利要求1所述的显示装置,其特征在于,所述第一预设时间间隔小于所述垂直消隐周期的一半。
7.根据权利要求1所述的显示装置,其特征在于,所述时序控制器在第N帧的第一个数据使能信号内产生所述起始信号的上升沿以及下降沿时,在第N帧的第一个数据使能信号的上升沿处产生所述起始信号的上升沿。
8.根据权利要求1所述的显示装置,其特征在于,所述时序控制器在第N帧的第一个数据使能信号内产生所述起始信号的上升沿以及下降沿时,在第N帧的第一个数据使能信号的上升沿之后产生所述起始信号的上升沿。
9.根据权利要求1所述的显示装置,其特征在于,所述时序控制器在第N帧的第一个数据使能信号内产生所述起始信号的上升沿以及下降沿时,在第N帧的第一个数据使能信号内产生所述第一时钟信号的上升沿和下降沿。
10.根据权利要求9所述的显示装置,其特征在于,在第N帧第一个数据使能信号内,所述第一时钟信号的上升沿产生于所述第二时钟信号的下降沿之后。
11.根据权利要求1所述的显示装置,其特征在于,所述时序控制器在第N帧的第一个数据使能信号内产生所述起始信号的上升沿以及下降沿时,在第N帧第一个数据使能信号内,所述起始信号的下降沿产生于所述第一时钟信号的上升沿之前,或者,所述起始信号的下降沿产生于所述第一时钟信号的上升沿处。
12.根据权利要求1所述的显示装置,其特征在于,所述时序控制器在第N帧的第一个数据使能信号内产生所述起始信号的上升沿以及下降沿时,在第N帧第一个数据使能信号内,所述起始信号的下降沿产生于所述第一时钟信号的下降沿之后,或者,所述起始信号的下降沿产生于所述第一时钟信号的下降沿处。
13.根据权利要求1所述的显示装置,其特征在于,所述时序控制器在第N帧的第一个数据使能信号内产生所述起始信号的上升沿以及下降沿时,第N帧中第一个数据使能信号内所述第一时钟信号的宽度小于第N帧中第一个数据使能信号外所述第一时钟信号的宽度,第N帧中第一个数据使能信号内所述第二时钟信号的宽度小于第N帧中第一个数据使能信号外所述第二时钟信号的宽度。
14.根据权利要求1所述的显示装置,其特征在于,在所述起始信号内产生所述第二时钟信号的上升沿和下降沿。
15.根据权利要求1所述的显示装置,其特征在于,所述起始信号内,所述第二时钟信号的上升沿在所述起始信号的上升沿之后产生,所述第二时钟信号的下降沿在所述起始信号的下降沿之前产生。
16.根据权利要求1所述的显示装置,其特征在于,所述栅极驱动电路包括用于传输所述起始信号的起始信号线、用于传输所述第一时钟信号的第一时钟信号线、用于传输所述第二时钟信号的第二时钟信号线和级联的多个移位寄存器,每级所述移位寄存器包括移位输入端、输出端、第一信号端、第二信号端和级联信号端;所述多个移位寄存器包括第一虚设移位寄存器、第一级扫描移位寄存器至第M级扫描移位寄存器,所述第一级扫描移位寄存器与所述第一虚设移位寄存器级联,M≥2;
所述第一虚设移位寄存器以及偶数级所述扫描移位寄存器的第一信号端连接于所述第二时钟信号线,所述第一虚设移位寄存器以及偶数级所述扫描移位寄存器的第二信号端连接于所述第一时钟信号线;
奇数级所述扫描移位寄存器的第一信号端连接于所述第一时钟信号线,奇数级所述扫描移位寄存器的第二信号端连接于所述第二时钟信号线;
所述第一虚设移位寄存器的移位输入端连接于所述起始信号线,每级所述扫描移位寄存器的移位输入端连接于上一级所述移位寄存器的级联信号端。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010548868.0A CN111653236B (zh) | 2020-06-16 | 2020-06-16 | 一种显示装置 |
PCT/CN2020/099103 WO2021253486A1 (zh) | 2020-06-16 | 2020-06-30 | 显示装置 |
US17/443,240 US11676521B2 (en) | 2020-06-16 | 2021-07-22 | Display device |
US18/139,054 US20230267866A1 (en) | 2020-06-16 | 2023-04-25 | Display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010548868.0A CN111653236B (zh) | 2020-06-16 | 2020-06-16 | 一种显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111653236A CN111653236A (zh) | 2020-09-11 |
CN111653236B true CN111653236B (zh) | 2021-09-17 |
Family
ID=72347878
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010548868.0A Active CN111653236B (zh) | 2020-06-16 | 2020-06-16 | 一种显示装置 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN111653236B (zh) |
WO (1) | WO2021253486A1 (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117396951A (zh) * | 2022-05-10 | 2024-01-12 | 京东方科技集团股份有限公司 | 驱动扫描电路的方法、扫描电路和显示设备 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101345029A (zh) * | 2007-07-11 | 2009-01-14 | 奇美电子股份有限公司 | 具有虚信号线的液晶显示装置及其驱动方法 |
CN103050077A (zh) * | 2012-12-14 | 2013-04-17 | 京东方科技集团股份有限公司 | 一种栅极驱动电路、驱动方法及液晶显示装置 |
CN105206240A (zh) * | 2015-10-22 | 2015-12-30 | 武汉华星光电技术有限公司 | In Cell型触控显示面板的驱动方法 |
CN106097951A (zh) * | 2015-04-30 | 2016-11-09 | 乐金显示有限公司 | 显示设备 |
CN107665683A (zh) * | 2017-10-12 | 2018-02-06 | 深圳市华星光电技术有限公司 | 时钟信号输出电路及时钟信号输出方法 |
CN108470551A (zh) * | 2018-05-28 | 2018-08-31 | 京东方科技集团股份有限公司 | Goa电路的驱动方法和驱动装置、显示装置 |
CN109697964A (zh) * | 2017-10-23 | 2019-04-30 | 奇景光电股份有限公司 | 时序控制器装置及其垂直起始脉冲产生方法 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4853028B2 (ja) * | 2006-01-18 | 2012-01-11 | 三菱電機株式会社 | アクティブマトリクス表示装置、およびそのタイミング制御用半導体装置 |
KR101617215B1 (ko) * | 2007-07-06 | 2016-05-03 | 삼성디스플레이 주식회사 | 액정 표시 장치 및 그의 구동 방법 |
CN102280083A (zh) * | 2011-08-24 | 2011-12-14 | 华映视讯(吴江)有限公司 | 可改善画面质量的显示器及其方法 |
KR102033569B1 (ko) * | 2012-12-24 | 2019-10-18 | 삼성디스플레이 주식회사 | 표시 장치 |
KR102486445B1 (ko) * | 2016-04-01 | 2023-01-10 | 삼성디스플레이 주식회사 | 표시 장치 |
CN107068088B (zh) * | 2017-04-14 | 2019-04-05 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 |
-
2020
- 2020-06-16 CN CN202010548868.0A patent/CN111653236B/zh active Active
- 2020-06-30 WO PCT/CN2020/099103 patent/WO2021253486A1/zh active Application Filing
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101345029A (zh) * | 2007-07-11 | 2009-01-14 | 奇美电子股份有限公司 | 具有虚信号线的液晶显示装置及其驱动方法 |
CN103050077A (zh) * | 2012-12-14 | 2013-04-17 | 京东方科技集团股份有限公司 | 一种栅极驱动电路、驱动方法及液晶显示装置 |
CN106097951A (zh) * | 2015-04-30 | 2016-11-09 | 乐金显示有限公司 | 显示设备 |
CN105206240A (zh) * | 2015-10-22 | 2015-12-30 | 武汉华星光电技术有限公司 | In Cell型触控显示面板的驱动方法 |
CN107665683A (zh) * | 2017-10-12 | 2018-02-06 | 深圳市华星光电技术有限公司 | 时钟信号输出电路及时钟信号输出方法 |
CN109697964A (zh) * | 2017-10-23 | 2019-04-30 | 奇景光电股份有限公司 | 时序控制器装置及其垂直起始脉冲产生方法 |
CN108470551A (zh) * | 2018-05-28 | 2018-08-31 | 京东方科技集团股份有限公司 | Goa电路的驱动方法和驱动装置、显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN111653236A (zh) | 2020-09-11 |
WO2021253486A1 (zh) | 2021-12-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10262615B2 (en) | Shift register, driving method, and gate electrode drive circuit | |
EP3333843B1 (en) | Shift register, gate driving circuit, display panel driving method, and display device | |
US10026373B2 (en) | Gate drive circuit, display panel and touch display apparatus | |
US10210789B2 (en) | Display panel and driving method thereof and display apparatus | |
US8049703B2 (en) | Flat display structure and method for driving flat display | |
JP4713246B2 (ja) | 液晶表示素子 | |
CN110969976B (zh) | 显示装置的驱动方法和显示装置 | |
US20160148556A1 (en) | Scan driver and display panel using the same | |
EP2498260A1 (en) | Shift register and the scanning signal line driving circuit provided there with, and display device | |
US20090278782A1 (en) | Gate Driving Waveform Control | |
US10878757B2 (en) | Shift register and time-sharing controlling method thereof, display panel and display apparatus | |
US20200273409A1 (en) | Driving circuit, display apparatus and driving method thereof | |
US20200098311A1 (en) | Drive circuit, display panel, display device, and method for driving the display panel | |
US10559242B2 (en) | Shift register, driving method thereof, gate line integrated driving circuit and display device | |
US10522065B2 (en) | Transmitting electrode scan driving unit, driving circuit, driving method and array substrate | |
US9741313B2 (en) | Gate driving circuit with an auxiliary circuit for stabilizing gate signals | |
CN113707067A (zh) | 显示面板、显示面板的驱动方法及电子装置 | |
US20230267866A1 (en) | Display device | |
CN111653236B (zh) | 一种显示装置 | |
JP4731567B2 (ja) | 表示装置ならびにその駆動回路および駆動方法 | |
CN113570995A (zh) | 信号时序控制方法、栅极驱动电路以及显示面板 | |
US20240071272A1 (en) | Display Panel Driving Method, Display Panel, and Display Apparatus | |
US20240164161A1 (en) | Display panel and display device | |
CN116959535A (zh) | 移位寄存器、显示驱动器及显示面板 | |
JP4591664B2 (ja) | 液晶表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |