CN113570995A - 信号时序控制方法、栅极驱动电路以及显示面板 - Google Patents

信号时序控制方法、栅极驱动电路以及显示面板 Download PDF

Info

Publication number
CN113570995A
CN113570995A CN202110872701.4A CN202110872701A CN113570995A CN 113570995 A CN113570995 A CN 113570995A CN 202110872701 A CN202110872701 A CN 202110872701A CN 113570995 A CN113570995 A CN 113570995A
Authority
CN
China
Prior art keywords
signal
time interval
preset time
display panel
control signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202110872701.4A
Other languages
English (en)
Other versions
CN113570995B (zh
Inventor
马文鹏
胡鹏飞
张正
田宇航
苏国火
张银龙
姚树林
缪应蒙
陈东川
刘建涛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Beijing BOE Display Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202110872701.4A priority Critical patent/CN113570995B/zh
Publication of CN113570995A publication Critical patent/CN113570995A/zh
Application granted granted Critical
Publication of CN113570995B publication Critical patent/CN113570995B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本公开实施例提出了一种信号时序控制方法、移位寄存器单元、栅极驱动电路以及显示面板,所述方法包括设置第一控制信号和第二控制信号,其中,第一控制信号和第二控制信号为频率相同的方波信号,分别用于控制多个时钟信号按顺序依次触发和停止;控制时钟信号在触发时输出第一高电平信号,并在第一预设时间间隔后输出第二高电平信号和/或控制时钟信号在停止时输出第一低电平信号,并在第二预设时间间隔后输出第二低电平信号;调整第一预设时间间隔和/或第二预设时间间隔以使得显示面板进入不同的显示模式。本公开实施例能够实现控制像素充电时间,从而调整像素充电率,进而改善显示面板的画面品质。

Description

信号时序控制方法、栅极驱动电路以及显示面板
技术领域
本公开涉及一种电路结构的技术领域,特别地涉及一种信号时序控制方法、移位寄存器单元、栅极驱动电路以及显示面板。
背景技术
随着对显示要求的进一步提高,Oxide TFT技术由于迁移率高的优势,正在逐步取代a-Si TFT LCD。但是,Oxide LCD相比a-Si TFT LCD而言,稳定性和良率方面较差,各大面板产商都在持续优化中。其中,8K分辨率、120Hz Oxide等大尺寸产品逐渐成为主流。例如,高端TV产品均采用Gate driver On Array(GOA)的驱动方式,以实现窄变宽显示,同时降低成本。但是,大尺寸及高分辨率通常导致充电时间短,考虑到Gate信号开启和关闭会有一定的延迟,使得实际的充电时间更短,从而导致的像素单元的充电不足并出现画面显示串行等问题,这种问题充电不足的问题通过工艺很难改善。
发明内容
有鉴于此,本公开实施例提出了一种信号时序控制方法、移位寄存器单元、栅极驱动电路以及显示面板,以解决现有技术中的像素充电时间短、充电率低导致的显示画面出现串行等问题。
一方面,本公开提供一种用于显示面板的信号时序控制方法,其包括以下步骤:设置第一控制信号和第二控制信号,其中,所述第一控制信号和所述第二控制信号为频率相同的方波信号,分别用于控制多个时钟信号按顺序依次触发和停止;控制所述时钟信号在触发时输出第一高电平信号,并在第一预设时间间隔后输出第二高电平信号和/或控制所述时钟信号在停止时输出第一低电平信号,并在第二预设时间间隔后输出第二低电平信号;调整所述第一预设时间间隔和/或所述第二预设时间间隔以使得所述显示面板进入不同的显示模式。
在一些实施例中,所述第一高电平信号的第一高电位大于所述第二高电平的第二高电位和/或所述第一低电平信号的第一低电位大于所述第二低电平信号的第二低电位。
在一些实施例中,所述第一预设时间间隔与所述第二预设时间间隔相同。
在一些实施例中,所述第一控制信号和所述第二控制信号的信号周期为所述显示面板中每一行像素显示的时间。
在一些实施例中,所述显示模式基于所述显示面板中的像素电路的像素充电率确定。
在一些实施例中,所述调整所述第一预设时间间隔和/或所述第二预设时间间隔以使得所述显示面板进入不同的显示模式,包括:调整所述第一预设时间间隔和/或所述第二预设时间间隔小于所述第一控制信号和/或所述第二控制信号的信号周期,以使得所述显示面板进入第一显示模式;调整所述第一预设时间间隔和/或所述第二预设时间间隔等所述第一控制信号和/或所述第二控制信号的信号周期,以使得所述显示面板进入第二显示模式;调整所述第一预设时间间隔和/或所述第二预设时间间隔大于所述第一控制信号和/或所述第二控制信号的信号周期,以使得所述显示面板进入第三显示模式。
在一些实施例中,所述第三显示模式、所述第二显示模式、所述第一显示模式下的所述显示面板的像素充电率依次降低。
一方面,本公开提供一种移位寄存器单元,其采用上述任一项所述的控制方法。
另一方面,本公开提供一种栅极驱动电路,其包括上述所述的移位寄存器单元。
另一方面,本公开提供一种显示面板,其包括上述所述的栅极驱动电路。
本公开实施例通过对时钟信号实现时序控制,改变时钟信号触发和停止的响应速度,实现控制像素充电时间,从而调整像素充电率,进而改善显示面板的画面品质。
附图说明
为了更清楚地说明本公开实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本公开中记载的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本公开一实施例的信号时序控制的步骤示意图;
图2为本公开一实施例的信号时序控制的步骤示意图;
图3为本公开一实施例的信号时序控制的示意图;
图4为本公开一实施例的信号时序控制的示意图;
图5为本公开一实施例的信号时序控制的示意图。
具体实施方式
为了使得本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例的附图,对本公开实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本公开的一部分实施例,而不是全部的实施例。基于所描述的本公开的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本公开保护的范围。
除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
为了保持本公开实施例的以下说明清楚且简明,本公开省略了已知功能和已知部件的详细说明。
本公开的第一实施例提供一种用于显示面板的信号时序控制方法,其用于对时钟信号的时序进行控制,这里的所述显示面板可以是例如8K分辨率的大尺寸的显示装置的显示面板,所述显示面板包括用于驱动像素的栅极驱动电路,在所述栅极驱动电路中设置移位寄存器单元,所述移位寄存器单元具体用于实施本实施例中涉及的所述信号时序控制方法。
在所述栅极驱动电路中例如包括多个GOA单元,每个GOA单元例如至少包括输入模块、反相器和与非门运算器,其中,通过所述输入模块根据信号输入端提供的输入信号、多个时钟信号提供端提供的多个时钟信号生成输入控制信号;通过所述反相器对输入控制信号进行反相以输出发光信号EM信号至本行的GOA单元对应的像素补偿电路;例如进一步,还可以通过所述与非门运算器对发光信号和刷新控制信号端提供的刷新控制信号进行与非运算以输出驱动信号Gate信号至本行GOA单元对应的像素补偿电路,从而可使得EM信号和Gate信号由同一行GOA单元输出,进而可以减小显示边框,提高用户体验,还可以实现显示面板全面板刷新和局部刷新,这样在显示装置局部显示的时候通过显示面板局部刷新,可大大降低功耗。
在本公开实施例中,在上述的显示面板中通过信号时序控制方法对多个时钟信号进行控制,最终使得所述显示面板工作在不同的显示模式下,这其中,通过对所述时钟信号的控制实现对所述显示面板中像素单元的充电时间实现调整,从而实现像素充电率的调整,最终基于不同的所述像素充电率使得所述显示面板进入不同的显示模式。
如图1所示,所述控制方法具体包括以下步骤:
S101,设置第一控制信号和第二控制信号,其中,所述第一控制信号和所述第二控制信号为频率相同的方波信号,分别用于控制多个时钟信号按顺序依次触发和停止。
在本步骤,首先设置第一控制信号和第二控制信号,这里的所述第一控制信号和所述第二控制信号为频率相同的方波信号,分别用于控制多个时钟信号按顺序依次触发和停止。这里的所述第一控制信号和所述第二控制信号的周期为所述显示面板中每一行像素显示的时间。
具体地,如图3所示,图3示出了所述显示面板在一种显示模式下的信号时序控制图,其中,CKON_IN信号和CKOF_IN信号分别是所述第一控制信号和所述第二控制信号,CLK1-CLK12分别是由12个时钟信号提供端提供的12个时钟信号,其中,CKON_IN信号作为所述第一控制信号采用方波信号以控制CLK1-CLK12等12个时钟信号的依次触发,具体地,在每个方波信号的上升沿使得对应的CLK信号被触发并到达高电平位置;CKOF_IN信号作为所述第二控制信号采用方波信号以控制CLK1-CLK12等12个时钟信号的依次停止,其中,在每个方波信号的上升沿使得对应的CLK信号被停止并到达低电平位置。这样,采用少进多出方式,通过两个控制信号以控制多路时钟信号的触发和停止,从而实现多路时钟信号输出的全面控制。
具体地,这里的采用方波信号的所述第一控制信号和所述第二控制信号的信号周期对应于所述显示面板中每一行显示的时间。
S102,控制所述时钟信号在触发时输出第一高电平信号,并在第一预设时间间隔后输出第二高电平信号和/或控制所述时钟信号在停止时输出第一低电平信号,并在第二预设时间间隔后输出第二低电平信号。
在通过上述步骤S101设置用于分别控制多个时钟信号按顺序依次触发和停止的所述第一控制信号和所述第二控制信号之后,在本步骤中,控制所述时钟信号在触发时输出第一高电平信号,并在第一预设时间间隔后输出第二高电平信号和/或控制所述时钟信号在停止时输出第一低电平信号,并在第二预设时间间隔后输出第二低电平信号。
具体地,这里通过所述第一控制信号和所述第二控制信号分别对所述时钟信号的触发和停止进行控制,如图3所示,以对CLK1信号进行控制为例,在所述CKON_IN信号的方波信号的上升沿处,CLK1信号被触发并到达第一高电位即VGH1,从而输出第一高电平信号,在第一预设时间间隔T1后下降并到达第二个高电位即VGH2,从而输出第二高电平信号。进一步地,所述第一高电平信号的第一高电位大于所述第二高电平的第二高电位,从而在高电位信号输出过程中形成台阶。
相应地,参照图3,继续以CLK1信号为例,在所述CKOF_IN信号的方波信号的上升沿处,CLK1信号被停止并到达第一低电位即VGL1,从而输出第一低电平信号,在第二预设时间间隔T2后上升并到达第二个低电位即VGL2,从而输出第二低电平信号。进一步地,所述第一低电平信号的第一低电位大于所述第二低电平信号的第二低电位。
上述仅是针对CLK1信号的控制,所述第一控制信号和所述第二控制信号还可以连续对CLK1信号后的CLK2-CLK12进行上述相同的控制。
进一步地,所述第一预设时间间隔T1与所述第二预设时间间隔T2可以设置为相同,当然也可以设置为不同。
S103,调整所述第一预设时间间隔和/或所述第二预设时间间隔以使得所述显示面板进入不同的显示模式。
在通过上述步骤S102在对所述时钟信号进行触发和停止的电位控制后,在本步骤,调整所述第一预设时间间隔和/或所述第二预设时间间隔以使得所述显示面板进入不同的显示模式。这里的所述显示模式基于所述显示面板中的像素电路的像素充电率确定。一般而言,在需要较高显示质量的显示模式下,提升所述像素电路的像素充电率,在不需要较高显示质量的显示模式下,可以降低所述像素电路的像素充电率。
进一步地,所述调整所述第一预设时间间隔和/或所述第二预设时间间隔以使得所述显示面板进入不同的显示模式,如图2所示,包括以下步骤:
S201,调整所述第一预设时间间隔和/或所述第二预设时间间隔小于所述第一控制信号和/或所述第二控制信号的信号周期,以使得所述显示面板进入第一显示模式。
为了控制所述显示面板进入不同的显示模式,可以通过调整所述第一预设时间间隔和/或所述第二预设时间间隔从而调整像素单元的充电时间,进而调整像素电路的像素充电率的方式实现。在本步骤中,调整所述第一预设时间间隔和/或所述第二预设时间间隔小于所述第一控制信号和/或所述第二控制信号的信号周期,以使得所述显示面板进入第一显示模式。
如图3所示,以CLK1信号为例,在对所述时钟信号进行控制的过程中,可以将所述第一预设时间间隔T1调整为小于所述第一控制信号中的一个信号周期,也就是小于所述显示面板中每一行像素显示的时间,例如可以将所述第一预设时间间隔T1设置为所述第一控制信号中的一个信号周期的1/2。在所述第一显示模式下,由于所述时钟信号在输出所述第一高电平的时间较短,使得所述显示面板中的像素电路的像素充电率维持在较低的水平,适用于对显示质量要求相对较低的场合。
同理,可以基于相同的方式对所述第二预设时间间隔T2进行调整。
S202,调整所述第一预设时间间隔和/或所述第二预设时间间隔等于所述第一控制信号和/或所述第二控制信号的信号周期,以使得所述显示面板进入第二显示模式。
在本步骤中,调整所述第一预设时间间隔和/或所述第二预设时间间隔等于所述第一控制信号和/或所述第二控制信号的信号周期,以使得所述显示面板进入第二显示模式。如图4所示,以CLK1信号为例,在对所述时钟信号进行控制的过程中,可以将所述第一预设时间间隔T1调整为等于所述第一控制信号中的一个信号周期,也就是等于所述显示面板中每一行像素显示的时间。在所述第二显示模式下,所述显示面板中像素电路的像素充电率维持在中等的水平,适用于对显示质量要求相对一般的场合。
同理,可以基于相同的方式对所述第二预设时间间隔T2进行调整。
S203,调整所述第一预设时间间隔和/或所述第二预设时间间隔大于所述第一控制信号和/或所述第二控制信号的信号周期,以使得所述显示面板进入第三显示模式。
在本步骤中,调整所述第一预设时间间隔和/或所述第二预设时间间隔大于所述第一控制信号和/或所述第二控制信号的信号周期,以使得所述显示面板进入第三显示模式。如图5所示,以CLK1信号为例,在对所述时钟信号进行控制的过程中,可以将所述第一预设时间间隔T1调整为大于所述第一控制信号中的一个信号周期,也就是大于所述显示面板中每一行像素显示的时间,例如可以将所述第一预设时间间隔T1设置为所述第一控制信号中的一个信号周期的2倍。在所述第三显示模式下,由于所述时钟信号在输出所述第一高电平的时间较长,使得所述显示面板中的像素电路的像素充电率维持在较高的水平,适用于对显示质量要求相对较高的场合。
同理,可以基于相同的方式对所述第二预设时间间隔T2进行调整。
显然地,这里的所述第三显示模式、所述第二显示模式、所述第一显示模式下的所述显示面板的像素电路的像素充电率依次降低,这样,可以根据所述显示面模板对于显示模式的需求将像素充电率调整至对应的范围,以适用于不同的场景。
本公开的第二实施例提供一种移位寄存器单元,其采用上述任一项技术方案中所述的控制方法。
本公开的第三实施例提供一种移位寄存器单元栅极驱动电路,其包括上述任一项技术方案中所述的移位寄存器单元
本公开的第四实施例提供一种显示面板,其包括上述技术方案中所述的栅极驱动电路。
本公开实施例通过对时钟信号实现时序控制,改变时钟信号触发和停止的响应速度,实现控制像素充电时间,从而调整像素充电率,进而改善显示面板的画面品质。
以上描述仅为本公开的较佳实施例以及对所运用技术原理的说明。本领域技术人员应当理解,本公开中所涉及的公开范围,并不限于上述技术特征的特定组合而成的技术方案,同时也应涵盖在不脱离上述公开构思的情况下,由上述技术特征或其等同特征进行任意组合而形成的其它技术方案。例如上述特征与本公开中公开的(但不限于)具有类似功能的技术特征进行互相替换而形成的技术方案。
此外,虽然采用特定次序描绘了各操作,但是这不应当理解为要求这些操作以所示出的特定次序或以顺序次序执行来执行。在一定环境下,多任务和并行处理可能是有利的。同样地,虽然在上面论述中包含了若干具体实现细节,但是这些不应当被解释为对本公开的范围的限制。在单独的实施例的上下文中描述的某些特征还可以组合地实现在单个实施例中。相反地,在单个实施例的上下文中描述的各种特征也可以单独地或以任何合适的子组合的方式实现在多个实施例中。
尽管已经采用特定于结构特征和/或方法逻辑动作的语言描述了本主题,但是应当理解所附权利要求书中所限定的主题未必局限于上面描述的特定特征或动作。相反,上面所描述的特定特征和动作仅仅是实现权利要求书的示例形式。
以上对本公开多个实施例进行了详细说明,但本公开不限于这些具体的实施例,本领域技术人员在本公开构思的基础上,能够做出多种变型和修改实施例,这些变型和修改都应落入本公开所要求保护的范围。

Claims (10)

1.一种信号时序控制方法,其特征在于,包括以下步骤:
设置第一控制信号和第二控制信号,其中,所述第一控制信号和所述第二控制信号为频率相同的方波信号,分别用于控制多个时钟信号按顺序依次触发和停止;
控制所述时钟信号在触发时输出第一高电平信号,并在第一预设时间间隔后输出第二高电平信号和/或控制所述时钟信号在停止时输出第一低电平信号,并在第二预设时间间隔后输出第二低电平信号;
调整所述第一预设时间间隔和/或所述第二预设时间间隔以使得所述显示面板进入不同的显示模式。
2.根据权利要求1或2所述的方法,其特征在于,所述第一高电平信号的第一高电位大于所述第二高电平的第二高电位和/或所述第一低电平信号的第一低电位大于所述第二低电平信号的第二低电位。
3.根据权利要求1所述的方法,其特征在于,所述第一预设时间间隔与所述第二预设时间间隔相同。
4.根据权利要求1所述的方法,其特征在于,所述第一控制信号和所述第二控制信号的信号周期为所述显示面板中每一行像素显示的时间。
5.根据权利要求1所述的方法,其特征在于,所述显示模式基于所述显示面板中的像素电路的像素充电率确定。
6.根据权利要求5所述的方法,其特征在于,所述调整所述第一预设时间间隔和/或所述第二预设时间间隔以使得所述显示面板进入不同的显示模式,包括:
调整所述第一预设时间间隔和/或所述第二预设时间间隔小于所述第一控制信号和/或所述第二控制信号的信号周期,以使得所述显示面板进入第一显示模式;
调整所述第一预设时间间隔和/或所述第二预设时间间隔等所述第一控制信号和/或所述第二控制信号的信号周期,以使得所述显示面板进入第二显示模式;
调整所述第一预设时间间隔和/或所述第二预设时间间隔大于所述第一控制信号和/或所述第二控制信号的信号周期,以使得所述显示面板进入第三显示模式。
7.根据权利要求6所述的方法,其特征在于,所述第三显示模式、所述第二显示模式、所述第一显示模式下的所述显示面板的像素充电率依次降低。
8.一种移位寄存器单元,其采用权利要求1-7中任一项所述的控制方法。
9.一种栅极驱动电路,其特征在于,包括权利要求8所述的移位寄存器单元。
10.一种显示面板,其特征在于,包括权利要求9所述的栅极驱动电路。
CN202110872701.4A 2021-07-30 2021-07-30 信号时序控制方法、栅极驱动电路以及显示面板 Active CN113570995B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110872701.4A CN113570995B (zh) 2021-07-30 2021-07-30 信号时序控制方法、栅极驱动电路以及显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110872701.4A CN113570995B (zh) 2021-07-30 2021-07-30 信号时序控制方法、栅极驱动电路以及显示面板

Publications (2)

Publication Number Publication Date
CN113570995A true CN113570995A (zh) 2021-10-29
CN113570995B CN113570995B (zh) 2023-11-24

Family

ID=78169593

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110872701.4A Active CN113570995B (zh) 2021-07-30 2021-07-30 信号时序控制方法、栅极驱动电路以及显示面板

Country Status (1)

Country Link
CN (1) CN113570995B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024001053A1 (zh) * 2022-06-28 2024-01-04 惠科股份有限公司 扫描驱动电路、阵列基板和显示面板

Citations (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080017917A (ko) * 2006-08-23 2008-02-27 삼성전자주식회사 디스플레이장치
JP2012073224A (ja) * 2010-09-03 2012-04-12 Seiko Instruments Inc 電子機器、電子機器の制御方法及び電子機器の制御プログラム
US20120169698A1 (en) * 2010-12-30 2012-07-05 Samsung Electronics Co., Ltd. Display apparatus and method of driving the same
CN102800288A (zh) * 2011-05-23 2012-11-28 刘鸿达 电子装置系统
CN103472643A (zh) * 2013-09-25 2013-12-25 深圳市华星光电技术有限公司 一种液晶显示装置、像素结构及其驱动方法
KR20150035109A (ko) * 2013-09-27 2015-04-06 엘지디스플레이 주식회사 표시장치 및 그 구동방법
CN105096790A (zh) * 2014-04-24 2015-11-25 敦泰电子有限公司 驱动电路、驱动方法、显示装置和电子设备
CN105529006A (zh) * 2016-01-25 2016-04-27 武汉华星光电技术有限公司 一种栅极驱动电路以及液晶显示器
KR20160094469A (ko) * 2015-01-30 2016-08-10 엘지디스플레이 주식회사 표시장치
CN106251804A (zh) * 2016-09-30 2016-12-21 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN106710561A (zh) * 2017-03-08 2017-05-24 京东方科技集团股份有限公司 一种移位寄存器、栅线集成驱动电路及显示装置
CN106875905A (zh) * 2017-01-04 2017-06-20 京东方科技集团股份有限公司 一种显示面板的驱动方法、驱动电路和显示装置
CN109192168A (zh) * 2018-10-17 2019-01-11 维沃移动通信有限公司 一种像素充电方法及电子设备
CN109523969A (zh) * 2018-12-24 2019-03-26 惠科股份有限公司 显示面板的驱动电路及其方法,以及显示装置
US20190196618A1 (en) * 2017-12-21 2019-06-27 Samsung Electronics Co., Ltd. Gate driving integrated circuit and operating method thereof
CN110136626A (zh) * 2019-05-20 2019-08-16 京东方科技集团股份有限公司 显示面板、显示装置和栅驱动电路及其驱动方法
CN111105753A (zh) * 2018-10-29 2020-05-05 瀚宇彩晶股份有限公司 栅极驱动电路和显示装置

Patent Citations (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080017917A (ko) * 2006-08-23 2008-02-27 삼성전자주식회사 디스플레이장치
JP2012073224A (ja) * 2010-09-03 2012-04-12 Seiko Instruments Inc 電子機器、電子機器の制御方法及び電子機器の制御プログラム
US20120169698A1 (en) * 2010-12-30 2012-07-05 Samsung Electronics Co., Ltd. Display apparatus and method of driving the same
CN102800288A (zh) * 2011-05-23 2012-11-28 刘鸿达 电子装置系统
CN103472643A (zh) * 2013-09-25 2013-12-25 深圳市华星光电技术有限公司 一种液晶显示装置、像素结构及其驱动方法
KR20150035109A (ko) * 2013-09-27 2015-04-06 엘지디스플레이 주식회사 표시장치 및 그 구동방법
CN105096790A (zh) * 2014-04-24 2015-11-25 敦泰电子有限公司 驱动电路、驱动方法、显示装置和电子设备
KR20160094469A (ko) * 2015-01-30 2016-08-10 엘지디스플레이 주식회사 표시장치
CN105529006A (zh) * 2016-01-25 2016-04-27 武汉华星光电技术有限公司 一种栅极驱动电路以及液晶显示器
CN106251804A (zh) * 2016-09-30 2016-12-21 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN106875905A (zh) * 2017-01-04 2017-06-20 京东方科技集团股份有限公司 一种显示面板的驱动方法、驱动电路和显示装置
CN106710561A (zh) * 2017-03-08 2017-05-24 京东方科技集团股份有限公司 一种移位寄存器、栅线集成驱动电路及显示装置
US20190196618A1 (en) * 2017-12-21 2019-06-27 Samsung Electronics Co., Ltd. Gate driving integrated circuit and operating method thereof
CN109192168A (zh) * 2018-10-17 2019-01-11 维沃移动通信有限公司 一种像素充电方法及电子设备
CN111105753A (zh) * 2018-10-29 2020-05-05 瀚宇彩晶股份有限公司 栅极驱动电路和显示装置
CN109523969A (zh) * 2018-12-24 2019-03-26 惠科股份有限公司 显示面板的驱动电路及其方法,以及显示装置
CN110136626A (zh) * 2019-05-20 2019-08-16 京东方科技集团股份有限公司 显示面板、显示装置和栅驱动电路及其驱动方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024001053A1 (zh) * 2022-06-28 2024-01-04 惠科股份有限公司 扫描驱动电路、阵列基板和显示面板

Also Published As

Publication number Publication date
CN113570995B (zh) 2023-11-24

Similar Documents

Publication Publication Date Title
US10770163B2 (en) Shift register unit, method of driving shift register unit, gate driving circuit and display device
US9747854B2 (en) Shift register, gate driving circuit, method for driving display panel and display device
US10593284B2 (en) Shift register unit and method for driving same, shift register circuit and display apparatus
US10741139B2 (en) Goa circuit
EP3254277B1 (en) Shift register unit, related gate driver and display apparatus, and method for driving the same
US20210335301A1 (en) Gate drive circuit, touch display device and driving method
CN104157249B (zh) 一种显示面板的栅极驱动装置及显示装置
US10796654B2 (en) Switching circuit, control circuit, display device, gate driving circuit and method
US10096373B2 (en) Shift register and driving method therefor, gate driver on array circuit and display device
US10332466B2 (en) Method of driving display panel and display apparatus for performing the same
US20180090094A1 (en) Display substrate and driving method thereof, display apparatus
CN107331418B (zh) 移位寄存器及其驱动方法、栅极驱动电路及显示装置
US10796780B2 (en) Shift register unit and driving method thereof, gate driving circuit and display apparatus
US10748465B2 (en) Gate drive circuit, display device and method for driving gate drive circuit
US20140340297A1 (en) Liquid crystal display device
CN105489189A (zh) 栅极驱动单元、栅极驱动电路及其驱动方法和显示装置
US11183103B2 (en) Shift register unit and driving method thereof, gate driving circuit, and display device
US11094389B2 (en) Shift register unit and driving method, gate driving circuit, and display device
US20120133839A1 (en) Source line driving circuit, active matrix type display device and method for driving the same
WO2020168895A1 (zh) 移位寄存器单元及驱动方法、栅极驱动器、触控显示面板和触控显示装置
US20210150969A1 (en) Shift Register Unit, Gate Driving Circuit, Display Device, and Driving Method
US10332471B2 (en) Pulse generation device, array substrate, display device, drive circuit and driving method
US20190355433A1 (en) Shift register unit, gate drive circuit, display device and drive method
US9741313B2 (en) Gate driving circuit with an auxiliary circuit for stabilizing gate signals
EP3882901B1 (en) Shift register unit, drive method, gate drive circuit, and display device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant